JPH10274964A - Liquid crystal display device driving circuit - Google Patents

Liquid crystal display device driving circuit

Info

Publication number
JPH10274964A
JPH10274964A JP7934197A JP7934197A JPH10274964A JP H10274964 A JPH10274964 A JP H10274964A JP 7934197 A JP7934197 A JP 7934197A JP 7934197 A JP7934197 A JP 7934197A JP H10274964 A JPH10274964 A JP H10274964A
Authority
JP
Japan
Prior art keywords
liquid crystal
display device
crystal display
frequency
clock signal
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP7934197A
Other languages
Japanese (ja)
Inventor
Toshimasa Tanaka
寿昌 田中
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Rohm Co Ltd
Original Assignee
Rohm Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Rohm Co Ltd filed Critical Rohm Co Ltd
Priority to JP7934197A priority Critical patent/JPH10274964A/en
Publication of JPH10274964A publication Critical patent/JPH10274964A/en
Pending legal-status Critical Current

Links

Landscapes

  • Liquid Crystal (AREA)
  • Liquid Crystal Display Device Control (AREA)
  • Devices For Indicating Variable Information By Combining Individual Elements (AREA)

Abstract

PROBLEM TO BE SOLVED: To reduce the number of input terminals and power consumption in a liquid crystal display device driving circuit and to improve the definition of display image. SOLUTION: A frequency divider 36 is provided in the drive circuit driving a simple matrix type liquid crystal display device by a line sequential scan system, and a clock signal together with an image signal are imparted from an external microcomputer generating the image signal. The timing of outputs of a common output part 37 supplying an applied voltage to a common electrode group and a segment output part 38 supplying the applied voltage to a segment electrode group are controlled by a clock obtained by frequency dividing this clock signal. The input terminal required for clock generation for a scan becomes one, and a scan frequency is set based on the clock with high precision.

Description

【発明の詳細な説明】DETAILED DESCRIPTION OF THE INVENTION

【0001】[0001]

【発明の属する技術分野】本発明はドットマトリクス型
の液晶表示装置を線順次走査方式で駆動する駆動回路に
関する。
BACKGROUND OF THE INVENTION 1. Field of the Invention The present invention relates to a driving circuit for driving a dot matrix type liquid crystal display device by a line sequential scanning method.

【0002】[0002]

【従来の技術】単純ドットマトリクス型の液晶表示装置
は、液晶層および液晶層を挟んで互いに直交するように
配設されたコモン電極群とセグメント電極群より成る液
晶パネルを有しており、線順次走査方式(「ダイナミッ
ク駆動方式」ともいう)によって駆動される。線順次走
査方式では、コモン電極とセグメント電極間に実効電圧
を印加して像を形成する画素を選択する際に、コモン電
極群を所定の電圧で順次走査する。全コモン電極を1回
走査することにより、1フレームの像が液晶パネルに表
示される。線順次走査は、数行程度の文字列を表示する
ような小型の液晶表示装置に特に適しており、例えば携
帯電話機やポケットベル等に付設された液晶表示装置で
多用されている。
2. Description of the Related Art A simple dot matrix type liquid crystal display device has a liquid crystal panel comprising a liquid crystal layer and a common electrode group and a segment electrode group disposed so as to be orthogonal to each other with the liquid crystal layer interposed therebetween. It is driven by a progressive scanning method (also referred to as a “dynamic driving method”). In the line-sequential scanning method, a common electrode group is sequentially scanned at a predetermined voltage when an effective voltage is applied between a common electrode and a segment electrode to select a pixel for forming an image. By scanning all the common electrodes once, an image of one frame is displayed on the liquid crystal panel. Line-sequential scanning is particularly suitable for a small liquid crystal display device that displays a character string of about several lines, and is often used in a liquid crystal display device attached to a mobile phone, a pager, or the like.

【0003】液晶パネルを駆動するための駆動回路は、
表示する像の信号を外部のコンピュータより与えられ、
これに応じてセグメント電極に印加する電圧を変化させ
るが、コモン電極を走査するためのクロックを、外部の
コンピュータに関わりなく、フレーム周波数および全画
素数に応じて独自に設定するようにしている。すなわ
ち、駆動回路はコモン電極の走査に用いるクロックを生
成するためにCR発振回路を備えており、その発振周波
数を、コモン電極数×セグメント電極数×フレーム周波
数によって定めている。
[0003] A driving circuit for driving a liquid crystal panel includes:
The signal of the image to be displayed is given from an external computer,
The voltage applied to the segment electrodes is changed accordingly, but the clock for scanning the common electrodes is independently set according to the frame frequency and the total number of pixels regardless of an external computer. That is, the drive circuit includes a CR oscillation circuit for generating a clock used for scanning the common electrode, and the oscillation frequency is determined by the number of common electrodes × the number of segment electrodes × the frame frequency.

【0004】例えば、1文字を40画素(5セグメント
電極×8コモン電極)で表し、1行当たり12文字を2
行、フレーム周波数75Hzで表示する場合、CR発振
回路の周波数として5×12×8×2×75Hz(=7
2kHz)が必要になる。また、行数を2倍にして4行
を表示する場合は、144kHzの発振周波数が必要に
なる。
For example, one character is represented by 40 pixels (5 segment electrodes × 8 common electrodes), and 12 characters per line are represented by 2 characters.
When the display is performed at a line / frame frequency of 75 Hz, the frequency of the CR oscillation circuit is 5 × 12 × 8 × 2 × 75 Hz (= 7
2 kHz). When the number of lines is doubled to display four lines, an oscillation frequency of 144 kHz is required.

【0005】従来の液晶表示装置50の外観を図4に示
す。駆動回路52は液晶パネル51のガラス板53に載
置されており(COG実装)、ガラス板53には駆動回
路52への入力のための端子群54が形成されている。
入力端子群54のうち、2端子54a、54bは、CR
発振回路用に設けられており、他の端子は、電源電力の
供給、グランド電位への接続、および表示用信号の入力
のために用いられる。
FIG. 4 shows the appearance of a conventional liquid crystal display device 50. The drive circuit 52 is mounted on a glass plate 53 of the liquid crystal panel 51 (COG mounting), and a terminal group 54 for input to the drive circuit 52 is formed on the glass plate 53.
Two terminals 54a and 54b of the input terminal group 54 are CR
The other terminal is provided for an oscillation circuit, and is used for supplying power from a power source, connecting to a ground potential, and inputting a display signal.

【0006】CR発振回路60の構成を図5に模式的に
示す。CR発振回路60は、インバータ61〜64、キ
ャパシタ65および外付けの抵抗66より成り、抵抗6
6は端子54aおよび端子54bを介して接続されてい
る。インバータ61〜64は、図6に示したように、P
チャンネルトランジスタ67とNチャンネルトランジス
タ68を直列に接続して簡素に構成されている。このC
R発振回路60の発振周波を分周して得られる周波数
で、コモン電極が走査される。
FIG. 5 schematically shows the configuration of the CR oscillation circuit 60. The CR oscillation circuit 60 includes inverters 61 to 64, a capacitor 65, and an external resistor 66.
6 is connected via a terminal 54a and a terminal 54b. The inverters 61 to 64, as shown in FIG.
The channel transistor 67 and the N-channel transistor 68 are connected in series and have a simple configuration. This C
The common electrode is scanned at a frequency obtained by dividing the oscillation frequency of the R oscillation circuit 60.

【0007】[0007]

【発明が解決しようとする課題】上述のように従来の線
順次走査方式による液晶表示装置の駆動回路52は、C
R発振回路60を備えており、外付けの抵抗66と接続
するために、2つの入力端子54a、54bを使用する
必要がある。ところが、端子数が多くなるほどその配置
に広いスペースが必要となるため、装置の小型化を図る
観点からすれば、入力端子数は少ない方が好ましい。実
装コストの低減のためにも入力端子数は少ない方がよ
い。
As described above, the driving circuit 52 of the liquid crystal display device using the conventional line-sequential scanning method has a C
An R oscillation circuit 60 is provided, and it is necessary to use two input terminals 54a and 54b to connect to an external resistor 66. However, as the number of terminals increases, a larger space is required for the arrangement. From the viewpoint of reducing the size of the device, it is preferable that the number of input terminals is smaller. It is better to reduce the number of input terminals in order to reduce mounting cost.

【0008】また、上記のCR発振回路60では、最前
段のインバータ61の入力側(a点)での発振波形は図
7に示したようになるため、キャパシタ65の放電期間
T1も充電期間T2も、2つのトランジスタ67、68に
電流が流れることになる。すなわち、CR発振回路60
は常時電力を使用し、このため、従来の駆動回路52で
は消費電力が多くなっていた。
In the CR oscillation circuit 60, since the oscillation waveform at the input side (point a) of the foremost inverter 61 is as shown in FIG. 7, the discharging period T1 of the capacitor 65 is also the charging period T2. Also, a current flows through the two transistors 67 and 68. That is, the CR oscillation circuit 60
Always uses electric power, and thus the conventional drive circuit 52 consumes much power.

【0009】さらに、CR発振回路60の発振周波は温
度変化の影響を受け易いため、走査周波数が変動して、
表示像のちらつきやクロストークによる色むらが生じ易
かった。
Furthermore, since the oscillation frequency of the CR oscillation circuit 60 is easily affected by a change in temperature, the scanning frequency fluctuates.
Display image flicker and color unevenness due to crosstalk were likely to occur.

【0010】本発明は、液晶表示装置の駆動回路の入力
端子数を少なくするとともに消費電力を低減し、あわせ
て表示像の品位を向上させることを目的とする。
An object of the present invention is to reduce the number of input terminals of a driving circuit of a liquid crystal display device, reduce power consumption, and improve the quality of a displayed image.

【0011】[0011]

【課題を解決するための手段】上記目的を達成するため
に、本発明では、ドットマトリクス型の液晶パネルを線
順次走査方式で駆動する液晶表示装置の駆動回路におい
て、液晶パネルに表示する像の信号を生成する外部のコ
ンピュータよりクロック信号を与えられて、このクロッ
ク信号から線順次走査の走査周波数を設定するためのク
ロック信号を生成するようにする。
In order to achieve the above object, according to the present invention, in a driving circuit of a liquid crystal display device for driving a dot matrix type liquid crystal panel by a line sequential scanning system, an image to be displayed on the liquid crystal panel is displayed. A clock signal is supplied from an external computer that generates a signal, and a clock signal for setting a scanning frequency of line-sequential scanning is generated from the clock signal.

【0012】この駆動回路は、外部のコンピュータによ
って生成された信号を与えられて、その信号に応じて液
晶パネルに像を表示する。外部コンピュータは、表示す
る像の信号の生成をはじめとする諸動作の制御のために
クロック信号を使用するが、その1つを駆動回路に与え
る。駆動回路は、与えられたクロック信号から、線順次
走査の走査周波数設定用のクロック信号を生成する。し
たがって、駆動回路は走査周波数設定用の発振回路を備
える必要がなく、クロック信号生成のための端子として
は、外部コンピュータからの入力用に唯1つ備えればよ
い。
This drive circuit is provided with a signal generated by an external computer, and displays an image on a liquid crystal panel according to the signal. The external computer uses a clock signal for controlling various operations including generation of a signal of an image to be displayed, and provides one of the signals to the drive circuit. The drive circuit generates a clock signal for setting a scanning frequency for line-sequential scanning from the supplied clock signal. Therefore, the drive circuit does not need to include an oscillation circuit for setting the scanning frequency, and it is sufficient to provide only one terminal for generating a clock signal for input from an external computer.

【0013】[0013]

【発明の実施の形態】以下、本発明の駆動回路を携帯電
話機の液晶表示装置に適用した実施形態について説明す
る。図1に本実施形態の携帯電話機1の概略構成を示
す。携帯電話機1は、電話番号の入力に使用するための
キー群を含む操作部11、相手の名前や電話番号を記憶
しておくためのメモリ12、マイクロフォン13から入
力される音声を送信用信号に変換して送出し、受信信号
をスピーカ14から音声として出力する通信用回路1
5、電話番号に関する情報を文字として表示するための
液晶表示装置(LCD)2、およびこれら各部を制御す
るマイクロコンピュータ3より成る。
DESCRIPTION OF THE PREFERRED EMBODIMENTS An embodiment in which the driving circuit of the present invention is applied to a liquid crystal display device of a portable telephone will be described below. FIG. 1 shows a schematic configuration of a mobile phone 1 of the present embodiment. The mobile phone 1 includes an operation unit 11 including a key group used for inputting a telephone number, a memory 12 for storing the name and telephone number of the other party, and a voice input from the microphone 13 as a transmission signal. A communication circuit 1 for converting and sending out, and outputting a received signal as sound from a speaker 14
5. It comprises a liquid crystal display (LCD) 2 for displaying information relating to telephone numbers as characters, and a microcomputer 3 for controlling these components.

【0014】マイクロコンピュータ3は水晶発振回路4
を備えており、水晶発振回路4の発振周波数から種々の
クロック信号を生成して、これにより自身の動作および
周辺各部の動作のタイミングを制御する。マイクロコン
ピュータ3は、操作部11より入力された電話番号やメ
モリ12から読み出した名前および電話番号を含む文字
列を表す信号を生成して、LCD2に出力する。マイク
ロコンピュータ3は、また、生成したクロック信号のう
ち32kHzの矩形波を、クロック出力端子よりLCD
2出力する。
The microcomputer 3 comprises a crystal oscillation circuit 4
And generates various clock signals from the oscillation frequency of the crystal oscillation circuit 4, thereby controlling the timing of its own operation and the operation of each peripheral unit. The microcomputer 3 generates a signal representing a character string including the telephone number input from the operation unit 11 and the name and telephone number read from the memory 12, and outputs the signal to the LCD 2. The microcomputer 3 also outputs a 32 kHz rectangular wave of the generated clock signal from the clock output terminal to the LCD.
Output two.

【0015】LCD2の外観を図2に示す。LCD2
は、単純ドットマトリクス型の液晶パネル21とその駆
動回路22より成る。液晶パネル21は60本のセグメ
ント電極と16本のコモン電極を有しており、40画素
(5セグメント電極×8コモン電極)で1文字を表し、
1行当たり12文字の文字列を2行表示することができ
る。駆動回路22は線順次走査方式で液晶パネル21を
駆動する。そのフレーム周波数は75Hzである。
FIG. 2 shows the appearance of the LCD 2. LCD2
Comprises a simple dot matrix type liquid crystal panel 21 and a driving circuit 22 thereof. The liquid crystal panel 21 has 60 segment electrodes and 16 common electrodes, and one character is represented by 40 pixels (5 segment electrodes × 8 common electrodes).
A character string of 12 characters per line can be displayed in two lines. The drive circuit 22 drives the liquid crystal panel 21 by a line sequential scanning method. Its frame frequency is 75 Hz.

【0016】駆動回路22は液晶パネル21のガラス板
23にCOG実装されており、ガラス板23には、駆動
回路22への入力のための端子群24が設けられてい
る。入力端子群24のうちの1つの端子24aはマイク
ロコンピュータ3のクロック出力端子に接続されてお
り、他の2端子はそれぞれ電源ラインおよびグランド電
位ラインに接続されている。入力端子群24の残りの端
子は、マイクロコンピュータ3の表示用文字列を表す信
号を出力する端子に接続されている。
The drive circuit 22 is mounted on the glass plate 23 of the liquid crystal panel 21 by COG, and the glass plate 23 is provided with a terminal group 24 for input to the drive circuit 22. One terminal 24a of the input terminal group 24 is connected to a clock output terminal of the microcomputer 3, and the other two terminals are connected to a power supply line and a ground potential line, respectively. The remaining terminals of the input terminal group 24 are connected to terminals of the microcomputer 3 that output signals representing display character strings.

【0017】駆動回路22の概略構成を図3に示す。駆
動回路22は、タイミングジェネレータ31、インター
フェイス32、ROM33、RAM34、RAM35、
分周回路36、コモン出力部37およびセグメント出力
部38を備えている。インターフェイス32はマイクロ
コンピュータ3から出力される表示用文字列を表す信号
を受け取り、タイミングジェネレータ31に与える。
FIG. 3 shows a schematic configuration of the drive circuit 22. The drive circuit 22 includes a timing generator 31, an interface 32, a ROM 33, a RAM 34, a RAM 35,
A frequency divider 36, a common output section 37, and a segment output section 38 are provided. The interface 32 receives a signal representing a display character string output from the microcomputer 3 and supplies the signal to the timing generator 31.

【0018】分周回路36は、入力端子24aを介して
マイクロコンピュータから与えられる32kHzのクロ
ック信号を分周して1.2kHzのクロック信号とし、
これをタイミングジェネレータ31とコモン出力部37
とに出力する。
The frequency dividing circuit 36 divides the frequency of the 32 kHz clock signal supplied from the microcomputer via the input terminal 24a to a 1.2 kHz clock signal.
This is connected to the timing generator 31 and the common output unit 37.
And output to

【0019】コモン出力部37は、電源ラインより供給
される電力から4レベル(表示ONの2レベルと表示O
FFの2レベル)の電圧を生成して、16個の出力端子
群37aを介して各コモン電極に出力する。コモン出力
部37は、電圧出力の1時点において、4レベルの電圧
のうちONレベルの電圧(以下、走査電圧という)を1
つのコモン電極に出力し、他の全てのコモン電極にはO
FFレベルの電圧を出力する。そして、分周回路36か
ら与えられる1.2kHzのクロック信号のタイミング
に応じて、走査電圧の出力先を順次変化させていく。こ
れにより、コモン電極の線順次走査がなされ、フレーム
周波数は75Hz(1.2kHz/16)となる。
The common output section 37 outputs four levels (two levels of display ON and two levels of display O) from the power supplied from the power supply line.
A voltage of FF (2 levels) is generated and output to each common electrode via 16 output terminal groups 37a. The common output unit 37 outputs the ON-level voltage (hereinafter, referred to as a scanning voltage) of the four-level voltages at one point in time of the voltage output.
Output to one common electrode, and O to all other common electrodes.
An FF level voltage is output. The output destination of the scanning voltage is sequentially changed in accordance with the timing of the 1.2 kHz clock signal supplied from the frequency dividing circuit 36. Thus, line-sequential scanning of the common electrode is performed, and the frame frequency becomes 75 Hz (1.2 kHz / 16).

【0020】ROM33は、あらかじめ定められた文字
や数字のフォントを、横5×縦8ドットの2値データと
して記憶している。RAM34は、ユーザによって定義
された文字や数字のフォントを、同じく横5×縦8ドッ
トの2値データとして記憶している。RAM35は、R
OM33およびRAM34の文字フォントのアドレスを
記憶している。
The ROM 33 stores predetermined fonts of characters and numbers as binary data of 5 × 8 dots. The RAM 34 stores the font of characters and numbers defined by the user as binary data of 5 × 8 dots. The RAM 35 has R
The addresses of the character fonts in the OM 33 and the RAM 34 are stored.

【0021】タイミングジェネレータ31は、インター
フェイス32を介して与えられた文字列を表す信号に基
づき、各文字のフォントが記憶されているROM33ま
たはRAM34のアドレスをRAM35から読み出す。
そして、読み出したアドレスに従ってROM33または
RAM35からフォントデータを読み出して、セグメン
ト出力部38の制御に用いる表示用データを生成する。
The timing generator 31 reads the address of the ROM 33 or the RAM 34 in which the font of each character is stored from the RAM 35 based on a signal representing a character string provided via the interface 32.
Then, the font data is read from the ROM 33 or the RAM 35 in accordance with the read address, and display data used for controlling the segment output unit 38 is generated.

【0022】具体的には、タイミングジェネレータ31
は、1行を構成する12文字それぞれについて、横1ラ
イン分のフォントデータ(5ドット)を読み出して、こ
れらからコモン電極1本分の2値の表示用データ(60
ドット)を生成する。このフォントデータの読み出しか
ら表示用データの生成までは極めて短時間(<0.83
ミリ秒=1/1.2kHz)に行われる。
More specifically, the timing generator 31
Reads out font data (5 dots) for one horizontal line for each of the twelve characters forming one line, and reads out binary display data (60 for one common electrode) from these.
Dot). From the reading of the font data to the generation of the display data is extremely short (<0.83
(Milliseconds = 1 / 1.2 kHz).

【0023】タイミングジェネレータ31は、こうして
16本のコモン電極に対応して16の表示用データを次
々と生成し、分周回路36から与えられる1.2kHz
のクロック信号のタイミングで、セグメント出力部38
に順次出力する。これにより、12文字×2行の1フレ
ーム分の像データが生成され、液晶パネル21に1フレ
ームの像が1/75秒の期間表示されることになる。
The timing generator 31 generates 16 display data one after another corresponding to the 16 common electrodes, and outputs the data of 1.2 kHz supplied from the frequency dividing circuit 36.
At the timing of the clock signal of
Are output sequentially. As a result, image data for one frame of 12 characters × 2 lines is generated, and an image of one frame is displayed on the liquid crystal panel 21 for a period of 1/75 second.

【0024】セグメント出力部38は、電源ラインより
供給される電力から高低2レベルの電圧を生成して、6
0個の出力端子群38aを介して各セグメント電極に出
力する。この高低2レベルの電圧は、コモン出力部37
が出力する2レベルの電圧の中間に設定されている。セ
グメント出力部38が各セグメント電極に2レベルの電
圧のどちらを出力するかは、タイミングジェネレータ3
1から与えられる表示用データによって決定される。
The segment output unit 38 generates high-low two-level voltages from the power supplied from the power supply line,
The signal is output to each segment electrode via the zero output terminal group 38a. The two high-level voltages are supplied to the common output unit 37
Are set in the middle of the two-level voltage output. Which of the two levels of voltage the segment output section 38 outputs to each segment electrode depends on the timing generator 3
It is determined by the display data given from 1.

【0025】コモン出力部37の低レベルの電圧とセグ
メント出力部38の高レベルの電圧の組み合わせ、およ
びコモン出力部37の高レベルの電圧とセグメント出力
部38の低レベルの電圧の組み合わせが、液晶の配向を
変化させる実効電圧を与えるように設定されており、コ
モン電極に印加される電圧とセグメント電極に印加され
る電圧に応じて画素が選択され、像が表示される。
The combination of the low level voltage of the common output unit 37 and the high level voltage of the segment output unit 38 and the combination of the high level voltage of the common output unit 37 and the low level voltage of the segment output unit 38 The pixel is selected according to the voltage applied to the common electrode and the voltage applied to the segment electrode, and an image is displayed.

【0026】コモン出力部37とセグメント出力部38
はともに1.2kHzで出力動作を行い、その周期は一
致しているが、周期が一致するだけでは液晶パネル21
上の行位置(縦方向の像表示位置)は適切に設定されな
い。このため、タイミングジェネレータ31は、1フレ
ーム周期ごとにコモン出力部37にリセット指示を与え
る。この指示を受けると、コモン出力部37は、走査電
圧の出力先を先頭のコモン電極とし、その後走査電圧の
出力先を順に変えていく。これにより、表示位置が適切
に設定され、2行の文字が正しく表示される。
The common output section 37 and the segment output section 38
Perform an output operation at 1.2 kHz, and their periods coincide with each other.
The upper row position (vertical image display position) is not set appropriately. For this reason, the timing generator 31 gives a reset instruction to the common output unit 37 every frame period. Upon receiving this instruction, the common output unit 37 sets the scan voltage output destination to the first common electrode, and then sequentially changes the scan voltage output destination. As a result, the display position is appropriately set, and two lines of characters are correctly displayed.

【0027】コモン出力部37は、リセット指示を与え
られると、走査電圧の出力先をリセットするとともに、
走査電圧のレベルを逆にすることも行う。すなわち、前
フレームにおいて走査電圧としなかったレベルを走査電
圧とし、走査電圧としていたレベルを多くのコモン電極
に出力するようにして、走査を行う。コモン出力部37
が走査電圧のレベルを逆にすることに対応して、タイミ
ングジェネレータ31は、セグメント出力部38に与え
る表示用データの2値のレベルを逆にし、セグメント出
力部38から出力する2レベルの電圧を逆にする。これ
により、液晶パネル21に印加される電圧の極性が1フ
レームごとに反転することになる。
When a reset instruction is given, the common output unit 37 resets the output destination of the scanning voltage,
The level of the scanning voltage is also reversed. That is, scanning is performed such that the level not used as the scanning voltage in the previous frame is used as the scanning voltage, and the level used as the scanning voltage is output to many common electrodes. Common output unit 37
Corresponds to the fact that the level of the scanning voltage is reversed, the timing generator 31 reverses the binary level of the display data to be supplied to the segment output unit 38, and converts the two-level voltage output from the segment output unit 38. Reverse. As a result, the polarity of the voltage applied to the liquid crystal panel 21 is inverted every frame.

【0028】一般に、液晶パネルは長時間同一極性の電
圧を印加されると劣化するが、このように極性を反転さ
せつつ駆動を行うことで、液晶パネル21の劣化を防止
してその長寿命化を図ることができる。像表示は、印加
電圧の極性反転に関わらず継続して行われる。
In general, the liquid crystal panel is deteriorated when a voltage of the same polarity is applied for a long time. By driving while reversing the polarity, the liquid crystal panel 21 is prevented from deteriorating and its life is extended. Can be achieved. Image display is continuously performed regardless of the polarity inversion of the applied voltage.

【0029】以上、2行の像表示を行う場合を例にとっ
て説明したが、本発明の駆動回路は、マイクロコンピュ
ータから与えられるクロック信号の周波数と表示のフレ
ーム周波数を変更することなく、異なる行数を表示する
ことが可能である。例えば、表示行数を2倍にして12
文字×4行を表示する場合は、分周回路36の分周比を
半分にして、2.4kHzのクロック信号を出力するよ
うにする。これで、コモン出力部37およびタイミング
ジェネレータ31によって制御されるセグメント出力部
38の出力周期が半分になって、フレーム周波数が75
Hzに保たれる。
Although the above description has been made with respect to the case where two rows of images are displayed as an example, the drive circuit of the present invention can use different numbers of rows without changing the frequency of the clock signal supplied from the microcomputer and the display frame frequency. Can be displayed. For example, doubling the number of display lines to 12
When displaying characters × 4 lines, the frequency dividing ratio of the frequency dividing circuit 36 is halved to output a 2.4 kHz clock signal. As a result, the output period of the segment output unit 38 controlled by the common output unit 37 and the timing generator 31 is halved, and the frame frequency becomes 75%.
Hz.

【0030】なお、マイクロコンピュータから駆動回路
に与えるクロック信号の周波数、表示のフレーム周波
数、コモン電極数、セグメント電極数、表示行数、1行
当たりの文字数、1文字当たりの画素数等は、上記実施
形態で例示した数値に限られるものではなく、任意に設
定してかまわない。液晶表示装置の用途や使用するマイ
クロコンピュータに応じて、適宜設定すればよい。
The frequency of the clock signal supplied from the microcomputer to the drive circuit, the frame frequency of display, the number of common electrodes, the number of segment electrodes, the number of display lines, the number of characters per line, the number of pixels per character, and the like are as described above. The values are not limited to those illustrated in the embodiment, and may be set arbitrarily. What is necessary is just to set suitably according to the use of a liquid crystal display device, and the microcomputer used.

【0031】[0031]

【発明の効果】本発明の液晶表示装置の駆動回路による
ときは、駆動回路自体に発振回路を設ける必要がないか
ら、発振のための電力が不要となり消費電力を低減する
ことができる。また、発振のために従来2つ使用してい
た端子が、クロック信号の入力端子1つのみに減少する
ため、装置を小型に形成することが容易になり、実装コ
ストも低減される。さらに、コンピュータの高精度のク
ロック信号に基づいて走査を行うため、走査が安定し、
ちらつきや色むらのない高品位の像を表示することがで
きる。
According to the drive circuit of the liquid crystal display device of the present invention, it is not necessary to provide an oscillation circuit in the drive circuit itself, so that power for oscillation is not required and power consumption can be reduced. In addition, since two terminals conventionally used for oscillation are reduced to only one input terminal for the clock signal, the device can be easily formed in a small size, and the mounting cost can be reduced. Furthermore, since scanning is performed based on a high-precision clock signal from a computer, the scanning is stable,
A high-quality image without flicker or color unevenness can be displayed.

【図面の簡単な説明】[Brief description of the drawings]

【図1】 本発明の駆動回路によって駆動される液晶表
示装置を備えた携帯電話機の概略構成を示すブロック
図。
FIG. 1 is a block diagram illustrating a schematic configuration of a mobile phone including a liquid crystal display device driven by a driving circuit of the present invention.

【図2】 本発明の駆動回路を備えた液晶表示装置の外
観を示す図。
FIG. 2 is a diagram illustrating an appearance of a liquid crystal display device including a driving circuit of the present invention.

【図3】 本発明の駆動回路の概略構成を示すブロック
図。
FIG. 3 is a block diagram showing a schematic configuration of a drive circuit of the present invention.

【図4】 従来の液晶表示装置の外観を示す図。FIG. 4 is a diagram showing the appearance of a conventional liquid crystal display device.

【図5】 従来の液晶表示装置の駆動回路に設けられた
CR発振回路の概略構成を示す図。
FIG. 5 is a diagram showing a schematic configuration of a CR oscillation circuit provided in a drive circuit of a conventional liquid crystal display device.

【図6】 CR発振回路のインバータの構成を示す図。FIG. 6 is a diagram illustrating a configuration of an inverter of a CR oscillation circuit.

【図7】 CR発振回路の発振波形を示す図。FIG. 7 is a diagram showing an oscillation waveform of a CR oscillation circuit.

【符号の説明】[Explanation of symbols]

1 携帯電話機 2 液晶表示装置 3 マイクロコンピュータ 21 液晶パネル 22 駆動回路 24 入力端子群 24a クロック信号入力端子 31 タイミングジェネレータ 32 インターフェイス 33 ROM 34 RAM 35 RAM 36 分周回路 37 コモン出力部 38 セグメント出力部 DESCRIPTION OF SYMBOLS 1 Mobile telephone 2 Liquid crystal display device 3 Microcomputer 21 Liquid crystal panel 22 Drive circuit 24 Input terminal group 24a Clock signal input terminal 31 Timing generator 32 Interface 33 ROM 34 RAM 35 RAM 36 Divider circuit 37 Common output section 38 Segment output section

Claims (1)

【特許請求の範囲】[Claims] 【請求項1】 ドットマトリクス型の液晶パネルを線順
次走査方式で駆動する液晶表示装置の駆動回路におい
て、 液晶パネルに表示する像の信号を生成する外部のコンピ
ュータよりクロック信号を与えられて、該クロック信号
から線順次走査の走査周波数を設定するためのクロック
信号を生成することを特徴とする液晶表示装置の駆動回
路。
In a driving circuit of a liquid crystal display device for driving a dot matrix type liquid crystal panel by a line sequential scanning method, a clock signal is supplied from an external computer for generating an image signal to be displayed on the liquid crystal panel. A driving circuit for a liquid crystal display device, which generates a clock signal for setting a scanning frequency of line sequential scanning from a clock signal.
JP7934197A 1997-03-31 1997-03-31 Liquid crystal display device driving circuit Pending JPH10274964A (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP7934197A JPH10274964A (en) 1997-03-31 1997-03-31 Liquid crystal display device driving circuit

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP7934197A JPH10274964A (en) 1997-03-31 1997-03-31 Liquid crystal display device driving circuit

Publications (1)

Publication Number Publication Date
JPH10274964A true JPH10274964A (en) 1998-10-13

Family

ID=13687207

Family Applications (1)

Application Number Title Priority Date Filing Date
JP7934197A Pending JPH10274964A (en) 1997-03-31 1997-03-31 Liquid crystal display device driving circuit

Country Status (1)

Country Link
JP (1) JPH10274964A (en)

Similar Documents

Publication Publication Date Title
TW518534B (en) Liquid crystal driving circuit and liquid crystal display device
JP5801734B2 (en) Liquid crystal display device, driving method of liquid crystal display device, and electronic apparatus
KR100498542B1 (en) data drive IC of LCD and driving method of thereof
JP4501525B2 (en) Display device and drive control method thereof
JP3750734B2 (en) Scan line driving circuit, electro-optical device, electronic apparatus, and semiconductor device
KR20070009499A (en) Display apparatus and drive control method thereof
JP2002366108A (en) Driving method for liquid crystal display device
JP4003397B2 (en) Liquid crystal drive device, liquid crystal drive method, and liquid crystal display device
JPH11311980A (en) Liquid crystal display control equipment and liquid crystal display device
JP2003195828A (en) Display device, information processor, display method, program, and recording medium
US6667732B1 (en) Method of driving liquid crystal device, liquid crystal device, and electronic instrument
US7084866B2 (en) Display driver apparatus, and electro-optical device and electronic equipment using the same
US5248965A (en) Device for driving liquid crystal display including signal supply during non-display
KR101034943B1 (en) Liquid crystal display device and driving method thereof
US7898516B2 (en) Liquid crystal display device and mobile terminal
JPH10274964A (en) Liquid crystal display device driving circuit
JP5081456B2 (en) Display device
JPH06149180A (en) Method for driving liquid cystal display device
KR100864975B1 (en) Apparatus and method of driving liquid crystal display device
JPH0635416A (en) Method for driving active matrix type liquid crystal display device
JP2002287112A (en) Liquid crystal display and its driving method
JP2001005421A (en) Method for driving electrooptical device, electrooptical device and electronic equipment
JP3309934B2 (en) Display device
KR101097585B1 (en) Voltage Generating Circuit For Liquid Crystal Display And Liquid Crystal Display Using The Same
JPH06161391A (en) Liquid crystal driving circuit