JPH10153552A - Fluorescence detector - Google Patents

Fluorescence detector

Info

Publication number
JPH10153552A
JPH10153552A JP31182796A JP31182796A JPH10153552A JP H10153552 A JPH10153552 A JP H10153552A JP 31182796 A JP31182796 A JP 31182796A JP 31182796 A JP31182796 A JP 31182796A JP H10153552 A JPH10153552 A JP H10153552A
Authority
JP
Japan
Prior art keywords
signal
circuit
sample
hold
gate
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP31182796A
Other languages
Japanese (ja)
Other versions
JP3692666B2 (en
Inventor
Hidechika Hayashi
秀知佳 林
Toru Enoshima
徹 榎島
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Tosoh Corp
Original Assignee
Tosoh Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Tosoh Corp filed Critical Tosoh Corp
Priority to JP31182796A priority Critical patent/JP3692666B2/en
Publication of JPH10153552A publication Critical patent/JPH10153552A/en
Application granted granted Critical
Publication of JP3692666B2 publication Critical patent/JP3692666B2/en
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Abstract

PROBLEM TO BE SOLVED: To enable highly sensitive detection by arranging a gate circuit or the like to make an output signal of a fluorescence detection sensor pass synchronizing with the emission of a flash lamp. SOLUTION: A timing signal generated in a timing signal generation circuit is sent to a trigger signal generation circuit while a trigger signal generated is sent to a light emitting circuit for emission of a flash lamp. On the other hand, the timing signal is sent to a gate signal generation circuit to actuate a gate signal circuit. The flash lamp emits light delayed by several μsec. from the generation of the trigger signal with the operation of the light emitting circuit to irradiate a sample within a measuring cell and a fluorescence pulse from a fluorescent substance in the sample is received by a fluorescence detection sensor to be outputted as electric pulse. An output from the sensor is sent to an integration circuit passing through the gate circuit only during the opening of the gate circuit. The gate circuit passes an output signal of a fluorescence detection sensor only for the time when the gate signal from the gate signal generation circuit is being inputted.

Description

【発明の詳細な説明】DETAILED DESCRIPTION OF THE INVENTION

【0001】[0001]

【発明が属する技術分野】本発明は、フラッシュランプ
を光源として具備する蛍光検出装置に関するものであ
る。
BACKGROUND OF THE INVENTION 1. Field of the Invention The present invention relates to a fluorescence detecting device having a flash lamp as a light source.

【0002】[0002]

【従来の技術】通常、蛍光検出器の光源としては、キセ
ノンランプ(Xeランプ)等の強力な連続光源が使用さ
れるが、発熱量や温度ドリフトが大きいという課題があ
る。またランプ寿命が短く、頻繁にメンテナンスを行っ
てランプを交換しなければならないという課題もある。
2. Description of the Related Art Generally, a powerful continuous light source such as a xenon lamp (Xe lamp) is used as a light source of a fluorescence detector, but there is a problem that a large amount of heat is generated and a temperature drift is large. Another problem is that the lamp life is short and the lamp must be replaced after frequent maintenance.

【0003】[0003]

【発明が解決しようとする課題】これに対してキセノン
フラッシュランプ(Xeフラッシュランプ)等のフラッ
シュランプでは、低い平均入力で高いピーク発光量が得
られることから蛍光検出器への応用が検討されてきた。
しかし、Xeフラッシュランプはトリガーを与えるとサ
ブマイクロ秒の間発光するものの、一般に検出用センサ
の出力がパルス状でかつピークホールド回路で検出する
ため、ピーク高さはノイズによって変動してしまい、十
分な感度を得ることができなかった。
On the other hand, in the case of a flash lamp such as a xenon flash lamp (Xe flash lamp), a high peak emission amount can be obtained with a low average input. Was.
However, although the Xe flash lamp emits light for a sub-microsecond when a trigger is given, the peak height fluctuates due to noise because the output of the detection sensor is generally pulsed and detected by a peak hold circuit. High sensitivity could not be obtained.

【0004】このため、フラッシュランプを具備した蛍
光検出装置は広く実用化されるには至らず、蛍光強度の
減衰を調査する等、特殊な用途でしか使用されていな
い。
[0004] For this reason, a fluorescence detecting device provided with a flash lamp has not been widely put into practical use, and has been used only for special purposes, such as for examining the decay of the fluorescence intensity.

【0005】[0005]

【課題課題を解決するための手段】本発明者らは、キセ
ノンランプ等と比較して発熱量や温度ドリフトが小さ
く、低い平均入力で高いピーク発光量が得られ、かつラ
ンプ寿命が長いという特徴を有するフラッシュランプを
用いて高感度蛍光検出器を提供すべく検討を行った。本
発明はかかる目的に鑑みてなされたものであり、第1
に、(1)トリガー信号発生回路及びゲート信号発生回
路を作動するためのタイミング信号を発生し出力するタ
イミング信号発生回路、(2)タイミング信号に基づき
ランプ電源回路を作動するためのトリガー信号を発生し
出力するトリガー信号発生回路、トリガー信号に基づき
フラッシュランプをパルス点灯するランプ電源回路及び
フラッシュランプから構成される発光系及び(3)試料
からの蛍光を受光し、相関した検出信号を出力する蛍光
検出センサ、蛍光検出センサが出力した検出信号を通過
させ又は遮断するゲート回路、タイミング信号に基づき
ゲート回路を作動するためのゲート信号を発生し出力す
るゲート信号発生回路、ゲート回路を通過した検出信号
を積分し出力する積分回路、から構成される蛍光検出装
置である。
DISCLOSURE OF THE INVENTION The present inventors have a feature that the calorific value and the temperature drift are smaller than those of a xenon lamp or the like, a high peak emission amount can be obtained with a low average input, and the lamp life is long. We studied to provide a highly sensitive fluorescence detector using a flash lamp with The present invention has been made in view of such an object, and the first invention
(1) a timing signal generating circuit for generating and outputting a timing signal for operating the trigger signal generating circuit and the gate signal generating circuit; and (2) generating a trigger signal for operating the lamp power supply circuit based on the timing signal. A trigger signal generating circuit for outputting a pulse signal, a lamp power supply circuit for pulsating a flash lamp based on the trigger signal, a light emitting system including the flash lamp, and (3) a fluorescent light for receiving fluorescence from the sample and outputting a correlated detection signal. A detection sensor, a gate circuit that passes or blocks the detection signal output by the fluorescence detection sensor, a gate signal generation circuit that generates and outputs a gate signal for operating the gate circuit based on the timing signal, and a detection signal that passes through the gate circuit And a integrating circuit that integrates and outputs the following.

【0006】この第1の蛍光検出装置は、更に、前記ト
リガー信号発生回路及びゲート信号発生回路が、トリガ
ー信号が1回発生する間に少なくとも2回ゲート信号を
発生するように構成されていても良い。例えば、トリガ
ー信号発生回路を、タイミング信号を2回受けた場合に
トリガー信号を発生するように構成する一方、ゲート信
号発生回路はタイミング信号1回につき1回、ゲート信
号を発生するように構成すればよい。また、トリガー信
号発生回路はタイミング信号1回につき1回、トリガー
信号を発生するように構成する一方、ゲート信号発生回
路をタイミング信号1回につき2回、ゲート信号を発生
するように構成しても良い。
In the first fluorescence detection apparatus, the trigger signal generation circuit and the gate signal generation circuit may be configured to generate the gate signal at least twice while the trigger signal is generated once. good. For example, the trigger signal generating circuit is configured to generate a trigger signal when receiving a timing signal twice, while the gate signal generating circuit is configured to generate a gate signal once for each timing signal. I just need. The trigger signal generation circuit may be configured to generate a trigger signal once per timing signal, while the gate signal generation circuit may be configured to generate a gate signal twice per timing signal. good.

【0007】この第1の発明は、また更に、(4)タイ
ミング信号に基づきサンプルホールド信号を発生し出力
するサンプルホールド信号発生回路及びサンプルホール
ド信号に基づき積分回路からの出力信号を保存するサン
プルホールド回路とを具備していても良い。更に、前記
トリガー信号発生回路、ゲート信号発生回路及びサンプ
ルホールド信号発生回路が、トリガー信号が1回発生す
る間に少なくとも2回、同一時にゲート信号及びサンプ
ルホールド信号を発生するように構成されていても良
い。このような構成は、例えば、トリガー信号発生回路
を、タイミング信号を2回受けた場合にトリガー信号を
発生するように構成する一方、ゲート信号発生回路とサ
ンプルホールド発生回路はタイミング信号1回につき1
回、ゲート信号を発生するように構成すればよい。ま
た、トリガー信号発生回路はタイミング信号1回につき
1回、トリガー信号を発生するように構成する一方、ゲ
ート信号発生回路及びサンプルホールド回路をタイミン
グ信号1回につき2回、ゲート信号を発生するように構
成しても良い。
According to the first aspect of the present invention, (4) a sample and hold signal generating circuit for generating and outputting a sample and hold signal based on a timing signal and a sample and hold circuit for storing an output signal from an integrating circuit based on the sample and hold signal And a circuit. Further, the trigger signal generation circuit, the gate signal generation circuit, and the sample hold signal generation circuit are configured to generate the gate signal and the sample hold signal at least twice during one generation of the trigger signal and at the same time. Is also good. In such a configuration, for example, the trigger signal generation circuit is configured to generate a trigger signal when a timing signal is received twice, while the gate signal generation circuit and the sample hold generation circuit are configured to generate one for each timing signal.
It may be configured to generate a gate signal each time. The trigger signal generation circuit is configured to generate the trigger signal once per timing signal, while the gate signal generation circuit and the sample hold circuit are configured to generate the gate signal twice per timing signal. You may comprise.

【0008】第1の発明は、前記構成に代えて、更に、
(4)タイミング信号に基づきサンプルホールド信号を
発生し出力するサンプルホールド信号発生回路、サンプ
ルホールド信号に基づき積分回路からの出力信号を保存
する2個のサンプルホールド回路とを具備していても良
い。この場合、前記トリガー信号発生回路、ゲート信号
発生回路及びサンプルホールド信号発生回路が、トリガ
ー信号が1回発生する間に2回、同一時にゲート信号及
びサンプルホールド信号を発生するものであり、サンプ
ルホールド回路が発生した2個のサンプルホールド信号
の一方は第1のサンプルホールド回路に入力し、他方の
サンプルホールド信号は第2のサンプルホールド回路に
入力するように構成されていても良い。
According to a first aspect of the present invention, in addition to the above-described structure,
(4) It may include a sample-and-hold signal generation circuit that generates and outputs a sample-and-hold signal based on the timing signal, and two sample-and-hold circuits that store the output signal from the integration circuit based on the sample-and-hold signal. In this case, the trigger signal generation circuit, the gate signal generation circuit, and the sample-and-hold signal generation circuit generate the gate signal and the sample-and-hold signal twice during one generation of the trigger signal and at the same time. One of the two sample and hold signals generated by the circuit may be input to the first sample and hold circuit, and the other sample and hold signal may be input to the second sample and hold circuit.

【0009】これら第1の発明において、2個のサンプ
ルホールド回路を具備する場合には、それぞれのサンプ
ルホールド回路に保存された信号の差分を出力する差分
回路を追加しても良い。なお、差分回路を用いる代わり
にA/D変換(アナログ/デジタル変換)を行い、コン
ピュータ等を用いて差を取ることもできる。
In the first invention, when two sample hold circuits are provided, a difference circuit for outputting a difference between signals stored in each sample hold circuit may be added. Note that instead of using the difference circuit, A / D conversion (analog / digital conversion) is performed, and the difference can be obtained using a computer or the like.

【0010】本発明の装置は、第2に、(1)トリガー
信号発生回路及びゲート信号発生回路を作動するための
タイミング信号を発生し出力するタイミング信号発生回
路、(2)タイミング信号に基づきランプ電源回路を作
動するためのトリガー信号を発生し出力するトリガー信
号発生回路、トリガー信号に基づきフラッシュランプを
パルス点灯するランプ電源回路及びフラッシュランプか
ら構成される発光系、(3)タイミング信号に基づきゲ
ート回路を作動するためのゲート信号を発生し出力する
ゲート信号発生回路、(4)試料からの蛍光を受光し、
相関した第1検出信号を出力する蛍光検出センサ、蛍光
検出センサが出力した第1検出信号を通過させ又は遮断
する第1のゲート回路、ゲート回路を通過した第1検出
信号を積分し出力する第1の積分回路及び(5)フラッ
シュランプからの励起光を受光し、相関した第2検出信
号を出力する励起光検出センサ、励起光検出センサが出
力した第2検出信号を通過させ又は遮断する第2のゲー
ト回路、ゲート回路を通過した第2検出信号を積分し出
力する第2の積分回路から構成される蛍光検出装置であ
る。
[0010] Secondly, the apparatus of the present invention comprises (1) a timing signal generation circuit for generating and outputting a timing signal for operating the trigger signal generation circuit and the gate signal generation circuit, and (2) a ramp based on the timing signal. A trigger signal generating circuit for generating and outputting a trigger signal for operating a power supply circuit, a lamp power supply circuit for pulsating a flash lamp based on the trigger signal, and a light emitting system including a flash lamp; (3) a gate based on a timing signal A gate signal generation circuit for generating and outputting a gate signal for operating the circuit, (4) receiving fluorescence from a sample,
A fluorescence detection sensor that outputs a correlated first detection signal, a first gate circuit that passes or blocks the first detection signal output by the fluorescence detection sensor, and a first gate circuit that integrates and outputs the first detection signal that has passed through the gate circuit. (5) an excitation light detection sensor that receives excitation light from the integration circuit and (5) a flash lamp and outputs a correlated second detection signal, and a second sensor that passes or blocks the second detection signal output by the excitation light detection sensor. 2 is a fluorescence detection device including two gate circuits and a second integration circuit that integrates and outputs a second detection signal that has passed through the gate circuit.

【0011】そして本発明の装置は、第3に、(1)ラ
ンプ電源回路を作動するためのトリガー信号を発生し出
力するトリガー信号発生回路、トリガー信号に基づきフ
ラッシュランプをパルス点灯するランプ電源回路及びフ
ラッシュランプから構成される発光系、(2)タイミン
グ信号に基づきゲート回路を作動するためのゲート信号
を発生し出力するゲート信号発生回路、(3)試料から
の蛍光を受光し、相関した第1検出信号を出力する蛍光
検出センサ、蛍光検出センサが出力した第1検出信号を
通過させ又は遮断する第1のゲート回路、ゲート回路を
通過した第1検出信号を積分し出力する第1の積分回
路、(4)フラッシュランプからの励起光を受光し、相
関した第2検出信号を出力する励起光検出センサ、励起
光検出センサが出力した第2検出信号を通過させ又は遮
断する第2のゲート回路、ゲート回路を通過した第2検
出信号を積分し出力する第2の積分回路及び(5)前記
第2検出信号に基づきゲート信号発生回路を作動するた
めのタイミング信号を発生し出力するタイミング信号発
生回路から構成される蛍光検出装置である。
Third, the apparatus of the present invention comprises: (1) a trigger signal generating circuit for generating and outputting a trigger signal for operating the lamp power circuit, and a lamp power circuit for pulse-lighting the flash lamp based on the trigger signal. And (2) a gate signal generation circuit that generates and outputs a gate signal for operating a gate circuit based on a timing signal, and (3) a fluorescent light from a sample that is received and correlated. A first detection signal that outputs a first detection signal, a first gate circuit that passes or blocks the first detection signal output by the first detection signal, and a first integration that integrates and outputs the first detection signal that has passed through the gate circuit. Circuit, (4) an excitation light detection sensor that receives excitation light from the flash lamp and outputs a correlated second detection signal, and an excitation light detection sensor outputs A second gate circuit for passing or blocking the second detection signal, a second integration circuit for integrating and outputting the second detection signal passed through the gate circuit, and (5) generating a gate signal based on the second detection signal. This is a fluorescence detection device including a timing signal generation circuit that generates and outputs a timing signal for operating a circuit.

【0012】これら本発明の第2及び第3の装置は、更
に、前記トリガー信号発生回路及びゲート信号発生回路
が、トリガー信号が1回発生する間に少なくとも2回ゲ
ート信号を発生するように構成されていても良い。また
更に、(6)タイミング信号に基づきサンプルホールド
信号を発生し出力するサンプルホールド信号発生回路及
び、サンプルホールド信号に基づき第1の積分回路から
の出力信号を保存する第1のサンプルホールド回路と、
同サンプルホールド信号に基づき第2の積分回路からの
出力信号を保存する第2のサンプルホールド回路を具備
していても良い。この場合、前記第1の装置と同様に、
トリガー信号発生回路、ゲート信号発生回路及びサンプ
ルホールド信号発生回路が、トリガー信号が1回発生す
る間に少なくとも2回、同一時にゲート信号及びサンプ
ルホールド信号を発生するように構成されていても良
い。
The second and third devices of the present invention are further configured such that the trigger signal generation circuit and the gate signal generation circuit generate the gate signal at least twice while the trigger signal is generated once. It may be. (6) a sample-and-hold signal generation circuit that generates and outputs a sample-and-hold signal based on the timing signal, and a first sample-and-hold circuit that stores an output signal from the first integration circuit based on the sample and hold signal;
A second sample-and-hold circuit for storing an output signal from the second integration circuit based on the sample-and-hold signal may be provided. In this case, similar to the first device,
The trigger signal generation circuit, the gate signal generation circuit, and the sample and hold signal generation circuit may be configured to generate the gate signal and the sample and hold signal at the same time at least twice while the trigger signal is generated once.

【0013】また、第2及び第3の装置は、前記構成に
代えて、更に、(6)タイミング信号に基づきサンプル
ホールド信号を発生し出力するサンプルホールド信号発
生回路及び、サンプルホールド信号に基づき第1の積分
回路からの出力信号を保存する第1及び第2のサンプル
ホールド回路と、同サンプルホールド信号に基づき第2
の積分回路からの出力信号を保存する第3及び第4のサ
ンプルホールド回路を具備していても良い。この場合、
前記トリガー信号発生回路、ゲート信号発生回路及びサ
ンプルホールド信号発生回路が、トリガー信号が1回発
生する間に2回、同一時にゲート信号及びサンプルホー
ルド信号を発生し出力するものであり、サンプルホール
ド回路が発生した2個のサンプルホールド信号の一方は
第1及び第3のサンプルホールド回路に入力し、他方の
サンプルホールド信号は第2及び第4のサンプルホール
ド回路に入力するように構成されていても良い。
The second and third devices may further include (6) a sample-and-hold signal generation circuit for generating and outputting a sample-and-hold signal based on a timing signal, A first and a second sample-and-hold circuit for storing an output signal from the first integration circuit;
And third and fourth sample-and-hold circuits for storing the output signal from the integrating circuit. in this case,
The trigger signal generation circuit, the gate signal generation circuit, and the sample hold signal generation circuit generate and output a gate signal and a sample hold signal twice at the same time when the trigger signal is generated once, and output the sample hold circuit. Is generated, one of the two sample-hold signals is input to the first and third sample-hold circuits, and the other sample-hold signal is input to the second and fourth sample-hold circuits. good.

【0014】これら第2及び第3の装置においても、2
個のサンプルホールド回路を具備する場合には、それぞ
れのサンプルホールド回路に保存された信号の差分を出
力する差分回路を追加しても良い。なお、差分回路を用
いる代わりにA/D変換(アナログ/デジタル変換)を
行い、コンピュータ等を用いて差を取ることもできる。
また第3、第4の装置において、4個のサンプルホー
ルド回路を具備する場合には、それぞれ2個のサンプル
ホールド回路に保存された関連する信号の差分を出力す
る差分回路を追加することもできる。この場合にも差分
回路を用いる代わりにA/D変換(アナログ/デジタル
変換)を行い、コンピュータ等を用いて差を取ることが
できる。
In these second and third devices, too,
When a plurality of sample and hold circuits are provided, a difference circuit for outputting a difference between signals stored in each of the sample and hold circuits may be added. Note that instead of using the difference circuit, A / D conversion (analog / digital conversion) is performed, and the difference can be obtained using a computer or the like.
In the case where the third and fourth devices include four sample and hold circuits, a difference circuit that outputs a difference between related signals stored in the two sample and hold circuits can be added. . Also in this case, A / D conversion (analog / digital conversion) is performed instead of using the difference circuit, and the difference can be obtained using a computer or the like.

【0015】なお、第1及び第2のサンプルホールド回
路、及び、第3及び第4のサンプルホールド回路を同一
の回路とすることもできる。この場合、第1及び第2の
積分回路には、それぞれ単一のサンプルホールド回路が
連絡することになるが、例えばA/D変換(アナログ/
デジタル変換)を行い、コンピュータ等を用いて差を取
れば良い。
The first and second sample and hold circuits and the third and fourth sample and hold circuits can be the same circuit. In this case, a single sample and hold circuit is connected to each of the first and second integration circuits. For example, A / D conversion (analog /
Digital conversion) and the difference may be obtained using a computer or the like.

【0016】また、上述した第1、第2及び第3の装置
において、トリガー信号が1回発生する間に2回、同一
時にゲート信号及びサンプルホールド信号を発生する場
合等、ゲート回路を開いて蛍光検出センサ又は励起光検
出センサからの出力を積分回路に導くと共に積分回路か
らの出力をサンプルホールド回路でホールドする構成に
おいては、前記「同一時」は厳密な意味での同一時以外
に、積分回路の出力が正しくサンプルホールド回路に導
かれる限りにおいて、少々の時間差がある場合も「同一
時」の範疇に属する。このような意味において、ゲート
信号とサンプルホールド信号を、「同期して」発生する
ということもできる。例えば、積分回路の出力が減衰す
ることなく一定時間持続される場合には、ゲート回路が
開いた後、該一定時間の内に積分回路からの出力をサン
プルホールド回路がホールドし得るような時間的なズレ
をもってサンプルホールド信号を発生することや、電気
回路の作動時間、特にゲート回路が開いてから積分回路
の出力が一定となった段階でサンプルホールド回路を作
動させるため、この時間的ズレを考慮した上で、一定時
間、サンプルホールド信号の発生を遅延した場合も前記
「同一時」の範疇に属する。
In the first, second, and third devices described above, the gate circuit is opened when the gate signal and the sample hold signal are generated twice while the trigger signal is generated once and at the same time. In a configuration in which the output from the fluorescence detection sensor or the excitation light detection sensor is guided to the integration circuit and the output from the integration circuit is held by the sample-and-hold circuit, the “same time” means that the integration As long as the output of the circuit is correctly guided to the sample-and-hold circuit, a case where there is a slight time difference also belongs to the category of “at the same time”. In this sense, it can be said that the gate signal and the sample-and-hold signal are generated “synchronously”. For example, if the output of the integrating circuit is maintained for a certain period of time without attenuating, after the gate circuit is opened, a time period such that the sample and hold circuit can hold the output from the integrating circuit within the certain period of time. Considering this time lag, the sample-hold signal is generated with a small deviation, and the sample-and-hold circuit is activated when the output of the integrator circuit becomes constant after the gate circuit opens, especially when the output of the integration circuit becomes constant after the gate circuit opens. Then, the case where the generation of the sample-and-hold signal is delayed for a certain period of time also belongs to the category of “at the same time”.

【0017】[0017]

【発明の実施の形態】以下、実施の形態を記載した図面
に基づき本発明を更に詳細に説明する。
DETAILED DESCRIPTION OF THE PREFERRED EMBODIMENTS The present invention will be described below in more detail with reference to the drawings illustrating embodiments.

【0018】図1は本発明の第1の装置の実施の形態を
示す図である。タイミング信号発生回路で発生したタイ
ミング信号は、一方でトリガー信号発生回路に送られ
る。これによりトリガー信号発生回路はトリガー信号を
発生するが、発生したトリガー信号は電源等から構成さ
れるフラッシュランプを発光させるための発光回路に送
られる。タイミング信号は、他方でゲート回路を作動す
るためのゲート信号発生回路に送られる。
FIG. 1 is a diagram showing an embodiment of the first apparatus of the present invention. The timing signal generated by the timing signal generation circuit is sent to a trigger signal generation circuit. As a result, the trigger signal generating circuit generates a trigger signal, and the generated trigger signal is sent to a light emitting circuit for emitting a flash lamp composed of a power supply or the like. The timing signal is sent to a gate signal generation circuit for operating the gate circuit on the other hand.

【0019】ランプ電源等から構成されるフラッシュラ
ンプ発光回路の作動により、フラッシュランプはトリガ
ー信号の発生から数μ秒遅れて発光(パルス点灯)す
る。ランプからの光(励起光)は測定セル等に入れられ
た試料を照射し、試料中の蛍光性物質は蛍光(蛍光パル
ス)を発する。試料が発した蛍光パルスは、蛍光検出セ
ンサにより受光され、電気パルスとして出力される。こ
のセンサからの出力は、必要に応じて増幅回路等で増幅
された後、ゲート回路が開いている間のみ当該回路を通
過し、積分回路に送られる。積分回路は、積分を開始す
る前、即ち蛍光測定を開始する前にリセット(放電)し
ておく。
The flash lamp emits light (pulse lighting) with a delay of several microseconds from the generation of the trigger signal by the operation of the flash lamp light emitting circuit composed of a lamp power supply and the like. Light (excitation light) from a lamp irradiates a sample placed in a measurement cell or the like, and a fluorescent substance in the sample emits fluorescence (fluorescence pulse). The fluorescence pulse emitted from the sample is received by the fluorescence detection sensor and output as an electric pulse. The output from the sensor is amplified by an amplifier circuit or the like as necessary, and then passes through the circuit only while the gate circuit is open, and is sent to the integration circuit. The integration circuit is reset (discharged) before starting the integration, that is, before starting the fluorescence measurement.

【0020】ゲート回路は、例えばゲート信号発生回路
からのゲート信号が入力されている間だけ蛍光検出セン
サの出力信号を通過させ、当該信号が入力されていない
時は遮断するように構成する。ここで、前記したよう
に、トリガ−信号の発生からフラッシュランプが発光す
るまでの「ずれ(点灯遅延時間)」はトリガ−信号毎に
変動するため、変動した場合でも蛍光検出センサからの
出力信号がゲート回路を通過できるようにゲート信号発
生回路を構成することが好ましい。一例を述べれば、本
発明者らの知見では、1キロボルトでランプを点灯した
場合に2μ秒±100n(ナノ)秒、700ボルトの場
合に2.5μ秒±500n秒の範囲で前記遅延時間の変
動が認められている。一方で、タイミング信号の発生か
らトリガ−信号発生までの遅延時間や、ランプ発光後、
センサ−の出力信号がゲ−ト回路に入力されるまでの遅
延時間は概ね一定である。従って、ゲ−ト信号発生回路
におけるゲ−ト信号の発生タイミングは、使用する回路
における前記のような変動やランプに印加する電圧等の
諸条件を考慮して決定れば良い。
The gate circuit is configured to allow the output signal of the fluorescence detection sensor to pass only while the gate signal from the gate signal generation circuit is being input, and to block the output signal when the signal is not input. Here, as described above, since the "shift (lighting delay time)" from the generation of the trigger signal to the emission of the flash lamp varies for each trigger signal, the output signal from the fluorescence detection sensor does not change even if it varies. It is preferable to configure the gate signal generation circuit so that the gate signal can pass through the gate circuit. To give an example, the present inventors have found that the delay time in the range of 2 μs ± 100 n (nano) seconds when the lamp is turned on at 1 kilovolt and 2.5 μs ± 500 n seconds at 700 volts. Fluctuations have been observed. On the other hand, the delay time from the generation of the timing signal to the generation of the trigger signal,
The delay time until the output signal of the sensor is input to the gate circuit is substantially constant. Therefore, the generation timing of the gate signal in the gate signal generation circuit may be determined in consideration of various conditions such as the above-described fluctuation in the circuit to be used and the voltage applied to the lamp.

【0021】図1に示した構成では、フラッシュランプ
を発光させていない間(暗光時)の蛍光検出センサの出
力(バックグランド)を差し引くため、暗光時にもゲー
ト信号を発生させてゲート回路と積分回路を作動させ、
フラッシュランプ発光時と暗光時の出力信号の差を差分
回路で求めることができる。
In the configuration shown in FIG. 1, the output (background) of the fluorescence detection sensor during the time when the flash lamp is not emitting light (during dark light) is subtracted. And activate the integration circuit,
The difference between the output signal of the flash lamp and the output signal of the dark light can be obtained by a difference circuit.

【0022】この目的を達成するためには、トリガー信
号発生回路及びゲート信号発生回路を、トリガー信号が
1回発生する間に少なくとも2回ゲート信号を発生する
ように構成することを例示できる。前述したように、2
回のタイミング信号に対して1回トリガー信号を発生す
るようにしても良いし、1回のタイミング信号に対して
2回ゲート信号を発生するように構成しても良い。なお
当該目的でトリガー信号が1回発生する間に少なくとも
2回ゲート信号を発生するように構成する場合、暗光時
の出力信号を得るためのゲート信号はトリガー信号が発
生された時以外の任意の時点で発生させることができ
る。
In order to achieve this object, the trigger signal generation circuit and the gate signal generation circuit may be configured to generate the gate signal at least twice while the trigger signal is generated once. As mentioned earlier, 2
The trigger signal may be generated once for one timing signal, or the gate signal may be generated twice for one timing signal. In the case where the gate signal is generated at least twice while the trigger signal is generated once for this purpose, the gate signal for obtaining the output signal in dark light may be any other than when the trigger signal is generated. Can be generated at the time.

【0023】図1に示した例の場合、積分回路の出力を
保持するため、積分回路における発光時及び暗光時の積
分終了後の出力信号を2のサンプルホールド回路でそれ
ぞれ保持した上で差分を行なうと良い。また、例えば2
つのサンプルホールド回路の出力をデジタル変換し、デ
ジタル回路で差を計算するようにしたり、更には、発光
時及び暗光時の積分終了後の出力信号を1つのサンプル
ホールド回路で保持し、保持した2つの出力をそれぞれ
デジタル変換し、デジタル回路で差を計算するようにす
ることもできる。なお、上記のように発光時と暗光時の
2回に渡りゲート回路を開閉させる場合には2回ゲート
信号を発生させることになるが、必要に応じて3回以
上、ゲート信号を発生させる構成とすることもできる。
このような構成とは異なり、例えば発光時と暗光時の信
号を得る等に、2のゲート回路と2の積分回路を付加す
る構成を採用することも可能である。
In the case of the example shown in FIG. 1, in order to hold the output of the integration circuit, the output signals after integration of the integration circuit at the time of light emission and at the time of dark light are respectively held by two sample hold circuits, and then the difference is obtained. It is good to do. Also, for example, 2
The outputs of the two sample and hold circuits are converted to digital, and the difference is calculated by the digital circuit. Further, the output signals after the integration at the time of light emission and at the time of dark light are held and held by one sample and hold circuit It is also possible to digitally convert the two outputs and calculate the difference with a digital circuit. When the gate circuit is opened and closed twice during light emission and dark light as described above, the gate signal is generated twice, but the gate signal is generated three times or more as necessary. It can also be configured.
Different from such a configuration, it is also possible to adopt a configuration in which two gate circuits and two integration circuits are added, for example, to obtain signals during light emission and during dark light.

【0024】図1の構成では、タイミング信号に基づい
てトリガー信号、ゲート信号及びサンプルホールド信号
を発生するようにしたが、例えばタイミング信号発生回
路の役割をトリガー信号発生回路に担わせ、トリガー発
生回路とゲート回路及びサンプルホールド信号発生回路
を連絡し、トリガー信号に基づきゲート信号及びサンプ
ルホールド信号が発生するように構成することもでき
る。
In the configuration shown in FIG. 1, the trigger signal, the gate signal, and the sample hold signal are generated based on the timing signal. For example, the function of the timing signal generation circuit is assigned to the trigger signal generation circuit. And a gate circuit and a sample-and-hold signal generating circuit, and the gate signal and the sample-and-hold signal may be generated based on the trigger signal.

【0025】前記のように発光時及び暗光時の差を求め
る場合、タイミング信号を基にしてサンプルホールド回
路で異なる2のサンプルホールド信号を発生させる。サ
ンプルホ−ルド信号は、ゲ−ト回路が閉じた後、即ち積
分回路からの出力が一定となった後にサンプルホ−ルド
回路がその出力信号をホ−ルドできるようなタイミング
で発生するように設定する。2のサンプルホールド信号
のうち一方はフラッシュバルブ発光時の出力信号を保持
するためのものであり、他方は暗光時の出力信号を保持
するために使用される。なお、この場合のタイミング信
号発生回路の役割をゲート信号発生回路に担わせること
も可能である。
When the difference between the light emission time and the dark light time is obtained as described above, two different sample hold signals are generated by the sample hold circuit based on the timing signal. The sample hold signal is generated at such a timing that the sample hold circuit can hold the output signal after the gate circuit is closed, that is, after the output from the integration circuit becomes constant. Set. One of the two sample and hold signals is for holding an output signal at the time of flash valve emission, and the other is used for holding an output signal at the time of dark light. In this case, the role of the timing signal generation circuit can be assigned to the gate signal generation circuit.

【0026】必要に応じて発光時及び暗光時以外の任意
の時点での出力信号を保持するためには、前記ゲート信
号を3回以上発生させると共に、サンプルホールド信号
も3回以上発生させる構成とすれば良い。
In order to hold an output signal at an arbitrary point in time other than light emission and dark light as required, the gate signal is generated three times or more, and the sample hold signal is generated three times or more. It is good.

【0027】発光時と暗光時の差を取らない場合、例え
ば単に積分回路からの出力信号を保持する場合や、発光
時と暗光時の出力信号をそれぞれ発光周期に合わせて毎
回デジタル変換する場合には、単一のサンプルホールド
回路で十分であるが、差分回路の出力を記録計で記録す
る場合や発光周期よりも低い頻度でデジタル変換する場
合には、発光時の出力信号と暗光時の出力信号の両方に
サンプルホールド回路を使うことが好ましい。
When the difference between light emission and dark light is not taken, for example, when simply holding the output signal from the integration circuit, or when the light emission and dark light output signals are converted into digital signals each time in accordance with the light emission cycle. In this case, a single sample-and-hold circuit is sufficient, but if the output of the difference circuit is recorded by a recorder or if the digital conversion is performed at a frequency lower than the light emission cycle, the output signal during light emission and the dark light It is preferable to use a sample and hold circuit for both output signals.

【0028】図2は本発明の第2の装置の実施の形態を
示す図である。主要な構成や各回路の役割等は図1で説
明した装置と同様であるが、図2の構成においてはフラ
ッシュランプの発光量の変動を補正するため、ゲート回
路及び積分回路をそれぞれ2組使用し、一方の組を蛍光
検出センサからの出力系に、他方を補正のための励起光
センサからの出力系(励起光検出系)に使用している。
このように、試料からの蛍光を測定すると共に、試料を
照射する励起光を励起光検出センサで検出しておき、こ
の励起光値で蛍光値を除することにより、フラッシュラ
ンプの発光量の変動をも補正することが可能である。除
算は、割り算回路やコンピュ−タ−を用いて行うことが
できる。
FIG. 2 is a diagram showing an embodiment of the second apparatus of the present invention. The main configuration and the role of each circuit are the same as those of the device described in FIG. 1, but in the configuration of FIG. 2, two sets of gate circuits and two integration circuits are used to correct fluctuations in the amount of light emitted from the flash lamp. One set is used as an output system from the fluorescence detection sensor, and the other set is used as an output system (excitation light detection system) from the excitation light sensor for correction.
As described above, while measuring the fluorescence from the sample, the excitation light for irradiating the sample is detected by the excitation light detection sensor, and the fluorescence value is divided by the excitation light value, so that the fluctuation of the light emission amount of the flash lamp is obtained. Can also be corrected. The division can be performed using a division circuit or a computer.

【0029】先に説明したように、2の積分回路に対し
てそれぞれ1ずつのサンプルホールド回路を付加すれば
十分であるが、図1において説明したような暗光時のバ
ックグランドとの差を求める場合、それぞれの積分回路
に対して2のサンプルホールド回路と1の差分回路を付
加すると良い。もっとも、例えば2つのサンプルホール
ド回路の出力をデジタル変換し、デジタル回路で差を計
算するようにしたり、更には、発光時及び暗光時の積分
終了後の出力信号を1つのサンプルホールド回路で保持
し、保持した2つの出力をそれぞれデジタル変換し、デ
ジタル回路で差を計算するようにすることもできる。
As described above, it is sufficient to add one sample-and-hold circuit to each of the two integrating circuits, but the difference from the background at the time of dark light described with reference to FIG. In this case, two sample-hold circuits and one difference circuit may be added to each integration circuit. However, for example, the outputs of two sample-and-hold circuits are converted to digital, and the difference is calculated by the digital circuit. Further, the output signals after the integration at the time of light emission and dark light are held by one sample-and-hold circuit Then, the two held outputs may be converted into digital signals, and the difference may be calculated by a digital circuit.

【0030】例えば合計4のサンプルホールド回路を付
加する場合、サンプルホールド信号発生回路において第
1及び第2のサンプルホールド信号を発生させ、第1の
サンプルホールド信号に基づき第1の積分回路からの出
力信号を入力信号とする第1のサンプルホールド回路
と、第2のサンプルホールド信号に基づき第1の積分回
路からの出力信号を入力信号とする第2のサンプルホー
ルド回路と、第1のサンプルホールド信号に基づき第2
の積分回路からの出力信号を入力信号とする第3のサン
プルホールド回路と、第2のサンプルホールド信号に基
づき第2の積分回路からの出力信号を入力信号とする第
4のサンプルホールド回路と、第1及び第2のサンプル
ホールド回路からの出力の差を出力する第1の差分回路
及び第3及び第4のサンプルホールド回路からの出力の
差を出力する第2の差分回路を付加することが例示でき
る。
For example, when a total of four sample and hold circuits are added, first and second sample and hold signals are generated in a sample and hold signal generation circuit, and an output from the first integration circuit is generated based on the first sample and hold signal. A first sample and hold circuit having a signal as an input signal, a second sample and hold circuit having an output signal from the first integration circuit as an input signal based on the second sample and hold signal, and a first sample and hold signal Based on the second
A third sample-and-hold circuit that uses an output signal from the integrating circuit as an input signal, a fourth sample-and-hold circuit that uses an output signal from the second integrating circuit as an input signal based on the second sample and hold signal, It is possible to add a first difference circuit that outputs a difference between outputs from the first and second sample and hold circuits and a second difference circuit that outputs a difference between outputs from the third and fourth sample and hold circuits. Can be illustrated.

【0031】図3は本発明の第3の装置の実施の形態を
示す図である。主要な構成は図1及び図2で説明した装
置と同様であるが、図3の構成においてはフラッシュラ
ンプの発光量の変動を補正するためにゲート回路及び積
分回路をそれぞれ2組使用すると同時に、励起光検出セ
ンサからの出力信号をゲート信号発生回路に入力してゲ
ート信号を発生し、蛍光検出センサ側及び励起光検出セ
ンサ側のゲート回路に送る構成とすることで、ランプの
ジッタに合わせてゲート信号を前後させることが可能と
なり、その結果、ゲート回路を開いている時間の幅を狭
くして余分な信号(ノイズ)の侵入を防ぐことができ
る、という効果を得るものである。なお、図3の構成で
はサンプルホールド信号発生回路を励起光検出センサの
出力信号で作動しているが、トリガー信号やゲート信号
で作動することもできる。
FIG. 3 is a diagram showing an embodiment of the third apparatus of the present invention. The main configuration is the same as that of the apparatus described with reference to FIGS. 1 and 2, except that in the configuration of FIG. 3, two sets of gate circuits and two integration circuits are used to correct the fluctuation of the light emission amount of the flash lamp. The output signal from the excitation light detection sensor is input to the gate signal generation circuit to generate a gate signal, and the gate signal is sent to the gate circuits on the fluorescence detection sensor side and the excitation light detection sensor side. The gate signal can be moved back and forth, and as a result, an effect is obtained that the width of the time during which the gate circuit is open can be narrowed to prevent the intrusion of an extra signal (noise). In the configuration shown in FIG. 3, the sample-and-hold signal generation circuit is operated by the output signal of the excitation light detection sensor, but may be operated by a trigger signal or a gate signal.

【0032】[0032]

【発明の効果】本発明によれば、光源として寿命の長い
フラッシュランプを使用した結果、ランプ寿命が長いた
め頻繁にランプを交換する必要のない、低メンテナンス
要求性の蛍光検出装置を提供することが可能である。こ
のような装置は、蛍光検出装置の光源を連続点灯させる
必要のある環境においては、非常に有効なものである。
しかも本発明の蛍光検出装置では、フラッシュランプの
発光に同期して蛍光検出センサの出力信号を通過させる
ゲート回路等を具備したことにより、平均入力が小さな
フラッシュランプであっても、キセノンランプ等を用い
た通常の蛍光検出装置と比較して遜色のない感度を得る
ことが可能である。差分回路や2組のゲート回路、積分
回路を具備した本発明の蛍光検出装置によれば、特にバ
ックグランドやノイズを減少することが可能となり、よ
り高感度の装置を提供することができる。
According to the present invention, there is provided a fluorescence detector which requires a low maintenance and which does not require frequent replacement of a lamp because the life of the lamp is long as a result of using a flash lamp having a long life as a light source. Is possible. Such a device is very effective in an environment where the light source of the fluorescence detection device needs to be continuously turned on.
In addition, the fluorescence detection device of the present invention has a gate circuit and the like that passes the output signal of the fluorescence detection sensor in synchronization with the emission of the flash lamp. It is possible to obtain sensitivity comparable to that of the ordinary fluorescence detector used. According to the fluorescence detection device of the present invention including the difference circuit, the two sets of gate circuits, and the integration circuit, the background and noise can be particularly reduced, and a device with higher sensitivity can be provided.

【0033】また本発明では、熱発生の少ないフラッシ
ュランプを光源として具備するため、温度ドリフトが小
さく、装置に電源を投入して即蛍光検出を行う必要が生
じた場合等でも誤差の少ない測定を実現する蛍光検出装
置を提供することが可能である。
Further, in the present invention, since a flash lamp that generates less heat is provided as a light source, temperature drift is small, and measurement with little error can be performed even when it is necessary to turn on the power supply and immediately detect fluorescence. It is possible to provide a fluorescence detection device that can be realized.

【図面の簡単な説明】[Brief description of the drawings]

【図1】本発明の蛍光検出装置、特に第1の蛍光検出装
置の実施形態の一例を示す図である。
FIG. 1 is a diagram showing an example of an embodiment of a fluorescence detection device of the present invention, in particular, a first fluorescence detection device.

【図2】本発明の蛍光検出装置、特に第2の蛍光検出装
置の実施形態の一例を示す図である。
FIG. 2 is a diagram showing an example of an embodiment of the fluorescence detection device of the present invention, particularly, a second fluorescence detection device.

【図3】本発明の蛍光検出装置、特に第3の蛍光検出装
置の実施形態の一例を示す図である。
FIG. 3 is a diagram showing an example of an embodiment of the fluorescence detection device of the present invention, in particular, a third fluorescence detection device.

Claims (20)

【特許請求の範囲】[Claims] 【請求項1】(1)トリガー信号発生回路及びゲート信
号発生回路を作動するためのタイミング信号を発生し出
力するタイミング信号発生回路、(2)タイミング信号
に基づきランプ電源回路を作動するためのトリガー信号
を発生し出力するトリガー信号発生回路、トリガー信号
に基づきフラッシュランプをパルス点灯するランプ電源
回路及びフラッシュランプから構成される発光系及び
(3)試料からの蛍光を受光し、相関した検出信号を出
力する蛍光検出センサ、蛍光検出センサが出力した検出
信号を通過させ又は遮断するゲート回路、タイミング信
号に基づきゲート回路を作動するためのゲート信号を発
生し出力するゲート信号発生回路、ゲート回路を通過し
た検出信号を積分し出力する積分回路、から構成される
蛍光検出装置。
1. A timing signal generating circuit for generating and outputting a timing signal for operating a trigger signal generating circuit and a gate signal generating circuit, and (2) a trigger for operating a lamp power supply circuit based on the timing signal. A trigger signal generating circuit for generating and outputting a signal, a lamp power supply circuit for pulsing the flash lamp based on the trigger signal, a light emitting system including the flash lamp, and (3) receiving fluorescence from the sample and generating a correlated detection signal. A fluorescence detection sensor that outputs, a gate circuit that passes or blocks the detection signal output by the fluorescence detection sensor, a gate signal generation circuit that generates and outputs a gate signal for operating the gate circuit based on the timing signal, and a gate circuit And a integrating circuit for integrating and outputting the detected signal.
【請求項2】前記トリガー信号発生回路及びゲート信号
発生回路が、トリガー信号が1回発生する間に少なくと
も2回ゲート信号を発生するように構成されていること
を特徴とする請求項1の蛍光検出装置。
2. The fluorescent light according to claim 1, wherein said trigger signal generating circuit and said gate signal generating circuit are configured to generate a gate signal at least twice while a trigger signal is generated once. Detection device.
【請求項3】更に、(4)タイミング信号に基づきサン
プルホールド信号を発生し出力するサンプルホールド信
号発生回路及びサンプルホールド信号に基づき積分回路
からの出力信号を保存するサンプルホールド回路とを具
備する請求項1の蛍光検出装置。
And (4) a sample and hold signal generation circuit for generating and outputting a sample and hold signal based on the timing signal, and a sample and hold circuit for storing an output signal from the integration circuit based on the sample and hold signal. Item 7. The fluorescence detection device according to Item 1.
【請求項4】前記トリガー信号発生回路、ゲート信号発
生回路及びサンプルホールド信号発生回路が、トリガー
信号が1回発生する間に少なくとも2回、同一時にゲー
ト信号及びサンプルホールド信号を発生するように構成
されていることを特徴とする請求項3の蛍光検出装置。
4. The trigger signal generating circuit, the gate signal generating circuit, and the sample hold signal generating circuit are configured to generate a gate signal and a sample hold signal at the same time at least twice during one generation of the trigger signal. The fluorescence detection device according to claim 3, wherein
【請求項5】更に、(4)タイミング信号に基づきサン
プルホールド信号を発生し出力するサンプルホールド信
号発生回路、サンプルホールド信号に基づき積分回路か
らの出力信号を保存する2個のサンプルホールド回路と
を具備する請求項1の蛍光検出装置。
5. A sample-and-hold signal generating circuit for generating and outputting a sample-and-hold signal based on a timing signal, and two sample-and-hold circuits for storing an output signal from an integrating circuit based on the sample-and-hold signal. The fluorescence detection device according to claim 1, further comprising:
【請求項6】前記トリガー信号発生回路、ゲート信号発
生回路及びサンプルホールド信号発生回路が、トリガー
信号が1回発生する間に2回、同一時にゲート信号及び
サンプルホールド信号を発生するものであり、サンプル
ホールド回路が発生した2個のサンプルホールド信号の
一方は第1のサンプルホールド回路に入力し、他方のサ
ンプルホールド信号は第2のサンプルホールド回路に入
力するように構成された請求項5の蛍光検出装置。
6. The trigger signal generation circuit, the gate signal generation circuit and the sample hold signal generation circuit generate a gate signal and a sample hold signal twice at the same time when the trigger signal is generated once, and 6. The fluorescent light according to claim 5, wherein one of the two sample and hold signals generated by the sample and hold circuit is input to the first sample and hold circuit, and the other sample and hold signal is input to the second sample and hold circuit. Detection device.
【請求項7】(1)トリガー信号発生回路及びゲート信
号発生回路を作動するためのタイミング信号を発生し出
力するタイミング信号発生回路、(2)タイミング信号
に基づきランプ電源回路を作動するためのトリガー信号
を発生し出力するトリガー信号発生回路、トリガー信号
に基づきフラッシュランプをパルス点灯するランプ電源
回路及びフラッシュランプから構成される発光系、
(3)タイミング信号に基づきゲート回路を作動するた
めのゲート信号を発生し出力するゲート信号発生回路、
(4)試料からの蛍光を受光し、相関した第1検出信号
を出力する蛍光検出センサ、蛍光検出センサが出力した
第1検出信号を通過させ又は遮断する第1のゲート回
路、ゲート回路を通過した第1検出信号を積分し出力す
る第1の積分回路及び(5)フラッシュランプからの励
起光を受光し、相関した第2検出信号を出力する励起光
検出センサ、励起光検出センサが出力した第2検出信号
を通過させ又は遮断する第2のゲート回路、ゲート回路
を通過した第2検出信号を積分し出力する第2の積分回
路から構成される蛍光検出装置。
7. A timing signal generating circuit for generating and outputting a timing signal for operating a trigger signal generating circuit and a gate signal generating circuit, and (2) a trigger for operating a lamp power supply circuit based on the timing signal. A trigger signal generating circuit for generating and outputting a signal, a lamp power supply circuit for pulsing a flash lamp based on the trigger signal, and a light emitting system including a flash lamp;
(3) a gate signal generation circuit for generating and outputting a gate signal for operating the gate circuit based on the timing signal;
(4) a fluorescence detection sensor that receives the fluorescence from the sample and outputs a correlated first detection signal, a first gate circuit that passes or blocks the first detection signal output by the fluorescence detection sensor, and passes through the gate circuit A first integration circuit for integrating and outputting the first detection signal, and (5) an excitation light detection sensor for receiving excitation light from the flash lamp and outputting a correlated second detection signal, and an excitation light detection sensor for outputting. A fluorescence detection device comprising: a second gate circuit that passes or blocks the second detection signal; and a second integration circuit that integrates and outputs the second detection signal that has passed through the gate circuit.
【請求項8】前記トリガー信号発生回路及びゲート信号
発生回路が、トリガー信号が1回発生する間に少なくと
も2回ゲート信号を発生するように構成されていること
を特徴とする請求項7の蛍光検出装置。
8. The fluorescent light according to claim 7, wherein said trigger signal generating circuit and said gate signal generating circuit are configured to generate a gate signal at least twice while a trigger signal is generated once. Detection device.
【請求項9】更に、(6)タイミング信号に基づきサン
プルホールド信号を発生し出力するサンプルホールド信
号発生回路及び、サンプルホールド信号に基づき第1の
積分回路からの出力信号を保存する第1のサンプルホー
ルド回路と、同サンプルホールド信号に基づき第2の積
分回路からの出力信号を保存する第2のサンプルホール
ド回路を具備する請求項7の蛍光検出装置。
9. A sample and hold signal generating circuit for generating and outputting a sample and hold signal based on a timing signal, and a first sample for storing an output signal from a first integration circuit based on the sample and hold signal. 8. The fluorescence detection device according to claim 7, further comprising a hold circuit, and a second sample and hold circuit for storing an output signal from a second integration circuit based on the sample and hold signal.
【請求項10】前記トリガー信号発生回路、ゲート信号
発生回路及びサンプルホールド信号発生回路が、トリガ
ー信号が1回発生する間に少なくとも2回、同一時にゲ
ート信号及びサンプルホールド信号を発生するように構
成されていることを特徴とする請求項9の蛍光検出装
置。
10. The trigger signal generation circuit, the gate signal generation circuit, and the sample hold signal generation circuit are configured to generate a gate signal and a sample hold signal at the same time at least twice during one generation of the trigger signal. The fluorescence detection device according to claim 9, wherein
【請求項11】更に、(6)タイミング信号に基づきサ
ンプルホールド信号を発生し出力するサンプルホールド
信号発生回路及び、サンプルホールド信号に基づき第1
の積分回路からの出力信号を保存する第1及び第2のサ
ンプルホールド回路と、同サンプルホールド信号に基づ
き第2の積分回路からの出力信号を保存する第3及び第
4のサンプルホールド回路を具備する請求項7の蛍光検
出装置。
11. A sample-and-hold signal generating circuit for generating and outputting a sample-and-hold signal based on a timing signal, and a first and a second circuit based on the sample-and-hold signal.
First and second sample-and-hold circuits for storing an output signal from the integration circuit, and third and fourth sample-and-hold circuits for storing an output signal from the second integration circuit based on the sample and hold signal. 8. The fluorescence detection device according to claim 7, wherein:
【請求項12】前記トリガー信号発生回路、ゲート信号
発生回路及びサンプルホールド信号発生回路が、トリガ
ー信号が1回発生する間に2回、同一時にゲート信号及
びサンプルホールド信号を発生し出力するものであり、
サンプルホールド回路が発生した2個のサンプルホール
ド信号の一方は第1及び第3のサンプルホールド回路に
入力し、他方のサンプルホールド信号は第2及び第4の
サンプルホールド回路に入力するように構成された請求
項11の蛍光検出装置。
12. The trigger signal generating circuit, the gate signal generating circuit and the sample and hold signal generating circuit generate and output a gate signal and a sample and hold signal twice at the same time when the trigger signal is generated once. Yes,
One of the two sample-and-hold signals generated by the sample-and-hold circuit is inputted to the first and third sample-and-hold circuits, and the other sample-and-hold signal is inputted to the second and fourth sample-and-hold circuits. The fluorescence detection device according to claim 11.
【請求項13】(1)ランプ電源回路を作動するための
トリガー信号を発生し出力するトリガー信号発生回路、
トリガー信号に基づきフラッシュランプをパルス点灯す
るランプ電源回路及びフラッシュランプから構成される
発光系、(2)タイミング信号に基づきゲート回路を作
動するためのゲート信号を発生し出力するゲート信号発
生回路、(3)試料からの蛍光を受光し、相関した第1
検出信号を出力する蛍光検出センサ、蛍光検出センサが
出力した第1検出信号を通過させ又は遮断する第1のゲ
ート回路、ゲート回路を通過した第1検出信号を積分し
出力する第1の積分回路、(4)フラッシュランプから
の励起光を受光し、相関した第2検出信号を出力する励
起光検出センサ、励起光検出センサが出力した第2検出
信号を通過させ又は遮断する第2のゲート回路、ゲート
回路を通過した第2検出信号を積分し出力する第2の積
分回路及び(5)前記第2検出信号に基づきゲート信号
発生回路を作動するためのタイミング信号を発生し出力
するタイミング信号発生回路から構成される蛍光検出装
置。
13. A trigger signal generating circuit for generating and outputting a trigger signal for operating a lamp power supply circuit.
A lamp power supply circuit for pulse-lighting a flash lamp based on a trigger signal and a light emitting system including a flash lamp; (2) a gate signal generation circuit for generating and outputting a gate signal for operating a gate circuit based on a timing signal; 3) The first fluorescent light received from the sample and correlated
A fluorescence detection sensor that outputs a detection signal, a first gate circuit that passes or blocks the first detection signal output by the fluorescence detection sensor, and a first integration circuit that integrates and outputs the first detection signal that has passed through the gate circuit. (4) an excitation light detection sensor that receives excitation light from the flash lamp and outputs a correlated second detection signal, and a second gate circuit that passes or blocks the second detection signal output by the excitation light detection sensor A second integration circuit for integrating and outputting the second detection signal passed through the gate circuit, and (5) a timing signal generation for generating and outputting a timing signal for operating a gate signal generation circuit based on the second detection signal. A fluorescence detection device composed of a circuit.
【請求項14】前記トリガー信号発生回路、ゲート信号
発生回路及びサンプルホールド信号発生回路が、トリガ
ー信号が1回発生する間に少なくとも2回、同一時にゲ
ート信号及びサンプルホールド信号を発生するように構
成されていることを特徴とする請求項13の蛍光検出装
置。
14. The trigger signal generating circuit, the gate signal generating circuit, and the sample hold signal generating circuit are configured to generate a gate signal and a sample hold signal at the same time at least twice during one generation of the trigger signal. 14. The fluorescence detection device according to claim 13, wherein:
【請求項15】更に、(6)タイミング信号に基づきサ
ンプルホールド信号を発生し出力するサンプルホールド
信号発生回路及び、サンプルホールド信号に基づき第1
の積分回路からの出力信号を保存する第1のサンプルホ
ールド回路と、同サンプルホールド信号に基づき第2の
積分回路からの出力信号を保存する第2のサンプルホー
ルド回路を具備する請求項13の蛍光検出装置。
15. A sample-and-hold signal generating circuit for generating and outputting a sample-and-hold signal based on a timing signal, and a first and a second circuit based on the sample-and-hold signal.
14. The fluorescent light according to claim 13, comprising: a first sample-and-hold circuit for storing an output signal from the integration circuit of (1), and a second sample-and-hold circuit for storing an output signal from the second integration circuit based on the sample-and-hold signal. Detection device.
【請求項16】前記トリガー信号発生回路、ゲート信号
発生回路及びサンプルホールド信号発生回路が、トリガ
ー信号が1回発生する間に少なくとも2回、同一時にゲ
ート信号及びサンプルホールド信号を発生するように構
成されていることを特徴とする請求項15の蛍光検出装
置。
16. The trigger signal generating circuit, the gate signal generating circuit, and the sample hold signal generating circuit are configured to generate a gate signal and a sample hold signal at the same time at least twice during one generation of the trigger signal. The fluorescence detecting device according to claim 15, wherein
【請求項17】更に、(6)タイミング信号に基づきサ
ンプルホールド信号を発生し出力するサンプルホールド
信号発生回路及び、サンプルホールド信号に基づき第1
の積分回路からの出力信号を保存する第1及び第2のサ
ンプルホールド回路と、同サンプルホールド信号に基づ
き第2の積分回路からの出力信号を保存する第3及び第
4のサンプルホールド回路を具備する請求項13の蛍光
検出装置。
17. A sample-and-hold signal generating circuit for generating and outputting a sample-and-hold signal based on a timing signal, and a first and a second circuit based on the sample-and-hold signal.
First and second sample-and-hold circuits for storing an output signal from the integration circuit, and third and fourth sample-and-hold circuits for storing an output signal from the second integration circuit based on the sample and hold signal. 14. The fluorescence detection device according to claim 13, wherein
【請求項18】前記トリガー信号発生回路、ゲート信号
発生回路及びサンプルホールド信号発生回路が、トリガ
ー信号が1回発生する間に2回、同一時にゲート信号及
びサンプルホールド信号を発生し出力するものであり、
サンプルホールド回路が発生した2個のサンプルホール
ド信号の一方は第1及び第3のサンプルホールド回路に
入力し、他方のサンプルホールド信号は第2及び第4の
サンプルホールド回路に入力するように構成された請求
項17の蛍光検出装置。
18. The trigger signal generating circuit, the gate signal generating circuit and the sample and hold signal generating circuit generate and output a gate signal and a sample and hold signal twice at the same time when the trigger signal is generated once. Yes,
One of the two sample-and-hold signals generated by the sample-and-hold circuit is inputted to the first and third sample-and-hold circuits, and the other sample-and-hold signal is inputted to the second and fourth sample-and-hold circuits. The fluorescence detection device according to claim 17.
【請求項19】更に、2個のサンプルホールド回路のそ
れぞれに保存された信号の差分を出力する差分回路を具
備する請求項5、6、9又は15に記載の蛍光検出装
置。
19. The fluorescence detecting apparatus according to claim 5, further comprising a difference circuit for outputting a difference between signals stored in each of the two sample and hold circuits.
【請求項20】更に、第1及び第2のサンプルホールド
回路のそれぞれに保存された信号の差分を出力する第1
の差分回路と、第3及び第4のサンプルホールド回路の
それぞれに保存された信号の差分を出力する第2の差分
回路を具備する請求項11、12、17又は18に記載
の蛍光検出装置。
20. A first circuit for outputting a difference between signals stored in each of the first and second sample and hold circuits.
19. The fluorescence detection apparatus according to claim 11, further comprising: a difference circuit configured to output a difference between signals stored in the third and fourth sample and hold circuits.
JP31182796A 1996-11-22 1996-11-22 Fluorescence detection device Expired - Fee Related JP3692666B2 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP31182796A JP3692666B2 (en) 1996-11-22 1996-11-22 Fluorescence detection device

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP31182796A JP3692666B2 (en) 1996-11-22 1996-11-22 Fluorescence detection device

Publications (2)

Publication Number Publication Date
JPH10153552A true JPH10153552A (en) 1998-06-09
JP3692666B2 JP3692666B2 (en) 2005-09-07

Family

ID=18021885

Family Applications (1)

Application Number Title Priority Date Filing Date
JP31182796A Expired - Fee Related JP3692666B2 (en) 1996-11-22 1996-11-22 Fluorescence detection device

Country Status (1)

Country Link
JP (1) JP3692666B2 (en)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2006523843A (en) * 2003-04-15 2006-10-19 センサーズ・フォー・メデセン・アンド・サイエンス・インコーポレーテッド Apparatus and method for reducing the effect of ambient light on an optical sensor
CN105067522A (en) * 2015-08-05 2015-11-18 宁波工程学院 Quasi real-time photomultiplier background deduction device and method

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2006523843A (en) * 2003-04-15 2006-10-19 センサーズ・フォー・メデセン・アンド・サイエンス・インコーポレーテッド Apparatus and method for reducing the effect of ambient light on an optical sensor
JP2010256363A (en) * 2003-04-15 2010-11-11 Sensors For Medicine & Science Inc Device and method for attenuating effect of ambient light on optical sensor
CN105067522A (en) * 2015-08-05 2015-11-18 宁波工程学院 Quasi real-time photomultiplier background deduction device and method

Also Published As

Publication number Publication date
JP3692666B2 (en) 2005-09-07

Similar Documents

Publication Publication Date Title
US3316410A (en) Apparatus for detecting the presence of aerosols and the like in air
US8629779B2 (en) Adapting a scanning point of a sample and hold circuit of an optical smoke detector
CA2461599A1 (en) Device for measuring light absorption characteristics of a biological tissue sample
US5294794A (en) Automatic compensation for ion mobility sensor
FI61769C (en) OPTICAL BRAND DETECTOR
US5239175A (en) Color monitoring with data storage means
US4333724A (en) Photoelectric detector
JPH10153552A (en) Fluorescence detector
US4686371A (en) Apparatus for measuring fluorescence decay characteristics of materials
US4442349A (en) Circuitry for the generation and synchronous detection of optical pulsed signals
US3610760A (en) Method and apparatus for selectively modulating resonance lines emitted by an atomic spectral lamp and detection thereof
US2499996A (en) Phototube amplification
JPH06167426A (en) Optical pulse tester
USRE29143E (en) Fail-safe apparatus for checking the presence of flame in a burner
JP2553806B2 (en) Photoelectric switch
AU645557B2 (en) Gas detection by infrared absorption
JPH10206331A (en) Fluorescence detector, and liquid chromatography device
SU1166349A1 (en) Method of supplying power to hollow-cathode valve
JP2786120B2 (en) Snowfall detector
RU2368921C1 (en) Device for registration of impulse ionising radiation
GB2284665A (en) Human body detector
SU1068731A1 (en) Method and device for nuclear abosrption analysis
JPS6026173B2 (en) Smoke detectors
ATE459015T1 (en) ACTIVE REMOTE MEASUREMENT USING SYNCHRONIZATION AMPLIFIER AND BEAM CONTROL
KR20230047327A (en) Time measurement device, fluorescence lifetime measurement device, and time measurement method

Legal Events

Date Code Title Description
A977 Report on retrieval

Effective date: 20041026

Free format text: JAPANESE INTERMEDIATE CODE: A971007

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20041102

A521 Written amendment

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20041227

A131 Notification of reasons for refusal

Effective date: 20050315

Free format text: JAPANESE INTERMEDIATE CODE: A131

A521 Written amendment

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20050318

TRDD Decision of grant or rejection written
A01 Written decision to grant a patent or to grant a registration (utility model)

Effective date: 20050531

Free format text: JAPANESE INTERMEDIATE CODE: A01

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20050613

FPAY Renewal fee payment (prs date is renewal date of database)

Free format text: PAYMENT UNTIL: 20090701

Year of fee payment: 4

LAPS Cancellation because of no payment of annual fees