JPH10111520A - 液晶表示パネル及びそれを用いた電子機器 - Google Patents

液晶表示パネル及びそれを用いた電子機器

Info

Publication number
JPH10111520A
JPH10111520A JP8283025A JP28302596A JPH10111520A JP H10111520 A JPH10111520 A JP H10111520A JP 8283025 A JP8283025 A JP 8283025A JP 28302596 A JP28302596 A JP 28302596A JP H10111520 A JPH10111520 A JP H10111520A
Authority
JP
Japan
Prior art keywords
liquid crystal
light
shielding layer
display panel
crystal display
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP8283025A
Other languages
English (en)
Other versions
JP3830213B2 (ja
Inventor
Koji Yamazaki
康二 山崎
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Seiko Epson Corp
Original Assignee
Seiko Epson Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Seiko Epson Corp filed Critical Seiko Epson Corp
Priority to JP28302596A priority Critical patent/JP3830213B2/ja
Publication of JPH10111520A publication Critical patent/JPH10111520A/ja
Application granted granted Critical
Publication of JP3830213B2 publication Critical patent/JP3830213B2/ja
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Landscapes

  • Liquid Crystal (AREA)
  • Thin Film Transistor (AREA)
  • Optical Elements Other Than Lenses (AREA)

Abstract

(57)【要約】 (修正有) 【課題】 クロストークの発生を低減しながら、遮光層
の持つ電荷によってスイッチング動作に悪影響を及ぼす
ことのない液晶表示パネル及びそれを用いた電子機器を
提供する。 【解決手段】 一方の基板10上に、複数の走査信号線
となる第2ポリシリコン層44と、複数のデータ信号線
となる金属配線層48と、それらの交差によって形成さ
れる各画素位置にて液晶と直列に接続されるTFT30
と、を有する。TFTは、ソース、ドレインとなる第1
ポリシリコン層40と、ゲート酸化膜42を介して配置
されたゲートとしての第2ポリシリコン層44を有す
る。一方の基板と各々のTFTとの間に、遮光層20
と、該遮光層及TFT間を絶縁する絶縁層22とを有す
る。遮光層には、TFTのゲートに供給されるオフ電位
が常時印加されている。この遮光層は、液晶に並列に接
続される保持容量C1の容量線として兼用される。

Description

【発明の詳細な説明】
【0001】
【発明の属する技術分野】本発明は、薄膜トランジスタ
(TFT)などをスイッチング素子として有するアクテ
ィブマトリクス型液晶表示パネル及びそれを用いたプロ
ジェクタ等の電子機器に関する。
【0002】
【背景技術】TFTをスイッチング素子とした用いたア
クティブマトリクス型液晶表示パネルは、例えばプロジ
ェクタのライドバルブとして利用されている。プロジェ
クタの光源光は、この液晶表示パネルを透過する際に、
そのパネルを構成する基板にて、あるいはその後段の光
学系にて反射され、それがTFTに向かって入射するこ
とがある。TFTを構成するポリシリコン層は、可視光
に対して20〜30%の透過率があり、TFT内にフォ
トキャリアを生成し、リーク電流が流れる。このリーク
電流により、TFTがオンし、非選択期間であった画素
にも信号電位が供給されるクロストークが生ずる。
【0003】これを防止するために、TFTの下層に遮
光層を設ける技術が、特公平3−52611号、特開平
8−171101号、特開平3−125123号などに
開示されている。
【0004】
【発明が解決しようとする課題】この遮光層は金属又は
金属化合物にて形成されるため、TFTと絶縁する必要
があり、遮光層とTFTとの間に絶縁層が設けられる。
ここで、例えばトップゲート型TFTでは、ソース、ド
レインとなるポリシリコン層と遮光層とが絶縁層を介し
て対向し、コンデンサを形成する。このとき、遮光層は
フローティング電位であり、ポリシリコン層の電荷の影
響を受けて、遮光層の電荷が変動する。逆に、TFTも
遮光層の電荷の影響を受けることになり、この遮光層が
本来のゲートとは別のゲートとして機能するおそれがあ
る。すなわち、遮光層の持つ電荷に起因してTFTにリ
ーク電流が流れたり、あるいは、TFTのゲートに高い
電圧を印加しなければ、TFTがオンしなくなる。この
ことは、TFTと遮光層とを絶縁する絶縁層の膜厚が薄
い程顕著であり、これを防止するには、遮光層の持つ電
荷がTFTに影響しないほどのかなり厚い絶縁層を形成
しなければならない。このような現象は、スイッチング
素子として、バック ツー バック ダイオードを用い
た時も同様である。
【0005】そこで、本発明の目的は、スイッチング素
子への光の入射を遮光層により防止してクロストークの
発生を低減しながら、遮光層の持つ電荷によってスイッ
チング素子のスイッチング動作に悪影響を及ぼすことの
ない液晶表示パネル及びそれを用いた電子機器を提供す
ることにある。
【0006】本発明の他の目的は、遮光層を保持容量の
容量線として兼用し、かつ、絶縁層を薄くすることでそ
の保持容量を増大できる液晶表示パネル及びそれを用い
た電子機器を提供することにある。
【0007】
【課題を解決するための手段】請求項1の発明は、一対
の基板の間に液晶が封入され、かつ、一方の基板上に、
複数の走査信号線と、複数のデータ信号線と、それらの
交差によって形成される各画素位置にて前記液晶と直列
に接続されるスイッチング素子と、を有する液晶表示パ
ネルにおいて、前記一方の基板と各々の前記スイッチン
グ素子との間に、遮光層と、該遮光層及び前記スイッチ
ング素子間を絶縁する絶縁層とを設け、かつ、前記遮光
層を、一定のDC電位に設定したことを特徴とする。
【0008】請求項1の発明によれば、遮光層は所定の
電位に設定されているので、絶縁層の厚さを薄くして
も、遮光層の持つ電荷の影響は、スイッチング素子に対
して一定となり、スイッチング素子のスイッチング動作
に悪影響を及ぼすことを防止できる。
【0009】請求項2の発明は、請求項1において、前
記遮光層は、前記スイッチング素子をオフさせる電位に
設定されていることを特徴とする。
【0010】こうすると、スイッチング素子は、本来の
オン信号のみによってオンされ、例えばスイッチング素
子がTFTであれば、そのゲートへのオン電位のみによ
ってスイッチング素子をオンさせることができる。
【0011】請求項3の発明は、請求項2において、前
記スイッチング素子は薄膜トランジスタ(TFT)であ
り、前記遮光層は、前記薄膜トランジスタのゲートに印
加されるオフ電位と実質的に等しい電位に設定されてい
ることを特徴とする。
【0012】こうすると、遮光層が第2のゲートとして
機能することがあっても、この第2のゲート電位は常に
オフ電位であることから、本来のゲートへのオン電位に
よってのみTFTをオンさせることができる。
【0013】請求項4の発明は、請求項1乃至3のいず
れかにおいて、前記一方の基板には、液晶ドライバ用薄
膜トランジスタが形成され、前記遮光層は、前記液晶駆
動用薄膜トランジスタと対向する領域にも配置されてい
ることを特徴とする。
【0014】こうすると、液晶ドライバ用薄膜トランジ
スタの誤動作をも防止できる。
【0015】請求項5の発明は、一対の基板の間に液晶
が封入され、かつ、一方の基板上に、複数の走査信号線
と、複数のデータ信号線と、それらの交差によって形成
される各画素位置にて前記液晶と直列に接続されるスイ
ッチング素子と、を有する液晶表示パネルにおいて、前
記一方の基板と各々の前記スイッチング素子との間に、
遮光層と、該遮光層及び前記スイッチング素子間を絶縁
する絶縁層とを設け、かつ、前記遮光層は、前記走査信
号線の方向に連続して前記走査信号線の数だけ複数設け
られ、各々の前記遮光層に、対応する前記走査信号線の
信号を供給したことを特徴とする。
【0016】請求項5の発明によれば、遮光層は走査信
号線と対応して設けられ、走査信号線に供給される走査
信号が、対応する遮光層にも供給されている。従って、
走査信号線及び遮光層は共に同時にオン電位又はオフ電
位の同相の電位になり、遮光層の影響を無視できる。
【0017】請求項6の発明は、請求項1乃至5のいず
れかにおいて、前記絶縁層の膜厚を、O.05〜1.5
μmとしたことを特徴とする。
【0018】上述の通り、遮光層の電荷がスイッチング
素子のスイッチング動作に悪影響を及ぼさないため、絶
縁層は、スイッチング素子と遮光層と電気的に絶縁でき
る程度の上述の厚さで足り、絶縁層の厚さを従来よりも
薄くしてもよい。
【0019】請求項7の発明は、請求項1乃至6のいず
れかにおいて、前記遮光層は、前記液晶に並列に接続さ
れる保持容量の容量線として兼用されることを特徴とす
る。
【0020】上述の通り、絶縁層を薄くできるので、遮
光層を用いて構成される保持容量の容量を大きく確保で
き、非選択期間での画素電圧の保持特性を改善できる。
【0021】請求項8の発明は、請求項1乃至7のいず
れかにおいて、前記遮光層は、前記一方の基板に形成さ
れた前記データ信号線と直交する方向に配列され、前記
データ信号線と前記遮光層とでブラックマトリクスを構
成することを特徴とする。
【0022】こうすると、一方の基板側のみにブラック
マトリクスを配置できるので、組立時に他方の基板との
厳密な位置合わせが不要となる。また、ブラックマトリ
クスラインの線幅のマージンも少なくでき、液晶表示パ
ネルの開口率が増大される。
【0023】請求項9の発明は、請求項1乃至8のいず
れかにおいて、前記一方の基板は石英基板であり、前記
遮光層は、シリサイド系金属であることを特徴とする。
【0024】シリサイド系金属は、一方の基板にスイッ
チング素子を形成する際の最高プロセス温度より十分に
高い融点を持ち、しかも、石英基板との熱膨張係率も他
の金属又は金属化合物と比較して近づけられるため、亀
裂、割れの発生を低減できる。
【0025】請求項10の発明に係る電子機器は、請求
項1乃至9のいずれかに記載の液晶表示パネルを有する
ことを特徴とする。
【0026】請求項10の発明によれば、クロストーク
が低減され、しかも走査信号線の信号電位に依存させて
スイッチング素子にて正確なスイッチング動作を正確に
実行でき、電子機器の表示画面の画質が向上する。
【0027】
【発明の実施の形態】以下、本発明の実施の態様につい
て、図面を参照して説明する。
【0028】図1は、アクティブマトリクス型液晶表示
パネルの断面を示している。図1において、この液晶表
示パネルは、透明基板な2枚の基板10,12間に、液
晶14を封入して構成されている。一方の基板10は石
英等の絶縁基板であり、この石英基板10には後述する
とおり、各画素の液晶14に直列に接続されたスイッチ
ング素子としてのトップゲート型薄膜トランジスタ(T
FT)30がアレイ状に形成される。この石英基板10
には、液晶ドライブ回路を構成するTFTも形成されて
いる。他方の基板12は例えばガラス基板にて形成され
ている。このガラス基板12が石英基板10と対向する
面12aには、該対向面12aを覆ってITO(インジ
ウム・ティン・オキサイド)から成る透明電極16が形
成され、共通電極として機能する。なお、対向基板12
には、ブラックマトリクスのためのクロム層などは形成
されてなく、このブラックマトリクスは、後述の通り、
石英基板10側のみに配置されている。
【0029】次に、石英基板10に形成される各層につ
いて、図1及び図2を参照して説明する。図2は、石英
基板10上の各画素領域に形成される各層の透視図であ
り、デュアルゲート型のTFT構造が示されている。こ
の石英基板10上には、主として、上述のTFT30
と、TFT30と石英基板10との間に形成された遮光
層20と、この遮光層20とTFT30とを絶縁する絶
縁層22とを有する。
【0030】TFT30は、図1及び図2に示すよう
に、トランジスタのソース、ドレインとなる第1ポリシ
リコン層40と、トランジスタのゲートとなる第2ポリ
シリコン層44を有する。両ポリシリコン層40,44
の間に、第1ポリシリコン層40を覆って形成されたS
iO2から成るゲート酸化膜42が設けられている。第
2ポリシリコン層44は、図2及び図3(D)のとお
り、液晶表示パネルの第1の方向(図の横方向)と平行
に複数本設けられ、液晶表示パネルの複数の走査信号線
として用いられる。
【0031】また、ゲート酸化膜42及び第2ポリシリ
コン層44を覆って第1層間絶縁層46が設けられてい
る。その上に、トランジスタのソース線として機能する
例えばアルミニウム(Al)にて形成された金属配線層
48が設けられている。この金属配線層48は、第1層
間絶縁層46に形成された第1コンタクトホール47を
介して、第1ポリシリコン層40と接続されている。な
お、この金属配線層48は、図2及び図4(B)のとお
り、液晶表示パネルの前記第1の方向と直交する第2の
方向(図の縦方向)と平行に複数本設けられ、液晶表示
パネルの複数のデータ信号線として用いられる。
【0032】この金属配線層48及び第1層間絶縁層4
6を覆って第2層間絶縁層50が設けられ、その上に例
えばITOから成る透明電極52が各画素領域と対向す
る位置に形成されている。この透明電極52は、第1,
第2層間絶縁層46,50に形成された第2コンタクト
ホール51を介して、第1ポリシリコン層40に接続さ
れ、画素電極として機能する。
【0033】この液晶表示パネルでは、ある行の走査信
号線に対応する第2ポリシリコン層44に、TFT30
の閾値以上のオン電圧を選択期間内に印加すると、その
行に存在する全てのTFTがオンする。その際、各列の
データ信号線に対応する複数の金属配線層48を介し
て、各画素毎にデータ信号が供給され、オンされた各T
FT30を介して各透明電極52に信号電位が印加され
る。こうすると、対向基板12の透明電極16の共通電
位と、石英基板10側の各画素毎の透明電極52の信号
電位との差電圧が、液晶14に印加されることになる。
非選択期間では、TFT30がオフされるので、選択期
間に液晶14にチャージされた電圧により、次の選択期
間まで表示状態が維持される。なお、この非選択期間で
の電圧の保持特性を改善するために、後述する保持容量
が、液晶14と並列に接続されている。この動作を、各
行毎に繰り返し実施することで、液晶表示パネルに所望
の画像を表示することができる。
【0034】次に、石英基板10上に形成される各層に
ついて、図3(A)〜(D)及び図4(A)〜(C)に
示す製造工程を参照しながら説明する。
【0035】<アニール工程>製造段階での石英基板1
0は、8インチウエハ形状である。まず、この石英基板
10を、石英基板10の最高プロセス温度(今回はゲー
ト酸化膜42のための熱酸化工程での1000℃)以上
の温度、例えば1000℃にて、不活性ガス例えばN2
ガス雰囲気でアニール処理した。この前処理により、後
に実施される最高プロセス温度での熱処理時に石英基板
10に生ずる歪みを予め除去している。
【0036】<遮光層20の形成工程>この遮光層20
は、石英基板10の表面などでの反射光が、TFT30
に入射すること防止するものである。この遮光層20に
より、TFT30内にフォトキャリアが形成されること
を防止でき、リーク電流に起因したクロストークが防止
される。
【0037】このために、この遮光層20は、図1に示
すように、第1ポリシリコン層40の幅より広い幅に亘
って形成され、かつ、充分な遮光特性を有する材質にて
形成される。この遮光層20の求められる遮光特性とし
て、OD値が3以上、換言すれば、透過率が1/100
0以下である。
【0038】この遮光層20の特性として、上記の遮光
特性の他、この液晶表示パネルの最高プロセス温度に対
する耐熱性を有することが必要となる。本実施例では、
後述するとおり、ゲート酸化膜42の熱酸化工程が最高
プロセス温度であり、例えば1000℃である。そこ
で、この遮光層20は、最高プロセス温度である100
0℃以上の融点を有する材質として、金属又は金属化合
物を用いている。この種の好適な材質として、タングス
テンシリサイド(WSi)、モリブデンシリサイド(M
oSi)などのシリサイド系金属を挙げることができ
る。この種のシリサイド系金属は、石英基板10との相
性が良く、熱膨張係数を石英基板10と近くできる点で
も好ましい。これにより、石英基板10等に亀裂、割れ
が生ずることを防止できる。
【0039】また、この遮光層20は、図3(A)に示
すように、TFT30と対向する領域Aと、横方向(走
査信号線と平行な方向)に伸びる領域Bとで形成され
る。このように配置することで、この遮光層20と、こ
れと交差する遮光性を有する金属配線層48とにより、
各画素を囲むブラックマトリクスを、石英基板10側の
みに構成することができる。これにより、対向基板に設
けた遮光層例えばクロム層によりブラックマトリクスを
構成する場合とは異なり、石英基板10と対向基板12
との厳密な位置合わせは不要となる。また、従来では、
2つの基板の位置ずれを考慮してブラックマトリクスの
形成層の線幅にマージンを比較的大きく確保する必要が
あったが、本実施例ではその必要はなくなる。従って、
液晶表示パネルの開口率が増大し、明るい表示画面を確
保できる。
【0040】この遮光膜20はスパッタ法又はCVD
(化学的気相成長)により形成し、図3(A)に示す領
域A,Bのみ残存されるように、フォトリソグラフィ工
程、エッチング工程が実施される。なお、図3(A)の
ようにブラックマトリクスとして遮光層20を使用する
場合には、遮光層20が黒色となるのに充分な厚さを有
することが必要である。このため、シリサイド系金属の
場合には、0.1μm以上の膜厚とすればよい。
【0041】<絶縁層22の形成工程>この絶縁層22
は、遮光層20を第1ポリシリコン層40から絶縁する
ためのものである。この絶縁層22は例えばSiO2
て形成され、例えばCVDにより形成される。
【0042】<遮光層20の電位設定と絶縁層22の膜
厚について>遮光層20は、他の配線と接続されない場
合には、フローティング電位となる。この場合には、絶
縁層22の膜厚が薄いと、上述の通り、遮光層20の持
つ電荷が、TFT30のスイッチングに悪影響を及ぼ
す。これを防止するには、絶縁層22の膜厚を厚く形成
しなければならない。
【0043】本実施例では、絶縁層22の膜厚に頼らず
に、ゲート電位のみに依存した正規のスイッチング動作
をTFT30にて実現するために、遮光層20に一定の
DC電位を印加している。
【0044】本実施例では、TFT30のゲートに印加
されるオフ電位を、遮光層20に常時印加している。画
素毎に設けられたTFT30はN型TFTであり、遮光
層にはゲートへのオフ電位として例えば−1Vが常時印
加される。こうすると、絶縁層22を介して遮光層20
が持つ電荷がTFT30に影響があったとしても、この
遮光層20の持つ電荷によって誤ってTFT30がオン
することはない。このようにするには、遮光層20に印
加する電位を、TFT30の閾値未満の電位とすればよ
い。Nチャンネル型TFTであれば、グランド電位又は
負電位でよい。
【0045】液晶ドライブ回路を形成するTFTと対向
して設けられる遮光層にも、オフ電位が印加される。こ
の際、液晶ドライブ回路に用いるトランジスタにN型及
びP型TFTが双方用いられる場合には、それらと対向
する遮光層には、P,N型TFT毎に異なるオフ電位が
印加される。
【0046】このようにすると、遮光層20が持つ電荷
によってTFT30のスイッチング動作は影響を受けな
いため、絶縁膜22の膜厚は、単に遮光層20と第1ポ
リシリコン層40とを電気的に絶縁できるものであれば
よい。この場合の遮光層20の膜厚は、0.05μm以
上あれば良く、遮光層20がフローティング電位である
場合に要求される絶縁層22の膜厚(0.8μm以上)
よりも薄くてもよい。この絶縁層22の膜厚は、0.0
5〜1.5μmの中から選ぶことができる。
【0047】図3(A)の場合、遮光層22は、走査信
号線である第2ポリシリコン層44と対応して、少なく
とも走査信号線の本数分だけそれぞれ分離して設けられ
ている。この場合には、各々の遮光層22に、対応する
走査信号線への走査信号を供給しても良い。こうする
と、走査信号線である第2ポリシリコン層44と遮光層
20とは、TFT30をオンさせたい時には共にオン電
位となり、オフさせたい時には共にオフ電位となり、T
FT30のスイチッチングに誤動作が生ずることはなく
なる。
【0048】<遮光層20を保持容量の容量線として用
いる場合について>図3(A)に示す領域A,Bに加え
て、図5に示す領域Cにも遮光層20を形成することが
できる。この領域Cは、図3(B)に示す第1ポリシリ
コン層40が同図の縦方向に伸びる領域と対向する領域
である。こうすると、遮光層20と第1ポリシリコン層
40とで保持容量C1を構成することができる。
【0049】また、第1,第2ポリシリコン層40,4
4も保持容量C2を構成している。この各保持容量C
1,C2、液晶14及びTFT30の電気的な接続関係
は図6の通り、液晶14、保持容量C1,C2はそれぞ
れ並列に接続される。従って、この場合のトータル保持
容量はC1+C2となり、保持容量を増大させることが
できる。
【0050】ここで、この保持容量C1は、絶縁層22
の厚さに依存し、上述の絶縁層22の好適な範囲である
0.05〜1.5μmの中から選択することで、所望の
容量に設定できる。この保持容量C1は、絶縁層22を
薄くする程大きくなる。したがって、保持容量C1を大
きく確保したい場合には、上述した通り、遮光層20を
一定のDC電位に設定して、絶縁層22を薄くすること
が好ましい。
【0051】このトータル保持容量C1+C2は、石英
基板10上に形成される画素の密度に応じて下記の幅で
設定すると良い。画素密度が640〜480ドットのV
GA(Video Graphics Array)の場合には、20fF〜
200fFであり、画素密度が800〜600ドットの
SVGA(Super Video Graphics Array)の場合にも、
20fF〜200fFである。
【0052】<第1ポリシリコン層40の形成工程>絶
縁層22の形成後、石英基板10を約500℃に加熱し
ながら、モノシラン(SiH4)ガスを500cc/m
inの流量で供給し、圧力30Paにて、石英基板10
上にアモルファスシリコン(a−Si)のデポジション
膜を形成した。この処理を約2時間実施することで、
0.055μmの膜厚のa−Si膜を形成した。
【0053】この後、N2雰囲気にて、640℃にて約
6時間アニール処理し、固相成長によりポリシリコン膜
を形成した。ポリシリコン層をCVDにて形成する方法
もあるが、これだとグレインの大きさが細かくなってし
まう。本実施例では、a−Siから鈍晶でグレインを固
相成長させてポリシリコンとしているので、グレインサ
イズが大きく、形成されたポリシリコン層が単結晶の特
性に近くなり、半導体としての特性を向上させている。
【0054】この後、フォトリソグラフィ工程、エッチ
ング工程等の実施により、図3(B)に示すパターンを
有する第1ポリシリコン層40が形成される。
【0055】この第1ポリシリコン層40の膜厚は、こ
の後の熱酸化工程により目減りするが、その最終膜厚
は、0.02〜0.15μmとすると良い。この下限を
下回ると、第1ポリシリコン層40の抵抗が大きくなり
過ぎ、オン電流を確保できなくなる恐れがある。なお、
このオン電流は、MOS界面側の所定厚さ領域にて流れ
るため、それ以上の厚さとなるとリーク電流が増大する
ので、上記範囲の上限を越えないことが好ましい。
【0056】<ゲート酸化膜42の形成工程> (1)熱酸化膜の形成 まず、第1ポリシリコン層40を1000℃、ドライ酸
素100%の雰囲気で、30分熱酸化した。このとき、
0.055μmの第1ポリシリコン層40は0.04μ
mとなり、0.03μmの熱酸化膜(SiO2)42a
がその第1ポリシリコン層40上に形成された。
【0057】図7は熱酸化時間と熱酸化膜厚との関係を
示し、図8は熱酸化膜厚と8インチ石英基板10に生ず
る反りとの関係を示している。熱酸化温度は、図8に示
すように、8インチ石英基板10の反りを100μm以
下となる1050℃を上限とする。図8から明らかなよ
うに、熱酸化温度が1050℃を越えた1100、11
50℃では、石英基板10の反りを100μm以下に押
さえることはできない。
【0058】また、1050℃以下で熱酸化しても、そ
の熱酸化時間が長いと、換言すれば熱酸化膜42aの膜
厚が厚くなると、石英基板10の反りを100μm以下
に押さえることはできない。図8によると、熱酸化温度
が1050℃以下では、熱酸化膜厚がほぼ0.1μm以
下で、石英基板10の反りを100μm以下に押さえる
ことができる。しかし、以下に説明する他の要因から、
熱酸化膜厚はさらに薄いことが好ましい。
【0059】図9(A)〜(F)は、熱酸化後のMOS
界面の電子顕微鏡写真を模式的に図示したものであり、
熱酸化温度毎のMOS界面の荒れ(凹凸)を示してい
る。同図からわかるように、MOS界面の荒れは熱酸化
温度が高いほど少ない。この意味で、熱酸化温度は高い
ほどよいが、石英基板10の反りを考慮すると、105
0℃以下とする必要がある。
【0060】本発明者等によれば、上述のMOS界面の
荒れは、熱酸化時間が長い程、換言すれば、熱酸化膜厚
が厚いほど顕著となることが判明した。そして、このM
OS界面の荒れは、その上の熱酸化膜42aに膜密度が
粗となる部分を生じさせ、ここに集中的に電流が流れ
て、熱酸化膜42aの絶縁耐圧が低下してしまう。
【0061】これらのことを考慮すると、熱酸化膜42
aの膜厚は、好ましくは0.015〜0.05μm、さ
らに好ましくは0.02〜0.035μmである。熱酸
化膜42aの膜厚の下限は、それより薄いと界面自体の
形成が困難となる点から決められている。その上限は、
上述の基板の反りと温度との関係を鑑みて絶縁耐圧を確
保する観点から決められている。
【0062】(2)CVD酸化膜の形成 上述の熱酸化膜42aの形成により、比較的荒れの少な
いMOS界面を形成できるが、これだけだと充分な絶縁
耐圧を確保できない。そこで、本実施例では、MOS界
面の荒れを反映して凹凸のある熱酸化膜42aを、ステ
ップカバレージ能力の高いCVDにより形成されたSi
2膜42bにて覆っている。このCVD酸化膜42b
は、図1に示す通り、石英基板10の全面に形成され
る。これにより、パターニングのためのフォトリソグラ
フィ工程、エッチング工程などが不要となる。さらに加
えて、図1に示す熱酸化膜42a以外の位置にもCVD
酸化膜42bを形成することで、石英基板10の最上層
である第2層間絶縁膜50及び透明電極52の表面に生
ずる段差を少なくできる。このため、液晶配向のための
ラビング処理が容易となり、基板10,12間のセルギ
ャップを所望の寸法精度内に押さえることが容易とな
る。
【0063】このCVD酸化膜42bは、シリコンを含
むガス例えばモノシラン(SiH4)と、酸素を含むガ
ス例えば過酸化チッ素(N2O)とを、例えば流量比で
1:50の酸素過剰の雰囲気で、HTO法によりSiO
2膜を気相成長させた。過剰シリコン雰囲気では、CV
D酸化膜42bが電荷をもつため好ましくない。このと
きの圧力は80Paとした。また、成膜温度は、熱酸化
温度と同じ1050℃を上限とし、好ましくは600〜
1000℃である。上限は、石英基板10の反りを10
0μm以下とするためであり、下限はCVD膜42bの
膜質を確保する観点から決められる。この成膜温度は、
より好ましくは700〜900℃、さらに好ましくは、
図10に示すように、ステップカバレージを0.7以上
確保するために、750〜850℃とする。圧力は、好
ましくは300pa以下であり、図11に示す通り、ス
テップカバレージを0.7以上確保するには、200P
a以下とする。圧力の下限については特に制限はない
が、図11に示すように、圧力40Paにて高いステッ
プカバレージが得られることが確認できた。また、シリ
コンを含むガス例えばモノシラン(SiH4)に対し
て、酸素を含むガス例えば過酸化チッ素(N2O)の流
量比(N2O/SiH4)は、図12に示す通り、石英基
板10面内の均一性を10%以下とする観点から25〜
75とし、面内均一性を5%以下にするには、40〜6
0に設定すると良い。
【0064】CVD酸化膜42bの膜厚は、0.02μ
m以上とすると良い。この数値は、ゲート耐圧を確保す
る観点から求められ、膜厚が厚いほどステップカバレー
ジは向上する。CVD酸化膜42bの厚さは、このCV
D酸化膜42bと熱酸化膜42aとから成るゲート酸化
膜42のトータル膜厚を考慮して決定することができ
る。このゲート酸化膜42の膜厚は、第1,2ポリシリ
コン層40,44にて形成される保持容量C2の大きさ
にも影響する。ゲート酸化膜42の膜厚を薄くする程、
保持容量C2を大きくできる。この保持容量C2を確保
する観点から、ゲート酸化膜42の膜厚は、0.05〜
0.12μmとするとよい。
【0065】従って、このトータル膜厚を得るために
は、上述の熱酸化膜42aの厚さが0.015〜0.0
5μmであることを考慮すると、CVD酸化膜42bの
膜厚は0.03〜0.1μmの範囲で十分である。熱酸
化膜42aの膜厚を上述の通り、0.02〜0.035
μmとした場合には、CVD酸化膜42bの膜厚は、
0.05〜0.09μmの範囲で十分である。
【0066】このCVD酸化膜42bは、その後アニー
リングされる。不活性ガス例えばN2雰囲気で、600
〜1000℃の範囲例えば950℃で30分アニーリン
グを実施した。これにより、CVD酸化膜42b中の欠
陥を再配列させ、固定チャージを逃がすことができる。
上記の温度範囲は、固定チャージを逃がすために必要と
なる。
【0067】<第1ポリシリコン層40へのキャパシタ
ンスの形成工程>図3(C)の領域Dをマスクして、そ
れ以外の第1ポリシリコン層40の容量を作るべき領域
に、不純物例えばリンをドーズ量例えば3×1014/c
3でドープして、その部分の第1ポリシリコン層40
を低抵抗化させた。このドーズ量としては、1.0×1
14〜2.0×1015/cm3とすることが好ましい。
下限は、第1ポリシリコン層40にキャパシタンスを形
成するために必要な導電性を確保する観点から求めら
れ、より好ましくは3.0×1014/cm3以上あれば
十分に低抵抗化される。上限は、ゲート酸化膜42の劣
化を押さえる観点から求められている。
【0068】<第2ポリシリコン層44の形成工程>次
に、第2ポリシリコン層を全面に形成し、低抵抗化のた
めに不純物例えばリンをドープする。その後、フォトリ
ソグラフィ工程及びエッチング工程の実施により、図3
(D)に示すようにパターニングされた第2ポリシリコ
ン層44によりゲート電極が形成される。ゲート電極4
4は、本実施例ではポリシリコン層40に対して2度交
差しており、デュアルゲート構造となっている。デュア
ルゲート構造とすることで、オフ時のリーク電流を低減
することができる。なお、デュアルゲートとせずに、ポ
リシリコン層40に対して1度交差するシングルゲート
としてもよい。
【0069】<トランジスタ形成のための不純物の打ち
込み工程>まず、N型トランジスタを形成するために、
ゲートとなる第2ポリシリコン層44をマスクとして、
図3(D)の領域Dのソース、ドレイン領域に不純物リ
ンを、2×1013/cm3のドーズ量にてライトドープ
する。さらに、ゲート幅より広いマスクをゲート上に形
成して、図3(D)のソース領域に、不純物ボロンを、
2×1015/cm3のドーズ量にて2回目の打ち込みを
実施してハイドープする。これにより、マスクされた領
域が、ライトドープトドレインとなる。この2回目の打
ち込み時のドーズ量は、好ましくは1.0×1012
1.0×1014/cm3とすると良い。下限を下回る
と、抵抗が大きくなりオン電流が減少する。上限を越え
ると、リーク電流が流れ易くなる。本実施例において
は、ソース・ドレイン領域に低濃度領域と高濃度領域と
を有するLDD構造としているが、LDD構造に限定さ
れるものではなく、ゲート電極に対してソース・ドレイ
ン領域が離れているオフセット構造であっても良い。あ
るいは、ゲート電極をマスクとしてソース・ドレイン領
域を形成するセルフアライン構造であっても良い。LD
D構造あるいはオフセット構造とすることで、オフ時の
リーク電流を低減することができる。従って、上述のデ
ュアルゲート構造と併用することで、オフ時のリーク電
流はさらに低減される。
【0070】同様にして、石英基板10上には、液晶ド
ライバ回路として用いられるN型トランジスタも形成さ
れる。液晶ドライバのP型トランジスタに関しても同様
に形成され、即ち、ゲート電極をマスクとしてボロンを
1.0×1013/cm3のドーズ量にてライトドープす
る。その後、ゲート電極よりも広いマスクをゲート電極
飢えに形成して、リンを1.0×1015/cm3のドー
ズ量にて打ち込んで、LDD構造が形成される。
【0071】<第1層間絶縁層46の形成工程>次に、
第1層間絶縁層46を形成する。これは、TEOS(テ
トラ・エチル・オソル・シリケート)を140cc/m
in、基板温度680℃、圧力50Paの条件下で、C
VDにより0.08μmの膜厚で形成した。この後、9
50℃にて20分アニールし、第1層間絶縁層46内の
不純物を活性化して、その膜質を向上させた。この後、
例えばアルゴンと水素から成るフォーミングガスを用
い、500℃にて1時間加熱した。これにより、第1ポ
リシリコン層40に水素を含有させ、シリコン未結合部
分を結合させて、ギャップ内準位を減らし、TFT30
の特性の向上を図った。
【0072】さらに、フォトリソグラフィ工程、エッチ
ング工程の実施により、図4(A)に示す位置に、第1
コンタクトホール47を形成した。エッチング工程とし
て、ドライエッチングの実施の後にウェットエッチング
を行い、第1ポリシリコン層40を露出させるためのラ
イトエッチングを実施した。
【0073】<金属配線層48の形成工程>アルミニウ
ム(Al)をスパッタして、その後パターニングを実施
することで、図4(B)に示すように、金属配線層48
を形成した。このとき、この金属配線層48は、第1コ
ンタクトホール47を介して、第1ポリシリコン層40
と接続される。この金属配線層48はAlに限らず、C
r等の導電性を有する材質であればよい。
【0074】<第2層間絶縁層50の形成工程>この第
2層間絶縁層50として、ボロン及びリンを含むSiO
2(BPSG)を常圧CVD法にて形成した。プロセス
ガスは、TEOS、TEB(テトラ・エチル・ボーレー
ト)、TMOP(テトラ・メチル・オキシ・フォスレー
ト)を用いた。その後、図4(C)に示す位置に、第2
コンタクトホール51を、第1コンタクトホール47と
同様の工程の実施により形成した。なお、第2コンタク
トホール51のアスペクト比が大きく、第1ポリシリコ
ン層40の厚さの範囲でのエッチングストップ制御が困
難である場合には、第1ポリシリコン層40の下層に、
例えばポリシリコンシートなどを形成しておくとよい。
【0075】<透明電極52の形成工程>第2層間絶縁
層50上に、ITO(インジウム・ティン・オキサイ
ド)をスパッタし、その後パターニングして、図2に示
すように、透明電極52を形成した。
【0076】なお、上述の実施例では、スイッチング素
子をTFTとしたが、反射光によりフォトキャリアが生
ずるバック ツー バック ダイオードなどをスイッチ
ング素子とした液晶表示パネルにも同様に適用可能であ
る。
【0077】<液晶パネルの説明>図13は、上記実施
例の液晶パネルのうちのTFTが形成される基板のシス
テム構成例を示す。互いに交差するように配設されたゲ
ート線102と信号線103との交点に対応してそれぞ
れ配置された各画素190は、ITO等から成る画素電
極114と、TFT191とから成る。TFT191
は、信号線103上の画素信号に応じた電圧を、画素電
極114に印加するものである。同一行(Y方向)のT
FT191は、そのゲートが同一のゲート線102に接
続され、そのドレインが対応する画素電極114に接続
されている。また、同一列(X方向)のTFT191
は、そのソースが同一の信号線103に接続されてい
る。この実施例においては、周辺回路(X,Yシフトレ
ジスタやサンプリング手段)150,160を構成する
トランジスタが、画素を駆動するTFTと同様にポリシ
リコン層を動作層とするポリシリコンTFTで構成され
ており、周辺回路150,160を構成するトランジス
タは、画素駆動用TFTとともに同一のプロセスによ
り、同時に形成される。
【0078】この実施例では、表示領域(画素マトリク
ス)120の一側(図13では上側)に上記信号線10
3を順次選択するシフトレジスタ(以下、Xシフトレジ
スタと称する)151が配置され、画素マトリクスの他
の一側には、上記ゲート線102を順次選択するシフト
レジスタ(以下、Yシフトレジスタと称する)161が
設けられている。また、Yシフトレジスタ161の次段
には、必要に応じてバッファ163が設けられる。上記
信号線103の他端には、サンプリング用スイッチ(T
FT)152が設けられており、これらのサンプリング
用スイッチ152は、外部端子174,175,176
に入力される画像信号VID1〜VID3を伝送するビ
デオライン154,155,156と、信号線103と
に接続され、上記Xシフトレジスタ151から出力され
るサンプリングパルスによって順次オン/オフされるよ
うになっている。Xシフトレジスタ151は、端子17
2,173を介して外部より入力されるクロックCLX
1,CLX2に基づいて、1水平走査期間中に全ての信
号線103を順番に1回ずつ選択するようなサンプリン
グパルスX1,X2,X3,…Xnを形成してサンプリ
ング用スイッチ152の制御端子に供給する。一方、Y
シフトレジスタ161は、端子177,178を介して
外部から入力されるクロックCLY1,CLY2に同期
して動作され、各ゲート線102を順次駆動する。
【0079】図14(A),(B)には、上記液晶パネ
ルを適用した液晶パネル130の断面及び平面レイアウ
ト構成が示されている。図に示すように、液晶パネル用
基板110の表面側には、共通電極電位が印加される透
明膜電極(ITO)から成る対向電極133及びカラー
フィルタ層113を有する入射側のガラス基板(対向基
板)131が、適当な間隔をおいて配置され、周囲をシ
ール材136で封止された間隙内にTN(Twisted Nema
tic)型液晶又はSH(Super Homeotropic)型液晶13
7などが充填されている液晶パネル130として構成さ
れている。また、周辺回路150,160の上方には、
例えば対向基板131に設けられるブラックマトクック
ス等により遮光されるように構成される。なお、対向基
板131には液晶注入口138が設けられる。
【0080】<電子機器の説明>上述の実施例の液晶表
示パネルを用いて構成される電子機器は、図15に示す
表示情報出力源1000、表示情報処理回路1002、
表示駆動回路1004、液晶パネルなどの表示パネル1
006、クロック発生回路1008及び電源回路101
0を含んで構成される。表示情報出力源1000は、R
OM、RAMなどのメモリ、テレビ信号を同調して出力
する同調回路などを含んで構成され、クロック発生回路
1008からのクロックに基づいて、ビデオ信号などの
表示情報を出力する。表示情報処理回路1002は、ク
ロック発生回路1008からのクロックに基づいて表示
情報を処理して出力する。この表示情報処理回路100
2は、例えば増幅・極性反転回路、相展開回路、ローテ
ーション回路、ガンマ補正回路あるいはクランプ回路等
を含むことができる。表示駆動回路1004は、走査側
駆動回路及びデータ側駆動回路を含んで構成され、液晶
パネル1006を表示駆動する。電源回路1010は、
上述の各回路に電力を供給する。
【0081】このような構成の電子機器として、図16
に示す液晶プロジェクタ、図17に示すマルチメディア
対応のパーソナルコンピュータ(PC)及びエンジニア
リング・ワークステーション(EWS)、図18に示す
ページャ、あるいは携帯電話、ワードプロセッサ、テレ
ビ、ビューファインダ型又はモニタ直視型のビデオテー
プレコーダ、電子手帳、電子卓上計算機、カーナビゲー
ション装置、POS端末、タッチパネルを備えた装置な
どを挙げることができる。
【0082】図16に示す液晶プロジェクタは、透過型
液晶パネルをライトバルブとして用いた投写型プロジェ
クタであり、例えば3板プリズム方式の光学系を用いて
いる。 図16において、プロジェクタ1100では、
白色光源のランプユニット1102から射出された投写
光がライトガイド1104の内部で、複数のミラー11
06および2枚のダイクロイックミラー1108によっ
てR、G、Bの3原色に分けられ、それぞれの色の画像
を表示する3枚の液晶パネル1110R、1110Gお
よび1110Bに導かれる。そして、それぞれの液晶パ
ネル1110R、1110Gおよび1110Bによって
変調された光は、ダイクロイックプリズム1112に3
方向から入射される。ダイクロイックプリズム1112
では、レッドRおよびブルーBの光が90°曲げられ、
グリーンGの光が直進するので各色の画像が合成され、
投写レンズ1114を通してスクリーンなどにカラー画
像が投写される。
【0083】図17に示すパーソナルコンピュータ12
00は、キーボード1202を備えた本体部1204
と、液晶表示画面1206とを有する。
【0084】図18に示すページャ1300は、金属製
フレーム1302内に、液晶表示パネル1304、バッ
クライト1306aを備えたライトガイド1306、回
路基板1308、第1,第2のシールド板1310,1
312、2つの弾性導電体1314,1316、及びフ
ィルムキャリアテープ1318を有する。2つの弾性導
電体1314,1316及びフィルムキャリアテープ1
318は、液晶表示パネル1304と回路基板1308
とを接続するものである。
【0085】ここで、液晶表示パネル1304は、2枚
の透明基板1304a,1304bの間に液晶を封入し
たもので、これにより少なくともドットマトリクス型の
液晶表示パネルが構成される。一方の透明基板に、図1
5に示す駆動回路1004、あるいはこれに加えて表示
情報処理回路1002を形成することができる。液晶表
示パネル1304に搭載されない回路は外付け回路とさ
れ、図18の場合には回路基板1308に搭載できる。
【0086】図18はページャの構成を示すものである
から、液晶表示パネル1304以外に回路基板1308
が必要となるが、液晶表示パネル1304を筺体として
の金属フレーム1302に固定したものを、電子機器用
の一部品である液晶表示装置として使用することもでき
る。さらに、バックライト式の場合には、金属製フレー
ム1302内に、液晶表示パネル1304と、バックラ
イト1306aを備えたライトガイド1306とを組み
込んで、液晶表示装置を構成することができる。これら
に代えて、図19に示すように、液晶表示パネル130
4を構成する2枚の透明基板1304a,1304bの
一方に、金属の導電膜が形成されたポリイミドテープ1
322にICチップ1324を実装したTCP(Tap
e Carrier Package)1320を接続
して、電子機器用の一部品である液晶表示装置として使
用することもできる。
【0087】
【図面の簡単な説明】
【図1】本発明の液晶表示パネルの一部の断面図であ
る。
【図2】図1の液晶表示パネルの石英基板上に形成され
る各層の透視図である。
【図3】図3(A)〜図3(D)は、石英基板上に形成
される各層の製造プロセス順の工程図である。
【図4】図4(A)〜図4(C)は、図3(D)に続い
て石英基板上に形成される各層の製造プロセス順の工程
図である。
【図5】遮光層を、液晶に並列に接続される保持容量の
容量線として用いる場合の、遮光層の形成パターンを示
す平面図である。
【図6】スイッチング素子と、液晶と、保持容量との電
気的接続関係を示す回路図である。
【図7】熱酸化時間と熱酸化膜厚との関係を示す特性図
である。
【図8】熱酸化膜厚と8インチ石英基板に生ずる反りと
の関係を示す特性図である。
【図9】図9(A)〜図9(F)は、MOS界面の荒れ
の状態を示す電子顕微鏡写真を、熱酸化膜温度毎に模式
的に示す特性図である。
【図10】ゲート酸化膜を構成するCVD酸化膜のステ
ップカバレージの温度依存特性を示す特性図である。
【図11】ゲート酸化膜を構成するCVD酸化膜のステ
ップカバレージの圧力依存特性を示す特性図である。
【図12】ゲート酸化膜を構成するCVD酸化膜の基板
面内均一性の流量比依存特性を示す特性図である。
【図13】図1に示す石英基板側に形成されるTFT及
び駆動回路を示す概略説明図である。
【図14】(A)は図1に示す液晶パネル全体の断面
図、(B)はその平面レイアウトを示す図である。
【図15】本発明の電子機器のブロック図である。
【図16】本発明が適用されるプロジェクタの概略説明
図である。
【図17】本発明が適用されるパーソナルコンピュータ
の外観図である。
【図18】本発明が適用されるページャの分解斜視図で
ある。
【図19】外付け回路を備えた液晶表示パネルの一例を
示す概略説明図である。
【符号の説明】
10 石英基板 12 ガラス基板 14 液晶 16 共通電極(ITO) 20 遮光層 22 絶縁層 30 薄膜トランジスタ 40 第1ポリシリコン層(ソース、ドレイン) 42 ゲート酸化膜 42a 熱酸化膜 42b CVD酸化膜 44 第2ポリシリコン層(ゲート、走査信号線) 46 第1層間絶縁層 47 第1コンタクトホール 48 金属配線層(データ信号線) 50 第2層間絶縁層 51 第2コンタクトホール 52 画素電極(ITO)

Claims (10)

    【特許請求の範囲】
  1. 【請求項1】 一対の基板の間に液晶が封入され、か
    つ、一方の基板上に、複数の走査信号線と、複数のデー
    タ信号線と、それらの交差によって形成される各画素位
    置にて前記液晶と直列に接続されるスイッチング素子
    と、を有する液晶表示パネルにおいて、 前記一方の基板と各々の前記スイッチング素子との間
    に、遮光層と、該遮光層及び前記スイッチング素子間を
    絶縁する絶縁層とを設け、かつ、前記遮光層を、一定の
    DC電位に設定したことを特徴とする液晶表示パネル。
  2. 【請求項2】 請求項1において、 前記遮光層は、前記スイッチング素子をオフさせる電位
    に設定されていることを特徴とする液晶表示パネル。
  3. 【請求項3】 請求項2において、 前記スイッチング素子は薄膜トランジスタであり、 前記遮光層は、前記薄膜トランジスタのゲートに印加さ
    れるオフ電位と実質的に等しい電位に設定されているこ
    とを特徴とする液晶表示パネル。
  4. 【請求項4】 請求項1乃至3のいずれかにおいて、 前記一方の基板には、液晶ドライバ用薄膜トランジスタ
    が形成され、前記遮光層は、前記液晶ドライバ用薄膜ト
    ランジスタと対向する領域にも配置されていることを特
    徴とする液晶表示パネル。
  5. 【請求項5】 一対の基板の間に液晶が封入され、か
    つ、一方の基板上に、複数の走査信号線と、複数のデー
    タ信号線と、それらの交差によって形成される各画素位
    置にて前記液晶と直列に接続されるスイッチング素子
    と、を有する液晶表示パネルにおいて、 前記一方の基板と各々の前記スイッチング素子との間
    に、遮光層と、該遮光層及び前記スイッチング素子間を
    絶縁する絶縁層とを設け、かつ、前記遮光層は、前記走
    査信号線の方向に連続して前記走査信号線の数だけ少な
    くとも設けられ、各々の前記遮光層に、対応する前記走
    査信号線の信号を供給したことを特徴とする液晶表示パ
    ネル。
  6. 【請求項6】 請求項1乃至5のいずれかにおいて、 前記絶縁層の膜厚を、O.05〜1.5μmとしたこと
    を特徴とする液晶表示パネル。
  7. 【請求項7】 請求項1乃至6のいずれかにおいて、 前記遮光層は、前記液晶に並列に接続される保持容量の
    容量線として兼用されることを特徴とする液晶表示パネ
    ル。
  8. 【請求項8】 請求項1乃至7のいずれかにおいて、 前記遮光層は、前記一方の基板に形成された複数の前記
    データ信号線と直交する方向に配列され、前記データ信
    号線と前記遮光層とでブラックマトリクスを構成するこ
    とを特徴とする液晶表示パネル。
  9. 【請求項9】 請求項1乃至8のいずれかにおいて、 前記一方の基板は石英基板であり、 前記遮光層は、シリサイド系金属であることを特徴とす
    る液晶表示パネル。
  10. 【請求項10】 請求項1乃至9のいずれかに記載の液
    晶表示パネルを有することを特徴とする電子機器。
JP28302596A 1996-10-04 1996-10-04 スイッチング素子を備えた基板及び液晶表示パネル並びにそれを用いた電子機器 Expired - Fee Related JP3830213B2 (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP28302596A JP3830213B2 (ja) 1996-10-04 1996-10-04 スイッチング素子を備えた基板及び液晶表示パネル並びにそれを用いた電子機器

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP28302596A JP3830213B2 (ja) 1996-10-04 1996-10-04 スイッチング素子を備えた基板及び液晶表示パネル並びにそれを用いた電子機器

Related Child Applications (1)

Application Number Title Priority Date Filing Date
JP2003032786A Division JP2004004553A (ja) 2003-02-10 2003-02-10 液晶表示パネル及びドライブ回路

Publications (2)

Publication Number Publication Date
JPH10111520A true JPH10111520A (ja) 1998-04-28
JP3830213B2 JP3830213B2 (ja) 2006-10-04

Family

ID=17660256

Family Applications (1)

Application Number Title Priority Date Filing Date
JP28302596A Expired - Fee Related JP3830213B2 (ja) 1996-10-04 1996-10-04 スイッチング素子を備えた基板及び液晶表示パネル並びにそれを用いた電子機器

Country Status (1)

Country Link
JP (1) JP3830213B2 (ja)

Cited By (11)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2005086004A (ja) * 2003-09-09 2005-03-31 Seiko Epson Corp 基板及びその製造方法並びに電気光学装置
US7064364B2 (en) 2003-02-12 2006-06-20 Nec Corporation Thin film transistor and method for manufacturing the same
JP2009016742A (ja) 2007-07-09 2009-01-22 Nec Lcd Technologies Ltd 薄膜トランジスタ及びその製造方法
US7633571B2 (en) 2004-01-09 2009-12-15 Nec Corporation Thin-film transistor with semiconductor layer and off-leak current characteristics
US8158980B2 (en) 2001-04-19 2012-04-17 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device having a pixel matrix circuit that includes a pixel TFT and a storage capacitor
US8481375B2 (en) 2009-02-05 2013-07-09 Sharp Kabushiki Kaisha Semiconductor device and method for producing the same
US8933455B2 (en) 1999-08-31 2015-01-13 Semiconductor Energy Laboratory Co., Ltd. Display device comprising pixel
JP2015007779A (ja) * 1999-01-28 2015-01-15 株式会社半導体エネルギー研究所 表示装置及び電子機器
JP2015502029A (ja) * 2011-11-11 2015-01-19 京東方科技集團股▲ふん▼有限公司 薄膜トランジスタ及びその製造方法、表示デバイス
US20190033668A1 (en) * 2006-05-16 2019-01-31 Semiconductor Energy Laboratory Co., Ltd. Liquid crystal display device and semiconductor device
US10706803B2 (en) 2015-05-25 2020-07-07 Sharp Kabushiki Kaisha Shift register circuit

Cited By (20)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US8643015B2 (en) 1998-12-28 2014-02-04 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device having a pixel matrix circuit that includes a pixel TFT and a storage capacitor
JP2017033003A (ja) * 1999-01-28 2017-02-09 株式会社半導体エネルギー研究所 表示装置及び電子機器
JP2016106244A (ja) * 1999-01-28 2016-06-16 株式会社半導体エネルギー研究所 表示装置及び電子機器
JP2015007779A (ja) * 1999-01-28 2015-01-15 株式会社半導体エネルギー研究所 表示装置及び電子機器
US9466622B2 (en) 1999-08-31 2016-10-11 Semiconductor Energy Laboratory Co., Ltd. Display device comprising a thin film transistor and a storage capacitor
US8933455B2 (en) 1999-08-31 2015-01-13 Semiconductor Energy Laboratory Co., Ltd. Display device comprising pixel
US9250490B2 (en) 1999-08-31 2016-02-02 Semiconductor Energy Laboratory Co., Ltd. Liquid crystal display device including light shielding film
US8158980B2 (en) 2001-04-19 2012-04-17 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device having a pixel matrix circuit that includes a pixel TFT and a storage capacitor
US7064364B2 (en) 2003-02-12 2006-06-20 Nec Corporation Thin film transistor and method for manufacturing the same
JP2005086004A (ja) * 2003-09-09 2005-03-31 Seiko Epson Corp 基板及びその製造方法並びに電気光学装置
US7633571B2 (en) 2004-01-09 2009-12-15 Nec Corporation Thin-film transistor with semiconductor layer and off-leak current characteristics
US11726371B2 (en) 2006-05-16 2023-08-15 Semiconductor Energy Laboratory Co., Ltd. FFS-mode liquid crystal display device comprising a top-gate transistor and an auxiliary wiring connected to a common electrode in a pixel portion
US11106096B2 (en) * 2006-05-16 2021-08-31 Semiconductor Energy Laboratory Co., Ltd. Liquid crystal display device and semiconductor device
US20190033668A1 (en) * 2006-05-16 2019-01-31 Semiconductor Energy Laboratory Co., Ltd. Liquid crystal display device and semiconductor device
US11435626B2 (en) 2006-05-16 2022-09-06 Semiconductor Energy Laboratory Co., Ltd. Liquid crystal display device and semiconductor device
US11061285B2 (en) 2006-05-16 2021-07-13 Semiconductor Energy Laboratory Co., Ltd. Liquid crystal display device comprising a dogleg-like shaped pixel electrode in a plane view having a plurality of dogleg-like shaped openings and semiconductor device
JP2009016742A (ja) 2007-07-09 2009-01-22 Nec Lcd Technologies Ltd 薄膜トランジスタ及びその製造方法
US8481375B2 (en) 2009-02-05 2013-07-09 Sharp Kabushiki Kaisha Semiconductor device and method for producing the same
JP2015502029A (ja) * 2011-11-11 2015-01-19 京東方科技集團股▲ふん▼有限公司 薄膜トランジスタ及びその製造方法、表示デバイス
US10706803B2 (en) 2015-05-25 2020-07-07 Sharp Kabushiki Kaisha Shift register circuit

Also Published As

Publication number Publication date
JP3830213B2 (ja) 2006-10-04

Similar Documents

Publication Publication Date Title
JP4700156B2 (ja) 半導体装置
US6396470B1 (en) Liquid crystal display apparatus
US6765231B2 (en) Semiconductor device and its manufacturing method
JP4542492B2 (ja) 電気光学装置及びその製造方法、電子機器、並びに半導体装置
US20050202601A1 (en) Electro-optical device, method of manufacturing the same, and electronic apparatus
US20020005517A1 (en) Thin film transistor, manufacturing method thereof, and circuit and liquid crystal display device using the thin film transistor
US7164408B2 (en) Electro-optical device, method of manufacturing the same, and electronic apparatus
US6847083B2 (en) Semiconductor device, electro-optic device, and electronic instrument
JP2004004553A (ja) 液晶表示パネル及びドライブ回路
US8294840B2 (en) Liquid crystal display device with fringe field switching mode
JPH11223832A (ja) 電気光学装置及び電子機器
JP3744227B2 (ja) 電気光学装置及びその製造方法並びに電子機器
KR100471954B1 (ko) 캐패시터, 반도체 장치, 전기 광학 장치, 캐패시터의 제조방법, 반도체 장치의 제조 방법, 전자 기기
JP3830213B2 (ja) スイッチング素子を備えた基板及び液晶表示パネル並びにそれを用いた電子機器
US20030232459A1 (en) Manufacturing method for electro-optical device, electro-optical device, manufacturing method for semiconductor device,semiconductor device, projection-type display apparatus, and electronic apparatus
JP3791225B2 (ja) 電気光学パネル及び電子機器
JP3428321B2 (ja) 液晶表示パネル及びそれを用いた電子機器
JP2003243658A (ja) 半導体装置、電気光学装置、電子機器、半導体装置の製造方法、電気光学装置の製造方法
JP3837951B2 (ja) 電気光学パネル及び電子機器
JP4631250B2 (ja) 半導体装置の製造方法及び半導体装置、並びにこれを備えた電気光学装置及び電子機器
JP3697964B2 (ja) 電気光学装置、電気光学装置の製造方法及び電子機器
JP3736230B2 (ja) 電気光学装置、その製造方法及び電子機器
JP2004126554A (ja) 電気光学パネル及び電子機器
JP2007108767A (ja) 電気光学装置及び電子機器
JP2005203675A (ja) 電気光学装置とその製造方法、及び電子機器

Legal Events

Date Code Title Description
A02 Decision of refusal

Free format text: JAPANESE INTERMEDIATE CODE: A02

Effective date: 20031007

A521 Written amendment

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20060405

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20060711

R150 Certificate of patent or registration of utility model

Free format text: JAPANESE INTERMEDIATE CODE: R150

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20110721

Year of fee payment: 5

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20110721

Year of fee payment: 5

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20120721

Year of fee payment: 6

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20120721

Year of fee payment: 6

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20130721

Year of fee payment: 7

LAPS Cancellation because of no payment of annual fees