JPH09200172A - Delay fluctuation absorbing method for sdh transmission system - Google Patents

Delay fluctuation absorbing method for sdh transmission system

Info

Publication number
JPH09200172A
JPH09200172A JP2611896A JP2611896A JPH09200172A JP H09200172 A JPH09200172 A JP H09200172A JP 2611896 A JP2611896 A JP 2611896A JP 2611896 A JP2611896 A JP 2611896A JP H09200172 A JPH09200172 A JP H09200172A
Authority
JP
Japan
Prior art keywords
transmission system
signal
pointer
station side
asynchronous
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP2611896A
Other languages
Japanese (ja)
Other versions
JP2867943B2 (en
Inventor
Tsugio Takahashi
次男 高橋
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
NEC Corp
Original Assignee
NEC Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by NEC Corp filed Critical NEC Corp
Priority to JP2611896A priority Critical patent/JP2867943B2/en
Publication of JPH09200172A publication Critical patent/JPH09200172A/en
Application granted granted Critical
Publication of JP2867943B2 publication Critical patent/JP2867943B2/en
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Landscapes

  • Time-Division Multiplex Systems (AREA)

Abstract

PROBLEM TO BE SOLVED: To suppress a delay fluctuation of a reception station side of the synchronous digital hierarchy(SDH) transmission system sufficiently small. SOLUTION: In the SDH transmission system applying mapping/de-mapping to an ascynchronous signal, a de-mapped ascynchronous signal is once stored in an FIFO memory in an FIFO section 4 at a receiver station side. Then the delay fluctuation of a receiver station side is minimized by reading the stored asynchronous signal one by one frame each in a timing of '125μsec×(received AU pointer/783) + a prescribed time'.

Description

【発明の詳細な説明】Detailed Description of the Invention

【0001】[0001]

【発明の属する技術分野】本発明はSDH(Synch
ronous Digital Hierarchy)
伝送システムを用いてキャリアリレー信号などの信号を
伝送する場合に問題となる遅延変動時間を抑圧するSD
H伝送システムの遅延変動吸収方法に関する。
The present invention relates to an SDH (Synch).
(ronous Digital Hierarchy)
SD for suppressing delay fluctuation time which is a problem when transmitting a signal such as a carrier relay signal using a transmission system
The present invention relates to a delay variation absorbing method for an H transmission system.

【0002】[0002]

【従来の技術】図8はSDH伝送システムにおける多重
化構造の基本構成図であり、SDH伝送システムのクロ
ックと非同期な1.544Mb/s信号をSDH伝送シ
ステムへマッピング,ディマッピングする場合を例にし
ている。
2. Description of the Related Art FIG. 8 is a basic configuration diagram of a multiplexing structure in an SDH transmission system. An example is shown in which a 1.544 Mb / s signal asynchronous with the clock of the SDH transmission system is mapped and demapped in the SDH transmission system. ing.

【0003】図8に示すように、非同期1.544Mb
/s信号は、SDH伝送システムの送信局側において、
まずC(Container)の一種であるC−11に
マッピングされる。次に、C−11にPOH(パスオー
バヘッド)が付加されて、低次バーチャルコンテナ(L
ower order Virtual Contai
ner)の一種であるVC−11が生成され、更に、T
Uポインタが付加されたTU(Tributary U
nit)の一種であるTU−11が生成される。ここ
で、TUポインタは、低次VCをTUに収容する際に、
そのTUが収容されている高次VCのフレーム位相と低
次VCのフレーム位相の時間差を、アドレスで示すため
のポインタである。次に、同一種類のTUを1個あるい
は複数個束ねたTUG(Tributary Unit
Group)の一種であるTUG−2が生成され、更
にTUG−2を多重化してPOHを付加した高次バーチ
ャルコンテナの一種であるVC−3が生成され、次い
で、AUポインタが付加されたAU(Administ
rative Unit)の一種であるAU−3が生成
される。ここで、AUポインタは、高次VCをAUに収
容する際に、そのAUが収容される同期転送モジュール
のフレーム位相と、高次VCのフレーム位相の時間差
を、アドレスで示すためのポインタである。そして、A
U−3を1個あるいは複数個束ねたAUG(Admin
istrative Unit Group)が生成さ
れ、最後に、SOH(Section Over He
ad)を付加したSTM−0(Synchronous
Transfer ModuleLevel 0)が
生成され、光ファイバケーブル等を通じて受信局側に送
られる。なお、STM−0の代わりに、STM−1,S
TM−4,STM−16が使用される場合もある。
As shown in FIG. 8, asynchronous 1.544 Mb
The / s signal is transmitted on the transmitting station side of the SDH transmission system.
First, it is mapped to C-11, which is a type of C (Container). Next, POH (path overhead) is added to C-11, and the low-order virtual container (L
upper order Virtual Contai
VC-11, which is a type of
TU (Tributary U with U pointer added)
TU-11 which is a type of nit) is generated. Here, when the TU pointer accommodates a low-order VC in the TU,
It is a pointer for indicating the time difference between the frame phase of the high-order VC and the frame phase of the low-order VC in which the TU is accommodated, by an address. Next, a TUG (Tributary Unit) that bundles one or more TUs of the same type.
Group), TUG-2 is generated, and further, TUG-2 is multiplexed to generate VC-3, which is a kind of higher-order virtual container to which POH is added, and then AU (AU) to which an AU pointer is added. Administ
AU-3, which is a type of "ratio unit", is generated. Here, the AU pointer is a pointer for indicating, by an address, the time difference between the frame phase of the synchronous transfer module in which the AU is accommodated and the frame phase of the high-order VC when the high-order VC is accommodated in the AU. . And A
One or more U-3 bundled AUG (Admin
An attractive unit group is generated, and finally, SOH (Section Over He) is generated.
STM-0 (Synchronous) with ad)
The Transfer Module Level 0) is generated and sent to the receiving station side through an optical fiber cable or the like. Note that instead of STM-0, STM-1, S
In some cases, TM-4 and STM-16 are used.

【0004】他方、受信局側においては、送信局側と逆
の手順で、STM−0から、AUG,AU−3,VC−
3,TUG−2,TU−11,VC−11,C−11を
経て、非同期1.544Mb/s信号が分離される。
On the other hand, on the receiving station side, the procedure from STM-0 to AUG, AU-3, VC-
Asynchronous 1.544 Mb / s signal is separated via 3, TUG-2, TU-11, VC-11, and C-11.

【0005】[0005]

【発明が解決しようとする課題】ところで、SDH伝送
システムは、絶対遅延量が小さい反面、遅延変動量が比
較的大きい。これは、SDHにおいては、伝送フレーム
と多重化される情報のフレームとのずれをAUポイン
タ,TUポインタと呼ばれるオフセット値(アドレス
値)により、あたかもメモリにアクセスするが如く指し
示す技術を用いて同期化しており、そのポインタ処理上
ビットバッファを必要とするために、このビットバッフ
ァの位相吸収範囲がそのまま系の遅延変動として現れる
からである。遅延変動はSDH伝送システムの構成によ
っては送信局側や若し中継局があれば中継局側でも発生
するが、当然に受信局側においても発生する。本発明
は、この受信局側における遅延変動量を抑圧することを
目的としている。
In the SDH transmission system, the absolute delay amount is small, but the delay variation amount is relatively large. In SDH, synchronization is performed by using a technique of indicating a shift between a transmission frame and a multiplexed information frame by an offset value (address value) called an AU pointer or a TU pointer as if the memory were accessed. This is because the bit buffer is required for the pointer processing, and the phase absorption range of this bit buffer appears as it is as the delay variation of the system. Depending on the configuration of the SDH transmission system, the delay variation may occur on the transmitting station side or on the relay station side if there is a relay station, but naturally also on the receiving station side. An object of the present invention is to suppress this delay variation on the receiving station side.

【0006】一般に受信側総遅延変動量は、AUポイン
タ処理での遅延変動量とTUポインタ処理での遅延変動
量との和となる。一般にポインタ処理用のビットバッフ
ァ容量は最低でも3ビット必要とされるため、AUポイ
ンタ処理では、 156nsec(1/6.4MHz)×3=0.468
μsec の遅延変動量となり、TUポインタ処理では、 0.578μsec(1/1.728MHz)×3=
1.736μsec の遅延変動量となる。従って、受信局側全体では、約
2.2μsecの遅延変動量となる。
In general, the total delay variation amount on the receiving side is the sum of the delay variation amount in the AU pointer process and the delay variation amount in the TU pointer process. Generally, the bit buffer capacity for pointer processing requires at least 3 bits, and therefore 156 nsec (1 / 6.4 MHz) × 3 = 0.468 in AU pointer processing.
The delay variation amount is μsec, and in the TU pointer processing, 0.578 μsec (1 / 1.728 MHz) × 3 =
The delay variation amount is 1.736 μsec. Therefore, the delay variation amount is about 2.2 μsec on the entire receiving station side.

【0007】このような遅延変動は、遅延変動量の制限
が厳しい信号、例えば電力網制御用キャリアリレー信号
の伝送を行う場合には問題となる。即ち、キャリアリレ
ーシステムは送電線の両端における同時刻の送電線電流
値等の情報をキャリアを用いて伝送して比較することに
より送電系統の異常を検出して必要な保護を行うシステ
ムであり、受端においては、送端からのデータの伝送遅
延時間が既知でかつ変動しないことを前提として、受端
側における同時刻の送電線電流値と比較しているため、
或る程度の絶対遅延時間は許容できるが、伝送遅延時間
の変動には厳しい制限が課せられるためである。
[0007] Such delay variation becomes a problem when a signal whose delay variation amount is severely limited, for example, a carrier relay signal for power network control is transmitted. That is, the carrier relay system is a system that detects abnormalities in the power transmission system by transmitting and comparing information such as the transmission line current value at the same time at both ends of the power transmission line using a carrier, and performing necessary protection. At the receiving end, because the transmission delay time of the data from the sending end is known and does not change, it is compared with the transmission line current value at the same time on the receiving end side.
This is because a certain degree of absolute delay time can be tolerated, but a strict limit is imposed on variations in transmission delay time.

【0008】なお、SDH伝送システムを用いてキャリ
アリレー信号を伝送する従来の技術として、特開平5−
160804号公報に見られる技術がある。この従来技
術は、SDHフレームにおけるDCC(Data Co
mmunication Channel)の位置がフ
レーム中において固定であり伝送遅延時間の変動を受け
ない点に着目し、キャリアリレー信号をDCCを用いて
伝送するものである。しかし、DCCで伝送できるデー
タ量はペイロードで伝送できるデータ量に比べて遙に少
ないため、大容量のキャリアリレー信号の伝送には適さ
ない。本発明は、ペイロードで伝送される信号の遅延変
動を抑圧しようとするものである。
Incidentally, as a conventional technique for transmitting a carrier relay signal using an SDH transmission system, Japanese Patent Laid-Open No.
There is a technique found in Japanese Patent No. 160804. This conventional technique is based on DCC (Data Co) in an SDH frame.
This is to transmit a carrier relay signal using DCC, paying attention to the fact that the position of the communication channel is fixed in the frame and the transmission delay time does not change. However, the amount of data that can be transmitted by the DCC is much smaller than the amount of data that can be transmitted by the payload, and is not suitable for transmitting a large-capacity carrier relay signal. The present invention is intended to suppress the delay variation of the signal transmitted by the payload.

【0009】[0009]

【課題を解決するための手段】本発明は、非同期信号を
マッピング,ディマッピングするSDH伝送システムに
おいて、受信局側において、ディマッピングされた非同
期信号をFIFOメモリに一旦蓄積し、該蓄積した非同
期信号を、 125μsec×(受信したAUポインタ値/783)+一定時間 …(1) のタイミングで、各フレームずつ読み出す。
According to the present invention, in an SDH transmission system for mapping and demapping an asynchronous signal, the receiving station side temporarily stores the demapped asynchronous signal in a FIFO memory and stores the accumulated asynchronous signal. Is read for each frame at a timing of 125 μsec × (received AU pointer value / 783) + constant time (1).

【0010】ディマッピングされた非同期信号をFIF
Oメモリに一旦蓄積し、この蓄積した非同期信号を、受
信局側のポインタ処理による遅延変動の影響を受けない
或る基準とする位置から一定時間経過後のタイミングで
読み出すと、絶対遅延時間は増大するが、ポインタ処理
による遅延変動はその増大した絶対遅延時間内で吸収さ
れ、遅延変動を抑圧することができる。
The demapped asynchronous signal is transferred to the FIF
If the accumulated asynchronous signal is once stored in the O memory and is read at a timing after a certain time has elapsed from a reference position that is not affected by the delay fluctuation due to the pointer processing on the receiving station side, the absolute delay time increases. However, the delay variation due to the pointer processing is absorbed within the increased absolute delay time, and the delay variation can be suppressed.

【0011】ここで、ポインタ処理による遅延変動の影
響を受けない或る基準とする位置として、本発明では、
受信したAUポインタ値、つまり未だポインタ処理され
ていない受信時点のAUポインタ値が示すペイロード内
のJ1(VC−3の先頭)の位置を使用する。但し、A
Uポインタ値は、図1のSTM−0フォーマット図のペ
イロード部分に記入するように0から782までの値を
とるが、例えば86から87,173から174の箇所
のように次の行に移る際にはSOHを跨がるため、AU
ポインタ値とJ1位置との関係は、図2の実線21に示
すようにリニアにならない。そこで、AUポインタ値が
0から782まで変化したときJ1の位相が125μs
ec変化することから、125μsec×(受信したA
Uポインタ値/783)によってJ1の位置を補正し、
図2の一点鎖線22に示すようにSOHの影響を取り除
いてAUポインタ値に対してリニアに変化するようなJ
1位置を求め、この補正後のJ1の位置を基準にする。
Here, in the present invention, as a certain reference position which is not affected by the delay variation due to the pointer processing,
The position of J1 (the beginning of VC-3) in the payload indicated by the received AU pointer value, that is, the AU pointer value at the time of reception that has not been subjected to pointer processing is used. Where A
The U pointer value takes a value from 0 to 782 so as to be written in the payload portion of the STM-0 format diagram of FIG. 1, but when moving to the next line such as 86 to 87, 173 to 174, for example. Crosses SOH, so AU
The relationship between the pointer value and the J1 position is not linear as shown by the solid line 21 in FIG. Therefore, when the AU pointer value changes from 0 to 782, the phase of J1 is 125 μs.
ec changes, so 125 μsec × (received A
The position of J1 is corrected by the U pointer value / 783),
As shown by the alternate long and short dash line 22 in FIG. 2, J that removes the influence of SOH and changes linearly with respect to the AU pointer value
One position is obtained, and the corrected position of J1 is used as a reference.

【0012】また、上記(1)式における一定時間は、
絶対遅延時間ができるだけ短くなるように定められる。
絶対遅延時間は、各多重分離時における固定遅延時間に
加えてTUポインタ値で示される位置も関係する。この
ため、TUポインタ値が可変であると上記一定時間も可
変にする必要があり、制御が複雑になる。そこで、本発
明では、TUポインタ値を固定化する。そして、AUポ
インタで示されるJ1の次のバイトがTUレベルのV1
に当たり、TU内のポインタ値はV1とV2で示され、
ポインタ値0がV2の次のバイトであり、またTUポイ
ンタ値は0から103までの104値(26×4)を取
るので、マージンとしての定数をαとしたとき、下記の
式(2)で与えられる値を前記一定時間とする。 125μsec+(125μsec×4)×TUポインタ値/104+α …(2) 例えばTUポインタ値0の場合は、V2までの1フレー
ム分+α、つまり、125μsec+(125μsec
×4)×0/104+α=125μsec+αとなる。
また、TUポインタ値103の場合は、次のV2の手前
のバイト+α、つまり、125μsec+(125μs
ec×4)×103/104+α=620μsec+α
となる。
The fixed time in the above equation (1) is
The absolute delay time is set to be as short as possible.
The absolute delay time is related to the position indicated by the TU pointer value in addition to the fixed delay time at each demultiplexing. For this reason, if the TU pointer value is variable, it is necessary to make the fixed time variable, which makes control complicated. Therefore, in the present invention, the TU pointer value is fixed. The byte next to J1 indicated by the AU pointer is V1 at the TU level.
The pointer values in the TU are indicated by V1 and V2,
Since the pointer value 0 is the next byte of V2 and the TU pointer value takes 104 values (26 × 4) from 0 to 103, when the constant as the margin is α, the following formula (2) is used. The given value is the fixed time. 125 μsec + (125 μsec × 4) × TU pointer value / 104 + α (2) For example, when the TU pointer value is 0, one frame up to V2 + α, that is, 125 μsec + (125 μsec
× 4) × 0/104 + α = 125 μsec + α.
Further, in the case of the TU pointer value 103, the byte before the next V2 + α, that is, 125 μsec + (125 μs
ec × 4) × 103/104 + α = 620 μsec + α
Becomes

【0013】[0013]

【発明の実施の形態】次に本発明の実施の形態の例につ
いて図面を参照して詳細に説明する。
BEST MODE FOR CARRYING OUT THE INVENTION Next, an example of an embodiment of the present invention will be described in detail with reference to the drawings.

【0014】図3は本発明を適用したSDH伝送システ
ムを用いて非同期信号を伝送する場合の基本構成例を示
し、非同期1.544Mb/s信号を伝送する場合を示
す。キャリアリレー信号などの非同期1.544Mb/
s信号は、送信局側において従来と同様にC−11にマ
ッピングされた後、VC−11,TU−1,TUG−
2,VC−3,AU−3,AUGを経てSTM−0に多
重化され、光ファイバケーブル等を通じて受信局側に送
られる。受信局側においては、送信局側と逆の手順で従
来と同様にSTM−0から、AUG,AU−3,VC−
3,TUG−2,TU−11,VC−11,C−11を
経て、非同期1.544Mb/s信号が多重分離され
る。そして、本発明では、この多重分離された非同期
1.544Mb/s信号をFIFOメモリに一旦蓄積
し、AU−3の処理を行う部分において生成した所定の
タイミング信号TCに同期して、各フレームずつ読み出
す。
FIG. 3 shows an example of the basic structure of transmitting an asynchronous signal using the SDH transmission system to which the present invention is applied, and shows the case of transmitting an asynchronous 1.544 Mb / s signal. Asynchronous 1.544 Mb / such as carrier relay signal
The s signal is VC-11, TU-1, TUG- after being mapped to C-11 in the transmission station side as in the conventional case.
2, VC-3, AU-3, AUG, multiplexed on STM-0, and sent to the receiving station side through an optical fiber cable or the like. At the receiving station side, the procedure opposite to that at the transmitting station side is performed from STM-0 to AUG, AU-3, VC-as in the conventional case.
Asynchronous 1.544 Mb / s signal is demultiplexed via 3, TUG-2, TU-11, VC-11, and C-11. Then, in the present invention, the demultiplexed asynchronous 1.544 Mb / s signal is temporarily stored in the FIFO memory and synchronized with a predetermined timing signal TC generated in the portion for performing the processing of AU-3, in each frame. read out.

【0015】図4は受信局側の構成例を示すブロック図
である。同図において、処理部1は送信局側から受信し
たSTM−0およびラインクロック(51.84MH
z)を入力し、STM−0からAUG,AUGからAU
−3の分離を行う部分、処理部2はAU−3からVC−
3,VC−3からTUG−2,TUG−2からTU−1
1,TU−11からVC−11の分離を行う部分、処理
部3はVC−11からC−11への分離を行って非同期
1.544Mb/s信号D1とクロックC1とを出力す
る部分であり、TUポインタ値を固定化するためにこれ
らは全て同じ装置内クロック(19MHz/6MHz)
に同期して動作する。
FIG. 4 is a block diagram showing a configuration example on the receiving station side. In the figure, the processing unit 1 receives the STM-0 and line clock (51.84 MH) received from the transmitting station side.
z) and enter STM-0 to AUG, AUG to AU
-3, a processing unit 2 separates AU-3 from VC-
3, VC-3 to TUG-2, TUG-2 to TU-1
1, a part for separating VC-11 from TU-11, and a part for processing part 3 separating VC-11 to C-11 and outputting an asynchronous 1.544 Mb / s signal D1 and a clock C1. , These are all the same internal clock (19MHz / 6MHz) to fix the TU pointer value
It operates in synchronization with.

【0016】また、FIFO部4は、処理部3から出力
された非同期1.544Mb/s信号D1をクロックC
1に同期して内部のFIFOメモリに書き込み、タイミ
ング信号TCに同期して各フレームずつ非同期1.54
4Mb/s信号をFIFOメモリから読み出し、クロッ
ク(1.544MHz)C2と共に出力する部分であ
る。
Further, the FIFO unit 4 clocks the asynchronous 1.544 Mb / s signal D1 output from the processing unit 3 with the clock C.
Write to the internal FIFO memory in synchronization with 1 and asynchronous with each frame in synchronization with timing signal TC 1.54
This is a part for reading out the 4 Mb / s signal from the FIFO memory and outputting it together with the clock (1.544 MHz) C2.

【0017】更に、タイミング信号生成部5は、FIF
O部4に与えるタイミング信号TCを生成する部分であ
り、処理部1からそこで解釈されたAUポインタ値が入
力され、またラインクロックも入力される。このタイミ
ング信号生成部5は、AUポインタ値とシステム固定の
TUポインタ値とに基づいて、前述した式(1),
(2)に従ってタイミング信号TCを生成する。
Further, the timing signal generator 5 is provided with a FIF.
This is a part for generating the timing signal TC to be given to the O section 4, and the AU pointer value interpreted there is inputted from the processing section 1, and the line clock is also inputted. The timing signal generation unit 5 uses the AU pointer value and the TU pointer value fixed in the system, based on the equation (1),
The timing signal TC is generated according to (2).

【0018】タイミング信号生成部5は、例えば図5に
示すように、ROM51と加算器52とカウンタ53と
で実現することができる。ここで、ROM51には、0
から782までの各アドレス値に対応する記憶域に、
「125μsec×(アドレス値/783)」の計算結
果が予め記憶されており、図4の処理部からのAUポイ
ンタ値をアドレス入力として、該当する記憶域に記憶さ
れた計算結果を加算器52に出力する。加算器52は、
ROM51から出力された計算結果と、前記式(2)で
求められる一定時間とを加算し、加算結果をカウンタ5
3にロードする。カウンタ53はラインクロック(5
1.84MHz)でカウントダウンし、カウント値0に
なると、タイミング信号TCを出力する。なお、一定時
間も考慮した計算結果をROM51に記憶しておけば、
加算器52は不要である。
The timing signal generator 5 can be realized by a ROM 51, an adder 52 and a counter 53 as shown in FIG. 5, for example. Here, in the ROM 51, 0
To the storage area corresponding to each address value from to 782,
The calculation result of “125 μsec × (address value / 783)” is stored in advance, and the calculation result stored in the corresponding storage area is stored in the adder 52 using the AU pointer value from the processing unit of FIG. 4 as an address input. Output. The adder 52
The calculation result output from the ROM 51 and the constant time obtained by the above equation (2) are added, and the addition result is displayed by the counter 5
Load 3 The counter 53 uses the line clock (5
When it counts down at 1.84 MHz) and the count value becomes 0, the timing signal TC is output. In addition, if the calculation result in consideration of a certain time is stored in the ROM 51,
The adder 52 is unnecessary.

【0019】またFIFO部4は、例えば図6に示すよ
うに、FIFOメモリ41,読み出しクロック生成回路
42,D型フリップフロップ43,44およびアンドゲ
ート45で構成できる。図6において、FIFOメモリ
41には処理部3から出力される非同期1.544Mb
/s信号D1がクロックC1に同期して書き込まれる。
他方、タイミング信号TCがハイレベルに変化すると、
アンドゲート45の出力が装置内クロックに同期してそ
のクロックの1周期の間ハイレベルになり、読み出しク
ロック生成回路42はこのアンドゲート45の出力がハ
イレベルとなるタイミングを起点として、装置内クロッ
ク(51.84MHz)から生成した読み出しクロック
(1.544MHz)をFIFOメモリ41に加え、非
同期1.544Mb/s信号の読み出しを行う。このと
き、読み出しクロック生成回路42は、1フレーム分の
読み出しに必要な数の読み出しクロックを発生すると、
次にアンドゲート45の出力がハイレベルになるまで読
み出しクロックの発生を停止する。
The FIFO unit 4 can be composed of a FIFO memory 41, a read clock generation circuit 42, D type flip-flops 43 and 44, and an AND gate 45, as shown in FIG. 6, for example. In FIG. 6, the asynchronous 1.544 Mb output from the processing unit 3 is output to the FIFO memory 41.
The / s signal D1 is written in synchronization with the clock C1.
On the other hand, when the timing signal TC changes to high level,
The output of the AND gate 45 becomes high level for one cycle of the clock in synchronization with the internal clock of the device, and the read clock generation circuit 42 starts the timing when the output of the AND gate 45 becomes high level from the internal clock of the device. A read clock (1.544 MHz) generated from (51.84 MHz) is added to the FIFO memory 41 to read an asynchronous 1.544 Mb / s signal. At this time, when the read clock generation circuit 42 generates the number of read clocks necessary for reading one frame,
Next, the generation of the read clock is stopped until the output of the AND gate 45 becomes high level.

【0020】図7は図4の受信局側におけるタイムチャ
ートの一例を示す。同図において、受信フレーム(A)
は図4の処理部1で受信されるフレームに、AU−3装
置内フレーム(B)は図4の処理部1でAUポインタ処
理された後のフレームに、TU−11フレーム(C)は
図4の処理部2でTUポインタ処理された後のフレーム
に、1.544Mb/sのデータ出力(D)は処理部3
から出力される非同期1.544Mb/s信号D1に、
FIFOで遅延吸収後の出力(E)は図4のFIFO4
から出力される非同期1.544Mb/s信号D2に、
それぞれ対応している。
FIG. 7 shows an example of a time chart on the receiving station side of FIG. In the figure, the received frame (A)
4 is a frame received by the processing unit 1 in FIG. 4, an AU-3 intra-device frame (B) is a frame after the AU pointer processing in the processing unit 1 in FIG. 4, and a TU-11 frame (C) is a frame. In the frame after the TU pointer processing is performed by the processing unit 2 of No. 4, the data output (D) of 1.544 Mb / s is performed by the processing unit 3
Asynchronous 1.544 Mb / s signal D1 output from
The output (E) after the delay is absorbed by the FIFO is the FIFO 4 in FIG.
The asynchronous 1.544 Mb / s signal D2 output from
Each corresponds.

【0021】図7に示すように、AU−3装置内フレー
ム(B)では、VC−3の先頭(J1)はAUポインタ
にかかるビットバッファの許容位相範囲内で遅延変動が
発生している。他方、TU−11フレーム(C)では、
本実施例ではTUポインタを固定化しているためTUポ
インタにかかる遅延変動はなく、VC−11の先頭(V
5)はTUポインタ値で示される位置+固定遅延の箇所
に存在する。従って、1.544Mb/sのデータ出力
(D)はAU−3装置内フレーム(B)の受ける遅延変
動分だけ遅延変動する。
As shown in FIG. 7, in the frame (B) in the AU-3 device, delay variation occurs at the beginning (J1) of the VC-3 within the allowable phase range of the bit buffer for the AU pointer. On the other hand, in the TU-11 frame (C),
In the present embodiment, since the TU pointer is fixed, there is no delay variation applied to the TU pointer, and the beginning (V
5) exists at the position indicated by the TU pointer value + fixed delay. Therefore, the data output (D) of 1.544 Mb / s undergoes delay variation by the delay variation received by the frame (B) in the AU-3 device.

【0022】この遅延変動を抑圧するため、本実施例で
は、先ず受信フレーム(A)におけるJ1位置を図7の
受信フレーム(A’)の補正後のJ1位置のように補正
する。この補正は、前記(1)式における「125μs
ec×(受信したAUポインタ値/783)」の計算に
相当する。そして、この補正後のJ1位置より前記
(2)式で示される一定時間遅延させたタイミングでF
IFOメモリ41からデータを読み出す。この読み出し
たものが、図7の(E)であり、常に補正後のJ1に同
期している。なお、図7ではV5の箇所についてのみ示
しているが、TU−11フレームではV5に相当する他
のフレームの位置は固定バイト(1固定)となってお
り、位置が明確なので、他フレームでもV5の場合と同
様の処理が可能である。ここで、タイミング信号生成部
5においてJ1の位置補正をラインクロック51.84
MHzを用いて行う場合の時間的精度は約156nse
c(1/6.4MHz)±20nsecであり、更にタ
イミング信号TCをFIFO部4で装置内クロック5
1.84MHzに乗せ替えるための時間的精度は−20
nsec〜+40nsec程度なので、FIFOメモリ
から読み出される非同期1.544Mb/s信号の遅延
変動は156nsec−20nsec〜156nsec
+40nsecとなる。
In order to suppress this delay variation, in this embodiment, first, the J1 position in the received frame (A) is corrected to the corrected J1 position of the received frame (A ') in FIG. This correction is performed by "125 μs" in the equation (1).
ec × (received AU pointer value / 783) ”. Then, at the timing delayed from the corrected J1 position by the constant time shown in the equation (2),
The data is read from the IFO memory 41. This read out is shown in FIG. 7E, which is always synchronized with J1 after correction. Although FIG. 7 shows only the location of V5, the position of another frame corresponding to V5 in the TU-11 frame is a fixed byte (1 fixed), and the position is clear, so V5 is used in other frames as well. The same processing as in the case of is possible. Here, in the timing signal generation unit 5, the position correction of J1 is performed by the line clock 51.84.
The time accuracy when using MHz is about 156 nse.
c (1 / 6.4 MHz) ± 20 nsec, and the timing signal TC is transferred to the FIFO clock 4 in the device clock 5
The time accuracy for changing to 1.84MHz is -20
Since it is about nsec to +40 nsec, the delay variation of the asynchronous 1.544 Mb / s signal read from the FIFO memory is 156 nsec −20 nsec to 156 nsec.
It becomes +40 nsec.

【0023】[0023]

【発明の効果】以上説明したように、本発明によれば、
SDH伝送システムで非同期信号を伝送する際の受信局
側遅延変動時間を大幅に低減することが可能となる。
As described above, according to the present invention,
It is possible to greatly reduce the delay variation time on the receiving station side when transmitting an asynchronous signal in the SDH transmission system.

【図面の簡単な説明】[Brief description of drawings]

【図1】STM−0のフォーマットを示す図である。FIG. 1 is a diagram showing a format of STM-0.

【図2】AUポインタ値と、J1位置,補正後のJ1位
置との関係を示す図である。
FIG. 2 is a diagram showing a relationship between an AU pointer value, a J1 position, and a corrected J1 position.

【図3】本発明を適用したSDH伝送システムを用いて
非同期信号を伝送する場合の基本構成例を示す図であ
る。
FIG. 3 is a diagram showing a basic configuration example in the case of transmitting an asynchronous signal using the SDH transmission system to which the present invention is applied.

【図4】本発明を適用したSDH伝送システムの受信局
側の構成例を示すブロック図である。
FIG. 4 is a block diagram showing a configuration example of a receiving station side of an SDH transmission system to which the present invention is applied.

【図5】タイミング信号生成部の構成例を示すブロック
図である。
FIG. 5 is a block diagram illustrating a configuration example of a timing signal generation unit.

【図6】FIFO部の構成例を示すブロック図である。FIG. 6 is a block diagram showing a configuration example of a FIFO unit.

【図7】受信局側におけるタイムチャートの一例を示す
図である。
FIG. 7 is a diagram showing an example of a time chart on the receiving station side.

【図8】SDH伝送システムにおける多重化構造の基本
構成図である。
FIG. 8 is a basic configuration diagram of a multiplexing structure in an SDH transmission system.

【符号の説明】[Explanation of symbols]

1〜3…処理部 4…FIFO部 41…FIFOメモリ 42…読み出しクロック生成回路 43,44…D型フリップフロップ 45…アンドゲート 5…タイミング信号生成部 51…ROM 52…加算器 53…カウンタ 1 to 3 ... Processing unit 4 ... FIFO unit 41 ... FIFO memory 42 ... Read clock generation circuit 43, 44 ... D flip-flop 45 ... AND gate 5 ... Timing signal generation unit 51 ... ROM 52 ... Adder 53 ... Counter

Claims (3)

【特許請求の範囲】[Claims] 【請求項1】 非同期信号をマッピング,ディマッピン
グするSDH伝送システムにおいて、 受信局側において、ディマッピングされた非同期信号を
FIFOメモリに一旦蓄積し、該蓄積した非同期信号
を、「125μsec×(受信したAUポインタ値/7
83)+一定時間」のタイミングで、各フレームずつ読
み出すようにしたことを特徴とするSDH伝送システム
の遅延変動吸収方法。
1. In an SDH transmission system for mapping and demapping asynchronous signals, the receiving station side temporarily stores the demapped asynchronous signals in a FIFO memory, and the accumulated asynchronous signals are "125 μsec × (received AU pointer value / 7
83) + constant time ”, a method for absorbing delay fluctuations in an SDH transmission system, wherein each frame is read out.
【請求項2】 TUポインタ値を固定化し、且つ、マー
ジンである定数をαとしたとき、「125μsec+
(125μsec×4)×TUポインタ値/104+
α」で与えられる値を前記一定時間とすることを特徴と
する請求項1記載のSDH伝送システムの遅延変動吸収
方法。
2. When the TU pointer value is fixed and a constant that is a margin is α, “125 μsec +
(125 μsec × 4) × TU pointer value / 104 +
2. The delay fluctuation absorbing method for an SDH transmission system according to claim 1, wherein the value given by ".alpha." is set to the fixed time.
【請求項3】 非同期信号としてキャリアリレー信号を
伝送することを特徴とする請求項2記載のSDH伝送シ
ステムの遅延変動吸収方法。
3. The method of absorbing delay variation in an SDH transmission system according to claim 2, wherein a carrier relay signal is transmitted as an asynchronous signal.
JP2611896A 1996-01-19 1996-01-19 Delay variation absorption method for SDH transmission system Expired - Fee Related JP2867943B2 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP2611896A JP2867943B2 (en) 1996-01-19 1996-01-19 Delay variation absorption method for SDH transmission system

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2611896A JP2867943B2 (en) 1996-01-19 1996-01-19 Delay variation absorption method for SDH transmission system

Publications (2)

Publication Number Publication Date
JPH09200172A true JPH09200172A (en) 1997-07-31
JP2867943B2 JP2867943B2 (en) 1999-03-10

Family

ID=12184667

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2611896A Expired - Fee Related JP2867943B2 (en) 1996-01-19 1996-01-19 Delay variation absorption method for SDH transmission system

Country Status (1)

Country Link
JP (1) JP2867943B2 (en)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2006319493A (en) * 2005-05-11 2006-11-24 Fujitsu Ltd Multiplexed transmission system and multiplexed transmission control method
JP2007500459A (en) * 2003-07-26 2007-01-11 華為技術有限公司 Optical fiber transmission system, optical fiber transmission execution method, and terminal processing device

Cited By (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2007500459A (en) * 2003-07-26 2007-01-11 華為技術有限公司 Optical fiber transmission system, optical fiber transmission execution method, and terminal processing device
US7734177B2 (en) 2003-07-26 2010-06-08 Huawei Technologies Co., Ltd. System, method and terminal processing apparatus for optical fiber transmission
JP2006319493A (en) * 2005-05-11 2006-11-24 Fujitsu Ltd Multiplexed transmission system and multiplexed transmission control method
JP4537889B2 (en) * 2005-05-11 2010-09-08 富士通株式会社 Multiplexed transmission system and multiplexed transmission control method

Also Published As

Publication number Publication date
JP2867943B2 (en) 1999-03-10

Similar Documents

Publication Publication Date Title
JP3429308B2 (en) Method of disassembling and assembling a frame structure including a pointer
US8059684B2 (en) Method and apparatus for signal splitting and combining
JPH0779210A (en) Transmission system
US20070019772A1 (en) Timeshared jitter attenuator in multi-channel mapping applications
US5544172A (en) Method for the digital transmission of data
JP3429307B2 (en) Elastic buffer method and apparatus in synchronous digital telecommunications system
US7940806B1 (en) Synchronous payload envelope mapping without pointer adjustments
EP1396105B1 (en) Multiple low-speed into single high-speed sdh/sonet channel mapper / framer device and method
EP0525770B1 (en) Method and apparatus for renewing AU-4 and TU-3 pointers of synchronous digital hierarchy
FI90484C (en) Method and apparatus for monitoring the level of elastic buffer memory utilization in a synchronous digital communication system
EP1537694B1 (en) Synchronous transmission network node
CA2520906C (en) Method and apparatus for frame alignment
US6836486B2 (en) Switching of low order data structures using a high order switch
US5790557A (en) Apparatus for implementing the function of a virtual container-11 and a tributary unit group-2 in a synchronous digital hierarchy
JP2867943B2 (en) Delay variation absorption method for SDH transmission system
US7016344B1 (en) Time slot interchanging of time slots from multiple SONET signals without first passing the signals through pointer processors to synchronize them to a common clock
US7542484B2 (en) Managing payload specific latencies in a cross-connect system
JP2008131063A (en) Transparent transmission apparatus
US7590154B2 (en) Sampled accumulation system and method for jitter attenuation
US6888826B1 (en) Pointer generator design that provides multiple outputs that can be synchronized to different clocks
JP2706199B2 (en) SDH interface circuit
KR0153688B1 (en) A tu aligning apparatus using dram in synchornous transmission system
KR100201332B1 (en) A local loop back circuit of vc1 in synchronous multiplexer
FI94811B (en) A method and apparatus for aligning signal frames used in a synchronous digital communication system
JP3271444B2 (en) BIP-2 operation circuit and BIP-2 check circuit

Legal Events

Date Code Title Description
LAPS Cancellation because of no payment of annual fees