JPH09163402A - Magnetic recording and reproducing device - Google Patents

Magnetic recording and reproducing device

Info

Publication number
JPH09163402A
JPH09163402A JP7316338A JP31633895A JPH09163402A JP H09163402 A JPH09163402 A JP H09163402A JP 7316338 A JP7316338 A JP 7316338A JP 31633895 A JP31633895 A JP 31633895A JP H09163402 A JPH09163402 A JP H09163402A
Authority
JP
Japan
Prior art keywords
signal
circuit
edtv
input
output
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP7316338A
Other languages
Japanese (ja)
Inventor
Kazuaki Hori
和昭 堀
Katsuyuki Watanabe
克行 渡辺
Hideo Nishijima
英男 西島
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Hitachi Ltd
Hitachi Advanced Digital Inc
Original Assignee
Hitachi Ltd
Hitachi Video and Information System Inc
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Hitachi Ltd, Hitachi Video and Information System Inc filed Critical Hitachi Ltd
Priority to JP7316338A priority Critical patent/JPH09163402A/en
Publication of JPH09163402A publication Critical patent/JPH09163402A/en
Pending legal-status Critical Current

Links

Landscapes

  • Color Television Systems (AREA)

Abstract

PROBLEM TO BE SOLVED: To provide a magnetic recording and reproducing device with which an EDTV II signal is decoded even in the case of any input source and the interference caused by the reinforce signal of no picture part is removed by changing the mute of no picture part or the characteristics of respective circuits at the same time. SOLUTION: An EDTV II decoder 108 is arranged behind an SW 107 for selecting either tuner input or line input and this device is provided by arranging a no picture part detecting means for detecting the no picture part of the EDTV II signal and a mute circuit for muting the signal of no picture part corresponding to its output. This device is provided also by changing the characteristics of one of line noise canceler(LNC) 128, noise canceler(NC) 128, frequency correction circuit 130 and CNR 139. By arranging the EDTV II decoder 108 behind the SW for selecting either tuner input or line input, the EDTV II signal can be decoded even in the case of any input source. Besides, the no picture part is detected and the eyesore noise of no picture part can be removed by controlling the mute circuit or any one of LNC 128, NC 129, frequency correction circuit 130 and CNR 139.

Description

【発明の詳細な説明】Detailed Description of the Invention

【0001】[0001]

【発明の属する技術分野】本発明は磁気記録再生装置に
係り、特に現行テレビ方式との両立性を持ち、テレビ画
面のワイド化,高画質化を図るEDTV II信号の記録
再生信号処理に関する。
BACKGROUND OF THE INVENTION 1. Field of the Invention The present invention relates to a magnetic recording / reproducing apparatus and, more particularly, to recording / reproducing signal processing of an EDTV II signal which is compatible with the current television system and has a wide television screen and high image quality.

【0002】[0002]

【従来の技術】現行テレビ方式(NTSC方式)との両
立性を持ち、テレビ画面のワイド化,高画質化を図った
EDTV II方式による放送が開始された。EDTV II
では画面の上下に無画部を設け、中央の主画部にアスペ
クト比16:9の画像を配置して、送受信する。また、
高画質化を図るため、画面上下の無画部には垂直解像度
補強信号,垂直時間解像度補強信号を、主画部には、水
平解像度補強信号を重畳して伝送する。また補強信号の
有無を受信側に判別させるための識別信号を22H,2
85Hに重畳して伝送する。受信側はこれらの識別信
号,補強信号を用いて高画質化を図っている。
2. Description of the Related Art Broadcasting by the EDTV II system, which has compatibility with the current TV system (NTSC system) and has a wide TV screen and high image quality, has started. EDTV II
Then, non-image parts are provided on the upper and lower sides of the screen, and an image having an aspect ratio of 16: 9 is arranged in the central main image part for transmission and reception. Also,
In order to improve the image quality, the vertical resolution enhancement signal and the vertical time resolution enhancement signal are superimposed on the non-image part at the top and bottom of the screen, and the horizontal resolution enhancement signal is superimposed and transmitted to the main image part. In addition, the identification signals for identifying the presence or absence of the reinforcement signal on the receiving side are 22H, 2
It is superimposed on 85H and transmitted. The receiving side uses these identification signals and reinforcement signals to improve image quality.

【0003】特に、無画部に重畳する垂直解像度補強信
号,垂直時間解像度補強信号に関しては、無画部の黒レ
ベルが浮き上がった場合(浮き上がり現象)、4:3の
アスペクト比のテレビで受信すると、非常に目障りなノ
イズとなってしまうが、特開平7−99636号公報で
開示されたように、無画部に重畳する補強信号の振幅を
減衰させて送信する事によって、黒レベルが浮き上がっ
てしまっても、目障りにならないように工夫している。
In particular, regarding the vertical resolution enhancement signal and the vertical time resolution enhancement signal to be superimposed on the non-picture portion, when the black level of the non-picture portion rises (lifting phenomenon), it is received by a television having an aspect ratio of 4: 3. However, it becomes very annoying noise, but as disclosed in Japanese Patent Laid-Open No. 7-99636, the black level is raised by attenuating the amplitude of the reinforcement signal superimposed on the non-image part and transmitting it. Even if it does happen, we have devised it so that it does not hurt the eyes.

【0004】[0004]

【発明が解決しようとする課題】上記従来技術は、無画
部の妨害を低減するための送信側の工夫であるが、アナ
ログ方式ビデオテープレコーダにおいて、記録再生を行
うと、例えばシンク縮み(同期信号が縮む現象)や、再
生レベルの低下等により、リニアリティーが劣化し非標
準信号となり、ペデスタル電位が高くなる等の原因で、
無画部が黒浮きする場合がある。その無画部に重畳され
ている垂直解像度補強信号,垂直時間解像度補強信号が
目障りなノイズとして現れる。これが16:9のワイド
テレビであれば、例えば自動に16:9に引き延ばす等
することで無画部は見えなくなるが、4:3のテレビだ
と画面の上下に補強信号が乗っている無画部が現れてし
まう。
The above-mentioned prior art is a device on the transmitting side for reducing the interference in the non-picture area. However, when recording and reproducing are performed in an analog video tape recorder, for example, sync shrinkage (synchronization) occurs. The phenomenon that the signal shrinks), the reproduction level decreases, etc., the linearity deteriorates and becomes a non-standard signal, and the pedestal potential becomes high.
The non-image area may appear black. The vertical resolution enhancement signal and the vertical time resolution enhancement signal superimposed on the non-image portion appear as annoying noise. If this is a 16: 9 wide television, the non-picture part will disappear by automatically stretching it to 16: 9, for example, but if it is a 4: 3 TV, a reinforcement signal is placed above and below the screen. The department appears.

【0005】またEDTV IIの放送が開始されたばか
りの現時点では、EDTV IIデコーダを内蔵した家庭
用のビデオテープレコーダはあまり多く存在しない。
At the moment when EDTV II broadcasting has just started, there are not many home-use video tape recorders incorporating an EDTV II decoder.

【0006】さらに、今後EDTV II信号を出力する
機器(例えばレーザーディスクやテレビなど)が出てく
る可能性が十分あり、ビデオテープレコーダとしては、
それらの機器との接続を考慮する必要がある。
Furthermore, there is a strong possibility that a device (for example, a laser disk or a television) that outputs an EDTV II signal will come out in the future, and as a video tape recorder,
It is necessary to consider the connection with those devices.

【0007】本発明の目的は、再生信号の無画部に重畳
された補強信号による妨害の除去、及び外部機器との接
続を含め、最適位置に配置されたEDTV IIデコーダ
を内蔵したビデオテープレコーダを提供することにあ
る。
It is an object of the present invention to remove a disturbance due to a reinforcement signal superimposed on a non-image part of a reproduction signal and to connect with an external device, a video tape recorder having an EDTV II decoder arranged at an optimum position. To provide.

【0008】[0008]

【課題を解決するための手段】上記目的は、第一の手段
として、入力されたEDTV II信号の垂直同期信号か
ら無画部の位置を検出し、検出した信号でその部分をミ
ュートすることで達成される。また、無画部に重畳され
た信号を輝度信号に対する雑音除去回路(ラインノイズ
キャンセラ,ノイズキャンセラ)、もしくは周波数特性
補正回路、クロマ信号に対する雑音除去回路(クロマノ
イズリデューサ)の少なくとも1つの回路の特性を変化
させることでも達成される。
As a first means, the above object is to detect the position of a non-image portion from the vertical synchronizing signal of the input EDTV II signal and to mute that portion by the detected signal. To be achieved. In addition, the characteristics of at least one circuit of the noise elimination circuit (line noise canceller, noise canceller) for the luminance signal, the frequency characteristic correction circuit, and the noise elimination circuit (chroma noise reducer) for the chroma signal of the signal superimposed on the non-image part are changed. It is also achieved by letting.

【0009】さらに、第二の手段として、EDTV II
デコーダをチューナ入力とライン入力との切替スイッチ
の後に配し、入力された信号をEDTV II識別回路、
及びデコード判別回路によりEDTV II信号かどう
か、デコードされているかどうか検出し、その出力でE
DTV IIデコーダ回路を制御することでも達成され
る。
Further, as a second means, EDTV II
The decoder is placed after the selector switch for the tuner input and the line input, and the input signal is detected by the EDTV II identification circuit,
Also, the decode discrimination circuit detects whether the signal is an EDTV II signal or not, and outputs it.
It is also achieved by controlling the DTV II decoder circuit.

【0010】第一の手段は、入力されたEDTV II信
号から垂直同期信号分離回路で垂直同期信号だけを抜き
取り、それを基に無画部を検出し、無画部検出信号を発
生させ、その信号でミュート回路を制御することによ
り、補強信号による妨害(ノイズ等)を出力しないよう
作用する。
The first means extracts only the vertical synchronizing signal from the input EDTV II signal by the vertical synchronizing signal separation circuit, detects the non-picture portion based on it, and generates the non-picture portion detecting signal, By controlling the mute circuit with the signal, the interference (noise or the like) due to the reinforcing signal is prevented from being output.

【0011】また無画部の期間、輝度信号の雑音除去回
路(ラインノイズキャンセラ,ノイズキャンセラ)、周
波数特性補正回路、クロマ信号の雑音除去回路(クロマ
ノイズリデューサ)の少なくとも1つの回路の特性を、
補強信号を抑圧するように設定することで、補強信号に
よる妨害を低減するように作用する。
Further, the characteristics of at least one circuit of a noise elimination circuit (line noise canceller, noise canceller) for a luminance signal, a frequency characteristic correction circuit, and a noise elimination circuit for a chroma signal (chroma noise reducer) are maintained during the non-image part.
By setting so as to suppress the reinforcement signal, the interference by the reinforcement signal is reduced.

【0012】第二の手段は、EDTV IIデコーダをチ
ューナ入力とライン入力との切替スイッチの後に配し
て、全ての入力ソースがEDTV IIデコーダを通過で
きるように作用し、また、入力された信号をEDTV I
I識別回路、及びデコード判別回路によりEDTV II信
号かどうか、及びデコードされているかどうか検出し、
デコードされていないEDTV II信号ならば、EDT
V IIデコーダでデコードし、それ以外の信号であれ
ば、それがEDTV IIデコーダを通らないようにし
て、S/N劣化の防止、及び省電力化を行うように作用
する。
The second means is to arrange the EDTV II decoder after the selector switch for the tuner input and the line input so that all the input sources can pass through the EDTV II decoder, and the inputted signal EDTV I
The I discrimination circuit and the decoding discrimination circuit detect whether it is an EDTV II signal and whether it is decoded,
If it is not decoded EDTV II signal, EDT
The signal is decoded by the V II decoder, and if it is a signal other than that, it acts so as not to pass through the EDTV II decoder to prevent S / N deterioration and save power.

【0013】[0013]

【発明の実施の形態】本発明の第一の実施の形態を図1
を用いて説明する。101がアンテナ、102がチュー
ナ回路、103がコンポジット入力端子、104が輝度
信号入力端子、105がクロマ信号入力端子、106,
107,109,113,115,118,119,1
31,140がスイッチ回路(以下SWと略す)、10
8がEDTV IIデコーダ、110が垂直同期信号分離
回路、111がマイコン、112がデコード判別回路、
114がEDTV II識別回路、116が自動利得調整
回路(以下AGCと略す)、117が輝度信号クロマ信
号分離回路(以下Y/C分離回路と略す)、120が記
録信号処理回路、121,122が磁気ヘッド、123
が再生ヘッドプリアンプ、124がFM等価回路、12
5がダブルリミッタ回路、126が復調器、127がデ
ィエンファシス回路、128がラインノイズキャンセラ
(以下LNCと略す)、129がノイズキャンセラ(以
下NCと略す)、130が周波数特性補正回路、13
2,141がミュート回路、133が輝度信号出力回
路、134が低域通過フィルタ、135がオートカラー
コントロール回路、136がメインコンバータ、137
が帯域通過フィルタ(以下BPFと略す)、138がク
ロマ信号くし形フィルタ(以下Cくしと略す)、139
がクロマノイズリデューサ(以下CNRと略す)、14
2がクロマ信号出力端子、143が輝度信号クロマ信号
ミックス回路(以下Y/Cミックス回路と略す)、14
4がコンポジット出力端子である。
FIG. 1 shows a first embodiment of the present invention.
This will be described with reference to FIG. 101 is an antenna, 102 is a tuner circuit, 103 is a composite input terminal, 104 is a luminance signal input terminal, 105 is a chroma signal input terminal, 106,
107, 109, 113, 115, 118, 119, 1
31 and 140 are switch circuits (hereinafter abbreviated as SW), 10
8 is an EDTV II decoder, 110 is a vertical sync signal separation circuit, 111 is a microcomputer, 112 is a decode determination circuit,
114 is an EDTV II identification circuit, 116 is an automatic gain adjustment circuit (hereinafter abbreviated as AGC), 117 is a luminance signal chroma signal separation circuit (hereinafter abbreviated as Y / C separation circuit), 120 is a recording signal processing circuit, and 121 and 122 are Magnetic head, 123
Is a reproducing head preamplifier, 124 is an FM equivalent circuit, 12
5 is a double limiter circuit, 126 is a demodulator, 127 is a de-emphasis circuit, 128 is a line noise canceller (hereinafter abbreviated as LNC), 129 is a noise canceller (hereinafter abbreviated as NC), 130 is a frequency characteristic correction circuit, 13
2, 141 is a mute circuit, 133 is a luminance signal output circuit, 134 is a low-pass filter, 135 is an auto color control circuit, 136 is a main converter, 137.
Is a band pass filter (hereinafter abbreviated as BPF), 138 is a chroma signal comb filter (hereinafter abbreviated as C comb), 139
Is a chroma noise reducer (hereinafter abbreviated as CNR), 14
2 is a chroma signal output terminal, 143 is a luminance signal chroma signal mix circuit (hereinafter abbreviated as Y / C mix circuit), 14
4 is a composite output terminal.

【0014】まず、記録パス及びモニタ出力パスについ
て説明する。アンテナ101より入来する電波をチュー
ナ回路102で、標準テレビジョン信号(NTSC方式
もしくはEDTV II方式)に変換し、SW107へ送
られる。一方、外部入力機器(例えばレーザーディス
ク,テレビのモニタ出力等)からコンポジット入力端子
103に入力された信号と、S端子接続による輝度信号
入力端子104に入力された信号とがSW106で選択
されるが、SW106に入力される信号は、既にデコー
ドされているEDTV II信号の場合と、デコードされ
ていないEDTVII信号の場合があり得る。SW106
の出力は、SW107へ送られ、チューナ回路102の
出力と、SW106の出力とを選択して出力する。
First, the recording path and the monitor output path will be described. The radio wave coming from the antenna 101 is converted into a standard television signal (NTSC system or EDTV II system) by the tuner circuit 102 and sent to the SW 107. On the other hand, a signal input to the composite input terminal 103 from an external input device (for example, a laser disk, a monitor output of a television, etc.) and a signal input to the luminance signal input terminal 104 by the S terminal connection are selected by the SW 106. The signal input to the SW 106 may be an EDTV II signal which has already been decoded or an EDTV II signal which has not been decoded. SW106
Is sent to the SW 107, and the output of the tuner circuit 102 and the output of the SW 106 are selected and output.

【0015】SW107の出力の1つはSW113に接
続され、1つはSW115に接続されている。SW11
3のもう一端はEDTV IIデコーダ108へ接続され
ている。SW113の出力は、SW115へ接続されて
いる。SW107の出力の1つは、EDTV IIデコー
ダ108へ送られる。このように、SW107の後段に
EDTV IIデコーダ108を配置することにより、チ
ューナ入力,ライン入力を問わず、全てのEDTV II
信号の入力ソースに対し、デコードすることができる。
SW107の出力が、デコードされていないEDTV I
I方式であれば、補強信号がデコードされて、SW11
3へ送られる。一方、SW107の出力の1つは、SW
109へ送られる。SW109の一端は、ディエンファ
シス回路127に接続されているが、記録時はSW10
7側が選択される。SW109の出力の一つは、垂直同
期信号分離回路110へ送られ、垂直同期信号(Vシン
ク)が取り出され、マイコン111へ送られる。SW1
09の出力の一つは、デコード判別回路112へ送ら
れ、デコードされているかを判別する。
One of the outputs of SW107 is connected to SW113, and one is connected to SW115. SW11
The other end of 3 is connected to the EDTV II decoder 108. The output of SW113 is connected to SW115. One of the outputs of SW107 is sent to the EDTV II decoder 108. In this way, by arranging the EDTV II decoder 108 after the SW 107, all EDTV II decoders regardless of tuner input or line input are provided.
It can be decoded for the input source of the signal.
The output of SW107 is not decoded. EDTV I
If it is the I method, the reinforcement signal is decoded, and SW11
Sent to 3. On the other hand, one of the outputs of SW107 is SW
Sent to 109. One end of SW109 is connected to the de-emphasis circuit 127, but SW10 is used for recording.
7 side is selected. One of the outputs of the SW 109 is sent to the vertical sync signal separation circuit 110, the vertical sync signal (V sync) is taken out, and sent to the microcomputer 111. SW1
One of the outputs of 09 is sent to the decode discrimination circuit 112 and discriminates whether or not it has been decoded.

【0016】デコード判別回路112から出力した信号
は、EDTV II信号で、且つデコードされていない信
号であれば、EDTV IIデコーダ108をオンさせて
デコードするよう制御し、且つSW113をEDTV I
Iデコーダ108側を選択するように制御をする。ED
TV II信号で且つデコードされていれば、EDTVII
デコーダをオフさせ、且つSW113をSW107の出
力側にするよう制御する。
If the signal output from the decode determination circuit 112 is an EDTV II signal and is not decoded, the EDTV II decoder 108 is turned on and controlled to perform decoding, and the SW 113 is controlled to EDTV I.
Control is performed so that the I decoder 108 side is selected. ED
EDTVII if TV II signal and decoded
The decoder is turned off and the SW 113 is controlled to be the output side of the SW 107.

【0017】他方、SW109の出力の1つは、EDT
V II識別回路114に送られ、EDTV II信号かどう
か判断する。これは、EDTV II信号の各フィールド
の22H,285Hに存在するEDTV II識別信号を
検出することで識別できる。EDTV IIだと判断した
場合、その信号をマイコン111へ送る。また、EDT
V IIデコーダ108をオンさせ、且つSW115をS
W113側にするよう制御する。EDTV IIでないと
判断した場合、EDTV IIデコーダ108をオフさ
せ、且つSW115をSW107側にするよう制御す
る。デコーダ判別回路112と、EDTV II識別回路
114の両方同時に信号を出力していなければ、EDT
V IIデコーダ108はオンしない。このように、ED
TV IIデコーダ108でデコードする必要がない信号
が入力された場合は、EDTV IIデコーダ108を通
過することによるS/N劣化を防ぎ、さらにメモリIC
などを用いているため、消費電力が大きいEDTV II
デコーダ108をオフさせ、省電力化を行うことができ
る。
On the other hand, one of the outputs of SW109 is EDT.
The signal is sent to the V II identification circuit 114, and it is determined whether it is an EDTV II signal. This can be identified by detecting the EDTV II identification signal existing at 22H and 285H of each field of the EDTV II signal. If it is determined to be EDTV II, the signal is sent to the microcomputer 111. Also, EDT
Turn on the V II decoder 108 and set SW 115 to S
Control is performed so that it is set to the W113 side. When it is determined that it is not the EDTV II, the EDTV II decoder 108 is turned off, and the SW 115 is controlled to the SW 107 side. If both the decoder discrimination circuit 112 and the EDTV II discrimination circuit 114 are not outputting signals at the same time, the EDT
The V II decoder 108 does not turn on. Thus, ED
When a signal that does not need to be decoded by the TV II decoder 108 is input, S / N deterioration due to passing through the EDTV II decoder 108 is prevented, and further, the memory IC
EDTV II consumes a lot of power because it uses
Power can be saved by turning off the decoder 108.

【0018】SW115の出力は、AGC116へ送ら
れ、ゲインを調整される。チューナ回路102、または
コンポジット入力端子103より入力された信号つま
り、輝度信号にクロマ信号が重畳されている場合は、Y
/C分離回路117へ送られ、Y/C分離回路117で
輝度信号とクロマ信号に分離される。分離された輝度信
号の出力は、SW118へ入力される。一方、輝度信号
入力端子104より入力された輝度信号は、Y/C分離
回路117を通らずに、直接SW118へ入力される。
SW118は、入力ソースに応じて信号を選択し、記録
信号処理回路120と、SW131へ送る。また、Y/
C分離回路117で分離されたクロマ信号の出力は、S
W119へ入力される。一方、クロマ信号入力端子10
5より入力されたクロマ信号は、直接SW119へ入力
される。SW119は、入力ソースに応じて信号を選択
し、記録信号処理回路120と、SW140へ送る。記
録信号処理回路120では、輝度信号はFM変調、色信
号は低域変換等の処理を行うが、本発明に直接関係ない
ので特に言及しない。記録信号処理回路120の出力
は、無画部に重畳されている補強信号も通常の信号と一
緒に、磁気ヘッド121にて記録される。
The output of SW115 is sent to AGC116 and the gain is adjusted. If the chroma signal is superimposed on the signal input from the tuner circuit 102 or the composite input terminal 103, that is, the luminance signal, Y
It is sent to the / C separation circuit 117 and separated into a luminance signal and a chroma signal by the Y / C separation circuit 117. The output of the separated luminance signal is input to the SW 118. On the other hand, the brightness signal input from the brightness signal input terminal 104 is directly input to the SW 118 without passing through the Y / C separation circuit 117.
The SW 118 selects a signal according to the input source and sends it to the recording signal processing circuit 120 and the SW 131. Also, Y /
The output of the chroma signal separated by the C separation circuit 117 is S
Input to W119. On the other hand, the chroma signal input terminal 10
The chroma signal input from 5 is directly input to SW119. The SW 119 selects a signal according to the input source and sends it to the recording signal processing circuit 120 and the SW 140. The recording signal processing circuit 120 performs processing such as FM modulation on the luminance signal and low-frequency conversion on the color signal, but since it is not directly related to the present invention, it will not be particularly mentioned. The output of the recording signal processing circuit 120 is recorded by the magnetic head 121 together with the normal signal and the reinforcement signal superimposed on the non-image portion.

【0019】前述したマイコン111は、EDTV II
識別回路114の出力から無画部検出を行う。垂直同期
信号分離回路110の出力、つまり垂直同期信号の始ま
り(4H,267H)から、19H後から30Hの間、
無画部が続くので、その無画部の期間は検出信号を出力
する。この信号を用いて、無画部を判別することができ
る。この出力をミュート回路132及び、ミュート回路
141に送る。
The microcomputer 111 described above is an EDTV II
The non-image portion is detected from the output of the discrimination circuit 114. From the output of the vertical synchronizing signal separation circuit 110, that is, the beginning (4H, 267H) of the vertical synchronizing signal, from 19H after to 30H,
Since the non-picture area continues, the detection signal is output during the non-picture area. This signal can be used to determine the non-image area. This output is sent to the mute circuit 132 and the mute circuit 141.

【0020】SW131の一端は、周波数特性補正回路
130に接続されているが、記録時はSW118側を選
択する。SW131の出力は、ミュート回路132へ送
られ、マイコン111の出力を用いて、無画部をミュー
トされて出力される。また、SW140の一端は、CN
Rに接続されているが、記録時はSW119側を選択す
る。SW140の出力は、ミュート回路141へ送ら
れ、マイコン111の出力を用いて、無画部をミュート
されて出力される。
One end of the SW 131 is connected to the frequency characteristic correction circuit 130, but the SW 118 side is selected during recording. The output of the SW 131 is sent to the mute circuit 132, and the output of the microcomputer 111 is used to mute the non-image portion and output. In addition, one end of SW140 is CN
Although connected to R, the SW119 side is selected during recording. The output of the SW 140 is sent to the mute circuit 141, and the output of the microcomputer 111 is used to mute the non-image portion and output.

【0021】ミュート回路132の出力の1つは、輝度
信号出力端子133より無画部をミュートした輝度信号
がモニタ出力として出力される。またミュート回路13
2の出力の1つは、Y/Cミックス回路143へ送られ
る。ミュート回路141の出力の1つは、クロマ信号出
力端子142より無画部をミュートしたクロマ信号をモ
ニタ出力として出力する。またミュート回路141の出
力の1つは、Y/Cミックス回路143へ送られる。Y
/Cミックス回路143で輝度信号とクロマ信号を加算
し、コンポジット出力端子144より無画部をミュート
したコンポジット信号をモニタ出力として出力する。以
上述べたように、無画部をミュートしてモニタ出力する
ことで、無画部における補強信号による妨害を除去で
き、テレビ側の誤動作を防ぐことができる。またミュー
トを行わずに記録するので、補強信号を損なわずに高画
質のまま記録することができる。
As one of the outputs of the mute circuit 132, a luminance signal obtained by muting the non-picture area is output from the luminance signal output terminal 133 as a monitor output. In addition, the mute circuit 13
One of the two outputs is sent to the Y / C mix circuit 143. One of the outputs of the mute circuit 141 outputs, as a monitor output, a chroma signal obtained by muting the non-image area from the chroma signal output terminal 142. One of the outputs of the mute circuit 141 is sent to the Y / C mix circuit 143. Y
The luminance signal and the chroma signal are added by the / C mix circuit 143, and the composite signal with the non-picture area muted is output from the composite output terminal 144 as a monitor output. As described above, by muting the non-picture portion and outputting the monitor, the interference due to the reinforcement signal in the non-picture portion can be removed, and the malfunction on the television side can be prevented. Moreover, since recording is performed without muting, it is possible to record with high image quality without impairing the reinforcement signal.

【0022】次に再生パスは、磁気ヘッド122から再
生された信号を、再生ヘッドプリアンプ123で十分に
増幅した後、FM輝度信号と低域色信号とに分離され
る。FM輝度信号は、FM等価回路124で周波数特性
を補正され、ダブルリミッタ回路125を介し、復調器
126でビデオ信号に復調される。その後、ディエンフ
ァシス回路127で記録時に掛けるエンファシスを戻
す。ディエンファシス回路127の出力の1つはSW1
09に接続され、再生時はディエンファシス回路127
側を選択され、前述したようにマイコン111で無画部
を検出する。ここで、EDTV II識別回路114に入
力することで、ライン処理の影響を受けることなく、識
別を行うことができる。ディエンファシス回路127の
出力の1つはLNC128,NC129で雑音を除去
し、周波数特性補正回路130で処理された後でSW1
31へ入力される。色信号に関しては、低域通過フィル
タ134で抜き取られた低域変換色信号がオートカラー
コントロール回路135で一定振幅のバースト信号に抑
えられた後でメインコンバータ136により、fsc+f
lsc(fscは色副搬送波周波数、flscは低域色副搬送波
周波数)と乗算されてfsc帯の再生色信号に変換され
る。そして、BPF137で帯域制限した後、Cコム1
38,CNR139で隣接クロストーク、及び雑音を除
去し、SW140へ送られる。SW131、及び140
は再生時はそれぞれ周波数特性補正回路130側,CN
R139側を選択し、ミュート回路132,141へ送
られる。ミュート回路132,141は前述したよう
に、マイコン111から制御信号を受け取り無画部をミ
ュートする。ミュート回路132の出力の1つは、輝度
信号出力端子133より無画部をミュートした再生輝度
信号が出力される。またミュート回路132の出力の1
つは、Y/Cミックス回路143へ送られる。ミュート
回路141の出力の1つは、クロマ信号出力端子142
より無画部をミュートした再生クロマ信号を出力する。
またミュート回路141の出力の1つは、Y/Cミック
ス回路143へ送られる。Y/Cミックス回路143で
輝度信号とクロマ信号を加算し、コンポジット出力端子
144より無画部をミュートした再生コンポジット信号
を出力する。以上述べたように、再生時においても無画
部をミュートした信号を得ることができる。
Next, in the reproducing path, the signal reproduced from the magnetic head 122 is sufficiently amplified by the reproducing head preamplifier 123, and then separated into an FM luminance signal and a low-pass color signal. The frequency characteristic of the FM luminance signal is corrected by the FM equivalent circuit 124, and the FM luminance signal is demodulated into a video signal by the demodulator 126 via the double limiter circuit 125. Then, the de-emphasis circuit 127 restores the emphasis applied during recording. One of the outputs of the de-emphasis circuit 127 is SW1
09, and the de-emphasis circuit 127 during playback
The side is selected and the microcomputer 111 detects the non-image portion as described above. Here, by inputting to the EDTV II identification circuit 114, identification can be performed without being affected by the line processing. One of the outputs of the de-emphasis circuit 127 has noise removed by the LNC128 and NC129, is processed by the frequency characteristic correction circuit 130, and is then SW1.
31 is input. Regarding the color signal, the low-pass conversion color signal extracted by the low-pass filter 134 is suppressed to a burst signal having a constant amplitude by the auto color control circuit 135, and then fsc + f by the main converter 136.
It is multiplied by lsc (fsc is a color subcarrier frequency and flsc is a low-frequency subcarrier frequency) and converted into a reproduced color signal in the fsc band. Then, after band-limiting with BPF137, Ccom1
38, CNR 139 removes adjacent crosstalk and noise, and sends to SW140. SW131 and 140
Indicates the frequency characteristic correction circuit 130 side and CN during reproduction.
The R139 side is selected and sent to the mute circuits 132 and 141. As described above, the mute circuits 132 and 141 receive the control signal from the microcomputer 111 and mute the non-image area. As one of the outputs of the mute circuit 132, a reproduction luminance signal in which the non-picture area is muted is output from the luminance signal output terminal 133. The output of the mute circuit 132 is 1
One is sent to the Y / C mix circuit 143. One of the outputs of the mute circuit 141 is a chroma signal output terminal 142.
A reproduced chroma signal in which the non-picture area is muted is output.
One of the outputs of the mute circuit 141 is sent to the Y / C mix circuit 143. The Y / C mix circuit 143 adds the luminance signal and the chroma signal, and the composite output terminal 144 outputs a reproduced composite signal in which the non-image area is muted. As described above, it is possible to obtain a signal in which the non-image area is muted even during reproduction.

【0023】ここで、デコード判別回路を図2を用いて
詳しく説明する。点線112で示すところが、図1にお
けるデコード判別回路112である。201が入力端
子、202がバンドパスフィルタ、203がレベル検出
回路、204が出力端子、205が輝度信号YL、20
6が水平解像度補強信号HH’、207が水平輝度高域
成分HH、208が色副搬送波周波数fscである。入
力端子201より入力される輝度信号は、BPF202
で4.2〜約6MHzの帯域だけ抜き取られる。それを
レベル検出回路203でそのレベルを検出する。もしも
このレベルが大きければ、水平輝度高域成分HH207
が存在することになり、デコードされたEDTV II信
号だとわかる。レベルが小さければ、NTSC信号か、
もしくはデコードされていないEDTV II信号と言う
ことになる。なぜならば、輝度信号YL205の帯域は
NTSCもEDTV IIも4.2MHzまでしかなく、
水平解像度補強信号HH’206は、約2〜4MHzに
存在し、デコード後は、水平輝度高域成分HH207と
なって4.2〜約6MHzの周波数帯域へシフトするた
めである。このレベルを検出し、出力端子204より出
力する。このような構成にすることで、EDTV II信
号のデコードの有無を判別することができる。
The decode discrimination circuit will be described in detail with reference to FIG. A portion indicated by a dotted line 112 is the decode discrimination circuit 112 in FIG. 201 is an input terminal, 202 is a band pass filter, 203 is a level detection circuit, 204 is an output terminal, 205 is a luminance signal YL, 20
6 is a horizontal resolution reinforcement signal HH ', 207 is a horizontal luminance high frequency component HH, and 208 is a color subcarrier frequency fsc. The brightness signal input from the input terminal 201 is the BPF 202.
Then, only the band of 4.2 to about 6 MHz is extracted. The level is detected by the level detection circuit 203. If this level is large, the horizontal luminance high frequency component HH207
Is present, and it can be seen that it is a decoded EDTV II signal. If the level is low, it may be NTSC signal,
Or it will be called an undecoded EDTV II signal. Because the band of the luminance signal YL205 is only up to 4.2MHz for both NTSC and EDTV II,
This is because the horizontal resolution enhancement signal HH'206 exists at about 2 to 4 MHz and, after decoding, becomes the horizontal luminance high frequency component HH207 and shifts to the frequency band of 4.2 to about 6 MHz. This level is detected and output from the output terminal 204. With such a configuration, it is possible to determine whether or not the EDTV II signal is decoded.

【0024】次に、ミュート回路132の動作原理を図
3を用いて説明する。301が入力端子、302がS
W、303が電圧源、304が制御信号入力端子、30
5が出力端子、306が入力信号、307が垂直同期信
号分離回路出力、308がマイコン出力、309が出力
信号、310が垂直同期信号、311がEDTV II識
別信号、312,314が垂直解像度補強信号及び垂直
時間解像度補強信号、313が映像信号、315,31
7が無画部期間、316が主画部期間である。入力端子
301より入力されたSW131の出力波形306は、
SW302へ入力される。ここで制御信号入力端子30
4より入力される、垂直同期信号分離回路の出力307
から検出したマイコン111の出力、即ち制御信号30
8によって、SW302は無画部315,317の期
間、黒浮きしない程度の一定電圧を持つ電圧源303側
を選択する。また、主画部316の期間は、入力端子3
01側を選択する。出力端子305に出力される信号は
309のようになり、無画部の補強信号をミュートする
ことができる。
Next, the operating principle of the mute circuit 132 will be described with reference to FIG. 301 is an input terminal, 302 is S
W, 303 is a voltage source, 304 is a control signal input terminal, 30
5 is an output terminal, 306 is an input signal, 307 is a vertical synchronizing signal separation circuit output, 308 is a microcomputer output, 309 is an output signal, 310 is a vertical synchronizing signal, 311 is an EDTV II identification signal, 312 and 314 are vertical resolution enhancement signals. And vertical temporal resolution enhancement signal, 313 is a video signal, 315, 31
7 is a non-image part period, and 316 is a main image part period. The output waveform 306 of the SW 131 input from the input terminal 301 is
Input to SW302. Here, the control signal input terminal 30
Output 307 of the vertical sync signal separation circuit input from
Output of the microcomputer 111 detected from the control signal 30
8, the SW 302 selects the voltage source 303 side having a constant voltage that does not cause black floating during the periods of the non-image areas 315 and 317. Further, during the period of the main image section 316, the input terminal 3
Select 01 side. The signal output to the output terminal 305 is as shown by 309, and the reinforcement signal of the non-image portion can be muted.

【0025】またミュート回路132の別の実施の形態
を図4を用いて説明する。図4において図3と同一構成
部分には同一符号を付しその説明を省略する。401は
減算回路、402はSW302の出力波形、403は減
算器401の出力波形である。図3と異なるところは、
制御信号入力端子304から入力される制御信号308
により、SW302は、無画部315,317の期間
は、入力端子301側を選択し、主画部316の期間
は、黒浮きしない程度の一定電圧を持つ電圧源303側
を選択する。SW302の出力は減算器401へ入力さ
れ、入力信号306と減算を行い出力信号403を得
る。このように、無画部の期間は補強信号を減算し、主
画部の期間は信号成分を減算しないようにすることで、
無画部の補強信号をミュートすることができる。上記の
回路構成は、クロマ信号のミュート回路141について
も同様である。
Another embodiment of the mute circuit 132 will be described with reference to FIG. 4, the same components as those in FIG. 3 are designated by the same reference numerals and the description thereof will be omitted. Reference numeral 401 is a subtraction circuit, 402 is an output waveform of the SW 302, and 403 is an output waveform of the subtractor 401. The difference from FIG. 3 is that
A control signal 308 input from the control signal input terminal 304
Thus, the SW 302 selects the input terminal 301 side during the periods of the non-image sections 315 and 317, and selects the voltage source 303 side having a constant voltage that does not cause black floating during the period of the main image section 316. The output of the SW 302 is input to the subtractor 401 and subtracted from the input signal 306 to obtain the output signal 403. In this way, the reinforcement signal is subtracted during the period of the non-image part, and the signal component is not subtracted during the period of the main image part.
It is possible to mute the reinforcement signal of the non-image area. The above circuit configuration is the same for the chroma signal mute circuit 141.

【0026】次に図5に本発明の第二の実施の形態を示
す。図5において図1と同一構成部分には同一符号を付
しその説明を省略する。図1と違うところは、ミュート
回路を用いずにマイコン111でLNC128,NC1
29,周波数補正回路130,CNR139を制御し、
特性を変化させることである。まずLNC128につい
て説明する。図6にLNC128の回路を示す。点線1
28が図4に示すLNCである。601が入力端子、6
02が1H遅延回路(Hは水平走査期間)、603,6
09が減算回路、604がリミッタ回路、605,60
6がアッテネータ(以下ATTと略す)、607がS
W、608が制御信号入力端子、610が出力端子であ
る。入力端子601より入力された信号は、1H遅延回
路602を通って1H遅延され、減算回路603へ入力
される。減算回路603で入力信号から1H遅延回路6
02の出力を減算することで、nfH(fHは水平同期周
波数、n=0,1,2…)に零点ができるくし形フィル
タが構成される。これは(2n+1)fH/2に存在す
る雑音を含む隣接クロストーク成分が通過できるもので
ある。その後、雑音のピークトゥピーク値程度にリミッ
ティングレベルが設定されているリミッタ回路604で
リミッティングする。それをATT1(605),AT
T2(606)へ送り、信号レベルを調節する。それを
SW607が制御信号入力端子608より入力された制
御信号を用いて、主画部はATT1(605)側を、無
画部はATT2(606)側を選択し、減算回路609
へ出力する。減算回路609で入力信号からSW607
の出力を減算し、(2n+1)fH/2に零点ができる
くし形フィルタが構成され、出力端子610より出力さ
れる。この特性を図7に示す。主画部の特性は、(a)
の曲線701〜704のような特性になる。入力レベル
が大きい場合は浅く、レベルが小さい場合は深くするよ
うになっている。無画部の特性は、(b)の曲線705
〜708のような特性になる。主画部の時よりも特性を
深くするようにATT2(606)のレベル量を変えて
いる。このようにすることで、無画部の補強信号を小さ
くすることができる。
Next, FIG. 5 shows a second embodiment of the present invention. 5, the same components as those in FIG. 1 are designated by the same reference numerals and the description thereof will be omitted. The difference from FIG. 1 is that the microcomputer 111 does not use the mute circuit and the LNC128, NC1
29, frequency correction circuit 130, CNR139 is controlled,
It is to change the characteristics. First, the LNC 128 will be described. FIG. 6 shows a circuit of the LNC128. Dotted line 1
28 is the LNC shown in FIG. 601 is an input terminal, 6
02 is a 1H delay circuit (H is a horizontal scanning period), 603, 6
09 is a subtraction circuit, 604 is a limiter circuit, and 605 and 60.
6 is an attenuator (hereinafter abbreviated as ATT), 607 is S
W and 608 are control signal input terminals, and 610 is an output terminal. The signal input from the input terminal 601 is delayed by 1H through the 1H delay circuit 602 and input to the subtraction circuit 603. The subtraction circuit 603 converts the 1H delay circuit 6 from the input signal.
By subtracting the output of 02, a comb filter having a zero point at nfH (fH is a horizontal synchronizing frequency, n = 0, 1, 2, ...) Is constructed. This allows adjacent crosstalk components including noise existing at (2n + 1) fH / 2 to pass through. After that, limiting is performed by the limiter circuit 604 whose limiting level is set to a peak-to-peak value of noise. Call it ATT1 (605), AT
Send to T2 (606) to adjust the signal level. The SW607 uses the control signal input from the control signal input terminal 608 to select the ATT1 (605) side for the main image section and the ATT2 (606) side for the non-image section, and the subtraction circuit 609.
Output to The subtraction circuit 609 converts the input signal to SW607.
Is subtracted to form a comb filter having a zero at (2n + 1) fH / 2, which is output from the output terminal 610. This characteristic is shown in FIG. The characteristics of the main image part are (a)
The characteristics are as shown by curves 701 to 704. When the input level is high, the depth is shallow, and when the input level is low, the depth is deep. The characteristic of the non-image area is the curve 705 in (b).
It becomes the characteristic like ˜708. The level amount of ATT2 (606) is changed so as to make the characteristics deeper than in the case of the main image portion. By doing so, the reinforcement signal of the non-image portion can be reduced.

【0027】次に、NC129について説明する。図8
(a)にNC129の回路を示す。801が入力端子、
802が高域通過フィルタ(以下HPFと略す)、80
3がリミッタ回路、804,805がATT、806が
SW、807が制御信号入力端子、808が減算回路、
809が出力端子である。入力端子801より入力され
た信号は、数百kHzのカットオフ周波数を持つHPF
802で低域成分を除去され、さらにリミッタ回路80
3でリミッティングされた後、ATT1(804),A
TT2(805)へ送り、信号レベルを調節する。それ
をSW806が制御信号入力端子807より入力された
制御信号を用いて、主画部はATT1(804)側を、
無画部はATT2(805)側を選択し、減算回路80
8へ出力する。減算回路808で入力信号からSW80
6の出力を減算し、出力端子809より出力される。こ
の特性を図8(b),(c)に示す。主画部の特性は、
(b)の曲線810〜813のような特性になる。入力
レベルが大きい場合は浅く、レベルが小さい場合は深く
するようになっている。無画部の特性は、(c)の曲線
814〜817のような特性になる。主画部の時よりも
特性を深くするようにATT2(805)のレベル量を
変えている。このようにすることで、高域に存在する無
画部の補強信号を小さくすることができる。
Next, the NC 129 will be described. FIG.
The circuit of NC129 is shown in (a). 801 is an input terminal,
802 is a high-pass filter (hereinafter abbreviated as HPF), 80
3 is a limiter circuit, 804, 805 are ATTs, 806 is SW, 807 is a control signal input terminal, 808 is a subtraction circuit,
809 is an output terminal. The signal input from the input terminal 801 is an HPF having a cutoff frequency of several hundred kHz.
The low-frequency component is removed at 802, and the limiter circuit 80
After being limited at 3, ATT1 (804), A
Send to TT2 (805) to adjust the signal level. The SW806 uses the control signal input from the control signal input terminal 807, and the main image section is on the ATT1 (804) side.
The non-image part selects the ATT2 (805) side, and the subtraction circuit 80
8 is output. SW80 from the input signal in the subtraction circuit 808
The output of 6 is subtracted and output from the output terminal 809. This characteristic is shown in FIGS. 8 (b) and 8 (c). The characteristics of the main picture part are
The characteristics are as shown by curves 810 to 813 in (b). When the input level is high, the depth is shallow, and when the input level is low, the depth is deep. The characteristics of the non-image area are the characteristics shown by the curves 814 to 817 in (c). The level amount of ATT2 (805) is changed so that the characteristics are deeper than in the case of the main image part. By doing so, it is possible to reduce the reinforcement signal of the non-image portion existing in the high frequency range.

【0028】次に、周波数特性補正回路130について
説明する。図9(a)に周波数特性補正回路139の回
路図を示す。901が入力端子、902が抵抗、903
が容量、904がSW、905が制御信号入力端子、9
06が出力端子である。入力端子901より入力された
信号は、抵抗902を通って出力端子907より出力さ
れる。一方、制御信号入力端子905より入力される制
御信号により、SW904は、無画部の時はスイッチを
閉じ、主画部の時はスイッチを開けるように動作する。
SW904の一端は容量903を通って抵抗902に接
続されており、スイッチを閉じると抵抗902と容量9
03で低域通過フィルタが構成され、特性が変化する。
その特性を図9(b)に示す。スイッチが開いていると
き、即ち主画部の時は曲線907のような特性になり、
スイッチを閉じたときは曲線908のような特性にな
る。このようにして、高域に存在する補強信号を減衰さ
せることができる。
Next, the frequency characteristic correction circuit 130 will be described. FIG. 9A shows a circuit diagram of the frequency characteristic correction circuit 139. 901 is an input terminal, 902 is a resistor, 903
Is a capacitor, 904 is a SW, 905 is a control signal input terminal, 9
06 is an output terminal. The signal input from the input terminal 901 passes through the resistor 902 and is output from the output terminal 907. On the other hand, the control signal input from the control signal input terminal 905 causes the SW 904 to close the switch in the non-image portion and open the switch in the main image portion.
One end of the SW 904 is connected to the resistor 902 through the capacitor 903, and when the switch is closed, the resistor 902 and the capacitor 9 are connected.
A low pass filter is constituted by 03, and the characteristic changes.
The characteristics are shown in FIG. 9 (b). When the switch is open, that is, when it is the main image part, it has a characteristic like the curve 907,
When the switch is closed, the characteristic becomes like the curve 908. In this way, the reinforcement signal existing in the high frequency band can be attenuated.

【0029】次にCNR139について説明する。図1
0にCNR139の回路図を示す。1001が入力端
子、1002が加算回路、1003がリミッタ回路、1
004,1005がATT、1006がSW、1007
が制御信号入力端子、1008が減算回路、1009が
出力端子である。入力端子1001から入力された信号
は、加算回路1002、減算回路1008へ入力され
る。減算回路1008の出力は1H遅延回路1010を
通って1H遅延された後、加算回路1002へ入力され
る。加算回路1002で入力信号と加算され、リミッタ
回路1003で大振幅信号をリミッティングした後AT
T1(1004)、及びATT2(1005)へ入力さ
れる。制御信号入力端子より入力された制御信号を用い
て、SW1006を主画部の時はATT1(1004)
側を、無画部の時はATT2(1005)側を選択させ
る。その出力を減算回路1008へ送り、入力信号から
減算し、出力端子1009より出力する。図11にCN
R139の特性を示す。主画部の特性は、(a)の曲線
1201〜1204のような特性になる。入力レベルが
大きい場合は浅く、レベルが小さい場合は深くするよう
になっている。無画部の特性は、(b)の曲線1205
〜1208のような特性になる。主画部の時よりも特性
を深くするようにATT2(1005)のレベル量を変
えている。このようにすることで、無画部のクロマ信号
のノイズを小さくすることができる。
Next, the CNR 139 will be described. FIG.
0 shows a circuit diagram of CNR139. 1001 is an input terminal, 1002 is an adder circuit, 1003 is a limiter circuit, 1
004, 1005 is ATT, 1006 is SW, 1007
Is a control signal input terminal, 1008 is a subtraction circuit, and 1009 is an output terminal. The signal input from the input terminal 1001 is input to the addition circuit 1002 and the subtraction circuit 1008. The output of the subtraction circuit 1008 is delayed by 1H through the 1H delay circuit 1010 and then input to the addition circuit 1002. The addition circuit 1002 adds the input signal, and the limiter circuit 1003 limits the large-amplitude signal.
It is input to T1 (1004) and ATT2 (1005). Using the control signal input from the control signal input terminal, when SW1006 is the main image section, ATT1 (1004)
Side, the ATT2 (1005) side is selected when there is no image portion. The output is sent to the subtraction circuit 1008, subtracted from the input signal, and output from the output terminal 1009. CN in Figure 11
The characteristic of R139 is shown. The characteristics of the main image portion are the characteristics shown by the curves 1201 to 1204 in (a). When the input level is high, the depth is shallow, and when the input level is low, the depth is deep. The characteristic of the non-image area is the curve 1205 in (b).
It becomes the characteristic like 1208. The level amount of ATT2 (1005) is changed so as to make the characteristics deeper than in the case of the main image part. By doing so, the noise of the chroma signal in the non-image part can be reduced.

【0030】次に図12に本発明の第三の実施の形態を
示す。図12において図1と同一構成部分には同一符号
を付しその説明を省略する。図1と違うところは、ED
TVIIデコーダが無い点である。この場合EDTV II
信号をデコードすることはできないが、部品点数の削
減,コストダウンを行うことができ、且つ無画部をミュ
ートして出力することができる。
Next, FIG. 12 shows a third embodiment of the present invention. 12, the same components as those in FIG. 1 are designated by the same reference numerals and the description thereof will be omitted. The difference from Fig. 1 is the ED
The point is that there is no TVII decoder. In this case EDTV II
Although the signal cannot be decoded, the number of parts can be reduced and the cost can be reduced, and the non-image part can be muted and output.

【0031】[0031]

【発明の効果】以上説明したように本発明によれば、ビ
デオテープレコーダでEDTV IIの信号を記録再生し
た際に、無画部をミュートして出力することで、補強信
号による目障りなノイズを除去することができる。また
無画部の輝度信号に対し、ラインノイズキャンセラ,ノ
イズキャンセラを強く掛け、周波数特性補正回路で高域
のレスポンスを落とし、無画部のクロマ信号に対し、ク
ロマノイズリデューサを強く掛けるよう特性を変化させ
ることでも無画部における補強信号による妨害を除去す
ることができる。
As described above, according to the present invention, when the EDTV II signal is recorded / reproduced by the video tape recorder, the no-picture portion is muted and output, so that annoying noise due to the reinforcement signal is generated. Can be removed. In addition, the line noise canceller and noise canceller are strongly applied to the luminance signal of the non-picture area, the high-frequency response is reduced by the frequency characteristic correction circuit, and the characteristics are changed so that the chroma noise reducer is strongly applied to the chroma signal of the non-picture area. By doing so, it is possible to eliminate the interference due to the reinforcement signal in the non-image area.

【0032】またライン入力とチューナ入力とを切り替
えた後にEDTV IIデコーダを配置することで、テレ
ビのライン出力に出力されるEDTV IIの信号、もし
くは例えばレーザーディスクなどの外部入力機器から出
力されるEDTV IIの信号に対しても、ビデオテープ
レコーダーで記録再生が可能となる効果がある。また再
生時、ディエンファシス回路の出力からEDTV IIの
識別回路の判別を行うことで、ライン処理(ラインノイ
ズキャンセラ等)の影響を受けることなく、正しい識別
が可能となる効果もある。
By arranging the EDTV II decoder after switching between the line input and the tuner input, the EDTV II signal output to the line output of the television or the EDTV output from an external input device such as a laser disk, for example. There is an effect that the video tape recorder can also record and reproduce the II signal. Further, during reproduction, the discrimination circuit of the EDTV II is discriminated from the output of the de-emphasis circuit, so that there is an effect that correct discrimination can be performed without being affected by the line processing (line noise canceller or the like).

【0033】さらにEDTV IIデコーダをデコードす
る必要がない場合は、EDTV IIデコーダを通さずに
処理を行うことでS/Nの劣化を防ぎ、EDTV IIデ
コーダをオフすることで、省電力化を行うことができる
効果もある。
Further, when it is not necessary to decode the EDTV II decoder, processing is performed without passing through the EDTV II decoder to prevent S / N deterioration, and power is saved by turning off the EDTV II decoder. There is also an effect that can be.

【図面の簡単な説明】[Brief description of the drawings]

【図1】本発明の一実施の形態を示す磁気記録再生装置
のブロック図。
FIG. 1 is a block diagram of a magnetic recording / reproducing device according to an embodiment of the present invention.

【図2】本発明の一実施の形態を示す信号処理回路のブ
ロック図及び周波数特性を示す特性図。
FIG. 2 is a block diagram of a signal processing circuit according to an embodiment of the present invention and a characteristic diagram showing frequency characteristics.

【図3】本発明の一実施の形態を示す信号処理回路のブ
ロック図及びその信号処理回路の動作原理を示す各部の
波形図。
FIG. 3 is a block diagram of a signal processing circuit according to one embodiment of the present invention and a waveform diagram of each part showing the operation principle of the signal processing circuit.

【図4】本発明の一実施の形態を示す信号処理回路のブ
ロック図及びその信号処理回路の動作原理を示す各部の
波形図。
FIG. 4 is a block diagram of a signal processing circuit according to an embodiment of the present invention and a waveform diagram of each part showing the operation principle of the signal processing circuit.

【図5】本発明の一実施の形態を示す磁気記録再生装置
のブロック図。
FIG. 5 is a block diagram of a magnetic recording / reproducing apparatus showing an embodiment of the present invention.

【図6】本発明の一実施の形態を示す信号処理回路のブ
ロック図。
FIG. 6 is a block diagram of a signal processing circuit according to an embodiment of the present invention.

【図7】本発明の一実施の形態を示す信号処理回路にお
ける周波数特性を示す特性図。
FIG. 7 is a characteristic diagram showing frequency characteristics in the signal processing circuit according to the embodiment of the present invention.

【図8】本発明の一実施の形態を示す信号処理回路のブ
ロック図及びその信号処理回路における周波数特性を示
す特性図。
FIG. 8 is a block diagram of a signal processing circuit according to an embodiment of the present invention and a characteristic diagram showing frequency characteristics in the signal processing circuit.

【図9】本発明の一実施の形態を示す信号処理回路のブ
ロック図及びその信号処理回路における周波数特性を示
す特性図。
FIG. 9 is a block diagram of a signal processing circuit according to one embodiment of the present invention and a characteristic diagram showing frequency characteristics in the signal processing circuit.

【図10】本発明の一実施の形態を示す信号処理回路の
ブロック図。
FIG. 10 is a block diagram of a signal processing circuit according to an embodiment of the present invention.

【図11】本発明の一実施の形態を示す信号処理回路に
おける周波数特性を示す特性図。
FIG. 11 is a characteristic diagram showing frequency characteristics in the signal processing circuit according to the embodiment of the present invention.

【図12】本発明の一実施の形態を示す磁気記録再生装
置のブロック図。
FIG. 12 is a block diagram of a magnetic recording / reproducing apparatus showing an embodiment of the present invention.

【符号の説明】[Explanation of symbols]

101…アンテナ、102…テューナ回路、103…コ
ンポジット信号入力端子、104…輝度信号入力端子、
105…クロマ信号入力端子、106,107,10
9,113,115,118,119,131,140
…SW、108…EDTV IIデコーダ、110…垂直
同期信号分離回路、111…マイコン、112…デコー
ダ判別回路、114…EDTV II識別回路、127…
ディエンファシス回路、128…LNC、129…N
C、130…周波数特性補正回路、132,141…ミ
ュート回路、139…CNR。
101 ... Antenna, 102 ... Tuner circuit, 103 ... Composite signal input terminal, 104 ... Luminance signal input terminal,
105 ... Chroma signal input terminal, 106, 107, 10
9,113,115,118,119,131,140
SW, 108 ... EDTV II decoder, 110 ... Vertical sync signal separation circuit, 111 ... Microcomputer, 112 ... Decoder determination circuit, 114 ... EDTV II identification circuit, 127 ...
De-emphasis circuit, 128 ... LNC, 129 ... N
C, 130 ... Frequency characteristic correction circuit, 132, 141 ... Mute circuit, 139 ... CNR.

フロントページの続き (72)発明者 渡辺 克行 神奈川県横浜市戸塚区吉田町292番地株式 会社日立製作所マルチメディアシステム開 発本部内 (72)発明者 西島 英男 神奈川県横浜市戸塚区吉田町292番地株式 会社日立製作所マルチメディアシステム開 発本部内Front page continuation (72) Inventor Katsuyuki Watanabe 292 Yoshida-cho, Totsuka-ku, Yokohama-shi, Kanagawa Stock company, Hitachi, Ltd. multimedia system development headquarters (72) Inventor Hideo Nishijima 292 Yoshida-cho, Totsuka-ku, Yokohama-shi, Kanagawa Hitachi, Ltd. Multimedia system development headquarters

Claims (10)

【特許請求の範囲】[Claims] 【請求項1】輝度信号を周波数変調して得たFM変調輝
度信号と、色信号を低域に周波数変換して得た低域変換
色信号とを周波数多重すると共に、回転ヘッドにより磁
気テープの走行方向に対して斜めの方向に記録するヘリ
カルスキャン型の磁気記録再生装置において、入力され
たEDTV II信号もしくは該磁気記録再生装置の再生
信号に対し、レターボックス信号を識別するEDTV I
I識別回路と、無画部を検出する無画部検出手段と、該
無画部検出手段の出力に応じて、無画部に重畳された垂
直時間解像度補強信号、及び垂直解像度補強信号を抑圧
する抑圧回路を有したことを特徴とする磁気記録再生装
置。
1. An FM-modulated luminance signal obtained by frequency-modulating a luminance signal and a low-pass conversion color signal obtained by frequency-converting a color signal into a low frequency band are frequency-multiplexed, and a rotary head is used for magnetic tape recording. In a helical scan type magnetic recording / reproducing apparatus for recording in a direction oblique to the traveling direction, an EDTV I for discriminating a letterbox signal from an input EDTV II signal or a reproduced signal of the magnetic recording / reproducing apparatus.
I identification circuit, a non-picture portion detecting means for detecting a non-picture portion, and a vertical time resolution reinforcement signal and a vertical resolution reinforcement signal superimposed on the non-picture portion according to the output of the non-picture portion detection means. A magnetic recording / reproducing apparatus having a suppressing circuit for
【請求項2】前記抑圧回路は、入力と直流電位とを置き
換えるミュート回路、輝度信号のノイズリデューサ、輝
度信号の周波数補正回路、及びクロマ信号のノイズリデ
ューサのいずれかの1つで構成されたことを特徴とする
請求項1の磁気記録再生装置。
2. The suppression circuit comprises one of a mute circuit for replacing an input and a DC potential, a luminance signal noise reducer, a luminance signal frequency correction circuit, and a chroma signal noise reducer. The magnetic recording / reproducing apparatus according to claim 1.
【請求項3】前記ミュート回路は、ミュート回路に入力
される信号と一定の電圧に切り替える第一のスイッチ回
路を有したことを特徴とする請求項1又は2記載の磁気
記録再生装置。
3. The magnetic recording / reproducing apparatus according to claim 1, wherein the mute circuit has a first switch circuit that switches a signal input to the mute circuit and a constant voltage.
【請求項4】輝度信号を周波数変調して得たFM変調輝
度信号と、色信号を低域に周波数変換して得た低域変換
色信号とを周波数多重すると共に、回転ヘッドにより磁
気テープの走行方向に対して斜めの方向に記録するヘリ
カルスキャン型の磁気記録再生装置において、EDTV
II識別回路と、EDTV IIデコーダ回路を有し、入力
された信号と該EDTV IIデコーダ回路の出力とを前
記EDTV II識別回路の出力を用いて切り替える第二
のスイッチ回路を有したことを特徴とする磁気記録再生
装置。
4. An FM-modulated luminance signal obtained by frequency-modulating a luminance signal and a low-frequency conversion color signal obtained by frequency-converting a color signal into a low frequency band are frequency-multiplexed, and a rotary head drives a magnetic tape of a magnetic tape. In a helical scan type magnetic recording / reproducing apparatus for recording in a direction oblique to the traveling direction, an EDTV
An II identification circuit and an EDTV II decoder circuit, and a second switch circuit for switching between an input signal and an output of the EDTV II decoder circuit by using the output of the EDTV II identification circuit. Magnetic recording / reproducing device.
【請求項5】輝度信号を周波数変調して得たFM変調輝
度信号と、色信号を低域に周波数変換して得た低域変換
色信号とを周波数多重すると共に、回転ヘッドにより磁
気テープの走行方向に対して斜めの方向に記録するヘリ
カルスキャン型の磁気記録再生装置において、EDTV
II識別回路と、入力された信号がデコードされたED
TV II信号かどうか判別するデコード判別回路と、E
DTV IIデコーダ回路を有し、入力された信号と該E
DTV IIデコーダ回路の出力とを前記デコード判別回
路の出力を用いて切り替える第三のスイッチ回路を有し
たことを特徴とする磁気記録再生装置。
5. An FM-modulated luminance signal obtained by frequency-modulating a luminance signal and a low-pass conversion color signal obtained by frequency-converting a color signal into a low frequency band are frequency-multiplexed, and a rotary head drives a magnetic tape of a magnetic tape. In a helical scan type magnetic recording / reproducing apparatus for recording in a direction oblique to the traveling direction, an EDTV
II identification circuit and ED in which the input signal is decoded
A decode discrimination circuit for discriminating whether or not it is a TV II signal, and E
It has a DTV II decoder circuit,
A magnetic recording / reproducing apparatus having a third switch circuit for switching between the output of the DTV II decoder circuit and the output of the decode discrimination circuit.
【請求項6】前記EDTV IIデコーダの前段にチュー
ナ出力と外部入力とを切り替える第四のスイッチ回路を
有したことを特徴とする請求項4及び5記載の磁気記録
再生装置。
6. The magnetic recording / reproducing apparatus according to claim 4, further comprising a fourth switch circuit for switching between a tuner output and an external input in a stage preceding the EDTV II decoder.
【請求項7】前記EDTV II識別回路の前段に記録時
(及び停止時)と再生時で入力信号を切り替える第五の
スイッチ回路を設け、且つ再生時はディエンファシス回
路の出力信号を第五のスイッチ回路へ入力したことを特
徴とする請求項1,2,3,4,5、又は6記載の磁気
記録再生装置。
7. A fifth switch circuit is provided in the preceding stage of the EDTV II discriminating circuit for switching an input signal at the time of recording (and at a stop) and at the time of reproduction, and at the time of reproduction, an output signal of the de-emphasis circuit is set at a fifth level. 7. The magnetic recording / reproducing apparatus according to claim 1, wherein the magnetic recording / reproducing apparatus is input to a switch circuit.
【請求項8】前記EDTV IIデコーダ回路は、前記E
DTV II識別回路がEDTV IIと識別し、且つ前記デ
コード判別回路がデコードされていないEDTV II信
号であると判別したとき以外はEDTV IIデコーダを
オフ状態とし、省電力化を図るように構成されたことを
特徴とする請求項1,4,5又は6記載の磁気記録再生
装置。
8. The EDTV II decoder circuit comprises the E
The EDTV II decoder is turned off to save power except when the DTV II identifying circuit identifies EDTV II and the decode determining circuit determines that the EDTV II signal is not decoded. 7. The magnetic recording / reproducing apparatus according to claim 1, 4, 5, or 6.
【請求項9】前記デコード判別回路は、入力された信号
もしくは再生信号の帯域を制限する帯域通過フィルタ回
路と、該帯域通過フィルタ回路のレベルを検出するレベ
ル検出回路を有し、水平輝度高域成分の有無を判別でき
るように構成したことを特徴とする請求項5又は8記載
の磁気記録再生装置。
9. The decoding discrimination circuit includes a bandpass filter circuit for limiting a band of an input signal or a reproduction signal, and a level detection circuit for detecting a level of the bandpass filter circuit, and a horizontal luminance high range. 9. The magnetic recording / reproducing apparatus according to claim 5, wherein the presence / absence of a component can be determined.
【請求項10】前記無画部検出手段は、前記第五のスイ
ッチ回路と、該第五のスイッチ回路の出力から垂直同期
信号を分離する垂直同期信号分離回路と、該垂直同期信
号分離回路の出力を制御信号に変換するマイコンを有し
たことを特徴とする請求項1記載の磁気記録再生装置。
10. The non-image area detecting means includes a fifth switch circuit, a vertical sync signal separation circuit for separating a vertical sync signal from an output of the fifth switch circuit, and the vertical sync signal separation circuit. The magnetic recording / reproducing apparatus according to claim 1, further comprising a microcomputer that converts an output into a control signal.
JP7316338A 1995-12-05 1995-12-05 Magnetic recording and reproducing device Pending JPH09163402A (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP7316338A JPH09163402A (en) 1995-12-05 1995-12-05 Magnetic recording and reproducing device

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP7316338A JPH09163402A (en) 1995-12-05 1995-12-05 Magnetic recording and reproducing device

Publications (1)

Publication Number Publication Date
JPH09163402A true JPH09163402A (en) 1997-06-20

Family

ID=18076015

Family Applications (1)

Application Number Title Priority Date Filing Date
JP7316338A Pending JPH09163402A (en) 1995-12-05 1995-12-05 Magnetic recording and reproducing device

Country Status (1)

Country Link
JP (1) JPH09163402A (en)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100517179B1 (en) * 1998-10-29 2005-11-25 주식회사 현대오토넷 Apparatus and method for removing video noise of vehicle video CD

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100517179B1 (en) * 1998-10-29 2005-11-25 주식회사 현대오토넷 Apparatus and method for removing video noise of vehicle video CD

Similar Documents

Publication Publication Date Title
US4513311A (en) Video signal processing unit
KR900006265B1 (en) Magnetic recording and play back device of teletext
US4430665A (en) Automatic video signal peaking and color control
US6226046B1 (en) Video signal discriminating circuit and television receiver
US4695877A (en) Video signal processing apparatus for compensating for time differences between luminance and chrominance signals of a PAL system
US5543926A (en) Recording and reproducing apparatus
WO1996039777A1 (en) Automatic picture quality controller
JPH0813109B2 (en) Video signal processing display device
JPH09163402A (en) Magnetic recording and reproducing device
US5060056A (en) Luminance signal/color signal separating circuit and noise reduction circuit using a comb filter
US4750033A (en) Comb filter, chrominance and luminance signal separating circuit for modifying the level-frequency characteristic of the luminance signal
US5389979A (en) Chrominance signal playback system and method for video cassette recorders having noise suppression of the chrominance signal
US5287174A (en) Vertical resolution correcting circuit for video signal
KR0151018B1 (en) A picture compensation with secam system video signal in writing and reproducing device
JPS61292494A (en) Magnetic recording and reproducing device
KR920007936Y1 (en) High frequency band compensating circuit of video signal of video tape
JPH0413790Y2 (en)
EP1032222B1 (en) Apparatus and method of reproducing wide-band mode video signal
JPS61219275A (en) Field/frame converting system in magnetic picture recording
JP2744121B2 (en) Signal processing circuit of recording / reproducing device
CA1165864A (en) Variable aspect ratio televison receiver
JP2593401B2 (en) Control method of image quality compensation signal in EDTV system and its control device
JPS599487Y2 (en) Video signal processing circuit
JPH088699B2 (en) Playback video signal processing circuit
JPH08163585A (en) Method and device for recording and reproducing edtv signal