JPH09127912A - Dc boost converter driving capacitive load - Google Patents

Dc boost converter driving capacitive load

Info

Publication number
JPH09127912A
JPH09127912A JP7281497A JP28149795A JPH09127912A JP H09127912 A JPH09127912 A JP H09127912A JP 7281497 A JP7281497 A JP 7281497A JP 28149795 A JP28149795 A JP 28149795A JP H09127912 A JPH09127912 A JP H09127912A
Authority
JP
Japan
Prior art keywords
connection point
panel
terminal
branch
capacitive load
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP7281497A
Other languages
Japanese (ja)
Inventor
Masaaki Mihara
雅昭 三原
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
STMicroelectronics KK
Original Assignee
SGS Thomson Microelectronics KK
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by SGS Thomson Microelectronics KK filed Critical SGS Thomson Microelectronics KK
Priority to JP7281497A priority Critical patent/JPH09127912A/en
Priority to DE69618148T priority patent/DE69618148T2/en
Priority to EP96307758A priority patent/EP0772376B1/en
Publication of JPH09127912A publication Critical patent/JPH09127912A/en
Priority to US09/046,939 priority patent/US5896287A/en
Pending legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05BELECTRIC HEATING; ELECTRIC LIGHT SOURCES NOT OTHERWISE PROVIDED FOR; CIRCUIT ARRANGEMENTS FOR ELECTRIC LIGHT SOURCES, IN GENERAL
    • H05B44/00Circuit arrangements for operating electroluminescent light sources
    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y02TECHNOLOGIES OR APPLICATIONS FOR MITIGATION OR ADAPTATION AGAINST CLIMATE CHANGE
    • Y02BCLIMATE CHANGE MITIGATION TECHNOLOGIES RELATED TO BUILDINGS, e.g. HOUSING, HOUSE APPLIANCES OR RELATED END-USER APPLICATIONS
    • Y02B20/00Energy efficient lighting technologies, e.g. halogen lamps or gas discharge lamps
    • Y02B20/30Semiconductor lamps, e.g. solid state lamps [SSL] light emitting diodes [LED] or organic LED [OLED]

Landscapes

  • Physics & Mathematics (AREA)
  • Engineering & Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Optics & Photonics (AREA)
  • Electroluminescent Light Sources (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Control Of El Displays (AREA)
  • Dc-Dc Converters (AREA)

Abstract

PROBLEM TO BE SOLVED: To change the polarity of the driving voltage applied to an EL panel in turn with one coil and improve luminous efficiency by forming a circuit with two DC branch paths connected between the positive terminal and the negative terminal of a DC power source and the coil connected between the two DC branch paths. SOLUTION: The first DC branch path 14 connected with the first and second switching transistors 12, 13 in series and the second DC branch path 17 connected with the third and fourth switching transistors 15, 16 in series are connected in parallel with each other. A coil 18 is connected between the connection point A of the first and second switching transistors 12, 13 of the first DC branch path 14 and the connection point B of the third and fourth switching transistors 15, 16 of the second DC branch path 17. The connection points A, B are connected to both terminals of an EL panel 21. The connection points C, D of the cathodes of the first and second diodes 19, 20 and both terminals of the EL panel 21 are grounded.

Description

【発明の詳細な説明】Detailed Description of the Invention

【0001】[0001]

【発明の属する技術分野】本発明は、例えばエレクトロ
ルミネッセンスパネル(以下ELパネルと称する)のよ
うな容量性負荷を駆動する直流ブーストコンバータに関
するものである。
BACKGROUND OF THE INVENTION 1. Field of the Invention The present invention relates to a direct current boost converter for driving a capacitive load such as an electroluminescence panel (hereinafter referred to as an EL panel).

【0002】[0002]

【従来の技術】このような直流ブーストコンバータは種
々の型式のものが知られており、これらは1個のコイル
を用いるものと2個のコイルを用いるものとに大別され
る。図1は1個のコイルを用いる従来の直流ブーストコ
ンバータの一例を示すものである。直流電源の正端子と
負端子(接地端子)との間にコイル1と第1のトランジ
スタ2とを直列に接続し、これらコイルと第1のトラン
ジスタとの接続点をダイオード3を介してELパネル4
と第2のトランジスタ5との接続点に接続する。これら
ELパネル4および第2トランジスタ5の他方の端子は
直流電源の負端子に接続する。第1のトランジスタ2の
ゲートには図2Aに示すクロック信号を印加し、第2の
トランジスタ5のゲートには図2Bに示すクロック信号
よりも繰り返し周波数が低いゲート信号を印加する。本
例の直流ブーストコンバータにおいては、第2のトラン
ジスタ5がオフとなっている期間中に第1のトランジス
タ2のゲートにクロック信号が印加されるとELパネル
4には図2Cに示すように徐々に増大する電圧が印加さ
れることになる。
2. Description of the Related Art Various types of such DC boost converters are known, and they are roughly classified into those using one coil and those using two coils. FIG. 1 shows an example of a conventional DC boost converter using one coil. The coil 1 and the first transistor 2 are connected in series between the positive terminal and the negative terminal (ground terminal) of the DC power supply, and the connection point between these coils and the first transistor is connected via the diode 3 to the EL panel. Four
To the connection point between the second transistor 5 and the second transistor 5. The other terminals of the EL panel 4 and the second transistor 5 are connected to the negative terminal of the DC power supply. The clock signal shown in FIG. 2A is applied to the gate of the first transistor 2, and the gate signal whose repetition frequency is lower than that of the clock signal shown in FIG. 2B is applied to the gate of the second transistor 5. In the DC boost converter of this example, when the clock signal is applied to the gate of the first transistor 2 during the period when the second transistor 5 is off, the EL panel 4 is gradually changed to the EL panel 4 as shown in FIG. 2C. The increasing voltage will be applied.

【0003】図3は1個のコイルを用いる従来の直流ブ
ーストコンバータの他の例を示すものであり、このコン
バータはアメリカ特許明細書第4,527,096 号および同第
4,208,869 号に開示されている。直流電源の正端子と負
端子(接地端子) との間にコイル1と第1のトランジス
タ2とを直列に接続し、その接続点をダイオード3およ
びコンデンサ6を経て接地する。これらダイオード3と
コンデンサ6との接続点を、直列接続した第2および第
3のトランジスタ5aおよび5bと、直列接続した第4
および第5のトランジスタ5cおよび5dとよりなるス
イッチングブリッジ回路に接続し、ELパネル4を第2
および第3のトランジスタ5aおよび5bの接続点A
と、第4および第5のトランジスタ5cおよび5dの接
続点Bとの間に接続する。第1のトランジスタ2のゲー
トには、図4Aに示すクロック信号を印加し、第2およ
び第5のトランジスタ5aおよび5dのゲートには、図
4Bに示すゲート信号を印加し、第3および第4のトラ
ンジスタ5bおよび5cのゲートには図4Cに示すよう
に第1のゲート信号とは位相が反対の第2のゲート信号
を印加する。したがって第2および第5のトランジスタ
5aおよび5dが同時にオンとなり、次に第3および第
4のトランジスタ5bおよび5cが同時にオンとなる。
その結果、接続点AおよびBにはそれぞれ図4Dおよび
Eに示すように昇圧された電圧が印加されることにな
る。
FIG. 3 shows another example of a conventional DC boost converter using one coil. This converter is disclosed in US Pat. Nos. 4,527,096 and US Pat.
No. 4,208,869. The coil 1 and the first transistor 2 are connected in series between the positive terminal and the negative terminal (ground terminal) of the DC power supply, and the connection point is grounded via the diode 3 and the capacitor 6. A connection point between the diode 3 and the capacitor 6 is connected in series with the second and third transistors 5a and 5b connected in series, and a fourth connection is performed in series.
And the EL panel 4 is connected to the switching bridge circuit composed of the fifth transistor 5c and the fifth transistor 5d.
And the connection point A of the third transistors 5a and 5b
And a connection point B of the fourth and fifth transistors 5c and 5d. The clock signal shown in FIG. 4A is applied to the gate of the first transistor 2, and the gate signal shown in FIG. 4B is applied to the gates of the second and fifth transistors 5a and 5d. As shown in FIG. 4C, a second gate signal having a phase opposite to that of the first gate signal is applied to the gates of the transistors 5b and 5c. Therefore, the second and fifth transistors 5a and 5d are simultaneously turned on, and then the third and fourth transistors 5b and 5c are simultaneously turned on.
As a result, the boosted voltage is applied to the connection points A and B as shown in FIGS. 4D and 4E, respectively.

【0004】図5は1個のコイルを用いる従来の直流ブ
ーストコンバータのさらに他の例を示すものであり、こ
れはアメリカ特許明細書第5,313,141 号に開示されてい
るものである。コイル1と、第1および第2のスイッチ
ング素子2aおよび2bとの直列回路を直流電源の正端
子と負端子との間に接続し、第1のスイッチング素子2
aとコイル1との接続点を第1のダイオード3aのカソ
ードに接続し、そのアノードを第3のスイッチング素子
5aに接続し、第2のスイッチング素子2bとコイル1
との接続点を第2のダイオード3bのアノードに接続
し、そのカソードを第4のスイッチング素子5bに接続
し、これら第3および第4のスイッチング素子をELパ
ネル4の一方の端子に接続し、ELパネルの他方の端子
は接地する。第1および第2のスイッチング素子2aお
よび2bには、図6Aに示すクロック信号を印加し、第
3および第4のスイッチング素子5aおよび5bには、
図6BおよびCに示すように位相が互いに反対の第1お
よび第2のゲート信号を印加する。その結果、ELパネ
ル4の両端間には図6Dに示すように昇圧された電圧が
印加されることになる。
FIG. 5 shows another example of a conventional DC boost converter using one coil, which is disclosed in US Pat. No. 5,313,141. A series circuit of the coil 1 and the first and second switching elements 2a and 2b is connected between the positive terminal and the negative terminal of the DC power supply, and the first switching element 2
The connection point between a and the coil 1 is connected to the cathode of the first diode 3a, its anode is connected to the third switching element 5a, and the second switching element 2b and the coil 1 are connected.
And a connection point between the second diode 3b and an anode of the second diode 3b, a cathode thereof is connected to a fourth switching element 5b, and these third and fourth switching elements are connected to one terminal of the EL panel 4, The other terminal of the EL panel is grounded. The clock signal shown in FIG. 6A is applied to the first and second switching elements 2a and 2b, and the clock signals shown in FIG. 6A are applied to the third and fourth switching elements 5a and 5b.
As shown in FIGS. 6B and 6C, first and second gate signals having opposite phases are applied. As a result, a boosted voltage is applied across the EL panel 4 as shown in FIG. 6D.

【0005】図7は2個のコイルを用いる従来の直流ブ
ーストコンバータの一例を示すものであり、これはアメ
リカ特許明細書第5,349,269 号に開示されているもので
ある。第1のコイル1aと第1のトランジスタ2aとの
直列回路を直流電源の正端子と負端子との間に接続し、
これらコイルとトランジスタとの接続点を、第1のダイ
オード3aを経てELパネル4の一方の端子に接続す
る。第1のダイオード3aとELパネル4の一方の端子
との接続点を第2のトランジスタ5aを経て接地する。
また、第2のコイル1bと第3のトランジスタ2bとの
直列回路を直流電源の正端子と負端子との間に接続し、
これらコイルとトランジスタとの接続点を、第2のダイ
オード3bを経てELパネル4の他方の端子に接続す
る。第2のダイオード3bとELパネル4の他方の端子
との接続点を第4のトランジスタ5bを経て接地する。
第1および第3のトランジスタ2aおよび2bのゲート
には、図8Aに示すクロック信号を印加し、第2および
第4のトランジスタ5aおよび5bのゲートには位相が
互いに反対の第1および第2のゲート信号を印加する。
その結果、ELパネル4の両端間には、図8Dおよび8
Eに示すように昇圧された電圧が印加されることにな
る。
FIG. 7 shows an example of a conventional DC boost converter using two coils, which is disclosed in US Pat. No. 5,349,269. Connecting a series circuit of the first coil 1a and the first transistor 2a between the positive terminal and the negative terminal of the DC power supply,
The connection point between the coil and the transistor is connected to one terminal of the EL panel 4 via the first diode 3a. The connection point between the first diode 3a and one terminal of the EL panel 4 is grounded via the second transistor 5a.
In addition, a series circuit of the second coil 1b and the third transistor 2b is connected between the positive terminal and the negative terminal of the DC power supply,
The connection point between the coil and the transistor is connected to the other terminal of the EL panel 4 via the second diode 3b. The connection point between the second diode 3b and the other terminal of the EL panel 4 is grounded via the fourth transistor 5b.
The clock signal shown in FIG. 8A is applied to the gates of the first and third transistors 2a and 2b, and the gates of the second and fourth transistors 5a and 5b have first and second opposite phases. Apply a gate signal.
As a result, between the both ends of the EL panel 4, FIGS.
The boosted voltage is applied as indicated by E.

【0006】[0006]

【発明が解決しようとする課題】上述した図1に示す従
来の直流ブーストコンバータにおいては、単一のコイル
1を用いるだけで良いので構成は簡単であるが、ELパ
ネル4に印加される電圧が図2Cに示すように1極性と
なるので発光効率が低いという欠点がある。
The conventional DC boost converter shown in FIG. 1 described above has a simple structure because only a single coil 1 is used, but the voltage applied to the EL panel 4 is small. As shown in FIG. 2C, there is a drawback that the luminous efficiency is low because it has one polarity.

【0007】図3に示す従来の直流ブーストコンバータ
においてもコイル1は1個で良く、構成は簡単となると
もにELパネル4には交互に極性が変化する電圧が印加
されるので発光効率が高いという利点があるが,コンデ
ンサ6に駆動電圧が充電されるので、駆動電圧が高くな
るとコンデンサとして耐圧の高いものが必要となり、大
形で高価となる欠点がある。図5に示す従来の直流ブー
ストコンバータにおいてもコイル1は1個で良く、また
ELパネル4には両極性の電圧が印加されるので発光効
率が高いという利点があるが、スイッチング素子5aお
よび5bを構成するトランジスタを集積回路で構成する
場合、半導体基板に対して負の電圧が印加されるので半
導体基板に電流が流れ込むのを阻止する構造とする必要
があり、集積回路の構成が複雑となり、高価となる欠点
がある。
Even in the conventional DC boost converter shown in FIG. 3, only one coil 1 is required, the structure is simple, and the EL panel 4 is applied with a voltage whose polarity is alternately changed, so that the luminous efficiency is high. Although there is an advantage, since the driving voltage is charged in the capacitor 6, there is a drawback that a capacitor having a high withstand voltage is required when the driving voltage is high, which is large and expensive. Also in the conventional DC boost converter shown in FIG. 5, only one coil 1 is required, and since both polarities are applied to the EL panel 4, there is an advantage that the luminous efficiency is high, but the switching elements 5a and 5b are not provided. When the transistors to be configured are integrated circuits, since a negative voltage is applied to the semiconductor substrate, it is necessary to have a structure that prevents current from flowing into the semiconductor substrate, which complicates the configuration of the integrated circuit and is expensive. There is a drawback that becomes.

【0008】図7に示す従来の直流ブーストコンバータ
においては、ELパネル4に印加される電圧の極性は交
互に変化するので発光効率は高くなるが、2個のコイル
1aおよび1bが必要であるので、構成が複雑で高価と
なる欠点がある。本発明に目的は上述した従来の欠点を
解消し、1個のコイルを用いてELパネルに印加される
駆動電圧の極性を交互に変化させて発光効率を高くする
ことができ、しかも構成が簡単で安価な直流ブーストコ
ンバータを提供しようとするものである。
In the conventional DC boost converter shown in FIG. 7, the polarity of the voltage applied to the EL panel 4 changes alternately, so that the light emission efficiency is high, but two coils 1a and 1b are required. However, there is a drawback that the structure is complicated and expensive. The object of the present invention is to solve the above-mentioned conventional drawbacks and to improve the luminous efficiency by alternately changing the polarity of the drive voltage applied to the EL panel by using one coil, and the structure is simple. It is intended to provide an inexpensive DC boost converter.

【0009】[0009]

【課題を解決するための手段】本発明による容量性負荷
を駆動する直流ブーストコンバータは、直流電源の正端
子と負端子との間に接続され、第1のクロック信号によ
り駆動される第1のスイッチング素子およびこの第1の
クロック信号よりも周波数が高く、デューティー比が5
0%の第1のゲート信号により駆動される第2のスイッ
チング素子を有する第1の直流枝路と、前記直流電源の
正端子と負端子との間に接続され、第2のクロック信号
により駆動される第3のスイッチング素子および前記第
1のクロック信号とは位相が反対の第2のゲート信号に
より駆動される第4のスイッチング素子を有する第2の
直流枝路と、前記第1の直流枝路の第1および第2のス
イッチング素子の第1の接続点と、前記第2直流枝路の
第3および第4のスイッチング素子の第2の接続点との
間に接続されたコイルと、前記第1の接続点と容量性負
荷の一方の端子との間に接続された第1のダイオード
と、前記第2の接続点と容量性負荷の他方の端子との間
に接続された第2のダイオードと、前記第1のダイオー
ドと容量性負荷の一方の端子との間の第3の接続点と前
記直流電源の負端子との間に接続され、前記第2のスイ
ッチング素子に印加される第1のゲート信号と同じゲー
ト信号によって駆動される第5のスイッチング素子と、
前記第2のダイオードと容量性負荷の他方の端子との間
の第4の接続点と前記直流電源の負端子との間に接続さ
れ、前記第4のスイッチング素子に印加される第2のゲ
ート信号と同じゲート信号によって駆動される第6のス
イッチング素子とを具えることを特徴とするものであ
る。本発明による直流ブーストコンバータによって駆動
すべき負荷は種々の容量性負荷とすることができるが、
特に、電場発光素子とするのが好適である。
A DC boost converter for driving a capacitive load according to the present invention is connected between a positive terminal and a negative terminal of a DC power supply, and is driven by a first clock signal. The frequency is higher than the switching element and the first clock signal, and the duty ratio is 5
Connected between a first DC branch having a second switching element driven by a 0% first gate signal and a positive terminal and a negative terminal of the DC power supply, and driven by a second clock signal. A third switching element and a second DC branch having a fourth switching element driven by a second gate signal having a phase opposite to that of the first clock signal, and the first DC branch. A coil connected between a first connection point of the first and second switching elements of the path and a second connection point of the third and fourth switching elements of the second DC branch, and A first diode connected between the first connection point and one terminal of the capacitive load, and a second diode connected between the second connection point and the other terminal of the capacitive load. A diode, one of the first diode and the capacitive load A fifth connection point connected between a third connection point between the second switching element and the second switching element and a negative terminal of the DC power supply, and driven by the same gate signal as the first gate signal applied to the second switching element. Switching element of
A second gate connected between a fourth connection point between the second diode and the other terminal of the capacitive load and a negative terminal of the DC power supply, and applied to the fourth switching element. And a sixth switching element driven by the same gate signal as the signal. The load to be driven by the DC boost converter according to the invention can be various capacitive loads,
In particular, an electroluminescent element is suitable.

【0010】[0010]

【発明の実施の形態】図9は本発明による直流ブースト
コンバータの一実施例の構成を示す回路図である。直流
電源の正端子11と接地した負端子との間に、第1および
第2のスイッチングトランジスタ12および13を直列に接
続した第1の直列枝路14と、第3および第4のスイッチ
ングトランジスタ15および16を直列に接続した第2の直
列枝路17とを並列に接続する。第1の直列枝路14の、第
1および第2のスイッチングトランジスタ12および13の
接続点Aと、第2の直流枝路17の、第3および第4のス
イッチングトランジスタ15および16の接続点Bとの間に
コイル18を接続する。さらに、前記接続点Aを、第1の
ダイオード19を経てELパネル21の一方の端子に接続
し、接続点Bを、第2のダイオード20を経てELパネル
の他方の端子に接続する。第1のダイオード19のカソー
ドとELパネル21の一方の端子との間の接続点Cを第5
のスイッチングトランジスタ22を介して接地し、第2の
ダイオード20のカソードとELパネル21の他方の端子と
の間の接続点Dを第6のスイッチングトランジスタ23を
介して接地する。
FIG. 9 is a circuit diagram showing the configuration of an embodiment of a DC boost converter according to the present invention. A first series branch 14 in which first and second switching transistors 12 and 13 are connected in series between a positive terminal 11 of a DC power source and a negative terminal grounded, and a third and fourth switching transistor 15 And a second series branch 17 in which 16 and 16 are connected in series are connected in parallel. A connection point A of the first and second switching transistors 12 and 13 of the first series branch 14 and a connection point B of the third and fourth switching transistors 15 and 16 of the second DC branch 17 Coil 18 is connected between and. Further, the connection point A is connected to one terminal of the EL panel 21 via the first diode 19, and the connection point B is connected to the other terminal of the EL panel via the second diode 20. The connection point C between the cathode of the first diode 19 and one terminal of the EL panel 21 is set to a fifth point.
Of the second diode 20 and the other terminal of the EL panel 21 are grounded via the sixth switching transistor 23.

【0011】図10は上述した直流ブーストコンバータの
スイッチングトランジスタのゲートに印加する信号の波
形を示すものである。図10Aは、第1の直流枝路14の第
1のスイッチングトランジスタ12のゲートに印加される
クロック信号V1を示すものであり、本例ではその振幅を
5Vとし、繰り返し周波数を8KHzとし、デューティサイク
ルを3:1 とする。なお、直流電源の電圧は3Vとする。図
10Bは、第2のスイッチングトランジスタ13のゲートに
印加されるゲート信号V2を示すものであり、その振幅は
5Vとし、繰り返し周波数は512Hz とする。図10Cは、第
2の直流枝路17の第3のスイッチングトランジスタ15の
ゲート印加されるクロック信号を示すものである。図10
Dは第2の直流枝路17の第4のスイッチングトランジス
タ16のゲートに印加されるゲート信号を示すものであ
り、上述した図10Bに示すゲート信号とは位相が反対と
なっている。また、第5のスイッチングトランジスタ22
のゲートには、上述した第2のスイッチングトランジス
タ13のゲートに印加されるゲート信号V2と同じゲート信
号が印加され、第6のスイッチングトランジスタ23のゲ
ートには、上述した第4のスイッチングトランジスタ16
のゲートに印加されるゲート信号V4と同じゲート信号が
印加される。
FIG. 10 shows the waveform of a signal applied to the gate of the switching transistor of the DC boost converter described above. FIG. 10A shows a clock signal V1 applied to the gate of the first switching transistor 12 of the first DC branch 14, and in this example, its amplitude is
5V, repetition frequency 8KHz, duty cycle 3: 1. The voltage of the DC power supply is 3V. Figure
10B shows the gate signal V2 applied to the gate of the second switching transistor 13, and its amplitude is
It is set to 5V and the repetition frequency is 512Hz. FIG. 10C shows a clock signal applied to the gate of the third switching transistor 15 of the second DC branch 17. FIG.
D shows a gate signal applied to the gate of the fourth switching transistor 16 of the second DC branch 17, and its phase is opposite to that of the gate signal shown in FIG. 10B. In addition, the fifth switching transistor 22
The same gate signal as the gate signal V2 applied to the gate of the second switching transistor 13 described above is applied to the gate of the fourth switching transistor 16 described above.
The same gate signal as the gate signal V4 applied to the gate of is applied.

【0012】いま、第1の直流枝路14の第1のスイッチ
ングトランジスタ12のゲートに第1のクロック信号V1が
印加され、第2のスイッチングトランジスタ13のゲート
に印加される第1のゲート信号V2によってこの第2のス
イッチングトランジスタ13がオフ状態にあるものとす
る。この場合には第2の直流枝路17の第3のスイッチン
グトランジスタ15はオフ状態にあるが、第4のスイッチ
ングトランジスタ16はオン状態にあり、第5のスイッチ
ングトランジスタ22はオフ状態にあるが第6のスイッチ
ングトランジスタ23はオン状態にある。したがって接続
点Aの電圧は図10Eに示すように徐々に増大し、これが
ELパネル21に印加されることになる。この場合、接続
点Dの電位はゼロであるが、接続点Cの電圧が正極性と
なる。この場合の駆動電圧の最高値は120Vである。
Now, the first clock signal V1 is applied to the gate of the first switching transistor 12 of the first DC branch 14, and the first gate signal V2 is applied to the gate of the second switching transistor 13. Therefore, it is assumed that the second switching transistor 13 is in the off state. In this case, the third switching transistor 15 of the second DC branch 17 is in the off state, the fourth switching transistor 16 is in the on state, and the fifth switching transistor 22 is in the off state. The switching transistor 23 of No. 6 is in the ON state. Therefore, the voltage at the connection point A gradually increases as shown in FIG. 10E, and this is applied to the EL panel 21. In this case, the potential at the connection point D is zero, but the voltage at the connection point C has a positive polarity. The maximum drive voltage in this case is 120V.

【0013】次に、第1の直流枝路14の第2のスイッチ
ングトランジスタ13のゲートに印加される第1のゲート
信号V2が高レベルとなってこのトランジスタがオンとな
り、第2の直流枝路17の第3のスイッチングトランジス
タ15のゲートに第2のクロック信号V3が印加される状態
では第1直流枝路14の第1のスイッチングトランジスタ
12および第2の直流枝路17の第4のスイッチングトラン
ジスタ16は共にオフ状態となり、さらに第5のスイッチ
ングトランジスタ22がオンとなり、第6のスイッチング
トランジスタ16がオフとなる。この状態では、接続点B
の電圧は図10Fに示すように120Vまで徐々に増大し、こ
れがELパネル21に印加されることになる。この場合、
第5のスイッチングトランジスタ22がオン状態にあるの
で接続点Cの電位はゼロであるが、接続点Dの電圧が正
極性となる。
Next, the first gate signal V2 applied to the gate of the second switching transistor 13 of the first DC branch 14 becomes high level and this transistor is turned on to turn on the second DC branch. In the state where the second clock signal V3 is applied to the gate of the third switching transistor 15 of 17, the first switching transistor of the first DC branch 14
Both 12 and the fourth switching transistor 16 of the second DC branch 17 are turned off, the fifth switching transistor 22 is turned on, and the sixth switching transistor 16 is turned off. In this state, connection point B
Voltage gradually increases up to 120 V as shown in FIG. 10F, and this is applied to the EL panel 21. in this case,
Since the fifth switching transistor 22 is in the ON state, the potential at the connection point C is zero, but the voltage at the connection point D has a positive polarity.

【0014】上述したように本例の直流ブーストコンバ
ータにおいては、容量性の負荷であるELパネル21には
交互に極性が変化する駆動電圧が印加されることになる
ので、ELパネルの発光効率は高くなり、低い直流電源
電圧でもELパネルを長時間に亘って明るく発光させる
ことができる。また、コイル18は1個しか用いないの
で、構成が簡単になり、安価とすることができる。
As described above, in the DC boost converter of this example, since the driving voltage whose polarity changes alternately is applied to the EL panel 21 which is a capacitive load, the luminous efficiency of the EL panel is improved. As a result, the EL panel can be made to emit light brightly for a long time even with a high DC power supply voltage. Further, since only one coil 18 is used, the structure is simple and the cost can be reduced.

【0015】本発明は上述した実施例にのみ限定される
ものではなく、幾多の変更や変形が可能である。例えば
上述した実施例では、スイッチング素子としてMOS 型の
電界効果トランジスタを用いたがバイポーラトランジス
タを用いることもできる。さらに上述した実施例では容
量性負荷としてELパネルを駆動するようにしたが、他
の容量性負荷を駆動することもできる。
The present invention is not limited to the above-described embodiments, but many modifications and variations are possible. For example, in the above-described embodiments, the MOS type field effect transistor is used as the switching element, but a bipolar transistor may be used. Furthermore, although the EL panel is driven as the capacitive load in the above-described embodiments, other capacitive loads can be driven.

【0016】[0016]

【発明の効果】上述したように本発明による容量性負荷
を駆動する直流ブーストコンバータにおいては、単一の
コイルを用いれば良いので構成が簡単となり、安価とす
ることができ、しかも負荷には極性が交互に反転する電
圧を印加することができるので、例えばELパネルを駆
動する場合にはその発光効率を高くすることができる。
As described above, in the DC boost converter for driving a capacitive load according to the present invention, since a single coil may be used, the structure is simple and the cost can be reduced, and the polarity of the load is high. Since it is possible to apply a voltage that alternately inverts, the luminous efficiency can be increased when driving an EL panel, for example.

【図面の簡単な説明】[Brief description of the drawings]

【図1】図1は、従来のELパネル駆動用の直流ブース
トコンバータの一例の構成を示す回路図である。
FIG. 1 is a circuit diagram showing a configuration of an example of a conventional DC boost converter for driving an EL panel.

【図2】図2A〜2Cは、同じくその動作を説明するた
めの信号波形図である。
2A to 2C are signal waveform diagrams for similarly explaining the operation.

【図3】図3は、従来のELパネル駆動用の直流ブース
トコンバータの他の例の構成を示す回路図である。
FIG. 3 is a circuit diagram showing the configuration of another example of a conventional DC boost converter for driving an EL panel.

【図4】図4A〜4Eは、同じくその動作を説明するた
めの信号波形図である。
4A to 4E are signal waveform diagrams for explaining the same operation.

【図5】図5は、従来のELパネル駆動用の直流ブース
トコンバータの他の例の構成を示す回路図である。
FIG. 5 is a circuit diagram showing the configuration of another example of a conventional DC boost converter for driving an EL panel.

【図6】図6A〜7Dは、同じくその動作を説明するた
めの信号波形図である。
6A to 7D are signal waveform diagrams for similarly explaining the operation.

【図7】図7は、従来のELパネル駆動用の直流ブース
トコンバータの他の例の構成を示す回路図である。
FIG. 7 is a circuit diagram showing the configuration of another example of a conventional DC boost converter for driving an EL panel.

【図8】図8A〜8Eは、同じくその動作を説明するた
めの信号波形図である。
8A to 8E are signal waveform diagrams for similarly explaining the operation.

【図9】図9は、本発明によるELパネル駆動用の直流
ブーストコンバータの一実施例の構成を示す回路図であ
る。
FIG. 9 is a circuit diagram showing the configuration of an embodiment of a DC boost converter for driving an EL panel according to the present invention.

【図10】図10A〜10Fは、同じくその動作を説明する
ための信号波形図である。
10A to 10F are signal waveform diagrams for similarly explaining the operation.

【符号の説明】 11 直流電源正端子 12 第1スイッチングトランジスタ 13 第2スイッチングトランジスタ 14 第1直流枝路 15 第3スイッチングトランジスタ 16 第4スイッチングトランジスタ 17 第2直流枝路 18 コイル 19 第1ダイオード 20 第2ダイオード 21 ELパネル 22 第5スイッチングトランジスタ 23 第6スイッチングトランジスタ A,B,C,D 接続点 V1 第1クロック信号 V2 第1ゲート信号 V3 第2クロック信号 V4 第2ゲート信号[Explanation of symbols] 11 DC power source positive terminal 12 First switching transistor 13 Second switching transistor 14 First DC branch 15 Third switching transistor 16 Fourth switching transistor 17 Second DC branch 18 Coil 19 First diode 20th 2 diode 21 EL panel 22 fifth switching transistor 23 sixth switching transistor A, B, C, D connection point V1 first clock signal V2 first gate signal V3 second clock signal V4 second gate signal

Claims (2)

【特許請求の範囲】[Claims] 【請求項1】 直流電源の正端子と負端子との間に接続
され、第1のクロック信号により駆動される第1のスイ
ッチング素子およびこの第1のクロック信号よりも周波
数が高く、デューティー比が50%の第1のゲート信号
により駆動される第2のスイッチング素子を有する第1
の直流枝路と、前記直流電源の正端子と負端子との間に
接続され、第2のクロック信号により駆動される第3の
スイッチング素子および前記第1のクロック信号とは位
相が反対の第2のゲート信号により駆動される第4のス
イッチング素子を有する第2の直流枝路と、前記第1の
直流枝路の第1および第2のスイッチング素子の第1の
接続点と、前記第2直流枝路の第3および第4のスイッ
チング素子の第2の接続点との間に接続されたコイル
と、前記第1の接続点と容量性負荷の一方の端子との間
に接続された第1のダイオードと、前記第2の接続点と
容量性負荷の他方の端子との間に接続された第2のダイ
オードと、前記第1のダイオードと容量性負荷の一方の
端子との間の第3の接続点と前記直流電源の負端子との
間に接続され、前記第2のスイッチング素子に印加され
る第1のゲート信号と同じゲート信号によって駆動され
る第5のスイッチング素子と、前記第2のダイオードと
容量性負荷の他方の端子との間の第4の接続点と前記直
流電源の負端子との間に接続され、前記第4のスイッチ
ング素子に印加される第2のゲート信号と同じゲート信
号によって駆動される第6のスイッチング素子とを具え
ることを特徴とする容量性負荷を駆動する直流ブースト
コンバータ。
1. A first switching element connected between a positive terminal and a negative terminal of a DC power source and driven by a first clock signal, and having a frequency higher than that of the first clock signal and a duty ratio of A first having a second switching element driven by 50% of the first gate signal
Of the third switching element, which is connected between the DC branch of the DC power supply and the positive terminal and the negative terminal of the DC power supply and is driven by the second clock signal, and has a phase opposite to that of the first clock signal. A second DC branch having a fourth switching element driven by two gate signals, a first connection point of the first and second switching elements of the first DC branch, and the second A coil connected between the third and fourth switching elements of the DC branch and the second connection point, and a coil connected between the first connection point and one terminal of the capacitive load. A first diode, a second diode connected between the second connection point and the other terminal of the capacitive load, and a second diode between the first diode and one terminal of the capacitive load. 3 is connected between the connection point and the negative terminal of the DC power supply, A fourth connection point between the fifth switching element driven by the same gate signal as the first gate signal applied to the second switching element, and the second diode and the other terminal of the capacitive load. And a sixth switching element connected between the negative terminal of the DC power supply and driven by the same gate signal as the second gate signal applied to the fourth switching element. DC boost converter that drives a capacitive load.
【請求項2】 前記容量性負荷を、電場発光素子とした
ことを特徴とする特許請求の範囲の1項に記載の容量性
負荷を駆動する直流ブーストコンバータ。
2. The DC boost converter for driving a capacitive load according to claim 1, wherein the capacitive load is an electroluminescent element.
JP7281497A 1995-10-30 1995-10-30 Dc boost converter driving capacitive load Pending JPH09127912A (en)

Priority Applications (4)

Application Number Priority Date Filing Date Title
JP7281497A JPH09127912A (en) 1995-10-30 1995-10-30 Dc boost converter driving capacitive load
DE69618148T DE69618148T2 (en) 1995-10-30 1996-10-25 Vibration circuit for EL element
EP96307758A EP0772376B1 (en) 1995-10-30 1996-10-25 Electric luminescence driver
US09/046,939 US5896287A (en) 1995-10-30 1998-03-23 Bridge-type direct current boost converter for driving a capacitive load

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP7281497A JPH09127912A (en) 1995-10-30 1995-10-30 Dc boost converter driving capacitive load

Publications (1)

Publication Number Publication Date
JPH09127912A true JPH09127912A (en) 1997-05-16

Family

ID=17640015

Family Applications (1)

Application Number Title Priority Date Filing Date
JP7281497A Pending JPH09127912A (en) 1995-10-30 1995-10-30 Dc boost converter driving capacitive load

Country Status (3)

Country Link
EP (1) EP0772376B1 (en)
JP (1) JPH09127912A (en)
DE (1) DE69618148T2 (en)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2008083431A (en) * 2006-09-28 2008-04-10 Casio Comput Co Ltd Drive device and display device equipped with the same
JP2013013165A (en) * 2011-06-28 2013-01-17 Nichicon Corp Ac/dc conversion device

Families Citing this family (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5854539A (en) * 1997-08-26 1998-12-29 Stmicroelectronics, Inc. Electroluminescent lamp driver circuit with signal tracking
US5977720A (en) * 1997-08-26 1999-11-02 Stmicroelectronics, Inc. Method and apparatus for driving an electroluminescent lamp
US6043610A (en) * 1998-07-16 2000-03-28 Durel Corporation Battery operated power supply including a low level boost and a high level boost
CN106652822A (en) * 2017-02-28 2017-05-10 深圳市华星光电技术有限公司 Array basal plate and light-emitting diode display

Family Cites Families (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4208869A (en) 1976-07-31 1980-06-24 Citizen Watch Co., Ltd. Illumination device for electronic timepiece
US4527096A (en) 1984-02-08 1985-07-02 Timex Corporation Drive circuit for capacitive electroluminescent panels
US5349269A (en) 1993-03-29 1994-09-20 Durel Corporation Power supply having dual inverters for electroluminescent lamps
US5313141A (en) 1993-04-22 1994-05-17 Durel Corporation Three terminal inverter for electroluminescent lamps

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2008083431A (en) * 2006-09-28 2008-04-10 Casio Comput Co Ltd Drive device and display device equipped with the same
JP2013013165A (en) * 2011-06-28 2013-01-17 Nichicon Corp Ac/dc conversion device

Also Published As

Publication number Publication date
DE69618148T2 (en) 2002-07-04
DE69618148D1 (en) 2002-01-31
EP0772376A1 (en) 1997-05-07
EP0772376B1 (en) 2001-12-19

Similar Documents

Publication Publication Date Title
JP2703706B2 (en) Charge pump circuit
JPH05244766A (en) Charging pump circuit
US20080218250A1 (en) Charge pump circuit
KR100449356B1 (en) Drive circuit of capacitive load and integrated circuit for driving capacitive load
US6816000B2 (en) Booster circuit
EP0655826A1 (en) DC-DC boost converter for driving a capacitive load
EP2277256A1 (en) Step-down switching regulator
JP4941911B2 (en) Organic EL drive circuit and organic EL display device using the same
US5896287A (en) Bridge-type direct current boost converter for driving a capacitive load
JP2004088818A (en) Dc/dc converter and control circuit therefor
US20050200622A1 (en) Power supply circuit, driver IC using the power supply circuit, liquid crystal display device, and electronic instrument
JPH09127912A (en) Dc boost converter driving capacitive load
TW201533719A (en) Charge pump circuit
US20070103225A1 (en) Charge pump circuit
US20070085598A1 (en) Integrated semiconductor circuit comprising a voltage pump and method for operating an integrated semiconductor circuit comprising a voltage pump
JPH11330376A (en) Charge pump type driving circuit
US6639366B2 (en) Power supply circuit for a cold-cathode fluorescent lamp
JP2897695B2 (en) EL device driving device
JPH0923639A (en) Voltage converter
JP4406969B2 (en) EL display device
JP3815710B2 (en) EL device drive device
KR100925326B1 (en) DC-DC Converter
JP2005160198A (en) Step-up dc/dc converter and method of driving same
JPH08162934A (en) H bridge circuit providing with boosting circuit
JP2001245468A (en) Booster circuit

Legal Events

Date Code Title Description
A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20060228

A02 Decision of refusal

Free format text: JAPANESE INTERMEDIATE CODE: A02

Effective date: 20060704