JPH08304792A - Plasma address display device and driving method therefor - Google Patents

Plasma address display device and driving method therefor

Info

Publication number
JPH08304792A
JPH08304792A JP7112029A JP11202995A JPH08304792A JP H08304792 A JPH08304792 A JP H08304792A JP 7112029 A JP7112029 A JP 7112029A JP 11202995 A JP11202995 A JP 11202995A JP H08304792 A JPH08304792 A JP H08304792A
Authority
JP
Japan
Prior art keywords
discharge
discharge channel
column
plasma
electrode
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP7112029A
Other languages
Japanese (ja)
Other versions
JP3430707B2 (en
Inventor
Tomoya Yano
友哉 谷野
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Sony Corp
Original Assignee
Sony Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Sony Corp filed Critical Sony Corp
Priority to JP11202995A priority Critical patent/JP3430707B2/en
Publication of JPH08304792A publication Critical patent/JPH08304792A/en
Application granted granted Critical
Publication of JP3430707B2 publication Critical patent/JP3430707B2/en
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Classifications

    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/1333Constructional arrangements; Manufacturing methods
    • G02F1/133374Constructional arrangements; Manufacturing methods for displaying permanent signs or marks

Abstract

PURPOSE: To obtain a stable display on the whole area of a screen and to prevent deterioration in contrast by impressing a voltage on column electrodes provided at each discharge channel and impressing data voltage from row electrodes on a liquid crystal sheet and a dielectric sheet at the time of discharging. CONSTITUTION: Multiple electrodes 5 are formed in parallel on the main inside surface of an upper substrate 4 of display cells 201, and a liquid crystal layer 7 is formed between the upper substrate 4 and the dielectric sheet 3 for a potential setting sheet. On the other hand, multiple electrodes 31, 32 are formed in a striped pattern in parallel for each discharge electrode 12 on the inside main surface of a lower substrate 8 of plasma cells 2N, and side faces of these discharge channels is coated with the dielectric layer 35. And the discharge channels 12 are sequentially discharged by impressing a prescribed voltage on the column electrodes 31, 32 and the data voltages are impressed on the liquid crystal layer 7 and the dielectric sheet 3 corresponding to each picture element from the row electrodes 5 at the time of the discharge, and for example, the voltages are held for one frame period.

Description

【発明の詳細な説明】Detailed Description of the Invention

【0001】[0001]

【産業上の利用分野】本発明は、電気光学材料層を有す
る電気光学表示セルと、走査用スイッチとなるプラズマ
セルとが、誘電体シートを介して積層されてなるプラズ
マアドレス表示装置に関する。
BACKGROUND OF THE INVENTION 1. Field of the Invention The present invention relates to a plasma address display device in which an electro-optical display cell having an electro-optical material layer and a plasma cell serving as a scanning switch are laminated with a dielectric sheet interposed therebetween.

【0002】[0002]

【従来の技術】従来、電気光学表示セルとプラズマセル
とが誘電体シートを介して積層されてなるプラズマアド
レス表示装置が提案されている。図16および図17
は、提案されているプラズマアドレス表示装置100の
構成例を示している。
2. Description of the Related Art Conventionally, there has been proposed a plasma address display device in which an electro-optical display cell and a plasma cell are laminated via a dielectric sheet. 16 and 17
Shows a configuration example of the proposed plasma addressed display device 100.

【0003】同図において、プラズマアドレス表示装置
100は、電気光学表示セル1と、プラズマセル2と、
それら両者の間に介在する誘電体シート3とを積層した
フラットパネル構造を有する。誘電体シート3は、薄板
ガラス等で構成される。その誘電体シート3は表示セル
1を駆動するためにできるだけ薄くする必要があり、例
えば50μm程度の板厚を有するように形成される。
In FIG. 1, a plasma addressed display device 100 comprises an electro-optical display cell 1, a plasma cell 2 and
It has a flat panel structure in which a dielectric sheet 3 interposed therebetween is laminated. The dielectric sheet 3 is made of thin glass or the like. The dielectric sheet 3 needs to be as thin as possible in order to drive the display cell 1, and is formed to have a plate thickness of, for example, about 50 μm.

【0004】表示セル1は、上側のガラス基板(上側基
板)4を用いて構成される。上側基板4の内側主面に
は、透明導電材料からなると共に行方向(垂直方向)に
延びる複数の行電極(データ電極)5が、行方向に沿っ
て所定の間隔を保持して列方向(水平方向)に並列的に
形成される。上側基板4はスペーサ6(図17参照)に
よって所定の間隙を保持した状態で誘電体シート3に接
合される。上側基板4および誘電体シート3の間隙に
は、電気光学材料としての液晶が充填されて液晶層7が
形成される。ここで、上側基板4および誘電体シート3
の間隙の寸法は例えば4〜10μmとされ、表示面全体
に亘って均一に保たれる。
The display cell 1 is composed of an upper glass substrate (upper substrate) 4. On the inner main surface of the upper substrate 4, a plurality of row electrodes (data electrodes) 5 made of a transparent conductive material and extending in the row direction (vertical direction) are arranged at predetermined intervals along the row direction in the column direction (data electrode). It is formed in parallel in the horizontal direction). The upper substrate 4 is bonded to the dielectric sheet 3 with a predetermined gap maintained by a spacer 6 (see FIG. 17). A liquid crystal layer 7 is formed by filling the gap between the upper substrate 4 and the dielectric sheet 3 with liquid crystal as an electro-optical material. Here, the upper substrate 4 and the dielectric sheet 3
The size of the gap is, for example, 4 to 10 μm, and is kept uniform over the entire display surface.

【0005】一方、プラズマセル2は、下側の透明なガ
ラス基板(下側基板)8を用いて構成される。下側基板
8の内側主面には、プラズマ電極を構成する列方向に延
びる複数のアノード電極9Aおよびカソード電極9Kが
交互に所定の間隔を保持して行方向に並列的に形成され
る。また、アノード電極9Aおよびカソード電極9Kの
各上面のほぼ中央部には、それぞれ電極に沿って延在す
るように所定幅の隔壁10が形成される。そして、各隔
壁10の頂部は誘電体シート3の下面に当接され、下側
基板8および誘電体シート3の間隙の寸法が一定に保持
される。
On the other hand, the plasma cell 2 is constructed by using a lower transparent glass substrate (lower substrate) 8. On the inner main surface of the lower substrate 8, a plurality of anode electrodes 9A and cathode electrodes 9K that form plasma electrodes and extend in the column direction are formed in parallel in the row direction while alternately maintaining a predetermined interval. Further, a partition wall 10 having a predetermined width is formed so as to extend along the respective electrodes at substantially the center of each upper surface of the anode electrode 9A and the cathode electrode 9K. Then, the top of each partition wall 10 is brought into contact with the lower surface of the dielectric sheet 3, and the size of the gap between the lower substrate 8 and the dielectric sheet 3 is kept constant.

【0006】また、下側基板8の周辺部にはその周辺部
に沿って低融点ガラス等を使用したフリットシール材1
1が配設され、下側基板8と誘電体シート3とが気密的
に接合される。下側基板8および誘電体シート3の間隙
には、イオン化可能(放電可能)なガスが封入される。
Further, the frit seal material 1 using a low melting point glass or the like is provided along the periphery of the lower substrate 8.
1 is provided, and the lower substrate 8 and the dielectric sheet 3 are hermetically joined. An ionizable (dischargeable) gas is sealed in the gap between the lower substrate 8 and the dielectric sheet 3.

【0007】下側基板8および誘電体シート3の間隙に
は、各隔壁10で分離された列方向に延びる複数の放電
チャネル(空間)12が行方向に並列的に形成される。
すなわち、放電チャネル12はデータ電極5と直交する
ように形成される。各データ電極5は列駆動単位とな
る。また、後述するように各アノード電極9Aが共通に
接続されてアノード電圧が供給されるため、各カソード
電極9Kの両側に位置する一対の放電チャネル12が行
駆動単位となる。そして、両者の交差部にはそれぞれ図
18に示すように画素13が規定される。
In the gap between the lower substrate 8 and the dielectric sheet 3, a plurality of discharge channels (spaces) 12 which are separated by each partition wall 10 and extend in the column direction are formed in parallel in the row direction.
That is, the discharge channel 12 is formed so as to be orthogonal to the data electrode 5. Each data electrode 5 serves as a column driving unit. Further, as will be described later, since the anode electrodes 9A are commonly connected and the anode voltage is supplied, the pair of discharge channels 12 located on both sides of each cathode electrode 9K serves as a row driving unit. Pixels 13 are defined at the intersections of the two, as shown in FIG.

【0008】以上の構成において、所定の一対の放電チ
ャネル12に対応するアノード電極9Aとカソード電極
9Kとの間に所定電圧が印加されると、その一対の放電
チャネル12の部分のガスが選択的にイオン化されてプ
ラズマ放電が発生し、その内部は略アノード電位に維持
される。この状態で、データ電極5に順次データ電圧が
印加されると、プラズマ放電が発生した一対の放電チャ
ネル12に対応して列方向に並ぶ複数の画素13の液晶
層7に、誘電体シート3を介してデータ電圧が書き込ま
れる。プラズマ放電が終了すると、放電チャネル12は
浮遊電位となり、各画素13の液晶層7に書き込まれた
データ電圧は、誘電体シート3の作用により、次の書き
込み期間(例えば1フレーム後)まで保持される。この
場合、放電チャネル12はサンプリングスイッチとして
機能すると共に、各画素13の液晶層7および/または
誘電体シート3はサンプリングキャパシタとして機能す
る。
In the above structure, when a predetermined voltage is applied between the anode electrode 9A and the cathode electrode 9K corresponding to the predetermined pair of discharge channels 12, the gas in the pair of discharge channels 12 is selectively selected. Are ionized to generate plasma discharge, and the inside thereof is maintained at substantially the anode potential. When a data voltage is sequentially applied to the data electrodes 5 in this state, the dielectric sheet 3 is placed on the liquid crystal layer 7 of the plurality of pixels 13 arranged in the column direction corresponding to the pair of discharge channels 12 in which plasma discharge has occurred. The data voltage is written via. When the plasma discharge ends, the discharge channel 12 becomes a floating potential, and the data voltage written in the liquid crystal layer 7 of each pixel 13 is held by the action of the dielectric sheet 3 until the next writing period (for example, one frame later). It In this case, the discharge channel 12 functions as a sampling switch, and the liquid crystal layer 7 and / or the dielectric sheet 3 of each pixel 13 functions as a sampling capacitor.

【0009】各画素13の液晶層7に書き込まれたデー
タ電圧によって液晶が動作することから、画素単位で表
示が行われる。したがって、上述したようにプラズマ放
電を発生させて列方向に並ぶ複数の画素13の液晶層7
にデータ電圧を書き込む一対の放電チャネル12を行方
向に順次走査していくことで、二次元画像の表示を行う
ことができる。
Since the liquid crystal is operated by the data voltage written in the liquid crystal layer 7 of each pixel 13, display is performed in pixel units. Therefore, as described above, the liquid crystal layer 7 of the plurality of pixels 13 arranged in the column direction by generating the plasma discharge.
A two-dimensional image can be displayed by sequentially scanning the pair of discharge channels 12 for writing the data voltage in the row direction.

【0010】図19は、上述したプラズマアドレス表示
装置100の回路構成を示している。この図19におい
て、図16および図17と対応する部分には同一符号を
付して示している。21は液晶ドライバであり、この液
晶ドライバ21にはビデオデータ(DATA)が供給さ
れる。液晶ドライバ21からは各水平期間毎にそれぞれ
のラインを構成する複数画素のデータ電圧DS1 〜DS
m が同時に出力され、この複数画素のデータ電圧DS1
〜DSm はそれぞれバッファ221 〜22m を介して複
数のデータ電極51 〜5m に供給される。
FIG. 19 shows a circuit configuration of the plasma addressed display device 100 described above. In FIG. 19, portions corresponding to those in FIGS. 16 and 17 are designated by the same reference numerals. Reference numeral 21 is a liquid crystal driver, and video data (DATA) is supplied to the liquid crystal driver 21. From the liquid crystal driver 21, the data voltages DS 1 to DS of a plurality of pixels forming respective lines are provided for each horizontal period.
m are simultaneously output, and the data voltage DS 1 of this plurality of pixels
.About.DS m are supplied to the plurality of data electrodes 5 1 to 5 m via the buffers 22 1 to 22 m , respectively.

【0011】なお、液晶ドライバ21の動作は制御回路
23によって制御される。制御回路23には、ビデオデ
ータ(DATA)に対応した水平同期信号HDおよび垂直
同期信号VDが同期基準信号として供給される。また、
この制御回路23によって、後述するアノードドライバ
24およびカソードドライバ25の動作も制御されてい
る。
The operation of the liquid crystal driver 21 is controlled by the control circuit 23. The horizontal synchronizing signal HD and the vertical synchronizing signal VD corresponding to the video data (DATA) are supplied to the control circuit 23 as synchronizing reference signals. Also,
The control circuit 23 also controls the operations of an anode driver 24 and a cathode driver 25 described later.

【0012】24はアノードドライバである。このアノ
ードドライバ24より共通に接続された複数のアノード
電極9A1 〜9An に基準電圧としてのアノード電圧V
Aが供給される。また、25はカソードドライバであ
る。各水平期間毎にカソードドライバ25より複数のカ
ソード電極9K1 〜9Kn-1 に順次アノード電位と所定
電位差のカソード電圧VK1 〜VKn-1 が供給される。
これにより、各水平期間毎にカソード電極9K1 〜9K
n-1 に対応する一対の放電チャネル12にプラズマ放電
が順次発生し、したがって列方向(水平方向)に並ぶ複
数の画素13の液晶層7にデータ電圧DS1 〜DSm
書き込む一対の放電チャネル12が行方向(垂直方向)
に順次走査されることになる。
Reference numeral 24 is an anode driver. The anode voltage V as a reference voltage is applied to a plurality of anode electrodes 9A 1 to 9A n commonly connected from the anode driver 24.
A is supplied. Further, 25 is a cathode driver. The cathode voltage VK 1 ~VK n-1 sequentially anode potential and a predetermined potential difference to the plurality of cathode electrodes 9K 1 ~9K n-1 from the cathode driver 25 is supplied to every horizontal period.
As a result, the cathode electrodes 9K 1 to 9K are generated every horizontal period.
Plasma discharge is sequentially generated in the pair of discharge channels 12 corresponding to n−1 , and therefore the pair of discharge channels for writing the data voltages DS 1 to DS m in the liquid crystal layers 7 of the plurality of pixels 13 arranged in the column direction (horizontal direction). 12 is the row direction (vertical direction)
Will be sequentially scanned.

【0013】ここで、カソード電極9Kに印加されるカ
ソード電圧およびデータ電極5に印加されるデータ電圧
DSについて説明する。図20(A)〜(D)は、連続
するカソード電極9Ka 〜9Ka+3 にそれぞれ印加され
るカソード電圧VKa 〜VK a+3 を示しており、同図
(E)は所定のデータ電極5に印加されるデータ電圧D
Sを示している。カソード電極9Ka 〜9Ka+3 には、
それぞれ1フレーム毎に連続する各1水平期間(1H)
内にアノード電位と所定電位差のカソード電圧VKa
VKa+3 が印加される。これにより、プラズマ放電を発
生させる放電チャネル12が行方向(垂直方向)に順次
走査される。また、データ電圧DSは、1水平期間毎お
よび1フレーム毎にアノード電位に対して極性が反転さ
れ、液晶層7は交流駆動される。液晶層7を交流駆動す
るのは、液晶の劣化を防止するためである。
Here, the voltage applied to the cathode electrode 9K is
Sword voltage and data voltage applied to data electrode 5
The DS will be described. 20A to 20D are continuous.
Cathode electrode 9Ka~ 9Ka + 3 Applied to each
Cathode voltage VKa~ VK a + 3 Shows the same figure
(E) is a data voltage D applied to a predetermined data electrode 5.
S is shown. Cathode electrode 9Ka~ 9Ka + 3 Has
Each one horizontal period (1H) that continues for each frame
Cathode voltage VK with a predetermined potential difference from the anode potentiala~
VKa + 3 Is applied. This will generate a plasma discharge.
The discharge channels 12 to be generated are sequentially arranged in the row direction (vertical direction).
To be scanned. In addition, the data voltage DS is
And the polarity is reversed with respect to the anode potential every frame.
Thus, the liquid crystal layer 7 is AC driven. AC drive the liquid crystal layer 7
The reason is to prevent deterioration of the liquid crystal.

【0014】[0014]

【発明が解決しようとする課題】上述したプラズマアド
レス表示装置100においては、プラズマ放電(DC放
電)によって生成されたイオンおよび/または電子が、
誘電体シート3の下面(プラズマセル2側の面)をチャ
ージアップすることでデータ電圧DSの書き込みが行わ
れる。このようにDC放電によって書き込みが行われる
ものにあっては、プラズマ電極(アノード電極9A、カ
ソード電極9K)の表面状態、放電電流による電圧降
下、構造上のばらつき、データ電極電位等の影響で、原
理的に放電チャネル全域で均一な放電電流密度を得るこ
とが難しく、画面全域で安定な表示を得ることが困難で
あった。
In the plasma addressed display device 100 described above, the ions and / or electrons generated by the plasma discharge (DC discharge) are
The data voltage DS is written by charging up the lower surface (surface on the side of the plasma cell 2) of the dielectric sheet 3. In the case where writing is performed by DC discharge as described above, due to the influence of the surface state of the plasma electrode (anode electrode 9A, cathode electrode 9K), voltage drop due to discharge current, structural variation, data electrode potential, etc. In principle, it was difficult to obtain a uniform discharge current density in the entire discharge channel, and it was difficult to obtain a stable display in the entire screen.

【0015】例えば、DC放電によれば、放電発生部分
は正帰還によって、いっそう放電し易くなるため、放電
の局在化が発生する。また、放電電流による電圧降下に
よって、放電が部分的に起こり難くなる。また、データ
電圧DSが放電駆動電圧としてのカソード電圧とアノー
ド電位(基準電位)に対して同じ極性となる場合には、
放電チャネル12内の電界が弱くなって放電が抑制され
る。
For example, in the case of DC discharge, the part where the discharge is generated is more likely to be discharged due to the positive feedback, so that the discharge is localized. Further, the voltage drop due to the discharge current makes it difficult for the discharge to partially occur. When the data voltage DS has the same polarity with respect to the cathode voltage as the discharge driving voltage and the anode potential (reference potential),
The electric field in the discharge channel 12 becomes weak and the discharge is suppressed.

【0016】また、アノード電極9Aおよびカソード電
極9Kは誘電体で覆われていないため、例えばプラズマ
放電によって生成されたイオンおよび/または電子によ
ってスパッタされて断線するおそれがあると共に、スパ
ッタされた金属が飛び散り、誘電体シートあるいは基板
に付着することから透過率が低下する。さらに、DC放
電によれば放電発光が持続されるので、放電光によって
コントラストが低下する。
Further, since the anode electrode 9A and the cathode electrode 9K are not covered with a dielectric material, there is a risk of being sputtered by ions and / or electrons generated by plasma discharge, and the sputtered metal may be broken. Since the particles are scattered and adhere to the dielectric sheet or the substrate, the transmittance is lowered. Further, since the discharge light emission is sustained by the DC discharge, the contrast is lowered by the discharge light.

【0017】本発明は、このような実情に鑑みてなさ
れ、安定な表示を画面全域で得ることができるプラズマ
アドレス表示装置を提供することを目的とする。また、
本発明は、電極がスパッタされることを抑制し、電極の
断線や、金属の飛散による透過率低下を防止し得るプラ
ズマアドレス表示装置を提供することを目的とする。ま
た、本発明は、放電光によるコントラストの低下を軽減
し得るプラズマアドレス表示装置を提供することも目的
とする。さらに、本発明は、放電駆動電圧を低く設定す
ることができるプラズマアドレス表示装置を提供するこ
とも目的とする。
The present invention has been made in view of the above circumstances, and an object of the present invention is to provide a plasma addressed display device capable of obtaining a stable display over the entire screen. Also,
It is an object of the present invention to provide a plasma address display device capable of suppressing the electrode from being sputtered and preventing the electrode from breaking or the transmittance from decreasing due to metal scattering. Another object of the present invention is to provide a plasma addressed display device capable of reducing the deterioration of contrast due to discharge light. Another object of the present invention is to provide a plasma addressed display device in which the discharge driving voltage can be set low.

【0018】[0018]

【課題を解決するための手段】上記目的を達成するため
に、本発明に係るプラズマアドレス表示装置は、列方向
にストライプ状に設けられ、放電可能な気体が封入して
ある複数の放電チャネルを有するプラズマセルと、前記
各放電チャネル内に少なくとも一部が露出するように設
けられた基準電極と、前記各放電チャネル毎に列方向に
ストライプ状に、しかも放電チャネル内に露出しないよ
うに、各放電チャネル毎に二以上形成された列電極と、
前記プラズマセルに隣接して積層するように設けられた
表示セルと、前記表示セル内に平面方向に配置された電
気光学材料層と、前記電気光学材料層と前記放電チャネ
ルとの間に平面方向に配置され、キャパシタとして機能
可能な電位設定用シートと、前記電気光学材料層を挟ん
で前記電位設定用シートと反対側に設けられ、前記列電
極と略直交する方向に略平行に配置された複数の行電極
とを有する。なお、本発明において、行方向および列方
向は、相対的な概念であり、相互に略直角な二次元方向
である。
In order to achieve the above object, a plasma addressed display device according to the present invention comprises a plurality of discharge channels provided in stripes in the column direction and filled with a dischargeable gas. A plasma cell, a reference electrode provided so that at least a part thereof is exposed in each of the discharge channels, a stripe shape in the column direction for each of the discharge channels, and each of the reference electrodes is provided so as not to be exposed in the discharge channel. Two or more column electrodes formed for each discharge channel,
A display cell provided so as to be laminated adjacent to the plasma cell, an electro-optical material layer arranged in the display cell in a plane direction, and a plane direction between the electro-optical material layer and the discharge channel. And a potential setting sheet that can function as a capacitor, and is provided on the opposite side of the potential setting sheet with the electro-optical material layer sandwiched therebetween, and is disposed substantially parallel to the direction substantially orthogonal to the column electrodes. And a plurality of row electrodes. In addition, in the present invention, the row direction and the column direction are relative concepts, and are two-dimensional directions substantially orthogonal to each other.

【0019】本発明に係るプラズマアドレス表示装置
は、前記行電極にデータ電圧を印加するデータ電圧手段
と、前記列電極に駆動パルスを印加する駆動パルス印加
手段とをさらに有することが好ましく、前記放電チャネ
ル毎に形成された二以上の列電極に印加される電圧に応
じて、各放電チャネルを走査し、特定の放電チャネルに
て放電を生じさせ、この放電チャネルでの放電をスイッ
チとして、各画素に相当する光学材料層および電位設定
シートに、前記データ電圧を印加し、前記電位設定シー
トにより、所定時間の間、光学材料層に対してデータ電
圧に対応する電圧の印加を保持するようになっている。
It is preferable that the plasma addressed display device according to the present invention further comprises a data voltage means for applying a data voltage to the row electrodes, and a drive pulse applying means for applying a drive pulse to the column electrodes. Each discharge channel is scanned according to the voltage applied to the two or more column electrodes formed for each channel to cause discharge in a specific discharge channel, and the discharge in this discharge channel is used as a switch for each pixel. The data voltage is applied to the optical material layer and the potential setting sheet corresponding to, and the potential setting sheet holds the application of the voltage corresponding to the data voltage to the optical material layer for a predetermined time. ing.

【0020】本発明に係るプラズマアドレス表示装置
は、前記各放電チャネルには、第1列電極と第2列電極
とが配置され、プラズマ放電を発生させるべき放電チャ
ネルを選択する際に、放電チャネル毎に存在する一方の
第1列電極に印加される第1駆動パルスと、他方の第2
列電極に印加される第2駆動パルスとが、前記基準電極
の電位に対して相互に逆極性となるように印加する駆動
制御手段をさらに有することが好ましい。
In the plasma addressed display device according to the present invention, a first column electrode and a second column electrode are arranged in each of the discharge channels, and the discharge channel is selected when a discharge channel for generating plasma discharge is selected. A first drive pulse applied to one of the first column electrodes that is present for each
It is preferable to further include drive control means for applying the second drive pulse applied to the column electrodes so as to have mutually opposite polarities with respect to the potential of the reference electrode.

【0021】前記駆動制御手段が、プラズマ放電を発生
させるべき放電チャネル以外の1以上の非選択放電チャ
ネルに存在する一方の第1列電極にも、プラズマ放電を
発生させるべき選択放電チャネルに存在する一方の第1
列電極と共通する第1駆動パルスを印加し、前記共通の
第1駆動パルスが印加された非選択放電チャネルに存在
する他方の第2列電極には、選択放電チャネルに存在す
る他方の第2列電極に印加される第2駆動パルスとは異
なる信号電圧を印加するようになっていることが好まし
い。第1駆動パルスの絶対値と第2駆動パルスの絶対値
との和が、最低放電開始電圧以上であり、いずれかのパ
ルス単独では放電開始電圧以下となる。このように構成
すれば、いわゆるマルチプレックス駆動が可能になり、
駆動ドライバ中の駆動素子の数を削減することができ
る。
The drive control means is also present in one of the first column electrodes existing in one or more non-selective discharge channels other than the discharge channel in which plasma discharge is to be generated, in the selective discharge channel in which plasma discharge is to be generated. One first
The other second column electrode existing in the non-selected discharge channel to which the common first drive pulse is applied and the other common second drive pulse is applied to the other second electrode existing in the selective discharge channel is applied. It is preferable to apply a signal voltage different from the second drive pulse applied to the column electrode. The sum of the absolute value of the first drive pulse and the absolute value of the second drive pulse is equal to or higher than the minimum discharge start voltage, and any pulse alone is equal to or lower than the discharge start voltage. With this configuration, so-called multiplex drive becomes possible,
The number of drive elements in the drive driver can be reduced.

【0022】前記各放電チャネル毎に存在する二以上の
列電極の各放電チャネル側に位置する面には、誘電体層
が形成してあることが好ましい。誘電体層は、たとえば
酸化シリコンなどで構成され、スクリーン印刷法あるい
は電着法などで形成される。前記各放電チャネル毎に存
在する二以上の列電極は、前記放電チャネルの下面で、
略同一平面状に並列して絶縁状態で配置することができ
る。
It is preferable that a dielectric layer is formed on the surface of each of the two or more column electrodes existing in each of the discharge channels and located on the side of each of the discharge channels. The dielectric layer is made of, for example, silicon oxide, and is formed by a screen printing method or an electrodeposition method. The two or more column electrodes present in each of the discharge channels are on the lower surface of the discharge channel,
They can be arranged in parallel in a substantially coplanar manner in an insulated state.

【0023】前記各放電チャネル毎に存在する二以上の
列電極は、絶縁状態で積層して配置することもできる。
前記基準電極は、前記列電極の上に絶縁状態で積層して
配置することもできる。
The two or more column electrodes existing in each of the discharge channels may be laminated and arranged in an insulating state.
The reference electrode may be laminated on the column electrode in an insulating state.

【0024】前記基準電極は、透明材料で構成され、前
記列電極と略直交する方向に連続的に形成され、前記列
電極の放電チャネル側上方で、これら列電極の放電チャ
ネル側上方の一部が開くような形状を有しても良い。た
とえば、基準電極は、ストライプ状に形成することがで
きる。または、基準電極は、多数の開口部を有する透明
膜で構成することもできる。
The reference electrode is made of a transparent material, is continuously formed in a direction substantially orthogonal to the column electrodes, and is partly above the column electrodes on the discharge channel side and above the column electrodes. It may have a shape that opens. For example, the reference electrode can be formed in a stripe shape. Alternatively, the reference electrode may be composed of a transparent film having a large number of openings.

【0025】前記各放電チャネル毎に存在する少なくと
も1の列電極は、前記放電チャネルを区画する隔壁内に
埋め込まれても良い。この場合において、前記隔壁が誘
電体材料で構成されることが好ましい。また、前記基準
電極は、放電チャネルの下面に形成された透明導電膜で
構成することもできる。
At least one column electrode existing in each of the discharge channels may be embedded in a partition that defines the discharge channel. In this case, it is preferable that the partition wall is made of a dielectric material. Further, the reference electrode may be composed of a transparent conductive film formed on the lower surface of the discharge channel.

【0026】前記基準電極は、当該基準電極の一部が放
電チャネル内に露出するように、前記隔壁の一部を構成
するように配置することもできる。前記電位設定用シー
トは、ガラス薄板などの誘電体シートで構成することが
好ましい。
The reference electrode may be arranged so as to form a part of the partition wall so that a part of the reference electrode is exposed in the discharge channel. The potential setting sheet is preferably composed of a dielectric sheet such as a glass thin plate.

【0027】前記電位設定シートの前記放電チャネル側
に位置する面には、保護層を形成することができる。前
記列電極の放電チャネル側に位置する面に、保護層を形
成することもできる。保護層は、たとえばMgO等で構
成される。本発明に係るプラズマアドレス表示装置の駆
動方法は、前記した本発明に係るプラズマアドレス表示
装置を駆動する方法であって、前記列電極に駆動パルス
を印加する工程と、前記行電極にデータ電圧を印加する
工程とを有し、前記放電チャネル毎に形成された二以上
の列電極に印加される電圧に応じて、各放電チャネルを
走査し、特定の放電チャネルにて放電を生じさせ、この
放電チャネルでの放電をスイッチとして、各画素に相当
する光学材料層および電位設定シートに、前記データ電
圧を印加し、前記電位設定シートにより、所定時間の
間、光学材料層に対してデータ電圧に対応する電圧の印
加を保持することを特徴とする。
A protective layer may be formed on the surface of the potential setting sheet located on the discharge channel side. A protective layer may be formed on the surface of the column electrode located on the discharge channel side. The protective layer is made of, for example, MgO. A plasma address display device driving method according to the present invention is a method of driving the plasma address display device according to the present invention, which comprises applying a driving pulse to the column electrodes and applying a data voltage to the row electrodes. A step of applying the voltage, scanning each discharge channel in accordance with the voltage applied to the two or more column electrodes formed for each discharge channel, causing a discharge in a specific discharge channel, and this discharge By using the discharge in the channel as a switch, the data voltage is applied to the optical material layer and the potential setting sheet corresponding to each pixel, and the potential setting sheet corresponds to the data voltage for the optical material layer for a predetermined time. It is characterized in that the application of the voltage to be applied is maintained.

【0028】前記各放電チャネルには、第1列電極と第
2列電極とを配置し、プラズマ放電を発生させるべき放
電チャネルを選択する際に、放電チャネル毎に存在する
一方の第1列電極に印加される第1駆動パルスと、他方
の第2列電極に印加される第2駆動パルスとを、前記基
準電極の電位に対して相互に逆極性となるように印加す
ることが好ましい。
A first column electrode and a second column electrode are arranged in each of the discharge channels, and when selecting a discharge channel for generating plasma discharge, one first column electrode existing for each discharge channel. It is preferable to apply the first drive pulse applied to the second column electrode and the second drive pulse applied to the other second column electrode so as to have polarities opposite to each other with respect to the potential of the reference electrode.

【0029】プラズマ放電を発生させるべき放電チャネ
ル以外の1以上の非選択放電チャネルに存在する一方の
第1列電極にも、プラズマ放電を発生させるべき選択放
電チャネルに存在する一方の第1列電極と共通する同じ
第1駆動パルスを印加し、前記共通の第1駆動パルスが
印加された非選択放電チャネルに存在する他方の第2列
電極には、選択放電チャネルに存在する他方の第2列電
極に印加される第2駆動パルスとは異なる信号電圧を印
加する駆動方法が好ましい。
One first column electrode existing in one or more non-selective discharge channels other than the discharge channel in which plasma discharge is to be generated is also one first column electrode existing in the selective discharge channel in which plasma discharge is to be generated. To the other second column electrode existing in the non-selected discharge channel to which the common first drive pulse is applied, the other second column existing in the selected discharge channel. A driving method in which a signal voltage different from the second driving pulse applied to the electrodes is applied is preferable.

【0030】[0030]

【作用】本発明に係るプラズマアドレス表示装置では、
前記放電チャネル毎に設けられる複数の列電極に印加さ
れる駆動パルス電圧に応じて、各放電チャネルを走査
し、特定の放電チャネルにて放電を生じさせる。その結
果、放電チャネルの電位は、放電チャネルに露出してい
る基準電極の電位となる。したがって、この放電チャネ
ルでの放電をスイッチとして、各画素に相当する光学材
料層および電位設定シートに、データ電圧を印加し、電
位設定シートにより、所定時間の間、光学材料層に対し
てデータ電圧に対応する電圧の印加を保持する。所定時
間の間とは、たとえば1フレームの間である。すなわ
ち、本発明では、列電極に所定の電圧を印可し、放電チ
ャネルを順次放電させ、放電時に、行電極から各画素に
相当する光学材料層および電位設定シートにデータ電圧
を印可し、その電圧を、たとえば1フレームの間保持す
る。その結果、1フレームの間には、たとえば液晶など
の光学材料層に印加される電圧が保持され、良好な二次
元画像を得ることができる。
In the plasma addressed display device according to the present invention,
Each discharge channel is scanned according to the drive pulse voltage applied to the plurality of column electrodes provided for each discharge channel, and a discharge is generated in a specific discharge channel. As a result, the potential of the discharge channel becomes the potential of the reference electrode exposed in the discharge channel. Therefore, by using the discharge in this discharge channel as a switch, a data voltage is applied to the optical material layer and the potential setting sheet corresponding to each pixel, and the data voltage is applied to the optical material layer for a predetermined time by the potential setting sheet. The application of the voltage corresponding to is held. The predetermined time period is, for example, one frame. That is, in the present invention, a predetermined voltage is applied to the column electrodes, the discharge channels are sequentially discharged, and at the time of discharge, a data voltage is applied from the row electrodes to the optical material layer and the potential setting sheet corresponding to each pixel, and the voltage is applied. Are held for one frame, for example. As a result, the voltage applied to the optical material layer such as liquid crystal is held during one frame, and a good two-dimensional image can be obtained.

【0031】特に本発明では、列電極が放電チャネルに
露出せず、交流(AC)プラズマ放電によってデータ電
圧の書き込みが行われるため、チャージアップが完了す
れば、その部分は放電することがなく、放電は持続しな
い。そのため、放電の局存化が起こらないと共に、放電
電流による電圧降下によって放電が部分的に起こりにく
くなることもない。したがって、放電チャネル全域で均
一な放電電流密度を得ることが容易であり、画面全域で
安定な表示を得ることが可能となる。また、放電が持続
しないため、放電発光によるコントラストの低下も軽減
し得る。
Particularly in the present invention, since the column electrode is not exposed in the discharge channel and the data voltage is written by alternating current (AC) plasma discharge, that portion is not discharged when the charge-up is completed, The discharge does not continue. Therefore, the localization of the discharge does not occur, and the discharge is not likely to partially occur due to the voltage drop due to the discharge current. Therefore, it is easy to obtain a uniform discharge current density over the entire discharge channel, and stable display can be obtained over the entire screen. In addition, since the discharge does not continue, it is possible to reduce the decrease in contrast due to discharge light emission.

【0032】また、本発明では、プラズマ放電を発生さ
せるべき放電チャネル以外の1以上の非選択放電チャネ
ルに存在する一方の第1列電極にも、プラズマ放電を発
生させるべき選択放電チャネルに存在する一方の第1列
電極と共通する第1駆動パルスを印加し、前記共通の第
1駆動パルスが印加された非選択放電チャネルに存在す
る他方の第2列電極には、選択放電チャネルに存在する
他方の第2列電極に印加される第2駆動パルスとは異な
る信号電圧を印加することで、いわゆるマルチプレクス
駆動が可能となる。その前提として、第1駆動パルスの
絶対値と第2駆動パルスの絶対値との和が、最低放電開
始電圧以上であり、いずれかのパルス単独では放電開始
電圧以下となる。このように構成すれば、複数の放電チ
ャネルに存在する第1列電極に同一の第1駆動パルスを
印加することが可能になる。また、同一の第1駆動パル
スが印加される各放電チャネルに存在する第2列電極に
印加される第2駆動パルス相互を異ならせることを条件
に、他種類の第1駆動パルスが印加される各放電チャネ
ルに存在する第2列電極に印加する第2駆動パルス相互
を、共通させることができる。その結果、放電チャネル
の数をLとすれば、列電極の駆動ドライバ中の駆動素子
の数を、L1/2 ×2に減らすことができる。
Further, according to the present invention, one of the first column electrodes existing in one or more non-selective discharge channels other than the discharge channel in which plasma discharge is to be generated is also present in the selective discharge channel in which plasma discharge is to be generated. The first drive pulse common to one of the first column electrodes is applied, and the other second column electrode existing in the non-selected discharge channel to which the common first drive pulse is applied is present in the selected discharge channel. By applying a signal voltage different from the second drive pulse applied to the other second column electrode, so-called multiplex drive becomes possible. As a premise, the sum of the absolute value of the first drive pulse and the absolute value of the second drive pulse is equal to or higher than the minimum discharge start voltage, and is lower than or equal to the discharge start voltage with any one pulse alone. According to this structure, the same first drive pulse can be applied to the first column electrodes existing in the plurality of discharge channels. In addition, another type of first drive pulse is applied on condition that the second drive pulses applied to the second column electrodes existing in the respective discharge channels to which the same first drive pulse is applied are different from each other. The second drive pulses applied to the second column electrodes existing in each discharge channel can be made common. As a result, if the number of discharge channels is L, the number of drive elements in the column electrode drive driver can be reduced to L 1/2 × 2.

【0033】さらに、本発明では、誘電体シートなどで
構成される電位設定シートの放電チャネル側に位置する
面に保護層を形成することで、プラズマ放電による電位
設定シートの経時的な劣化による放電開始電圧の上昇を
抑制し得ると共に、積極的に放電開始電圧を低くするこ
とが可能となる。
Further, according to the present invention, a protective layer is formed on the surface of the potential setting sheet composed of a dielectric sheet or the like, which is located on the discharge channel side, so that the potential setting sheet is discharged due to plasma discharge over time. It is possible to suppress an increase in the starting voltage and positively lower the discharge starting voltage.

【0034】さらにまた、本発明では、列電極の放電チ
ャネル側に位置する面に誘電体層を設けることで、プラ
ズマ放電によって生成されたイオンおよび/または電子
によって列電極がスパッタされにくくなり、電極の断線
を抑制することが可能となる。また、スパッタされても
金属が飛び散ることがなく、透過率の低下を防止し得
る。
Furthermore, in the present invention, by providing the dielectric layer on the surface of the column electrode located on the discharge channel side, the column electrode is less likely to be sputtered by the ions and / or electrons generated by the plasma discharge, and Can be suppressed. Further, even if sputtered, the metal does not scatter, and the decrease in transmittance can be prevented.

【0035】さらに本発明では、列電極の放電チャネル
側に位置する面に誘電体層を設け、その誘電体層の放電
チャネル側に位置する面に保護層を付加することで、プ
ラズマ放電による誘電体層の経時的な劣化による放電開
始電圧の上昇を抑制し得ると共に、積極的に放電開始電
圧を低くすることが可能となる。
Further, in the present invention, a dielectric layer is provided on the surface of the column electrode on the side of the discharge channel, and a protective layer is added to the surface of the dielectric layer on the side of the discharge channel, so that the dielectric due to the plasma discharge is induced. It is possible to suppress an increase in the discharge starting voltage due to the deterioration of the body layer over time, and it is possible to positively lower the discharge starting voltage.

【0036】本発明において、列電極を、放電チャネル
を区画する隔壁内に埋め込むことで、列電極による遮光
がなくなり、開口率を向上させることができる。この場
合において、基準電極を、放電チャネルを区画する隔壁
の一部を構成するように形成することで、基準電極を透
明にすることなく、さらに開口率を上げることができ
る。
In the present invention, by embedding the column electrodes in the partition walls that partition the discharge channels, light shielding by the column electrodes is eliminated, and the aperture ratio can be improved. In this case, by forming the reference electrode so as to form a part of the partition wall that defines the discharge channel, the aperture ratio can be further increased without making the reference electrode transparent.

【0037】本発明において、列電極を、誘電体層で覆
い、この誘電体層の上に基準電極を放電チャネルに露出
するように積層して設けることで、これらを積層しない
で設けた場合に比較して、開口率を向上させることがで
きる。本発明では、列電極の上方で、しかも放電チャネ
ルの下面に基準電極を平面状に設けることもできる。こ
の場合には、開口率を上げる観点から、基準電極は、透
明であることが好ましい。また、この場合において、基
準電極が、列電極の上方を全て覆ってしまうと、基準電
極がシールドとなり、放電チャネルでの放電ができなく
なるので、基準電極は、ストライプ状透明膜あるいは多
数の開口部を有する透明膜などで構成することが必要で
ある。
In the present invention, the column electrode is covered with a dielectric layer, and the reference electrode is laminated on the dielectric layer so as to be exposed to the discharge channel. In comparison, the aperture ratio can be improved. In the present invention, the reference electrode may be provided in a planar shape above the column electrode and on the lower surface of the discharge channel. In this case, the reference electrode is preferably transparent from the viewpoint of increasing the aperture ratio. Further, in this case, if the reference electrode completely covers the upper part of the column electrode, the reference electrode becomes a shield and discharge in the discharge channel cannot be performed. Therefore, the reference electrode is a stripe transparent film or a large number of openings. It is necessary to configure it with a transparent film having

【0038】基準電極を放電チャネルの下面に平面状に
設けることで、基準電極としての機能が向上する。
By providing the reference electrode on the lower surface of the discharge channel in a planar shape, the function as the reference electrode is improved.

【0039】[0039]

【実施例】以下、本発明に係るプラズマアドレス表示装
置を、図面に示す実施例に基づき、詳細に説明する。第1実施例 図1,2に示すように、本実施例に係るプラズマアドレ
ス表示装置200は、電気光学表示セル201と、プラ
ズマセル2Nと、それら両者の間に介在する電位設定シ
ートとしての誘電体シート3とを積層したフラットパネ
ル構造を有する。誘電体シート3は、薄板ガラス等で構
成される。その誘電体シート3は、表示セル1を駆動す
るためにできるだけ薄くする必要があり、例えば50μ
m程度の板厚を有するように形成される。
DESCRIPTION OF THE PREFERRED EMBODIMENTS A plasma address display device according to the present invention will be described below in detail with reference to the embodiments shown in the drawings. First Embodiment As shown in FIGS. 1 and 2, a plasma addressed display device 200 according to the present embodiment includes an electro-optical display cell 201, a plasma cell 2N, and a dielectric as a potential setting sheet interposed therebetween. It has a flat panel structure in which the body sheet 3 is laminated. The dielectric sheet 3 is made of thin glass or the like. The dielectric sheet 3 needs to be as thin as possible in order to drive the display cell 1, for example, 50 μm.
It is formed to have a plate thickness of about m.

【0040】表示セル201は、上側の透明なガラス基
板(上側基板)4を用いて構成される。上側基板4の内
側主面には、透明導電材料からなると共に行方向(垂直
方向)に延びる複数の行電極(データ電極)5が、行方
向に沿って所定の間隔を保持して列方向(水平方向)に
並列的に形成される。上側基板4はスペーサ6(図2参
照)によって所定の間隙を保持した状態で誘電体シート
3に接合される。上側基板4および誘電体シート3の間
隙には、電気光学材料としての液晶が充填されて液晶層
7が形成される。ここで、上側基板4および誘電体シー
ト3の間隙の寸法は例えば4〜10μmとされ、表示面
全体に亘って均一に保たれる。なお、電気光学材料とし
ては液晶以外のものを使用することもできる。
The display cell 201 is composed of an upper transparent glass substrate (upper substrate) 4. On the inner main surface of the upper substrate 4, a plurality of row electrodes (data electrodes) 5 made of a transparent conductive material and extending in the row direction (vertical direction) are arranged at predetermined intervals along the row direction in the column direction (data electrode). It is formed in parallel in the horizontal direction). The upper substrate 4 is bonded to the dielectric sheet 3 with a predetermined gap maintained by a spacer 6 (see FIG. 2). A liquid crystal layer 7 is formed by filling the gap between the upper substrate 4 and the dielectric sheet 3 with liquid crystal as an electro-optical material. Here, the size of the gap between the upper substrate 4 and the dielectric sheet 3 is, for example, 4 to 10 μm, and is kept uniform over the entire display surface. Note that other than liquid crystal can be used as the electro-optical material.

【0041】一方、プラズマセル2Nは、下側のガラス
基板(下側基板)8を用いて構成される。この下側基板
8の内側主面には、後述する放電チャネル12のそれぞ
れに対応して列方向に延びる複数の第1列電極31およ
び第2列電極33が行方向に並列的に形成される。これ
ら列電極31,33は、たとえばNiなどで構成され、
たとえばスクリーン印刷によりストライプ状に形成され
る。これら第1列電極31および第2列電極33は、相
互に絶縁され、これらの放電チャネル側面は、誘電体層
32で覆われている。誘電体層32としては、たとえば
酸化シリコンなどが用いられる。
On the other hand, the plasma cell 2N is constructed by using a lower glass substrate (lower substrate) 8. On the inner main surface of the lower substrate 8, a plurality of first column electrodes 31 and second column electrodes 33 extending in the column direction are formed in parallel in the row direction so as to correspond to respective discharge channels 12 to be described later. . These column electrodes 31, 33 are made of, for example, Ni,
For example, it is formed in a stripe shape by screen printing. The first column electrode 31 and the second column electrode 33 are insulated from each other, and the side surfaces of the discharge channels are covered with the dielectric layer 32. As the dielectric layer 32, for example, silicon oxide or the like is used.

【0042】各誘電体層32の表面には、図示省略して
あるが、MgO等からなる透明な保護層を形成しても良
い。また、誘電体シート3のプラズマセル2N側の面に
もMgO等からなる透明な保護層を形成しても良い。ま
た、下側基板8上には、列方向に延びる複数の隔壁10
が行方向に並列的に形成される。各隔壁10の頂部は誘
電体シート3の下面に当接され、誘電体シート3および
下側基板8の間隙の寸法が一定に保持される。隔壁10
は、たとえばスクリーン印刷法により形成され、主成分
はガラスなどの絶縁材で構成される。
Although not shown, a transparent protective layer made of MgO or the like may be formed on the surface of each dielectric layer 32. Further, a transparent protective layer made of MgO or the like may be formed on the surface of the dielectric sheet 3 on the side of the plasma cell 2N. A plurality of partition walls 10 extending in the column direction are formed on the lower substrate 8.
Are formed in parallel in the row direction. The top of each partition 10 is brought into contact with the lower surface of the dielectric sheet 3, and the size of the gap between the dielectric sheet 3 and the lower substrate 8 is kept constant. Partition wall 10
Is formed by, for example, a screen printing method, and its main component is made of an insulating material such as glass.

【0043】図2に示すように、下側基板8の周辺部に
は、その周辺部に沿って低融点ガラス等を使用したフリ
ットシール材11が配設され、下側基板8と誘電体シー
ト3とが気密的に接合される。保護層33および保護層
34の間隙には、イオン化可能(放電可能)なガスが封
入される。封入されるガスとしては、例えばヘリウム、
ネオン、アルゴンあるいはこれらの混合気体等が使用さ
れる。
As shown in FIG. 2, a frit seal material 11 made of low melting point glass or the like is arranged along the peripheral portion of the lower substrate 8 to surround the lower substrate 8 and the dielectric sheet. 3 is airtightly joined. The gap between the protective layer 33 and the protective layer 34 is filled with an ionizable (dischargeable) gas. As the gas to be enclosed, for example, helium,
Neon, argon, a mixed gas of these, or the like is used.

【0044】保護層33および34の間隙には、各隔壁
10で分離された列方向に延びる複数の放電チャネル
(空間)12が行方向に並列的に形成される。上述した
ように、各放電チャネル12毎に形成される第1列電極
31および第2列電極33は、放電チャネル12の下面
に、列方向に沿って、行方向では並列するように形成さ
れる。また、各放電チャネル12内の下側基板8上に
は、それぞれ放電チャネル12に沿って延在するように
基準電極35が形成される。この基準電極35は、図示
する実施例では、各放電チャネル12毎に単一に形成さ
れるが、複数形成しても良い。本実施例では、基準電極
35は、ITO膜などの透明な導電膜で構成しても良
い。また、列電極31,33も、透明な導電膜で構成す
ることもできる。
In the gap between the protective layers 33 and 34, a plurality of discharge channels (spaces) 12 which are separated by each partition wall 10 and extend in the column direction are formed in parallel in the row direction. As described above, the first column electrode 31 and the second column electrode 33 formed for each discharge channel 12 are formed on the lower surface of the discharge channel 12 along the column direction and in parallel in the row direction. . Further, a reference electrode 35 is formed on the lower substrate 8 in each discharge channel 12 so as to extend along the discharge channel 12. In the illustrated embodiment, the reference electrode 35 is formed singly for each discharge channel 12, but a plurality of reference electrodes 35 may be formed. In this embodiment, the reference electrode 35 may be made of a transparent conductive film such as an ITO film. The column electrodes 31 and 33 can also be formed of transparent conductive films.

【0045】放電チャネル12は、行電極5と直交する
ように形成される。この場合、各データ電極5は列駆動
単位となると共に、各放電チャネル12は行駆動単位と
なる。そして、両者の交差部にはそれぞれ図3に示すよ
うに画素13が規定される。図4は、上述したプラズマ
アドレス表示装置200の回路構成を示している。この
図4において、図19と対応する部分には同一符号を付
して示している。21は液晶ドライバ(行電極ドライ
バ)であり、この液晶ドライバ21にはビデオデータ
(DATA)が供給される。液晶ドライバ21からは各
水平期間毎に、それぞれのラインを構成する複数画素の
データ電圧DS1 〜DSm が同時に出力され、この複数
画素のデータ電圧DS1 〜DSm は、それぞれバッファ
221 〜22m を介して複数のデータ電極51 〜5m
印加される。
The discharge channel 12 is formed so as to be orthogonal to the row electrode 5. In this case, each data electrode 5 serves as a column driving unit, and each discharge channel 12 serves as a row driving unit. Pixels 13 are defined at the intersections of the two, as shown in FIG. FIG. 4 shows a circuit configuration of the plasma addressed display device 200 described above. In FIG. 4, parts corresponding to those in FIG. 19 are designated by the same reference numerals. Reference numeral 21 is a liquid crystal driver (row electrode driver), and video data (DATA) is supplied to the liquid crystal driver 21. The liquid crystal driver 21 every horizontal period, the data voltage DS 1 to DS m of a plurality of pixels constituting each line is output at the same time, the data voltage DS 1 to DS m of the plurality of pixels, respectively buffers 22 1 ~ It is applied to the plurality of data electrodes 5 1 to 5 m via 22 m .

【0046】なお、液晶ドライバ21の動作は、制御回
路23によって制御される。制御回路23には、ビデオ
データ(DATA)に対応した水平同期信号HDおよび
垂直同期信号VDが同期基準信号として供給される。ま
た、この制御回路23によって、後述する基準電極ドラ
イバ41および列電極ドライバ42も制御されている。
The operation of the liquid crystal driver 21 is controlled by the control circuit 23. The horizontal synchronizing signal HD and the vertical synchronizing signal VD corresponding to the video data (DATA) are supplied to the control circuit 23 as synchronization reference signals. The control circuit 23 also controls a reference electrode driver 41 and a column electrode driver 42 described later.

【0047】41は基準電極ドライバである。この基準
電極ドライバ41より共通に接続された複数の基準電極
351 〜35n に基準電圧Vref が供給される。また、
42は列電極ドライバである。この列電極ドライバ42
により、複数の第1列電極311 〜31n には、それぞ
れ第1駆動パルスが印加され、複数の第2列電極33 1
〜33n には、それぞれ第2駆動パルスが印加される。
第1駆動パルスおよび第2駆動パルスについては、後述
する図8,9を用いて説明する。
Reference numeral 41 is a reference electrode driver. This standard
A plurality of reference electrodes commonly connected from the electrode driver 41
351 ~ 35nReference voltage VrefIs supplied. Also,
42 is a column electrode driver. This column electrode driver 42
Accordingly, the plurality of first column electrodes 311 ~ 31nIs that
And the first drive pulse is applied to the plurality of second column electrodes 33. 1 
~ 33nA second drive pulse is applied to each.
The first drive pulse and the second drive pulse will be described later.
This will be described with reference to FIGS.

【0048】データ電圧DS1 〜DSm は、それぞれ基
準電圧Vref に対して1フレーム毎に極性が反転され
る。図1,2に示す液晶層7に加わる電圧を1フレーム
毎に反転させ、液晶を交流駆動し、液晶の劣化を防止す
るためである。次に、本実施例に係るプラズマアドレス
表示装置200において、特定の放電チャネル12内
で、選択的に放電させるための方法の一例について、図
5〜7に基づき説明する。
The polarities of the data voltages DS 1 to DS m are inverted frame by frame with respect to the reference voltage V ref . This is because the voltage applied to the liquid crystal layer 7 shown in FIGS. 1 and 2 is inverted for each frame, and the liquid crystal is AC-driven to prevent deterioration of the liquid crystal. Next, an example of a method for selectively discharging in the specific discharge channel 12 in the plasma addressed display device 200 according to the present embodiment will be described with reference to FIGS.

【0049】図5は1画素に相当する放電チャネル12
の要部断面を示す。図6は図5に示す第1列電極31お
よび第2列電極33に印加される駆動パルスの波形図で
ある。図7(A)〜(D)は図6に示す〜に示す時
点での放電チャネル内の電位状態を示す概略図である。
FIG. 5 shows a discharge channel 12 corresponding to one pixel.
The cross section of the essential part of is shown. FIG. 6 is a waveform diagram of drive pulses applied to the first column electrodes 31 and the second column electrodes 33 shown in FIG. FIGS. 7A to 7D are schematic diagrams showing the potential state in the discharge channel at the time points shown in FIGS.

【0050】図6に示すように、図5に示す第1列電極
31と第2列電極とに、それぞれ第1駆動パルスP1
第2駆動パルスP2 とを印加する。これら駆動パルスP
1 ,P2 は、図5に示す基準電極35の基準電位Vref
に対して、相互に逆極性であり、それらの電位の絶対値
の和V1 +V2 (V1 とV2 とは相互に等しいかまたは
異なっている)が、図5に示す放電チャネル12内での
放電開始電圧よりも大きく設定してある。また、これら
駆動パルスP1 ,P2 の電位V1 ,V2 は、単独では、
図5に示す放電チャネル12内での放電開始電圧よりも
小さい。
As shown in FIG. 6, the first drive pulse P 1 and the second drive pulse P 2 are applied to the first column electrode 31 and the second column electrode shown in FIG. 5, respectively. These drive pulses P
1 and P 2 are reference potentials V ref of the reference electrode 35 shown in FIG.
In contrast, in the discharge channel 12 shown in FIG. 5, the polarities are opposite to each other and the sum of the absolute values of the potentials V 1 + V 2 (V 1 and V 2 are equal to or different from each other). It is set higher than the discharge start voltage in. Further, the potentials V 1 and V 2 of these drive pulses P 1 and P 2 are
It is lower than the discharge start voltage in the discharge channel 12 shown in FIG.

【0051】初期状態では、図5に示す誘電体層32に
はチャージアップされていないとする。図6に示すよう
に、駆動パルスP1 ,P2 を印加すると、図6に示す
の時点では、放電チャネル12内の電位状態は、図7
(A)に示す状態となる。なお、データ電極である行電
極5には、データ電圧Dsが印加されているとする。列
電極31,33に、それぞれV1 ,−V2 が印加される
と、それぞれの電極31,33に対応する誘電体層32
の表面51,53の電位は、それぞれV1 ,−V 2 とな
る。これらの表面電位差V1 +V2 が放電開始電圧を超
えると、放電チャネル12内でプラズマ放電が発生す
る。プラズマ放電により発生したイオンおよび/または
電子は、放電チャネル内電界によって、誘電体層32の
表面51,53に達し、電界を打ち消すようにその表面
をチャージアップする。表面51,53の電位差が、放
電維持電圧を下回った時点で、プラズマ放電は自動的に
終了する。ただし、準安定原子の寿命は数μsec〜数十
μsecあり、それから生成されるイオンおよび/または
電子により、チャネル表面電位が、基準電極35の基準
電位Vref に等しくなる方向にチャージアップする。こ
れは図6に示すの時点、すなわち図7(B)に示す状
態である。
In the initial state, the dielectric layer 32 shown in FIG.
Is not charged up. As shown in Figure 6
Drive pulse P1 , P2 Is applied, it is shown in FIG.
At the time point of, the electric potential state in the discharge channel 12 is as shown in FIG.
The state shown in FIG. In addition, the power line
It is assumed that the data voltage Ds is applied to the pole 5. Row
V is applied to the electrodes 31 and 33, respectively.1 , -V2 Is applied
And the dielectric layer 32 corresponding to the electrodes 31 and 33, respectively.
The electric potentials of the surfaces 51 and 53 of the1 , -V 2 Tona
It These surface potential difference V1 + V2 Exceeds the discharge start voltage
Then, a plasma discharge is generated in the discharge channel 12.
It Ions and / or generated by plasma discharge
Electrons are generated in the dielectric layer 32 by the electric field in the discharge channel.
Reach the surface 51, 53, so that it cancels the electric field
Charge up. The potential difference between the surfaces 51 and 53 is
When the voltage drops below the maintenance voltage, the plasma discharge automatically
finish. However, the lifetime of metastable atoms is from several μsec to several tens.
μsec, and ions and / or generated from it
The electron causes the surface potential of the channel to be the reference of the reference electrode 35.
Potential VrefCharge up in the direction equal to. This
This is at the point shown in FIG. 6, that is, the state shown in FIG. 7 (B).
It is a state.

【0052】その後、図6に示すの時点で、列電極3
1,33に印加される電位が基準電位Vref に戻った時
点で、図7(C)に示すように、誘電体層32の表面5
1,53の電位は、誘電体層32に蓄積された電荷によ
り、それぞれ−V1 ,V2 となり、再び放電開始電圧を
越え、再度プラズマ放電を開始し、表面51,53に逆
方向にチャージアップする。前記と同様にして、プラズ
マ放電が終了し、最終的には、図6に示すの時点で、
図7(D)に示すように、チャネル12内は基準電位V
ref になる。ここで、誘電体層32の表面51,53
は、初期状態に戻るが、誘電体シート3の表面には、D
s−Vref の電位が書き込まれ、次フレームまで保持さ
れる。すなわち、特定画素の液晶層7には、プラズマ放
電が終了しても、次フレームでのプラズマ放電まで、デ
ータ電圧Ds−Vref を液晶層7と誘電体シート3とで
分圧した所定の電圧が保持され続ける。
Then, at the time point shown in FIG.
When the potentials applied to the electrodes 1, 33 return to the reference potential V ref , as shown in FIG. 7C, the surface 5 of the dielectric layer 32 is removed.
The electric potentials of 1 , 53 become −V 1 and V 2 , respectively, due to the charges accumulated in the dielectric layer 32, exceed the discharge start voltage again, start plasma discharge again, and charge the surfaces 51, 53 in opposite directions. Up. In the same manner as above, the plasma discharge is completed, and finally, at the time point shown in FIG.
As shown in FIG. 7D, the inside of the channel 12 has the reference potential V.
becomes ref . Here, the surfaces 51, 53 of the dielectric layer 32
Returns to the initial state, but on the surface of the dielectric sheet 3, D
The potential of s-V ref is written and held until the next frame. That is, even if the plasma discharge ends, the liquid crystal layer 7 of the specific pixel has a predetermined voltage obtained by dividing the data voltage Ds-V ref by the liquid crystal layer 7 and the dielectric sheet 3 until the plasma discharge in the next frame. Keeps being held.

【0053】以上のような動作により、特定の放電チャ
ネル12にプラズマ放電を発生させる。次に、プラズマ
放電を発生させるべき放電チャネル12を順次走査する
ための駆動方法(マルチプレックス駆動)の一例につい
て、主として図4,8,9に基づき説明する。
By the above operation, plasma discharge is generated in the specific discharge channel 12. Next, an example of a driving method (multiplex driving) for sequentially scanning the discharge channels 12 for generating plasma discharge will be described mainly with reference to FIGS.

【0054】図4に示す第1列電極311 〜31n 中の
特定の第1電極31k 〜31k+5 と、第2列電極331
〜33n 中の特定の第2列電極33k 〜33k+5 とを考
え、これらに、図8,9に示すように、第1駆動パルス
P1-1 ,P1-2 と、第2駆動パルスP2-1 〜P2-3 を加
える。第1駆動パルスP1-1 ,P1-2 は、基準電位V
ref に対して電位高さV1 の連続する3つのパルス(2
または4以上でもよい)を有する駆動パルスである。第
2駆動パルスP2-1 〜P2-3 は、基準電位Vref に対し
て電位高さ−V2 の単一パルスを、第1駆動パルスにお
ける電位高さV1 の連続する3つのパルスの合計間隔以
上の間隔で有する駆動パルスである。
The specific first electrodes 31 k to 31 k + 5 among the first column electrodes 31 1 to 31 n shown in FIG. 4 and the second column electrodes 33 1
Consider the second column electrode 33 k ~33 k + 5 specific in ~ 33 n, to, as shown in FIGS. 8 and 9, the first drive pulse P1 -1, and P1 -2, second drive Pulses P2 -1 to P2 -3 are added. First drive pulse P1 -1, P1 -2 is the reference potential V
Three successive pulses of the potential height V 1 relative to ref (2
Or may be 4 or more). The second drive pulse P2 -1 to P2 -3 is a single pulse of the reference potential V potential to the ref height -V 2, a total of three successive pulses potential height V 1 in the first driving pulse The drive pulse has an interval equal to or greater than the interval.

【0055】駆動パルスP1-1 ,P1-2 と駆動パルスP2
-1 〜P2-3 とは、基準電極35の基準電位Vref に対
して、相互に逆極性であり、それらの電位の絶対値の和
1 +V2 (V1 とV2 とは相互に等しいかまたは異な
っている)が、放電チャネル12内での放電開始電圧よ
りも大きく設定してある。また、これら駆動パルスの電
位V1 ,V2 は、単独では、放電チャネル12内での放
電開始電圧よりも小さい。
Drive pulses P1 -1 , P1 -2 and drive pulse P2
−1 to P2 −3 have mutually opposite polarities with respect to the reference potential V ref of the reference electrode 35, and the sum of absolute values of these potentials V 1 + V 2 (V 1 and V 2 are mutually (Equal or different), but set higher than the firing voltage in the discharge channel 12. The potentials V 1 and V 2 of these drive pulses are smaller than the discharge start voltage in the discharge channel 12 by themselves.

【0056】図8,9に示す例では、第1列電極31k
〜31k+2 において、共通する第1駆動パルスP1-1
印加し、第1列電極31k+3 〜31k+5 において、共通
する第1駆動パルスP1-2 を印加する。また、共通する
第1駆動パルスP1-1,P1-2 が印加される第2列電極3
k 〜33k+2 または33k+3 〜33k+5には、相互に
異なる第2駆動パルスP2-1 〜P2-3 が印加され、結果
的に、第2列電極33k と第2列電極33k+3 では、共
通する第2駆動パルスP2-1が印加される。また、第2
列電極33k+1 と第2列電極33k+4 では、共通する第
2駆動パルスP2-2 が印加され、第2列電極33k+2
第2列電極33k+5では、共通する第2駆動パルスP2-3
が印加される。
In the example shown in FIGS. 8 and 9, the first column electrode 31 k
In to 31 k + 2, and applies the first driving pulse P1 -1 common, in the first column electrode 31 k + 3 ~31 k + 5 , applies the first driving pulse P1 -2 common. In addition, the second column electrodes 3 to which the common first drive pulses P1 -1 , P1 -2 are applied
Different second drive pulses P2 -1 to P2 -3 are applied to 3 k to 33 k + 2 or 33 k + 3 to 33 k + 5 , and as a result, the second column electrodes 33 k and In the second column electrode 33 k + 3, the second drive pulse P2 -1 common is applied. Also, the second
A common second drive pulse P2 -2 is applied to the column electrode 33 k + 1 and the second column electrode 33 k + 4 , and a common second drive pulse P2 -2 is applied to the second column electrode 33 k + 2 and the second column electrode 33 k + 5 . Second drive pulse P2 -3
Is applied.

【0057】本実施例では、第1駆動パルスと第2駆動
パルスとが重なった部分(図8,9において星印部)
で、図6に示す状態となり、前述したように、プラズマ
放電が発生する。すなわち、本実施例に係る駆動方法で
は、共通化されたより少ない駆動パルスを用いて、順
次、プラズマ放電させる第1列電極と第2列電極の対を
走査していくことが可能になる。その結果、いわゆるマ
ルチプレックス駆動が可能になり、図4に示す駆動ドラ
イバとしての列電極ドライバ42中の駆動素子の数を削
減することができる。放電チャネル12がL個の場合に
は、列電極ドライバ42中の駆動素子の数は、最大で、
1/2 ×2個に削減することができる。
In the present embodiment, the portion where the first drive pulse and the second drive pulse overlap (stars in FIGS. 8 and 9)
Then, the state becomes as shown in FIG. 6, and the plasma discharge is generated as described above. That is, in the driving method according to the present embodiment, it is possible to sequentially scan the pair of the first column electrode and the second column electrode for plasma discharge by using the less common driving pulse. As a result, so-called multiplex drive becomes possible, and the number of drive elements in the column electrode driver 42 as the drive driver shown in FIG. 4 can be reduced. When the number of discharge channels 12 is L, the maximum number of drive elements in the column electrode driver 42 is
It can be reduced to L 1/2 × 2.

【0058】このように本実施例においては、ACプラ
ズマ放電によってデータ電圧DSの書き込みが行われ、
チャージアップが完了すればその部分は放電することが
なく、放電は持続しない。そのため、放電の局存化が起
こらないと共に、放電電流による電圧降下によって放電
が部分的に起こりにくくなることもない。したがって、
放電チャネル12の全域で均一な放電電流密度を得るこ
とができ、画面全域で安定な表示を得ることができる。
また、放電が持続しないため、放電発光によるコントラ
ストの低下も軽減できる。
As described above, in this embodiment, the data voltage DS is written by the AC plasma discharge,
When the charge-up is completed, that part will not be discharged, and the discharge will not continue. Therefore, the localization of the discharge does not occur, and the discharge is not likely to partially occur due to the voltage drop due to the discharge current. Therefore,
A uniform discharge current density can be obtained in the entire discharge channel 12, and a stable display can be obtained in the entire screen.
Further, since the discharge does not continue, it is possible to reduce the deterioration of the contrast caused by the discharge light emission.

【0059】また、本実施例では、列電極31,33を
覆うように誘電体層32が設けられるため、プラズマ放
電によって生成されたイオンおよび/または電子によっ
て列電極31,33がスパッタされにくくなり、列電極
31,33の断線を抑制できる。また、スパッタされて
も列電極31,33を構成する金属が飛び散ることがな
く、透過率の低下を防止することができる。
Further, in this embodiment, since the dielectric layer 32 is provided so as to cover the column electrodes 31 and 33, the column electrodes 31 and 33 are less likely to be sputtered by the ions and / or electrons generated by the plasma discharge. It is possible to suppress disconnection of the column electrodes 31 and 33. Further, even if sputtered, the metal forming the column electrodes 31 and 33 does not scatter, and the decrease in transmittance can be prevented.

【0060】また、誘電体シート3および誘電体層32
の放電チャネル12側の面に保護層を付加すれば、プラ
ズマ放電による誘電体シート3および誘電体層32の経
時的劣化による放電開始電圧の上昇を抑制できると共
に、積極的に放電開始電圧を低くできる利点がある。
The dielectric sheet 3 and the dielectric layer 32 are also included.
If a protective layer is added to the surface on the side of the discharge channel 12 of No. 1, it is possible to suppress the rise of the discharge start voltage due to the time-dependent deterioration of the dielectric sheet 3 and the dielectric layer 32 due to plasma discharge, and positively lower the discharge start voltage. There are advantages.

【0061】なお、上述実施例においては、下側基板8
上に列電極31,33を覆うように、透明または不透明
な誘電体層32を設けたものであるが、ACプラズマ放
電の動作は誘電体シート3が存在することによって達成
されるため、誘電体層32は必ずしも必要なものではな
い。
In the above embodiment, the lower substrate 8
Although a transparent or opaque dielectric layer 32 is provided so as to cover the column electrodes 31 and 33, the operation of AC plasma discharge is achieved by the presence of the dielectric sheet 3, so that the dielectric material is used. Layer 32 is not necessary.

【0062】第2実施例 次に、本発明の他の実施例について説明する。図10に
示すように、本実施例に係るプラズマアドレス表示装置
では、下側基板8の上に形成した第1列電極31aの上
に、誘電体層32aを介して第2列電極33aを積層
し、これらを誘電体層32aで覆っている。基準電極3
5aは、誘電体層32aの近くに隣接して下側基板8上
に放電チャネル12内に露出するように形成してある。
Second Embodiment Next, another embodiment of the present invention will be described. As shown in FIG. 10, in the plasma addressed display device according to the present embodiment, the second column electrode 33a is laminated on the first column electrode 31a formed on the lower substrate 8 via the dielectric layer 32a. However, these are covered with the dielectric layer 32a. Reference electrode 3
5a is formed adjacent to the dielectric layer 32a on the lower substrate 8 so as to be exposed in the discharge channel 12.

【0063】列電極31a,33aおよび基準電極35
aの材質に関しては、前記第1実施例と同様である。本
実施例のその他の構成は、前記第1実施例と同様であ
る。本実施例に係るプラズマアドレス表示装置は、前記
第1実施例のものと同様な作用を有する上に、さらに次
の作用を有する。
Column electrodes 31a, 33a and reference electrode 35
The material of a is the same as in the first embodiment. The other structure of this embodiment is the same as that of the first embodiment. The plasma addressed display device according to the present embodiment has the same operation as that of the first embodiment, and further has the following operation.

【0064】すなわち、放電チャネル12内で、第1列
電極31aと第2列電極33aとが誘電体層32aを介
して絶縁して積層してあるので、放電チャネル12内で
光が透過する(液晶層7に対して垂直方向に透過する)
部分の面積を大きくすることができ、開口率を上げるこ
とができる。基準電極35aをITO膜などの透明電極
で構成すれば、さらに開口率を向上させることができ
る。また、基準電極35aを遮光性の材質であって低抵
抗の材質のもの(たとえばニッケルまたはニッケル合
金)で構成する場合には、放電チャネル12内の一方の
隔壁10に近接して設けることが好ましい。視野角の改
善を図ることができるからである。なお、基準電極35
aの幅が、放電チャネル12の幅に比較して小さい場合
でも、放電チャネル12内での放電後に、放電チャネル
12内の電位を基準電極の電位に均一に設定することが
できることは、本発明者の実験により確認されている。
That is, in the discharge channel 12, the first column electrode 31a and the second column electrode 33a are laminated so as to be insulated from each other through the dielectric layer 32a, so that light is transmitted in the discharge channel 12 ( (Transmits in the direction perpendicular to the liquid crystal layer 7)
The area of the portion can be increased and the aperture ratio can be increased. If the reference electrode 35a is made of a transparent electrode such as an ITO film, the aperture ratio can be further improved. Further, when the reference electrode 35a is made of a light-shielding material having a low resistance (for example, nickel or nickel alloy), it is preferable to provide the reference electrode 35a close to one of the barrier ribs 10 in the discharge channel 12. . This is because the viewing angle can be improved. The reference electrode 35
Even if the width of a is smaller than the width of the discharge channel 12, it is possible to uniformly set the potential in the discharge channel 12 to the potential of the reference electrode after the discharge in the discharge channel 12. It is confirmed by the experiment of the person.

【0065】第3実施例 図11に示すように、本実施例に係るプラズマアドレス
表示装置は、図10に示す実施例の変形例であり、誘電
体層32bの上に、基準電極35bが形成してある。
Third Embodiment As shown in FIG. 11, the plasma addressed display device according to this embodiment is a modification of the embodiment shown in FIG. 10, in which the reference electrode 35b is formed on the dielectric layer 32b. I am doing it.

【0066】すなわち、下側基板8の上に形成した第1
列電極31bの上に、誘電体層32bを介して第2列電
極33bを積層し、これらを誘電体層32bで覆ってい
る。基準電極35bは、誘電体層32bの上に、放電チ
ャネル12内に露出するように形成してある。
That is, the first formed on the lower substrate 8
The second column electrode 33b is laminated on the column electrode 31b via the dielectric layer 32b, and these are covered with the dielectric layer 32b. The reference electrode 35b is formed on the dielectric layer 32b so as to be exposed in the discharge channel 12.

【0067】列電極31b,33bおよび基準電極35
bの材質に関しては、前記第2実施例と同様である。本
実施例のその他の構成は、前記第2実施例と同様であ
る。本実施例に係るプラズマアドレス表示装置は、前記
第2実施例のものと比較し、さらに開口率を上げること
ができる。
Column electrodes 31b and 33b and reference electrode 35
The material of b is the same as in the second embodiment. The other structure of this embodiment is the same as that of the second embodiment. The plasma addressed display device according to this embodiment can further increase the aperture ratio as compared with the plasma addressed display device according to the second embodiment.

【0068】第4実施例 図12に示すように、本実施例に係るプラズマアドレス
表示装置は、図11に示す実施例の変形例であり、誘電
体層32cおよび下側基板8の上に、平面状の基準電極
35cが形成してある。
Fourth Embodiment As shown in FIG. 12, the plasma addressed display device according to the present embodiment is a modification of the embodiment shown in FIG. 11, in which a dielectric layer 32c and a lower substrate 8 are provided. A planar reference electrode 35c is formed.

【0069】本実施例では、下側基板8の上に形成した
第1列電極31cの上に、誘電体層32cを介して第2
列電極33cを積層し、これらを誘電体層32cで覆っ
ている。基準電極35cは、図13(A)に示すよう
に、列電極31c,33cと略直交するように、所定間
隔でストライプ状に形成してある。本実施例では、基準
電極35cは透明電極膜で構成され、隔壁10の下方に
も位置するように、平面状に配置される。基準電極35
cを、放電チャネルの下方全面に形成しなかったのは、
全面を覆ってしまうと、基準電極35cが列電極31
c,33cのシールドとなり、放電チャネル12でのA
C放電ができなくなるからである。
In the present embodiment, the second column electrode 31c formed on the lower substrate 8 and the second column electrode 31c via the dielectric layer 32c are used.
The column electrodes 33c are stacked, and these are covered with the dielectric layer 32c. As shown in FIG. 13A, the reference electrodes 35c are formed in stripes at predetermined intervals so as to be substantially orthogonal to the column electrodes 31c and 33c. In this embodiment, the reference electrode 35c is made of a transparent electrode film and is arranged in a plane so as to be located below the partition wall 10. Reference electrode 35
c was not formed on the entire lower surface of the discharge channel,
When the entire surface is covered, the reference electrode 35c becomes the column electrode 31.
c, 33c shield, A in discharge channel 12
This is because C discharge cannot be performed.

【0070】なお、本実施例の変形例として、図13
(B)に示すように、平面状の基準電極35c’を、所
定間隔またはピッチで、開口部40(たとえば円形、そ
の他の形状)を形成した透明導電膜で構成しても良い。
この開口部40を形成することで、列電極31c,33
cの放電チャネル側上方で、これら列電極31c,33
cの放電チャネル側上方の一部が開くことになる。
As a modified example of this embodiment, FIG.
As shown in (B), the planar reference electrode 35c 'may be formed of a transparent conductive film in which the openings 40 (for example, a circular shape and other shapes) are formed at predetermined intervals or pitches.
By forming this opening 40, the column electrodes 31c, 33
These column electrodes 31c and 33 are provided above the discharge channel side of c.
Part of the upper side of the discharge channel side of c is opened.

【0071】列電極31c,33cの材質に関しては、
前記第2実施例と同様である。本実施例のその他の構成
は、前記第2実施例と同様である。本実施例に係るプラ
ズマアドレス表示装置は、前記第2実施例のものと比較
し、さらに開口率を上げることができる。
Regarding the material of the column electrodes 31c and 33c,
This is similar to the second embodiment. The other structure of this embodiment is the same as that of the second embodiment. The plasma addressed display device according to this embodiment can further increase the aperture ratio as compared with the plasma addressed display device according to the second embodiment.

【0072】第5実施例 本実施例に係るプラズマアドレス表示装置では、図14
(A)に示すように、隔壁10の内部に、第1列電極3
1dと第2列電極33dとを埋め込んで形成してある。
隔壁10は、ガラスを主成分とする誘電体材料で構成さ
れる。第1,第2列電極31d,33dを埋め込んで形
成するには、隔壁10をスクリーン印刷などで積層して
形成する場合に、隔壁形成用スクリーン印刷の途中で、
列電極31d,33dを形成するためのスクリーン印刷
を行えば良い。またはその他の手段を採用することがで
きる。
Fifth Embodiment FIG. 14 shows a plasma addressed display device according to this embodiment.
As shown in (A), the first column electrodes 3 are provided inside the partition wall 10.
1d and the second column electrode 33d are embedded and formed.
The partition wall 10 is made of a dielectric material whose main component is glass. To form the first and second column electrodes 31d and 33d by embedding, when the barrier ribs 10 are stacked and formed by screen printing or the like, during the barrier rib forming screen printing,
Screen printing may be performed to form the column electrodes 31d and 33d. Alternatively, other means can be adopted.

【0073】また、本実施例では、放電チャネル12を
構成する一方の隔壁10の近くに、好ましくは隔壁10
に当接するように基準電極35dが形成してある。列電
極31dおよび基準電極35dの材質などは前記第1実
施例と同様である。本実施例のその他の構成は、前記第
1実施例と同様である。
Further, in this embodiment, the barrier ribs 10 are preferably formed near one of the barrier ribs 10 forming the discharge channel 12.
A reference electrode 35d is formed so as to abut on the. The materials of the column electrode 31d and the reference electrode 35d are the same as in the first embodiment. The other structure of this embodiment is the same as that of the first embodiment.

【0074】本実施例に係るプラズマアドレス表示装置
は、前記第1実施例のものと同様な作用を有する上に、
図10〜12に示す実施例に比較しても、開口率がさら
に向上する。第6実施例 次に、本発明のさらにその他の実施例について説明す
る。
The plasma addressed display device according to the present embodiment has the same operation as that of the first embodiment, and
The aperture ratio is further improved as compared with the examples shown in FIGS. Sixth Embodiment Next, still another embodiment of the present invention will be described.

【0075】図14(B)に示すように、本実施例に係
るプラズマアドレス表示装置では、隔壁10の内部に、
列電極31e,33eを埋め込んで形成してある点で前
記第5実施例と同様である。本実施例では、基準電極3
5eを、透明導電膜で構成し、下側基板8の略全面に形
成してある。隔壁10は、基準電極35eの上に形成さ
れる。
As shown in FIG. 14B, in the plasma addressed display device according to the present embodiment, inside the partition wall 10,
This is the same as the fifth embodiment in that the column electrodes 31e and 33e are embedded and formed. In this embodiment, the reference electrode 3
5e is composed of a transparent conductive film and is formed on substantially the entire surface of the lower substrate 8. The partition wall 10 is formed on the reference electrode 35e.

【0076】列電極31e,33eの材質に関しては、
前記第5実施例と同様である。本実施例のその他の構成
は、前記第5実施例と同様である。本実施例に係るプラ
ズマアドレス表示装置は、前記第5実施例のものと同様
な作用を有する上に、さらに次の作用を有する。
Regarding the materials of the column electrodes 31e and 33e,
This is similar to the fifth embodiment. The other structure of this embodiment is the same as that of the fifth embodiment. The plasma addressed display device according to the present embodiment has the same operation as that of the fifth embodiment, and further has the following operation.

【0077】すなわち、放電チャネル12内では、透明
材料のみが存在し、開口率がさらに向上する。また、基
準電極35eが放電チャネル12の下面全面に形成され
るので、基準電極35eの抵抗が低くなり、電圧降下が
少なくなる。第7実施例 図14(C)に示すように、本実施例に係るプラズマア
ドレス表示装置は、図14(A)に示す第5実施例の変
形例であり、基準電極35fが、隔壁10の一部を構成
し、基準電極35fの両端が放電チャネル12に露出す
るように形成してある。本実施例では、隔壁10の低部
に、基準電極35fが形成してある。
That is, only the transparent material is present in the discharge channel 12, and the aperture ratio is further improved. Further, since the reference electrode 35e is formed on the entire lower surface of the discharge channel 12, the resistance of the reference electrode 35e is reduced and the voltage drop is reduced. Seventh Embodiment As shown in FIG. 14C, the plasma addressed display device according to the present embodiment is a modification of the fifth embodiment shown in FIG. 14A, in which the reference electrode 35f is the partition wall 10. A part of the reference electrode 35f is formed so that both ends of the reference electrode 35f are exposed to the discharge channel 12. In this embodiment, the reference electrode 35f is formed on the lower portion of the partition wall 10.

【0078】列電極31f,33fは、前記第5実施例
と同様に、隔壁10内に埋め込んで形成してある。列電
極31f,33fの材質に関しては、前記第5実施例と
同様である。本実施例のその他の構成は、前記第5実施
例と同様である。本実施例に係るプラズマアドレス表示
装置は、前記第5実施例のものと同様な作用を有する上
に、さらに次の作用を有する。
The column electrodes 31f and 33f are formed by being embedded in the partition wall 10 as in the fifth embodiment. The materials of the column electrodes 31f and 33f are the same as in the fifth embodiment. The other structure of this embodiment is the same as that of the fifth embodiment. The plasma addressed display device according to the present embodiment has the same operation as that of the fifth embodiment, and further has the following operation.

【0079】すなわち、放電チャネル12内では、電極
が何等配置されず、開口率がさらに向上する。第8実施例 図15(D)に示すように、本実施例に係るプラズマア
ドレス表示装置は、図14(C)に示す第7実施例の変
形例であり、基準電極35gが、隔壁10の一部を構成
し、基準電極35gの両端が放電チャネル12に露出す
るように形成してある。本実施例では、隔壁10内に埋
め込まれた列電極31g,33gの上に、絶縁して、基
準電極35gが形成してある。
That is, in the discharge channel 12, no electrode is arranged and the aperture ratio is further improved. Eighth Embodiment As shown in FIG. 15 (D), the plasma addressed display device according to the present embodiment is a modification of the seventh embodiment shown in FIG. 14 (C), in which the reference electrode 35g is the partition wall 10. A part of the reference electrode 35g is formed so that both ends of the reference electrode 35g are exposed to the discharge channel 12. In this embodiment, the reference electrode 35g is formed on the column electrodes 31g and 33g embedded in the partition wall 10 so as to be insulated.

【0080】列電極31g,33gの材質に関しては、
前記第7実施例と同様である。本実施例のその他の構成
は、前記第5実施例と同様である。本実施例に係るプラ
ズマアドレス表示装置は、前記第7実施例のものと同様
な作用を有する。
Regarding the material of the column electrodes 31g and 33g,
This is similar to the seventh embodiment. The other structure of this embodiment is the same as that of the fifth embodiment. The plasma addressed display device according to this embodiment has the same operation as that of the seventh embodiment.

【0081】第9実施例 図15(E)に示すように、本実施例に係るプラズマア
ドレス表示装置は、図14(C)に示す第7実施例の変
形例であり、基準電極35hが、隔壁10の一部を構成
し、基準電極35hの両端が放電チャネル12に露出す
るように形成してある。本実施例では、隔壁10内に埋
め込まれた列電極31h,33hの間に、絶縁して、基
準電極35hが形成してある。
Ninth Embodiment As shown in FIG. 15E, the plasma addressed display device according to this embodiment is a modification of the seventh embodiment shown in FIG. 14C, in which the reference electrode 35h is A part of the partition wall 10 is formed, and both ends of the reference electrode 35h are formed so as to be exposed to the discharge channel 12. In this embodiment, the reference electrode 35h is formed between the column electrodes 31h and 33h embedded in the partition wall 10 so as to be insulated.

【0082】列電極31h,33hの材質に関しては、
前記第7実施例と同様である。本実施例のその他の構成
は、前記第5実施例と同様である。本実施例に係るプラ
ズマアドレス表示装置は、前記第7実施例のものと同様
な作用を有する。
Regarding the material of the column electrodes 31h and 33h,
This is similar to the seventh embodiment. The other structure of this embodiment is the same as that of the fifth embodiment. The plasma addressed display device according to this embodiment has the same operation as that of the seventh embodiment.

【0083】なお、本発明は、上述した実施例に限定さ
れるものではなく、本発明の範囲内で種々に改変するこ
とができる。たとえば、第1列電極31,31a〜31
hおよび第2列電極33,33a〜33hの少なくとも
いずれかは、下側基板8の上に形成した後、下側基板の
全面を誘電体層で覆うように形成し、その誘電体層の表
面に、必要に応じて保護層を形成するように構成するこ
ともできる。また、本発明では、二以上の列電極を各放
電チャネル12内に配置しても良い。
The present invention is not limited to the above-mentioned embodiments, but can be variously modified within the scope of the present invention. For example, the first column electrodes 31, 31a to 31
At least one of h and the second column electrodes 33, 33a to 33h is formed on the lower substrate 8 and then formed so as to cover the entire surface of the lower substrate with a dielectric layer, and the surface of the dielectric layer. In addition, a protective layer may be formed if necessary. Further, in the present invention, two or more column electrodes may be arranged in each discharge channel 12.

【0084】[0084]

【発明の効果】以上説明してきたように、本発明によれ
ば、列電極が放電チャネルに露出せず、交流(AC)プ
ラズマ放電によってデータ電圧の書き込みが行われるた
め、チャージアップが完了すれば、その部分は放電する
ことがなく、放電は持続しない。そのため、放電の局存
化が起こらないと共に、放電電流による電圧降下によっ
て放電が部分的に起こりにくくなることもない。したが
って、放電チャネル全域で均一な放電電流密度を得るこ
とが容易であり、画面全域で安定な表示を得ることが可
能となる。また、放電が持続しないため、放電発光によ
るコントラストの低下も軽減し得る。
As described above, according to the present invention, since the column electrode is not exposed in the discharge channel and the data voltage is written by the alternating current (AC) plasma discharge, the charge up is completed. , That part does not discharge, and the discharge does not continue. Therefore, the localization of the discharge does not occur, and the discharge is not likely to partially occur due to the voltage drop due to the discharge current. Therefore, it is easy to obtain a uniform discharge current density over the entire discharge channel, and stable display can be obtained over the entire screen. In addition, since the discharge does not continue, it is possible to reduce the decrease in contrast due to discharge light emission.

【0085】また、本発明では、プラズマ放電を発生さ
せるべき放電チャネル以外の1以上の非選択放電チャネ
ルに存在する一方の第1列電極にも、プラズマ放電を発
生させるべき選択放電チャネルに存在する一方の第1列
電極と共通する第1駆動パルスを印加し、前記共通の第
1駆動パルスが印加された非選択放電チャネルに存在す
る他方の第2列電極には、選択放電チャネルに存在する
他方の第2列電極に印加される第2駆動パルスとは異な
る信号電圧を印加することで、いわゆるマルチプレクス
駆動が可能となる。その結果、放電チャネルの数をLと
すれば、列電極の駆動ドライバ中の駆動素子の数を、最
大でL1/2 ×2に減らすことができる。
Further, in the present invention, one of the first column electrodes existing in one or more non-selective discharge channels other than the discharge channel in which plasma discharge is to be generated is also present in the selective discharge channel in which plasma discharge is to be generated. The first drive pulse common to one of the first column electrodes is applied, and the other second column electrode existing in the non-selected discharge channel to which the common first drive pulse is applied is present in the selected discharge channel. By applying a signal voltage different from the second drive pulse applied to the other second column electrode, so-called multiplex drive becomes possible. As a result, if the number of discharge channels is L, the number of drive elements in the column electrode drive driver can be reduced to a maximum of L 1/2 × 2.

【0086】さらに、本発明では、誘電体シートなどで
構成される電位設定シートの放電チャネル側に位置する
面に保護層を形成することで、プラズマ放電による電位
設定シートの経時的な劣化による放電開始電圧の上昇を
抑制し得ると共に、積極的に放電開始電圧を低くするこ
とが可能となる。
Further, according to the present invention, the protective layer is formed on the surface of the potential setting sheet formed of the dielectric sheet or the like, which is located on the discharge channel side, so that the discharge due to the deterioration of the potential setting sheet due to the plasma discharge over time. It is possible to suppress an increase in the starting voltage and positively lower the discharge starting voltage.

【0087】さらにまた、本発明では、列電極の放電チ
ャネル側に位置する面に誘電体層を設けることで、プラ
ズマ放電によって生成されたイオンおよび/または電子
によって列電極がスパッタされにくくなり、電極の断線
を抑制することが可能となる。また、スパッタされても
金属が飛び散ることがなく、透過率の低下を防止し得
る。
Furthermore, in the present invention, by providing the dielectric layer on the surface of the column electrode located on the discharge channel side, the column electrode is less likely to be sputtered by the ions and / or electrons generated by the plasma discharge, and the electrode Can be suppressed. Further, even if sputtered, the metal does not scatter, and the decrease in transmittance can be prevented.

【0088】さらに本発明では、列電極の放電チャネル
側に位置する面に誘電体層を設け、その誘電体層の放電
チャネル側に位置する面に保護層を付加することで、プ
ラズマ放電による誘電体層の経時的な劣化による放電開
始電圧の上昇を抑制し得ると共に、積極的に放電開始電
圧を低くすることが可能となる。
Further, in the present invention, a dielectric layer is provided on the surface of the column electrode located on the side of the discharge channel, and a protective layer is added to the surface of the dielectric layer located on the side of the discharge channel. It is possible to suppress an increase in the discharge starting voltage due to the deterioration of the body layer over time, and it is possible to positively lower the discharge starting voltage.

【0089】本発明において、列電極を、放電チャネル
を区画する隔壁内に埋め込むことで、列電極による遮光
がなくなり、開口率を向上させることができる。この場
合において、基準電極を、放電チャネルを区画する隔壁
の一部を構成するように形成することで、基準電極を透
明にすることなく、さらに開口率を上げることができ
る。
In the present invention, by embedding the column electrodes in the partition walls that partition the discharge channels, light shielding by the column electrodes is eliminated and the aperture ratio can be improved. In this case, by forming the reference electrode so as to form a part of the partition wall that defines the discharge channel, the aperture ratio can be further increased without making the reference electrode transparent.

【0090】本発明において、列電極を、誘電体層で覆
い、この誘電体層の上に基準電極を放電チャネルに露出
するように積層して設けることで、これらを積層しない
で設けた場合に比較して、開口率を向上させることがで
きる。本発明では、列電極の上方で、しかも放電チャネ
ルの下面に基準電極を平面状に設けることもできる。こ
の場合には、開口率を上げる観点から、基準電極は、透
明であることが好ましい。また、この場合において、基
準電極が、列電極の上方を全て覆ってしまうと、基準電
極がシールドとなり、放電チャネルでの放電ができなく
なるので、基準電極は、ストライプ状透明膜あるいは多
数の開口部を有する透明膜などで構成することが好まし
い。
In the present invention, the column electrode is covered with the dielectric layer, and the reference electrode is laminated on the dielectric layer so as to be exposed to the discharge channel. In comparison, the aperture ratio can be improved. In the present invention, the reference electrode may be provided in a planar shape above the column electrode and on the lower surface of the discharge channel. In this case, the reference electrode is preferably transparent from the viewpoint of increasing the aperture ratio. Further, in this case, if the reference electrode completely covers the upper part of the column electrode, the reference electrode becomes a shield and discharge in the discharge channel cannot be performed. Therefore, the reference electrode is a stripe transparent film or a large number of openings. It is preferable to be composed of a transparent film having

【0091】基準電極を放電チャネルの下面に平面状に
設けることで、基準電極としての機能が向上する。
By providing the reference electrode on the lower surface of the discharge channel in a planar shape, the function as the reference electrode is improved.

【図面の簡単な説明】[Brief description of drawings]

【図1】図1は本発明の一実施例に係るプラズマアドレ
ス表示装置の要部概略断面斜視図である。
FIG. 1 is a schematic cross-sectional perspective view of a main part of a plasma addressed display device according to an embodiment of the present invention.

【図2】図2は図1に示すプラズマアドレス表示装置の
要部概略断面図である。
FIG. 2 is a schematic cross-sectional view of a main part of the plasma addressed display device shown in FIG.

【図3】図3は図1,2に示す実施例の行電極、列電
極、基準電極等の配列を示す図である。
FIG. 3 is a diagram showing an arrangement of row electrodes, column electrodes, reference electrodes and the like of the embodiment shown in FIGS.

【図4】図4は本実施例に係るプラズマアドレス表示装
置の駆動回路構成を示す図である。
FIG. 4 is a diagram showing a drive circuit configuration of a plasma addressed display device according to the present embodiment.

【図5】図5は本実施例における1つの放電チャネルの
部分を拡大して示した断面図である。
FIG. 5 is an enlarged sectional view showing a portion of one discharge channel in the present embodiment.

【図6】図6は図5に示す第1列電極31および第2列
電極33に印加される駆動パルスの波形図である。
6 is a waveform diagram of drive pulses applied to the first column electrode 31 and the second column electrode 33 shown in FIG.

【図7】図7(A)〜(D)は図6に示す〜に示す
時点での放電チャネル内の電位状態を示す概略図であ
る。
7A to 7D are schematic diagrams showing potential states in the discharge channel at the time points shown in FIGS.

【図8】図8(A)〜(C)はマルチプレックス駆動の
一例を示す駆動パルスの波形図である。
8A to 8C are waveform diagrams of drive pulses showing an example of multiplex drive.

【図9】図8(D)〜(F)はマルチプレックス駆動の
一例を示す駆動パルスの波形図である。
9 (D) to (F) are drive pulse waveform diagrams showing an example of multiplex drive.

【図10】図10は本発明の他の実施例に係るプラズマ
アドレス表示装置の要部断面図である。
FIG. 10 is a cross-sectional view of essential parts of a plasma addressed display device according to another embodiment of the present invention.

【図11】図11は本発明のさらにその他の実施例に係
るプラズマアドレス表示装置の要部断面図である。
FIG. 11 is a cross-sectional view of essential parts of a plasma addressed display device according to still another embodiment of the present invention.

【図12】図12は本発明のさらにその他の実施例に係
るプラズマアドレス表示装置の要部断面図である。
FIG. 12 is a cross-sectional view of essential parts of a plasma addressed display device according to still another embodiment of the present invention.

【図13】図13(A),(B)は図12のXIII−XIII
線に沿う要部断面図である。
13 (A) and (B) are XIII-XIII of FIG.
It is a principal part sectional drawing which follows the line.

【図14】図14(A)〜(C)は本発明のさらにその
他の実施例に係るプラズマアドレス表示装置の要部断面
図である。
14A to 14C are cross-sectional views of a main part of a plasma addressed display device according to still another embodiment of the present invention.

【図15】図15(D),(E)は本発明のさらにその
他の実施例に係るプラズマアドレス表示装置の要部断面
図である。
15 (D) and 15 (E) are cross-sectional views of a main part of a plasma addressed display device according to still another embodiment of the present invention.

【図16】図16は提案されているプラズマアドレス表
示装置の要部概略斜視図である。
FIG. 16 is a schematic perspective view of a main part of a proposed plasma addressed display device.

【図17】図17は図16のプラズマアドレス表示装置
の要部概略断面図である。
17 is a schematic cross-sectional view of a main part of the plasma addressed display device of FIG.

【図18】図18は、図16に示すプラズマアドレス表
示装置のデータ電極、プラズマ電極、放電チャネルの配
列を示す図である。
FIG. 18 is a diagram showing an arrangement of data electrodes, plasma electrodes, and discharge channels of the plasma addressed display device shown in FIG. 16.

【図19】図19は従来のプラズマアドレス表示装置の
回路構成を示す図である。
FIG. 19 is a diagram showing a circuit configuration of a conventional plasma addressed display device.

【図20】図20は従来例におけるカソード電圧、デー
タ電圧の変化を示す波形図である。
FIG. 20 is a waveform diagram showing changes in cathode voltage and data voltage in a conventional example.

【符号の説明】[Explanation of symbols]

201 電気光学表示セル 2N プラズマセル 3 誘電体シート 4 上側のガラス基板(上側基板) 5,51 〜5m 行電極 7 液晶層 8 下側のガラス基板(下側基板) 10 隔壁 12 放電チャネル 13 画素 21 液晶ドライバ 23 制御回路 31,311 〜31n,31a〜31h 第1列電極 32 誘電体層 35,351 〜35n ,35a〜35h 基準電極 40 開口部 41 基準電極ドライバ 42 列電極ドライバ 200 プラズマアドレス表示装置201 electro-optical display cell 2N plasma cell 3 dielectric sheet 4 the upper glass substrate (upper substrate) 5,5 1 to 5 m row electrodes 7 liquid crystal layer 8 below the glass substrate (lower substrate) 10 partitions 12 discharge channel 13 pixel 21 LCD driver 23 control circuit 31, 31 1 to 31 n, 31 a to 31 h first column electrode 32 dielectric layer 35,35 1 ~35 n, 35a~35h reference electrode 40 opening 41 reference electrode driver 42 column electrode driver 200 Plasma Address Display

Claims (20)

【特許請求の範囲】[Claims] 【請求項1】 列方向にストライプ状に設けられ、放電
可能な気体が封入してある複数の放電チャネルを有する
プラズマセルと、 前記各放電チャネル内に少なくとも一部が露出するよう
に設けられた基準電極と、 前記各放電チャネル毎に列方向にストライプ状に、しか
も放電チャネル内に露出しないように、各放電チャネル
毎に二以上形成された列電極と、 前記プラズマセルに隣接して積層するように設けられた
表示セルと、 前記表示セル内に平面方向に配置された電気光学材料層
と、 前記電気光学材料層と前記放電チャネルとの間に平面方
向に配置され、キャパシタとして機能可能な電位設定用
シートと、 前記電気光学材料層を挟んで前記電位設定用シートと反
対側に設けられ、前記列電極と略直交する方向に略平行
に配置された複数の行電極とを有するプラズマアドレス
表示装置。
1. A plasma cell having a plurality of discharge channels, which are provided in a stripe shape in a column direction and in which a dischargeable gas is enclosed, and at least a part of each plasma channel is exposed in each discharge channel. A reference electrode, two or more column electrodes formed in each discharge channel in stripes in the column direction so as not to be exposed in the discharge channel, and stacked adjacent to the plasma cell. And the electro-optical material layer disposed in the display cell in the plane direction, and the electro-optical material layer disposed in the plane direction between the electro-optical material layer and the discharge channel and capable of functioning as a capacitor. A potential setting sheet and a plurality of sheets provided on the opposite side of the potential setting sheet with the electro-optical material layer sandwiched therebetween and arranged substantially parallel to a direction substantially orthogonal to the column electrodes. A plasma addressed display device having a row electrode.
【請求項2】 前記行電極にデータ電圧を印加するデー
タ電圧手段と、 前記列電極に駆動パルスを印加する駆動パルス印加手段
とをさらに有し、 前記放電チャネル毎に形成された二以上の列電極に印加
される電圧に応じて、各放電チャネルを走査し、特定の
放電チャネルにて放電を生じさせ、この放電チャネルで
の放電をスイッチとして、各画素に相当する光学材料層
および電位設定シートに、前記データ電圧を印加し、前
記電位設定シートにより、所定時間の間、光学材料層に
対してデータ電圧に対応する電圧の印加を保持する請求
項1に記載のプラズマアドレス表示装置。
2. A data voltage means for applying a data voltage to the row electrodes, and a drive pulse applying means for applying a drive pulse to the column electrodes, the two or more columns being formed for each discharge channel. Each discharge channel is scanned according to the voltage applied to the electrode to generate a discharge in a specific discharge channel, and the discharge in this discharge channel is used as a switch, and an optical material layer corresponding to each pixel and a potential setting sheet. The plasma address display device according to claim 1, wherein the data voltage is applied to the optical material layer, and the application of the voltage corresponding to the data voltage to the optical material layer is held for a predetermined time by the potential setting sheet.
【請求項3】 前記各放電チャネルには、第1列電極と
第2列電極とが配置され、プラズマ放電を発生させるべ
き放電チャネルを選択する際に、放電チャネル毎に存在
する一方の第1列電極に印加される第1駆動パルスと、
他方の第2列電極に印加される第2駆動パルスとが、前
記基準電極の電位に対して相互に逆極性となるように印
加する駆動制御手段をさらに有する請求項2に記載のプ
ラズマアドレス表示装置。
3. A first column electrode and a second column electrode are disposed in each of the discharge channels, and one of the first column electrodes existing for each discharge channel when selecting a discharge channel in which plasma discharge is to be generated. A first drive pulse applied to the column electrodes,
3. The plasma address display according to claim 2, further comprising drive control means for applying a second drive pulse applied to the other second column electrode so that the second drive pulse has a polarity opposite to that of the potential of the reference electrode. apparatus.
【請求項4】 前記駆動制御手段が、プラズマ放電を発
生させるべき放電チャネル以外の1以上の非選択放電チ
ャネルに存在する一方の第1列電極にも、プラズマ放電
を発生させるべき選択放電チャネルに存在する一方の第
1列電極と共通する第1駆動パルスを印加し、前記共通
の第1駆動パルスが印加された非選択放電チャネルに存
在する他方の第2列電極には、選択放電チャネルに存在
する他方の第2列電極に印加される第2駆動パルスとは
異なる信号電圧を印加する請求項3に記載のプラズマア
ドレス表示装置。
4. The drive control means is also provided in one of the first column electrodes existing in one or more non-selective discharge channels other than the discharge channel in which plasma discharge is to be generated, in the selective discharge channel in which plasma discharge is to be generated. A first drive pulse that is common to one of the existing first column electrodes is applied, and the other second column electrode that is present in the non-selected discharge channel to which the common first drive pulse is applied is connected to the selected discharge channel. The plasma addressed display device according to claim 3, wherein a signal voltage different from the second drive pulse applied to the existing second column electrode is applied.
【請求項5】 前記各放電チャネル毎に存在する二以上
の列電極の各放電チャネル側に位置する面には、誘電体
層が形成してある請求項1〜4のいずれかに記載のプラ
ズマアドレス表示装置。
5. The plasma according to claim 1, wherein a dielectric layer is formed on a surface of each of the two or more column electrodes existing in each of the discharge channels, the surface being located on the discharge channel side. Address display device.
【請求項6】 前記各放電チャネル毎に存在する二以上
の列電極が、前記放電チャネルの下面で、略同一平面状
に並列して絶縁状態で配置される請求項1〜5のいずれ
かに記載のプラズマアドレス表示装置。
6. The method according to claim 1, wherein two or more column electrodes existing for each of the discharge channels are arranged in parallel in a substantially coplanar manner on the lower surface of the discharge channel in an insulated state. The plasma addressed display device described.
【請求項7】 前記各放電チャネル毎に存在する二以上
の列電極が、絶縁状態で積層して配置される請求項1〜
5のいずれかに記載のプラズマアドレス表示装置。
7. The one or more column electrodes existing in each of the discharge channels are stacked and arranged in an insulating state.
6. The plasma addressed display device according to any one of 5 above.
【請求項8】 前記基準電極が前記列電極の上に絶縁状
態で積層して配置される請求項7に記載のプラズマアド
レス表示装置。
8. The plasma addressed display device according to claim 7, wherein the reference electrode is laminated on the column electrode in an insulating state.
【請求項9】 前記基準電極が、透明材料で構成され、
前記列電極と略直交する方向に連続的に形成され、前記
列電極の放電チャネル側上方で、これら列電極の放電チ
ャネル側上方の一部が開くような形状を有する請求項8
に記載のプラズマアドレス表示装置。
9. The reference electrode is made of a transparent material,
9. The shape is formed continuously in a direction substantially orthogonal to the column electrodes, and has a shape such that a part of the column electrodes above the discharge channel side is open above the discharge channel side of the column electrodes.
Plasma addressed display device according to.
【請求項10】 前記基準電極が、ストライプ状に形成
される請求項9に記載のプラズマアドレス表示装置。
10. The plasma addressed display device of claim 9, wherein the reference electrode is formed in a stripe shape.
【請求項11】 前記基準電極が、多数の開口部を有す
る透明膜で構成される請求項9に記載のプラズマアドレ
ス表示装置。
11. The plasma addressed display device according to claim 9, wherein the reference electrode is formed of a transparent film having a large number of openings.
【請求項12】 前記各放電チャネル毎に存在する少な
くとも1の列電極が、前記放電チャネルを区画する隔壁
内に埋め込まれている請求項1〜5のいずれかに記載の
プラズマアドレス表示装置。
12. The plasma addressed display device according to claim 1, wherein at least one column electrode existing for each discharge channel is embedded in a partition wall that partitions the discharge channel.
【請求項13】 前記隔壁が誘電体材料で構成され、前
記基準電極が、放電チャネルの下面に形成された透明導
電膜である請求項12に記載のプラズマアドレス表示装
置。
13. The plasma addressed display device according to claim 12, wherein the partition wall is made of a dielectric material, and the reference electrode is a transparent conductive film formed on the lower surface of the discharge channel.
【請求項14】 前記基準電極が、当該基準電極の一部
が放電チャネル内に露出するように、前記隔壁の一部を
構成するように配置される請求項12に記載のプラズマ
アドレス表示装置。
14. The plasma addressed display device according to claim 12, wherein the reference electrode is arranged so as to form a part of the barrier rib so that a part of the reference electrode is exposed in a discharge channel.
【請求項15】 前記電位設定用シートが誘電体シート
である請求項1〜14のいずれかに記載のプラズマアド
レス表示装置。
15. The plasma address display device according to claim 1, wherein the potential setting sheet is a dielectric sheet.
【請求項16】 前記電位設定シートの前記放電チャネ
ル側に位置する面には、保護層が形成してある請求項1
〜15のいずれかに記載のプラズマアドレス表示装置。
16. A protective layer is formed on a surface of the potential setting sheet located on the discharge channel side.
16. The plasma addressed display device according to any one of 15 to 15.
【請求項17】 前記列電極の放電チャネル側に位置す
る面には、保護層が形成してある請求項1〜16のいず
れかに記載のプラズマアドレス表示装置。
17. The plasma addressed display device according to claim 1, wherein a protective layer is formed on a surface of the column electrode located on the discharge channel side.
【請求項18】 請求項1に記載のプラズマアドレス表
示装置の駆動方法であって、 前記列電極に駆動パルスを印加する工程と、 前記行電極にデータ電圧を印加する工程とを有し、 前記放電チャネル毎に形成された二以上の列電極に印加
される電圧に応じて、各放電チャネルを走査し、特定の
放電チャネルにて放電を生じさせ、この放電チャネルで
の放電をスイッチとして、各画素に相当する光学材料層
および電位設定シートに、前記データ電圧を印加し、前
記電位設定シートにより、所定時間の間、光学材料層に
対してデータ電圧に対応する電圧の印加を保持するプラ
ズマアドレス表示装置の駆動方法。
18. The method of driving a plasma addressed display device according to claim 1, further comprising a step of applying a drive pulse to the column electrodes, and a step of applying a data voltage to the row electrodes. Depending on the voltage applied to the two or more column electrodes formed for each discharge channel, each discharge channel is scanned to cause discharge in a specific discharge channel, and the discharge in this discharge channel is used as a switch. A plasma address that applies the data voltage to an optical material layer corresponding to a pixel and a potential setting sheet, and holds the application of a voltage corresponding to the data voltage to the optical material layer for a predetermined time by the potential setting sheet. Driving method of display device.
【請求項19】 前記各放電チャネルには、第1列電極
と第2列電極とを配置し、プラズマ放電を発生させるべ
き放電チャネルを選択する際に、放電チャネル毎に存在
する一方の第1列電極に印加される第1駆動パルスと、
他方の第2列電極に印加される第2駆動パルスとを、前
記基準電極の電位に対して相互に逆極性となるように印
加することを特徴とする請求項18に記載のプラズマア
ドレス表示装置の駆動方法。
19. A first column electrode and a second column electrode are disposed in each of the discharge channels, and one of the first column electrodes existing for each discharge channel when selecting a discharge channel in which plasma discharge is to be generated. A first drive pulse applied to the column electrodes,
19. The plasma addressed display device according to claim 18, wherein the second drive pulse applied to the other second column electrode is applied so as to have opposite polarities with respect to the potential of the reference electrode. Driving method.
【請求項20】 プラズマ放電を発生させるべき放電チ
ャネル以外の1以上の非選択放電チャネルに存在する一
方の第1列電極にも、プラズマ放電を発生させるべき選
択放電チャネルに存在する一方の第1列電極と共通する
同じ第1駆動パルスを印加し、前記共通の第1駆動パル
スが印加された非選択放電チャネルに存在する他方の第
2列電極には、選択放電チャネルに存在する他方の第2
列電極に印加される第2駆動パルスとは異なる信号電圧
を印加する請求項19に記載のプラズマアドレス表示装
置の駆動方法。
20. One of the first column electrodes existing in one or more non-selective discharge channels other than the discharge channel in which plasma discharge is to be generated is also one first column electrode existing in the selective discharge channel in which plasma discharge is to be generated. The same second drive pulse that is common to the column electrodes is applied, and the other second column electrode that is present in the non-selected discharge channel to which the common first drive pulse is applied is the other second column electrode that is present in the selected discharge channel. Two
The driving method of the plasma addressed display device according to claim 19, wherein a signal voltage different from the second driving pulse applied to the column electrode is applied.
JP11202995A 1995-05-10 1995-05-10 Plasma address display device and driving method thereof Expired - Fee Related JP3430707B2 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP11202995A JP3430707B2 (en) 1995-05-10 1995-05-10 Plasma address display device and driving method thereof

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP11202995A JP3430707B2 (en) 1995-05-10 1995-05-10 Plasma address display device and driving method thereof

Publications (2)

Publication Number Publication Date
JPH08304792A true JPH08304792A (en) 1996-11-22
JP3430707B2 JP3430707B2 (en) 2003-07-28

Family

ID=14576225

Family Applications (1)

Application Number Title Priority Date Filing Date
JP11202995A Expired - Fee Related JP3430707B2 (en) 1995-05-10 1995-05-10 Plasma address display device and driving method thereof

Country Status (1)

Country Link
JP (1) JP3430707B2 (en)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100644982B1 (en) * 1998-10-05 2006-11-13 소니 가부시끼 가이샤 Plasma addressed liquid crystal display device

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100644982B1 (en) * 1998-10-05 2006-11-13 소니 가부시끼 가이샤 Plasma addressed liquid crystal display device

Also Published As

Publication number Publication date
JP3430707B2 (en) 2003-07-28

Similar Documents

Publication Publication Date Title
KR100260580B1 (en) Apparatus for adressing data storage elements with an ionizable gas excited by an ac energy source
KR100649037B1 (en) Plasma address display apparatus
KR100340972B1 (en) Plasma address display device
JP3319042B2 (en) Plasma address display
US5903381A (en) Plasma addressed electro-optical display device
JP3430707B2 (en) Plasma address display device and driving method thereof
KR100612794B1 (en) Plasma addressing display device and driving method thereof
KR100590144B1 (en) Plasma addressed display device
JPH0868989A (en) Plasma address display device
US6411345B1 (en) Plasma addressed liquid crystal display device
JP3446384B2 (en) Plasma address display device and driving method thereof
JP3042109B2 (en) Image display device
KR100590148B1 (en) Plasma addressed display device
JPH0721923A (en) Plasma display panel
JP2002040393A (en) Plasma address display device and driving method therefor
JP2003151443A (en) Ac type plasma display panel
JP3393419B2 (en) Plasma address display
JP2001195036A (en) Plasma address display device and its driving method
JP2000243296A (en) Plasma address display device
JPH07295504A (en) Plasma address display device
JPH09113882A (en) Plasma address display device and driving method therefor
JP2000235175A (en) Plasma address display device
JP2001125070A (en) Plasma address display device and driving method therefor
JPH06289808A (en) Driving method of plasma address display element
JPH08304764A (en) Driving method for plasma address liquid crystal display device

Legal Events

Date Code Title Description
LAPS Cancellation because of no payment of annual fees