JP2002040393A - Plasma address display device and driving method therefor - Google Patents

Plasma address display device and driving method therefor

Info

Publication number
JP2002040393A
JP2002040393A JP2000225175A JP2000225175A JP2002040393A JP 2002040393 A JP2002040393 A JP 2002040393A JP 2000225175 A JP2000225175 A JP 2000225175A JP 2000225175 A JP2000225175 A JP 2000225175A JP 2002040393 A JP2002040393 A JP 2002040393A
Authority
JP
Japan
Prior art keywords
column electrode
discharge
voltage
electrode
column
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP2000225175A
Other languages
Japanese (ja)
Inventor
Toshiyuki Fujine
俊之 藤根
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Sharp Corp
Original Assignee
Sharp Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Sharp Corp filed Critical Sharp Corp
Priority to JP2000225175A priority Critical patent/JP2002040393A/en
Publication of JP2002040393A publication Critical patent/JP2002040393A/en
Pending legal-status Critical Current

Links

Abstract

PROBLEM TO BE SOLVED: To provide a plasma address display device for stably performing display in the entire screen and preventing the disconnection of an electrode due to the sputtering of the electrode and transmissivity decline due to the scattering of metals. SOLUTION: This plasma address display device 1 is composed of a plasma cell 50 provided with plural discharge channels 60 provided in a column direction in a stripe shape and provided with a third column electrode 56 provided so as to be partially exposed inside the channels 60 and a first column electrode 52 and a second column electrode 53 formed for the respective discharge channels and covered with a dielectric layer 54 and an electro-optical display cell 30 provided with an electro-optical material layer 33 provided so as to be laminated adjacently to the plasma cell 50 and arranged in a plane direction and plural row electrodes 32 provided on the opposite side of the plasma cell 50 across the material layer 33 and almost parallelly arranged in the direction almost orthogonal to the column electrodes 52 and 53. A sheet 40 for setting potential is provided in the plane direction between the electro-optical material layer 33 and the discharge channel 60.

Description

【発明の詳細な説明】DETAILED DESCRIPTION OF THE INVENTION

【0001】[0001]

【発明の属する技術分野】本発明は、プラズマアドレス
表示装置およびその駆動方法に関する。
The present invention relates to a plasma addressed display device and a driving method thereof.

【0002】[0002]

【従来の技術】従来、電気光学表示セルとプラズマセル
とが誘電体シートを介して積層されてなるプラズマアド
レス表示装置が提案されている。図6および図7は、提
案されているプラズマアドレス表示装置1’の構成の例
を概念的に示す図であり、図6はプラズマアドレス表示
装置の斜視図、図7は図6のB‐B線での断面形状を示
す縦断面図である。
2. Description of the Related Art Conventionally, there has been proposed a plasma addressed display device in which an electro-optical display cell and a plasma cell are stacked via a dielectric sheet. 6 and 7 are diagrams conceptually showing an example of the configuration of the proposed plasma address display device 1 '. FIG. 6 is a perspective view of the plasma address display device, and FIG. 7 is BB of FIG. It is a longitudinal cross-sectional view which shows the cross-sectional shape in a line.

【0003】同図に示すように、プラズマアドレス表示
装置1’は、電気光学表示セル30と、プラズマセル5
0’と、それら両者の間に介在する誘電体シート40と
を積層したフラットパネル構造を有する。
As shown in FIG. 1, a plasma addressed display device 1 ′ comprises an electro-optical display cell 30 and a plasma cell 5.
It has a flat panel structure in which 0 ′ and a dielectric sheet 40 interposed between them are laminated.

【0004】電気光学表示セル30は、ガラス基板(上
側基板)31と、行電極(データ電極)32と、液晶層
33と、前記誘電体シート40とから構成される。
The electro-optical display cell 30 includes a glass substrate (upper substrate) 31, row electrodes (data electrodes) 32, a liquid crystal layer 33, and the dielectric sheet 40.

【0005】電気光学表示セル30は、上側のガラス基
板(上側基板)31を用いて構成される。上側基板31
の内側主面には、透明導体材料からなると共に行方向
(垂直方向)に延びる複数の行電極(データ電極)32
が、行方向に沿って所定の間隔を保持して列方向(水平
方向)に並列的に形成される。上側基板31はスペーサ
よって所定の間隔を保持した状態で誘電体シート40に
接合される。上側基板31および誘電体シート40の間
隙には、電気光学材料としての液晶が充填されて液晶層
33が形成される。ここで、上側基板31および誘電体
シート40の間隙の寸法は例えば4〜10μmとされ、
表示面全体に亘って均一に保たれる。
[0005] The electro-optical display cell 30 is constructed using an upper glass substrate (upper substrate) 31. Upper substrate 31
A plurality of row electrodes (data electrodes) 32 made of a transparent conductor material and extending in the row direction (vertical direction)
Are formed in parallel in the column direction (horizontal direction) while maintaining a predetermined interval in the row direction. The upper substrate 31 is joined to the dielectric sheet 40 while maintaining a predetermined interval by a spacer. The gap between the upper substrate 31 and the dielectric sheet 40 is filled with a liquid crystal as an electro-optical material to form a liquid crystal layer 33. Here, the dimension of the gap between the upper substrate 31 and the dielectric sheet 40 is, for example, 4 to 10 μm,
It is kept uniform over the entire display surface.

【0006】プラズマセル50’は、ガラス基板(下側
基板)51と、アノード電極58と、カソード電極59
と、隔壁55と、前記誘電体シート40とを有して構成
される。
The plasma cell 50 ′ includes a glass substrate (lower substrate) 51, an anode electrode 58, and a cathode electrode 59.
, A partition 55, and the dielectric sheet 40.

【0007】プラズマセル50’は、下側の透明なガラ
ス基板(下側基板)51を用いて構成されている。下側
基板51の内側主面には、プラズマ電極を構成する列方
向に延びる複数のアノード電極58およびカソード電極
59が交互に所定の間隔を保持して行方向に並列的に形
成される。また、アノード電極58またはカソード電極
59の各上面のほぼ中央部には、それぞれ電極に沿って
延在するように所定幅の隔壁55が形成される。そし
て、各隔壁55の頂部は誘電体シート40の下面に当接
され、下側基板51および誘電体シート40の間隙の寸
法が一定に保持される。また、下側基板51の周辺部に
はその周辺部に沿って低融点ガラス等を使用したフリッ
トシール材が配置され、下側基板51と誘電体シート4
0とが気密的に接合される。
[0007] The plasma cell 50 'is constructed using a lower transparent glass substrate (lower substrate) 51. On the inner main surface of the lower substrate 51, a plurality of anode electrodes 58 and cathode electrodes 59 extending in the column direction, which constitute the plasma electrodes, are alternately formed in parallel in the row direction at predetermined intervals. A partition 55 having a predetermined width is formed substantially at the center of each of the upper surfaces of the anode electrode 58 and the cathode electrode 59 so as to extend along the respective electrodes. The top of each partition 55 is in contact with the lower surface of the dielectric sheet 40, so that the size of the gap between the lower substrate 51 and the dielectric sheet 40 is kept constant. In addition, a frit sealing material using low melting glass or the like is arranged along the peripheral portion of the lower substrate 51, and the lower substrate 51 and the dielectric sheet 4 are disposed.
0 is hermetically joined.

【0008】下側基板51および誘電体シート40の間
隙には、イオン化可能(放電可能)なガスが封入され
る。すなわち、放電チャンネル57はデータ電極32と
直交するように形成される。各データ電極32は列駆動
単位となる。また、後述するように、各アノード電極5
8が共通に接続されてアノード電圧が供給されるため、
各カソード電極59の両側に位置する一対の放電チャン
ネル57が行駆動単位となる。そして電気光学表示セル
30のデータ電極32と放電チャンネル57の交差部に
はそれぞれ画素が規定される。
In the gap between the lower substrate 51 and the dielectric sheet 40, an ionizable (dischargeable) gas is sealed. That is, the discharge channel 57 is formed to be orthogonal to the data electrode 32. Each data electrode 32 is a column drive unit. Also, as described later, each anode electrode 5
8 are connected in common to supply the anode voltage,
A pair of discharge channels 57 located on both sides of each cathode electrode 59 serve as a row drive unit. Pixels are defined at the intersections of the data electrodes 32 and the discharge channels 57 of the electro-optical display cell 30, respectively.

【0009】誘電体シート40は、電気光学表示セル3
0を駆動するためにできるだけ薄くする必要があり、例
えば50μm程度の板厚を有するように形成される。
The dielectric sheet 40 is used for the electro-optical display cell 3.
In order to drive 0, it is necessary to make the thickness as thin as possible. For example, it is formed to have a plate thickness of about 50 μm.

【0010】以上の構成において、所定の一対の放電チ
ャンネル57に対応するアノード電極58とカソード電
極59との間に所定電圧が印加されると、その一対の放
電チャンネル57の部分のガスが選択的にイオン化され
てプラズマ放電が発生し、その内部は略アノード電位に
維持される。
In the above configuration, when a predetermined voltage is applied between the anode electrode 58 and the cathode electrode 59 corresponding to a predetermined pair of discharge channels 57, the gas in the pair of discharge channels 57 is selectively supplied. To generate a plasma discharge, and the inside thereof is maintained at a substantially anode potential.

【0011】この状態で、データ電極32に順次データ
電圧が印加されると、プラズマ放電が発生した一対の放
電チャンネル57に対応して列方向に並ぶ複数の画素の
液晶層33に誘電体シート40を介してデータが書き込
まれる。プラズマ放電が終了すると、放電チャンネル5
7は浮遊電位となり、各画素の液晶層33に書き込まれ
たデータ電圧は、誘電体シート40の作用により、次の
書き込み期間(例えば1フレーム後)まで保持される。
この場合、放電チャンネル57はサンプリングスイッチ
として機能すると共に、各画素の液晶層33および誘電
体シート40はサンプリングキャパシターとして機能す
る。
In this state, when a data voltage is sequentially applied to the data electrodes 32, the dielectric sheet 40 is applied to the liquid crystal layers 33 of a plurality of pixels arranged in the column direction corresponding to the pair of discharge channels 57 in which the plasma discharge has occurred. The data is written via. When the plasma discharge ends, the discharge channel 5
Reference numeral 7 denotes a floating potential, and the data voltage written in the liquid crystal layer 33 of each pixel is held by the action of the dielectric sheet 40 until the next writing period (for example, one frame later).
In this case, the discharge channel 57 functions as a sampling switch, and the liquid crystal layer 33 and the dielectric sheet 40 of each pixel function as sampling capacitors.

【0012】各画素の液晶層33および誘電体シート4
0に書き込まれたデータ電圧によって液晶が動作するこ
とから、画素単位で表示が行われる。したがって、上述
したようにプラズマ放電を発生させて列方向に並ぶ複数
の画素の液晶層33にデータ電圧を書き込む一対の放電
チャンネル57を行方向に順次走査していくことで、二
次元画像表示を行なうことができる。
The liquid crystal layer 33 and the dielectric sheet 4 of each pixel
Since the liquid crystal operates by the data voltage written to 0, display is performed in pixel units. Therefore, as described above, the two-dimensional image display is performed by sequentially scanning the pair of discharge channels 57 for writing the data voltage to the liquid crystal layers 33 of the plurality of pixels arranged in the column direction by generating the plasma discharge in the row direction. Can do it.

【0013】図8は、上述したプラズマアドレス表示装
置1’の回路構成を示している。この回路は、液晶ドラ
イバ11と、バッファ12と、制御回路13と、アノー
ドドライバ18と、カソードドライバ19とを有して構
成される。
FIG. 8 shows a circuit configuration of the above-described plasma addressed display device 1 '. This circuit includes a liquid crystal driver 11, a buffer 12, a control circuit 13, an anode driver 18, and a cathode driver 19.

【0014】液晶ドライバ11は、ビデオデータ(DA
TA)と制御回路13からの制御信号が供給され、電気
光学表示セル30を駆動する回路で、電気光学表示セル
30のデータ電極32にデータ電圧DSを送出する。
The liquid crystal driver 11 receives video data (DA
TA) and a control signal from the control circuit 13 are supplied, and a circuit for driving the electro-optical display cell 30 sends a data voltage DS to the data electrode 32 of the electro-optical display cell 30.

【0015】制御回路13は、ビデオデータ(DAT
A)に対応した水平同期信号HDおよび垂直同期信号V
Dが同期基準信号として供給され、この信号に基づいて
液晶ドライバ11およびアノードドライバ18ならびに
カソードドライバ19の動作を制御する回路である。
The control circuit 13 controls the video data (DAT
A) The horizontal synchronization signal HD and the vertical synchronization signal V corresponding to A)
D is a circuit that is supplied as a synchronization reference signal and controls the operations of the liquid crystal driver 11, the anode driver 18, and the cathode driver 19 based on this signal.

【0016】アノードドライバ18は、制御回路13か
らの信号に基づいてプラズマセル50’のアノード電極
58にアノード電圧VAを印加する。
The anode driver 18 applies an anode voltage VA to the anode electrode 58 of the plasma cell 50 'based on a signal from the control circuit 13.

【0017】カソードドライバ19は、制御回路13か
らの信号に基づいてプラズマセル50’のカソード電極
59にカソード電圧VKを選択的に印加する。
The cathode driver 19 selectively applies a cathode voltage VK to the cathode electrode 59 of the plasma cell 50 'based on a signal from the control circuit 13.

【0018】液晶ドライバ11にはビデオデータ(DA
TA)が供給される。液晶ドライバ11からは各水平期
間毎にそれぞれのラインを構成する複数画素のデータ電
圧DS1〜DSmが同時に出力される。この複数画素の
データ電圧DS1〜DSmは、それぞれバッファ12を
介して複数のデータ電極32に供給される。
The liquid crystal driver 11 has video data (DA)
TA) is supplied. From the liquid crystal driver 11, data voltages DS1 to DSm of a plurality of pixels constituting each line are simultaneously output in each horizontal period. The data voltages DS1 to DSm of the plurality of pixels are respectively supplied to the plurality of data electrodes 32 via the buffer 12.

【0019】なお、液晶ドライバ11の動作は制御回路
13によって制御される。制御回路13には、ビデオデ
ータ(DATA)に対応した水平同期信号HDおよび垂
直同期信号VDが同期基準信号として供給される。ま
た、この制御回路13によって、後述するアノードドラ
イバ18およびカソードドライバ19の動作も制御され
ている。
The operation of the liquid crystal driver 11 is controlled by the control circuit 13. The control circuit 13 is supplied with a horizontal synchronization signal HD and a vertical synchronization signal VD corresponding to video data (DATA) as synchronization reference signals. The control circuit 13 also controls the operations of an anode driver 18 and a cathode driver 19 described later.

【0020】アノードドライバ18により共通に接続さ
れた複数のアノード電極58に基準電圧としてのアノー
ド電圧VAが供給される。
An anode voltage VA is supplied as a reference voltage to a plurality of anode electrodes 58 connected in common by the anode driver 18.

【0021】各水平期間毎にカソードドライバ19より
複数のカソード電極59に順次アノード電位と所定の電
位差のカソード電圧VKが供給される。
In each horizontal period, a cathode voltage VK having a predetermined potential difference from the anode potential is sequentially supplied to the plurality of cathode electrodes 59 from the cathode driver 19.

【0022】これにより、各水平期間毎にカソード電極
59に対応する一対の放電チャンネル57にプラズマ放
電が順次発生し、したがって列方向(水平方向)に並ぶ
複数の画素の液晶層33にデータ電圧DSを書き込む一
対の放電チャンネル57が行方向(垂直方向)に順次走
査されることになる。
As a result, a plasma discharge is sequentially generated in the pair of discharge channels 57 corresponding to the cathode electrode 59 in each horizontal period, and therefore, the data voltage DS is applied to the liquid crystal layers 33 of a plurality of pixels arranged in the column direction (horizontal direction). Are sequentially scanned in the row direction (vertical direction).

【0023】ここで、カソード電極59に印加されるカ
ソード電圧およびデータ電極32に印加されるデータ電
圧DSについて説明する。図9は、連続するカソード電
極59にそれぞれ印加されるカソード電圧VKを示して
おり、同図DSは、所定のデータ電極32に印加される
データ電圧DSを示している。カソード電極59には、
それぞれ1フレーム毎に連続する各1水平期間(1H)
内にアノード電圧と所定電位差のカソード電圧−V
(V)が印加される。これにより、プラズマ放電を発
生させる放電チャンネル57が行方向(垂直方向)に順
次走査される。また、データ電圧DSは、1水平期間毎
および1フレーム毎にアノード電位に対して極性が反転
され、液晶層33は交流駆動される。液晶層33を交流
駆動するのは、液晶の劣化を防止するためである。
Here, the cathode voltage applied to the cathode electrode 59 and the data voltage DS applied to the data electrode 32 will be described. FIG. 9 shows a cathode voltage VK applied to each successive cathode electrode 59, and FIG. 9 shows a data voltage DS applied to a predetermined data electrode 32. The cathode electrode 59 includes
Each horizontal period (1H) continuous for each frame
Within the anode voltage and the cathode voltage −V having a predetermined potential difference
0 (V) is applied. Thus, the discharge channels 57 for generating the plasma discharge are sequentially scanned in the row direction (vertical direction). The polarity of the data voltage DS is inverted with respect to the anode potential every horizontal period and every frame, and the liquid crystal layer 33 is AC-driven. The AC driving of the liquid crystal layer 33 is for preventing the deterioration of the liquid crystal.

【0024】[0024]

【発明が解決しようとする課題】上述したプラズマアド
レス表示装置においては、アノード電極58およびカソ
ード電極59が放電チャンネル57に曝されているの
で、例えばプラズマ放電によって生成されたイオンによ
ってスパッタされて断線する恐れがあるとともに、スパ
ッタされた金属が飛び散り、誘電体シートあるいは基板
に付着することから透過率が低下する問題がある。さら
に、DC放電によれば、放電発光が持続されるので、放
電光によってコントラストが低下する。
In the above-mentioned plasma addressed display device, since the anode electrode 58 and the cathode electrode 59 are exposed to the discharge channel 57, they are sputtered by, for example, ions generated by the plasma discharge, and are disconnected. In addition, there is a problem that spattered metal scatters and adheres to the dielectric sheet or the substrate, thereby lowering the transmittance. Further, according to the DC discharge, since the discharge light emission is maintained, the contrast is lowered by the discharge light.

【0025】このような問題点を解決するために、特開
平8−292415号公報においては、1本の列電極と
薄板との間の2回の放電によりデータ電圧を薄板へ書き
込むことが提案されている。この場合、薄板との放電に
より液晶層には、プラズマチャンネルの列電極に印加し
たのとほぼ同等の電圧が一瞬印加されることになる。こ
れにより液晶は焼き付きを起こし、正規のデータを表示
できなくなってしまう。
In order to solve such a problem, Japanese Patent Application Laid-Open No. 8-292415 proposes that a data voltage is written to a thin plate by two discharges between one column electrode and the thin plate. ing. In this case, a voltage substantially equal to that applied to the column electrode of the plasma channel is momentarily applied to the liquid crystal layer by the discharge with the thin plate. As a result, the liquid crystal burns in, and it becomes impossible to display regular data.

【0026】また、特開平8−304792号公報にお
いては、アノード電極、カソード電極に相当する一対の
電極を誘電体で被覆し、この一対の電極間でAC放電を
させる発明が開示されている。さらに、特開平8−30
4792号公報においては、放電電極とは別に、放電に
は寄与しない、書き込みの基準となる1つの電極を配置
し、この基準電極により液晶へデータ電圧を書き込むと
している。プラズマアドレス表示装置においては、実際
に液晶に書き込む際の電位は、放電チャンネルが選択さ
れ放電した際のプラズマの空間電位である。プラズマの
空間電位は、略アノード電位となることが知られてい
る。
Japanese Patent Application Laid-Open No. 8-304792 discloses an invention in which a pair of electrodes corresponding to an anode electrode and a cathode electrode are covered with a dielectric, and an AC discharge is caused between the pair of electrodes. Further, JP-A-8-30
In Japanese Patent No. 4792, one electrode which does not contribute to discharge and serves as a reference for writing is arranged separately from the discharge electrode, and the data voltage is written to the liquid crystal by the reference electrode. In the plasma addressed display device, the potential at the time of actually writing into the liquid crystal is the spatial potential of the plasma when the discharge channel is selected and discharged. It is known that the space potential of the plasma is substantially the anode potential.

【0027】アノードおよびカソードに相当する一対の
電極を共に誘電体で覆った電極によるAC放電において
は、アノード電位に相当する電位は、アノードに相当す
る電極表面の誘電体へ電子が引き付けられ電極表面に溜
まるため放電中に徐々に変化する。すなわち、一定の空
間電位を持たない。そのため、アノードおよびカソード
に相当する一対の電極を共に誘電体で覆った電極による
AC放電においては、放電中に液晶に書き込まれる電圧
は一定ではなく、かつ、所定のデータ電圧とは異なる。
そのため、ACプラズマ放電電圧印加終了後、若干プラ
ズマ空間に残留する荷電粒子により、再び所定の電圧を
液晶層に書き込み直す必要がある。ACプラズマ放電電
圧印加終了後、若干プラズマ空間に残留する荷電粒子密
度は放電中に比較して低く、プラズマ空間内で液晶層へ
のデータ電圧書き込みには不十分である。そのため、チ
ャンネル選択後に残留する液晶データ電圧は、所定のデ
ータ電圧とは異なり、また、チャンネル内でむらのある
ものとなり、表示むら、表示異常となって現れるという
問題がある。
In an AC discharge using an electrode in which a pair of electrodes corresponding to an anode and a cathode are both covered with a dielectric, a potential corresponding to the anode potential is generated by attracting electrons to the dielectric on the electrode surface corresponding to the anode, and Changes gradually during discharge due to accumulation in the battery. That is, it does not have a constant space potential. Therefore, in an AC discharge by an electrode in which a pair of electrodes corresponding to an anode and a cathode are both covered with a dielectric, a voltage written to the liquid crystal during the discharge is not constant and differs from a predetermined data voltage.
Therefore, after the completion of the application of the AC plasma discharge voltage, it is necessary to rewrite the predetermined voltage to the liquid crystal layer again by the charged particles slightly remaining in the plasma space. After the application of the AC plasma discharge voltage, the density of the charged particles slightly remaining in the plasma space is lower than that during the discharge, and is insufficient for writing the data voltage to the liquid crystal layer in the plasma space. Therefore, there is a problem that the liquid crystal data voltage remaining after the channel is selected is different from the predetermined data voltage and becomes uneven within the channel, resulting in display unevenness and display abnormality.

【0028】本発明は、このような実情に鑑みなされた
もので、安定な表示を画面全域で得ることができるプラ
ズマアドレス表示装置を提供することを目的とする。
The present invention has been made in view of such circumstances, and has as its object to provide a plasma addressed display device capable of obtaining a stable display over the entire screen.

【0029】また、本発明は、電極がスパッタされるこ
とを抑制し、電極の断線や、金属の飛散による透過率低
下を防止し得るプラズマアドレス表示装置を提供するこ
とを目的とする。
Another object of the present invention is to provide a plasma addressed display device capable of suppressing spattering of an electrode and preventing disconnection of the electrode and reduction in transmittance due to scattering of metal.

【0030】[0030]

【課題を解決するための手段】上記目的を達成するため
に、本発明に係るプラズマアドレス表示装置は、以下の
特徴を有する。
To achieve the above object, a plasma addressed display device according to the present invention has the following features.

【0031】列方向にストライプ状に放電可能な気体が
封入してある複数の放電チャンネル60を有し該各放電
チャンネル内に少なくとも一部が露出するよう設けられ
た第3列電極56および前記各放電チャンネル60毎に
列方向にストライプ状にしかも放電チャンネル内に露出
しないように誘電体層54で覆われた各放電チャンネル
毎に少なくとも1対形成された第1列電極52および第
2列電極53とを有するプラズマセル50と、前記プラ
ズマセル50に隣接して積層するように設けられた平面
方向に配置された電気光学材料層33および該電気光学
材料層を挟んで前記プラズマセルと反対側に設けられ前
記プラズマセルの列電極と略直交する方向に略平行に配
置された複数の行電極32とを有する電気光学表示セル
30とからなるプラズマアドレス表示装置1において、
前記電気光学表示セル30の電気光学材料層33と前記
プラズマセル50の放電チャンネル60との間に平面方
向に配置されキャパシターとして機能可能な電位設定用
シート40を備えた。
A third column electrode 56 having a plurality of discharge channels 60 filled with gas capable of being discharged in a stripe shape in the column direction and provided at least partially in each of the discharge channels, and At least one pair of first column electrode 52 and second column electrode 53 is formed in each discharge channel covered with a dielectric layer 54 so as to be striped in the column direction for each discharge channel 60 and not to be exposed in the discharge channel. A plasma cell 50 having an electro-optic material layer 33 disposed in a plane direction provided adjacently to the plasma cell 50 and disposed on the opposite side to the plasma cell with the electro-optic material layer interposed therebetween. An electro-optic display cell 30 having a plurality of row electrodes 32 disposed substantially parallel to a direction substantially orthogonal to the column electrodes of the plasma cell. In Zuma addressed display device 1,
A potential setting sheet 40 is provided between the electro-optic material layer 33 of the electro-optic display cell 30 and the discharge channel 60 of the plasma cell 50 in a plane direction and can function as a capacitor.

【0032】本発明は、列方向にストライプ状に放電可
能な気体が封入してある複数の放電チャンネル60を有
し該各放電チャンネル内に少なくとも一部が露出するよ
う設けられた第3列電極56および前記各放電チャンネ
ル毎に列方向にストライプ状にしかも放電チャンネル内
に露出しないように誘電体層54で覆われた各放電チャ
ンネル毎に少なくとも1対形成された第1列電極52お
よび第2列電極53とを有するプラズマセル50と、前
記プラズマセルに隣接して積層するように設けられた平
面方向に配置された電気光学材料層33および該電気光
学材料層を挟んで前記プラズマセルと反対側に設けられ
前記プラズマセルの列電極と略直交する方向に略平行に
配置された複数の行電極32とを有する電気光学表示セ
ル30とからなるプラズマアドレス表示装置において、
電気光学表示セル30の電気光学材料層33とプラズマ
セル50の放電チャンネルとの間に平面方向に配置され
キャパシターとして機能可能な電位設定用シート40
と、少なくとも2回放電を行わせる電圧を、第1列電極
52および第2列電極53ならびに第3列電極56に、
印加する電圧印加手段を設けた。
The present invention is directed to a third column electrode provided with a plurality of discharge channels 60 filled with a gas capable of being discharged in a striped manner in the column direction and provided at least partially in each of the discharge channels. 56 and at least one pair of first column electrodes 52 and second columns formed for each discharge channel covered with a dielectric layer 54 so as to be striped in the column direction for each discharge channel and not to be exposed in the discharge channel. A plasma cell 50 having a column electrode 53, an electro-optic material layer 33 disposed in a planar direction provided adjacent to the plasma cell, and opposite to the plasma cell with the electro-optic material layer interposed therebetween. And a plurality of row electrodes 32 disposed on the side thereof and arranged substantially parallel to a direction substantially perpendicular to the column electrodes of the plasma cell. In the plasma address display device,
A potential setting sheet 40 which is disposed in a plane direction between the electro-optic material layer 33 of the electro-optic display cell 30 and the discharge channel of the plasma cell 50 and can function as a capacitor.
And a voltage for causing discharge at least twice is applied to the first column electrode 52, the second column electrode 53, and the third column electrode 56.
A voltage applying means for applying is provided.

【0033】さらに、本発明は、上記プラズマアドレス
表示装置1において、前記電圧印加手段が、第1列電極
52と第2列電極53間での放電を行わせる電圧と、第
1列電極52または第2列電極53の一方と第3列電極
56との間で放電を行わせる電圧をそれぞれの電極に印
加する手段とした。
Further, according to the present invention, in the plasma addressed display device 1, the voltage applying means includes a voltage for causing a discharge between the first column electrode 52 and the second column electrode 53; A means for applying a voltage for causing discharge between one of the second column electrodes 53 and the third column electrode 56 to each electrode.

【0034】また、本発明は、上記プラズマアドレス表
示装置において、前記電圧印加手段が、第1の態様で
は、第1列電極52と第2列電極53間での放電を行わ
せる電圧でありかつ第1列電極52または第2列電極5
3と第3列電極56との間で放電を起こさない電圧をそ
れぞれの電極に印加し、第2の態様では、第1列電極5
2または第2列電極53の一方と第3列電極56との間
で放電を行わせる電圧でありかつ第1列電極52と第2
列電極53との間で放電を起こさない電圧をそれぞれの
電極に印加する手段とした。
According to the present invention, in the plasma addressed display device, in the first aspect, the voltage applying means is a voltage for causing a discharge between the first column electrode 52 and the second column electrode 53, and First column electrode 52 or second column electrode 5
A voltage that does not cause a discharge between the third column electrode 56 and the third column electrode 56 is applied to each electrode.
A voltage for causing discharge between one of the second or second column electrode 53 and the third column electrode 56, and
A means for applying a voltage which does not cause a discharge between the column electrode 53 and each column electrode 53 is used.

【0035】さらに、本発明は、上記プラズマアドレス
表示装置1において、前記電気光学材料層33を液晶で
構成した。
Further, according to the present invention, in the plasma addressed display device 1, the electro-optical material layer 33 is formed of liquid crystal.

【0036】本発明は、上記プラズマアドレス表示装置
1において、前記電位設定用シート40を誘電体で構成
した。
According to the present invention, in the plasma addressed display device 1, the potential setting sheet 40 is made of a dielectric material.

【0037】上記課題を解決するために、本発明は、列
方向にストライプ状に放電可能な気体が封入してある複
数の放電チャンネル60を有し該各放電チャンネル内に
少なくとも一部が露出するよう設けられた第3列電極5
6および前記各放電チャンネル毎に列方向にストライプ
状にしかも放電チャンネル内に露出しないように誘電体
層で覆われた各放電チャンネル毎に少なくとも1対形成
された第1列電極52および第2列電極53とを有する
プラズマセル50と、前記プラズマセルに隣接して積層
するように設けられた平面方向に配置された電気光学材
料層33および該電気光学材料層を挟んで前記プラズマ
セル50と反対側に設けられ前記プラズマセルの列電極
と略直交する方向に略平行に配置された複数の行電極3
2とを有する電気光学表示セル30とからなり、前記電
気光学表示セル30の電気光学材料層33と前記プラズ
マセル50の放電チャンネル60との間に平面方向に配
置されキャパシターとして機能可能な電位設定用シート
40と、少なくとも2回放電を行わせる電圧を第1列電
極52および第2列電極53ならびに第3列電極56に
印加する電圧印加手段を設けたプラズマアドレス表示装
置1の駆動方法であって、それぞれの走査期間内に選択
する特定の放電チャンネル内において、少なくとも2回
放電させるように、第3列電極56および第1列電極5
2ならびに第2列電極53に電圧を印加する。
In order to solve the above problem, the present invention has a plurality of discharge channels 60 filled with gas capable of being discharged in a stripe shape in the column direction, and at least a part is exposed in each of the discharge channels. 3rd column electrode 5 provided
6 and at least one pair of first column electrodes 52 and second columns formed in stripes in the column direction for each of the discharge channels and for each discharge channel covered with a dielectric layer so as not to be exposed in the discharge channels. A plasma cell 50 having an electrode 53, an electro-optic material layer 33 disposed in a planar direction provided adjacent to the plasma cell, and opposite to the plasma cell 50 with the electro-optic material layer interposed therebetween. A plurality of row electrodes 3 provided on the side and arranged substantially parallel to a direction substantially orthogonal to the column electrodes of the plasma cell
And a potential setting functioning as a capacitor which is disposed in a plane direction between the electro-optic material layer 33 of the electro-optic display cell 30 and the discharge channel 60 of the plasma cell 50. A driving method of the plasma addressed display device 1 provided with the sheet 40 for use and a voltage applying means for applying a voltage for causing at least two discharges to the first column electrode 52, the second column electrode 53, and the third column electrode 56. Thus, the third column electrode 56 and the first column electrode 5 can be discharged at least twice in a specific discharge channel selected during each scanning period.
A voltage is applied to the second and second column electrodes 53.

【0038】本発明は、上記プラズマアドレス表示装置
の駆動方法において、前記少なくとも2回の放電のう
ち、1回目の放電が、第1列電極52と第2列電極53
との間の放電であり、最終の放電が1回目の放電でアノ
ード電極として作用した第1列電極52または第2列電
極53をアノードとする放電となるよう、夫々の電極に
電圧を印加する。
According to the present invention, in the above-mentioned method of driving a plasma addressed display device, the first discharge of the at least two discharges is performed by a first column electrode 52 and a second column electrode 53.
A voltage is applied to each electrode such that the final discharge is a discharge using the first column electrode 52 or the second column electrode 53 acting as an anode in the first discharge as an anode. .

【0039】本発明は、上記プラズマアドレス表示装置
の駆動方法において、少なくとも2回の放電が、第2列
電極53に負極性の電圧を、第1列電極52に正極性の
電圧を印加して第1の放電を発生させ、続いて第1列電
極52の印加電圧を負極性にし、さらに、この時の第1
列電極52および第2列電極53の表面を覆う誘電体層
54の表面の電位差が放電を開始する電圧以下であっ
て、第3列電極56との間で放電が発生する電位差であ
るよう制御する。
According to the present invention, in the driving method of the plasma addressed display device, at least two discharges are performed by applying a negative voltage to the second column electrode 53 and a positive voltage to the first column electrode 52. A first discharge is generated, and then the voltage applied to the first column electrode 52 is set to a negative polarity.
Control is performed so that the potential difference on the surface of the dielectric layer 54 covering the surfaces of the column electrode 52 and the second column electrode 53 is equal to or lower than the voltage at which discharge starts, and is the potential difference at which discharge occurs between the column electrode 52 and the third column electrode 56. I do.

【0040】本発明は、上記プラズマアドレス表示装置
の駆動方法において、少なくとも2回の放電が、第2列
電極53に負極性の電圧を印加し第1列電極52に正極
性の電圧を印加して第1の放電を発生させ、続いて第2
列電極53の印加電圧を負極性にし、さらに、この時の
第1列電極52および第2列電極53を覆う誘電体層5
4の表面の電位差が放電が開始する電圧以下であって、
第3列電極(基準電極)56との間で放電が発生する電
位差であるよう制御し、さらに、第1列電極52の印加
電圧を負極性にした後に第2列電極の電圧を概略ゼロボ
ルトにするよう制御する。
According to the present invention, in the driving method of the plasma addressed display device, at least two discharges apply a negative voltage to the second column electrode 53 and a positive voltage to the first column electrode 52. To generate a first discharge, followed by a second discharge.
The voltage applied to the column electrode 53 is made negative, and the dielectric layer 5 covering the first column electrode 52 and the second column electrode 53 at this time is further reduced.
4, the potential difference on the surface is equal to or lower than the voltage at which discharge starts,
The voltage is controlled so as to be a potential difference at which a discharge occurs between the third column electrode (reference electrode) 56 and the voltage of the second column electrode is reduced to approximately zero volt after the voltage applied to the first column electrode 52 is made negative. Control to do.

【0041】(作用)本発明に係るプラズマアドレス表
示装置では、前記放電チャンネル毎に設けられる複数の
列電極(第1列電極、第2列電極、第3列電極)に印加
される駆動電圧に応じて、各放電チャンネルを走査し、
特定の放電チャンネルにて放電を生じさせる。特定のチ
ャンネルにおける放電は、まず、放電チャンネル内に露
出しないよう誘電体で被覆された列電極(第1列電極−
第2列電極)間で発生する。この放電はAC放電であ
り、アノード、カソードに相当する電極の誘電体層に、
それぞれ、マイナス、プラスの電荷を誘起する。本発明
においては、一回目の放電時のアノードに誘起されたマ
イナスの電位に、さらに、負極性の電位を印加すること
により、一回目の放電でアノードとして作用した電極
と、放電チャンネル内に少なくとも一部が露出するよう
設けられた列電極(第3列電極)との間で2回目のAC
放電を発生させることが可能となる。この2回目のAC
放電は、第3列電極がアノードとして作用するよう制御
される。
(Operation) In the plasma addressed display device according to the present invention, the driving voltage applied to the plurality of column electrodes (first column electrode, second column electrode, and third column electrode) provided for each of the discharge channels is reduced. Scan each discharge channel accordingly,
Discharge occurs in a specific discharge channel. First, a discharge in a specific channel is performed by first forming a column electrode (first column electrode-) covered with a dielectric so as not to be exposed in the discharge channel.
This occurs between the second column electrodes). This discharge is an AC discharge, and the dielectric layer of the electrode corresponding to the anode and the cathode is
They induce negative and positive charges, respectively. In the present invention, by applying a negative potential to the negative potential induced at the anode at the time of the first discharge, at least the electrode acting as the anode in the first discharge, and at least the inside of the discharge channel A second AC between a column electrode (third column electrode) provided so that a part thereof is exposed
Discharge can be generated. This second AC
The discharge is controlled so that the third column electrode acts as an anode.

【0042】このように、本発明におけるプラズマ放電
は、AC放電であり、DC放電によるプラズマアドレス
表示装置で問題となっていた、カソード電極のスパッタ
を抑制し、電極の断線や、金属の飛散による透過率低下
を防止することが可能となる。また、本発明によれば、
選択された放電チャンネルにおいて、最終的に液晶層へ
のデータ電圧を決定する放電は、2回目の放電であり、
第3列電極がアノードとして作用する放電である。液晶
層への画像データ書き込みのためのプラズマの空間電位
は、アノードとなる電極(第3列電極)の一部が露出し
ているために、放電中に変化することはなく、ほぼ、放
電チャンネル内に少なくとも第3列電極に印加された電
圧と同じ電位となる。そのため、液晶層への画像データ
の書き込みは、2回目の放電が発生している期間中に決
定される電圧が正規のデータ電圧であり、放電電圧印加
終了後の荷電粒子による液晶層電圧の書き換えの必要が
ない。そのため、安定な表示を画面全域で得ることが可
能となる。
As described above, the plasma discharge in the present invention is an AC discharge, which suppresses the sputtering of the cathode electrode, which has been a problem in the plasma addressed display device due to the DC discharge, and is caused by disconnection of the electrode and scattering of metal. It is possible to prevent a decrease in transmittance. According to the present invention,
In the selected discharge channel, the discharge that finally determines the data voltage to the liquid crystal layer is the second discharge,
The third column electrode is a discharge acting as an anode. The spatial potential of the plasma for writing image data to the liquid crystal layer does not change during discharge because a part of the electrode (third column electrode) serving as an anode is exposed, and is substantially unchanged in the discharge channel. And at least the same potential as the voltage applied to the third column electrode. Therefore, when writing image data to the liquid crystal layer, the voltage determined during the period in which the second discharge occurs is a normal data voltage, and the voltage of the liquid crystal layer is rewritten by charged particles after the application of the discharge voltage. There is no need for Therefore, a stable display can be obtained over the entire screen.

【0043】さらに、本発明によれば放電発生のための
電位差を正極性と負極性に分けて列電極に印加するた
め、駆動のための電圧を発生させるIC等の電子部品の
耐電圧を従来の半分にすることが可能となり、駆動のた
めのIC等の電子部品の大幅なコストダウンを図ること
が可能となり、安価なプラズマアドレス表示装置を製造
することが可能となる。
Further, according to the present invention, a potential difference for generating a discharge is applied to the column electrode by dividing the potential difference into a positive polarity and a negative polarity, so that the withstand voltage of an electronic component such as an IC for generating a driving voltage is conventionally reduced. , The cost of electronic components such as driving ICs can be significantly reduced, and an inexpensive plasma addressed display device can be manufactured.

【0044】[0044]

【発明の実施の形態】以下、本発明の実施例につき図面
を用いて説明する。
Embodiments of the present invention will be described below with reference to the drawings.

【0045】図1は本発明にかかるプラズマアドレス表
示装置の構造を概念的に示す斜視図であり、図2は図1
のA‐A線における断面形状を示す縦断面図である。図
1および図2に示すように、本実施例に係るプラズマア
ドレス表示装置1は、電気光学表示セル30と、プラズ
マセル50と、それら両者の間に介在する電位設定用シ
ートとしての誘電体シート40とを積層したフラットパ
ネル構造を有する。
FIG. 1 is a perspective view conceptually showing the structure of a plasma addressed display device according to the present invention, and FIG.
FIG. 3 is a longitudinal sectional view showing a sectional shape taken along line AA of FIG. As shown in FIGS. 1 and 2, the plasma addressed display device 1 according to the present embodiment includes an electro-optical display cell 30, a plasma cell 50, and a dielectric sheet interposed therebetween as a potential setting sheet. 40 and a flat panel structure.

【0046】誘電体シート40は、薄板ガラス等で構成
される。誘電体シート40は、前記電気光学表示セル3
0の電気光学材料層33と前記プラズマセル50の放電
チャンネル60との間に平面方向に配置され、キャパシ
ターとして機能可能な電位設定用シートとして働く。そ
の誘電体シート40は、電気光学表示セル30を駆動す
るためにできるだけ薄くする必要があり、例えば50μ
m程度の板厚を有するよう形成される。
The dielectric sheet 40 is made of thin glass or the like. The dielectric sheet 40 is provided for the electro-optical display cell 3.
The electro-optical material layer 33 and the discharge channel 60 of the plasma cell 50 are disposed in a plane direction and function as a potential setting sheet that can function as a capacitor. The dielectric sheet 40 needs to be as thin as possible in order to drive the electro-optical display cell 30, for example, 50 μm.
It is formed to have a thickness of about m.

【0047】電気光学表示セル30は、ガラス基板(上
側基板)31と、データ電極(行電極)32と、液晶層
33と、前記誘電体シート40とを有して構成される。
The electro-optical display cell 30 includes a glass substrate (upper substrate) 31, data electrodes (row electrodes) 32, a liquid crystal layer 33, and the dielectric sheet 40.

【0048】電気光学表示セル30は、上側の透明なガ
ラス基板(上側基板)31を用いて構成される。ガラス
基板31の内側主面には、透明導電材料からなるととも
に行方向(垂直方向)に延びる複数の行電極(データ電
極)32が、行方向に沿って所定の間隔を保持して列方
向(水平方向)に並列的に形成される。ガラス基板31
はスペーサによって所定の間隔を保持した状態で誘電体
シート40に接合される。ガラス基板31および誘電体
シート40の間隙には、電気光学材料としての液晶が充
填されて液晶層33が形成される。ここで、ガラス基板
31および誘電体シート40の間隙の寸法は例えば4〜
10μmとされ、表示面全体に亘って均一に保たれる。
尚、電気光学材料としては液晶以外のものを使用するこ
ともできる。
The electro-optical display cell 30 is formed using an upper transparent glass substrate (upper substrate) 31. A plurality of row electrodes (data electrodes) 32 made of a transparent conductive material and extending in the row direction (vertical direction) are provided on the inner main surface of the glass substrate 31 at predetermined intervals along the row direction. (Horizontal direction). Glass substrate 31
Are bonded to the dielectric sheet 40 while maintaining a predetermined interval by a spacer. The gap between the glass substrate 31 and the dielectric sheet 40 is filled with a liquid crystal as an electro-optical material to form a liquid crystal layer 33. Here, the size of the gap between the glass substrate 31 and the dielectric sheet 40 is, for example, 4 to
It is 10 μm, and is kept uniform over the entire display surface.
In addition, a material other than liquid crystal can be used as the electro-optical material.

【0049】プラズマセル50は、ガラス基板(下側基
板)51と、第1列電極52と、第2列電極53と、誘
電体層54と、隔壁55と、基準電極56とを有して構
成される。
The plasma cell 50 has a glass substrate (lower substrate) 51, a first column electrode 52, a second column electrode 53, a dielectric layer 54, a partition 55, and a reference electrode 56. Be composed.

【0050】プラズマセル50は、下側のガラス基板
(下側基板)51を用いて構成される。この下側基板5
1の内側主面には、後述する放電チャンネル60のそれ
ぞれに対応して列方向に延びる複数の第1列電極52お
よび第2列電極53が行方向に並列的に形成される。こ
れら第1列電極52および第2列電極53は、たとえば
Ni、Agなどで構成され、たとえば、ガラス基板51
の内側主面上にスクリーン印刷によりストライプ状に形
成される。これら第1列電極52および第2列電極53
は、相互に絶縁され、これらの放電チャンネル側面は、
誘電体層54で覆われている。
The plasma cell 50 is constructed using a lower glass substrate (lower substrate) 51. This lower substrate 5
A plurality of first column electrodes 52 and second column electrodes 53 extending in the column direction corresponding to the respective discharge channels 60 described later are formed in parallel on the inner main surface in the row direction. The first column electrode 52 and the second column electrode 53 are made of, for example, Ni, Ag, or the like.
Are formed in a stripe shape by screen printing on the inner main surface of the. These first column electrode 52 and second column electrode 53
Are isolated from each other and these discharge channel sides are
It is covered with a dielectric layer 54.

【0051】誘電体層54としては、たとえば、酸化シ
リコン、透明ガラスなどが用いられる。また、場合によ
っては、図1および図2に図示するように、誘電体層5
4は、下側基板51の第1列電極52および第2列電極
53上を覆うように下側基板51内側主面全体に形成さ
れ、たとえば、スクリーン印刷により形成される。誘電
体層54の厚みは、例えば、5〜100μmとされる。
各誘電体層54の表面には、図示省略してあるが、Mg
O等からなる透明な保護膜を形成しても良い。
As the dielectric layer 54, for example, silicon oxide, transparent glass or the like is used. In some cases, as shown in FIG. 1 and FIG.
4 is formed on the entire inner main surface of the lower substrate 51 so as to cover the first column electrode 52 and the second column electrode 53 of the lower substrate 51, and is formed by, for example, screen printing. The thickness of the dielectric layer 54 is, for example, 5 to 100 μm.
On the surface of each dielectric layer 54, although not shown, Mg
A transparent protective film made of O or the like may be formed.

【0052】下側基板51上には列方向に延びる複数の
隔壁55が行方向に並列的に形成される。各隔壁55の
頂部は誘電体シート40の下面に当接され、誘電体シー
ト40および下側基板51の間隙の寸法が一定に保持さ
れる。隔壁55は、たとえばスクリーン印刷法により形
成され、主成分はガラスなどの絶縁材で構成され、例え
ば、隔壁の高さは、100μm〜300μmとされる。
On the lower substrate 51, a plurality of partition walls 55 extending in the column direction are formed in parallel in the row direction. The top of each partition 55 is in contact with the lower surface of the dielectric sheet 40, and the dimension of the gap between the dielectric sheet 40 and the lower substrate 51 is kept constant. The partition wall 55 is formed by, for example, a screen printing method, and its main component is formed of an insulating material such as glass, and the height of the partition wall is, for example, 100 μm to 300 μm.

【0053】下側基板51の周辺部には、その周辺部に
沿って低融点ガラス等を使用したフリットシール材が配
置され、下側基板51と誘電体シート40とが気密的に
接合される。
A frit seal material using low melting point glass or the like is disposed along the periphery of the lower substrate 51, and the lower substrate 51 and the dielectric sheet 40 are hermetically joined. .

【0054】放電空間61には、イオン化可能な(放電
可能な)ガスが封入される。封入されるガスとしては、
例えば、ヘリウム、ネオン、アルゴン、キセノンあるい
は、これらの混合ガス等が使用れる。
The discharge space 61 is filled with an ionizable (dischargeable) gas. As the gas to be enclosed,
For example, helium, neon, argon, xenon, or a mixed gas thereof is used.

【0055】下側基板51と誘電体シート40との間隙
には、各隔壁55で分離された列方向に延びる複数の放
電空間61が行方向に並列的に形成される。放電空間6
1は放電チャンネル60を形成する。
In the gap between the lower substrate 51 and the dielectric sheet 40, a plurality of discharge spaces 61 extending in the column direction and separated by the partition walls 55 are formed in parallel in the row direction. Discharge space 6
1 forms a discharge channel 60.

【0056】上述したように、各放電チャンネル60毎
に形成される第1列電極52および第2列電極53は、
放電チャンネル60の下面に、列方向に沿って、行方向
では並列するように形成される。
As described above, the first column electrode 52 and the second column electrode 53 formed for each discharge channel 60 are
It is formed on the lower surface of the discharge channel 60 so as to be parallel in the column direction and in the row direction.

【0057】各放電チャンネル60に沿って延在するよ
うに基準電極56が形成される。この基準電極56は、
図示する実施例では、各放電チャンネルをしきっている
隔壁55の下部に形成されるが、隔壁55の下部に限る
ことなく、また、各チャンネルに1つ形成しても、さら
に複数形成してもよい。基準電極56は、例えば、Ni
等の導電材料で構成され、また、例えば、スクリーン印
刷により形成される。図1および図2に示すように、基
準電極56は、各放電チャンネル60内に少なくとも一
部が露出するように形成される。
A reference electrode 56 is formed to extend along each discharge channel 60. This reference electrode 56
In the illustrated embodiment, the discharge channels are formed below the partition walls 55 that define the discharge channels. However, the discharge channels are not limited to the lower portions of the partition walls 55. One discharge channel may be formed or a plurality of discharge channels may be formed. Good. The reference electrode 56 is made of, for example, Ni
Etc., and is formed by, for example, screen printing. As shown in FIGS. 1 and 2, the reference electrode 56 is formed such that at least a part thereof is exposed in each discharge channel 60.

【0058】放電チャンネル60は、電気光学表示セル
30の行電極32と直交するように形成される。この場
合、各データ電極32は列駆動単位となるとともに、各
放電チャンネル60は行駆動単位となる。そして、放電
チャンネル60とデータ電極32の交点部には画素が規
定される。
The discharge channel 60 is formed so as to be orthogonal to the row electrode 32 of the electro-optical display cell 30. In this case, each data electrode 32 serves as a column drive unit, and each discharge channel 60 serves as a row drive unit. A pixel is defined at the intersection of the discharge channel 60 and the data electrode 32.

【0059】図3を用いて、上述したプラズマアドレス
表示装置1の回路構成を説明する。本発明にかかるプラ
ズマアドレス表示装置1は、液晶ドライバ(行電極ドラ
イバ)11と、バッファ12と、制御回路13と、基準
電極ドライバ14と、第1列電極ドライバ15と、第2
列電極ドライバ16とを有している。
The circuit configuration of the above-described plasma addressed display device 1 will be described with reference to FIG. The plasma address display device 1 according to the present invention includes a liquid crystal driver (row electrode driver) 11, a buffer 12, a control circuit 13, a reference electrode driver 14, a first column electrode driver 15, and a second column electrode driver 15.
And a column electrode driver 16.

【0060】液晶ドライバ(行電極ドライバ)11は、
ビデオデータ(DATA)が入力され、制御回路13か
らの制御信号によって制御されて、電気光学表示セル3
0のデータ電極32を駆動する回路である。液晶ドライ
バ11は、各水平期間毎に、それぞれのラインを構成す
る複数の画素のデータ電圧DS1〜DSmを同時に出力
し、この複数画素のデータ電圧DS1〜DSmは、それ
ぞれバッファ12を介して複数のデータ電極32に印加
される。
The liquid crystal driver (row electrode driver) 11
The video data (DATA) is input and controlled by a control signal from the control circuit 13 to control the electro-optical display cell 3.
This is a circuit for driving the zero data electrode 32. The liquid crystal driver 11 simultaneously outputs the data voltages DS1 to DSm of a plurality of pixels constituting each line for each horizontal period, and outputs the plurality of data voltages DS1 to DSm of the plurality of pixels via a buffer 12, respectively. Applied to the data electrode 32.

【0061】制御回路13は、ビデオデータ(DAT
A)に対応した水平同期信号HDおよび垂直同期信号V
Dが同期基準信号として供給され、この信号に基づいて
液晶ドライバ11および基準電極ドライバ14、第1列
電極ドライバ15、第2列電極ドライバ16の動作を制
御する。
The control circuit 13 outputs the video data (DAT
A) The horizontal synchronization signal HD and the vertical synchronization signal V corresponding to A)
D is supplied as a synchronization reference signal, and the operation of the liquid crystal driver 11, the reference electrode driver 14, the first column electrode driver 15, and the second column electrode driver 16 is controlled based on this signal.

【0062】基準電極ドライバ14は、制御回路13か
らの信号に基づいてプラズマセル50共通に接続された
複数の基準電極56に基準電圧VAを印加する。
The reference electrode driver 14 applies a reference voltage VA to a plurality of reference electrodes 56 connected commonly to the plasma cells 50 based on a signal from the control circuit 13.

【0063】第1列電極ドライバ15は、制御回路13
からの信号に基づいてプラズマセル50の複数の第1列
電極52に第1駆動パルスを印加する。
The first column electrode driver 15 includes a control circuit 13
The first driving pulse is applied to the plurality of first column electrodes 52 of the plasma cell 50 based on the signal from the first driving pulse.

【0064】第2列電極ドライバ16は、制御回路13
からの信号に基づいてプラズマセル50の複数の第2列
電極53に第2駆動パルスを選択的に印加する。
The second column electrode driver 16 controls the control circuit 13
The second driving pulse is selectively applied to the plurality of second column electrodes 53 of the plasma cell 50 based on the signal from

【0065】第1駆動パルスおよび第2駆動パルスにつ
いては、後述する図4を用いて説明する。
The first drive pulse and the second drive pulse will be described later with reference to FIG.

【0066】データ電圧DSは、それぞれ基準電圧VA
に対して1フレーム毎に極性が反転される。図1および
図2に示す液晶層33に加わる電圧を1フレーム毎に反
転させ、液晶を交流駆動し、液晶の劣化を防止するため
である。
The data voltage DS is equal to the reference voltage VA.
, The polarity is inverted every frame. This is because the voltage applied to the liquid crystal layer 33 shown in FIGS. 1 and 2 is inverted every frame, and the liquid crystal is driven by an alternating current to prevent the deterioration of the liquid crystal.

【0067】次に、本実施例に係るプラズマアドレス表
示装置1の駆動方法の一例について、図4に基づいて説
明する。図4は、図1および図2に示す第1列電極52
および第2列電極53ならびに基準電極56に印加され
る駆動パルスの波形図である。図5(a)〜(d)は図
4に示す時点での放電チャンネル内の電位状態を示す概
略図である。
Next, an example of a driving method of the plasma addressed display device 1 according to this embodiment will be described with reference to FIG. FIG. 4 shows the first column electrode 52 shown in FIG. 1 and FIG.
FIG. 7 is a waveform diagram of driving pulses applied to the second column electrode 53 and the reference electrode 56. FIGS. 5A to 5D are schematic diagrams showing potential states in the discharge channel at the time shown in FIG.

【0068】図4に示すように、図1および図2に示す
第1列電極52に第1駆動パルスVK1(Vb)を、第
2列電極53に第2駆動パルスVK2(−Va)を、第
3列電極(基準電極)56に基準電圧(0V)を印加す
る。この時の放電チャンネル内の電位は図5(a)に示
すように、第1列電極52(VbV)、第2列電極53
(−VaV)、第3列電極(基準電極)56(0V)と
なる。このとき、第1列電極52と第2列電極53の電
位差(Vb−(−Va))が放電開始電圧Vi(例えば
約300V)よりも高く、かつ、電極の少なくとも一部
が露出している基準電極56と第1列電極52または第
2列電極53との電位差が放電開始電圧よりも小さくな
るように制御する(例えば、−Va=−200Vを第2
列電極53に、+Vb=100Vを第1列電極52に印
加する)。上記電位差(Vb−(−Va))により、図
4のの時刻に一回目の放電が共に誘電体層54で覆わ
れた第1列電極52と第2列電極53の間で発生する。
As shown in FIG. 4, the first drive pulse VK1 (Vb) is applied to the first column electrode 52 and the second drive pulse VK2 (-Va) to the second column electrode 53 shown in FIGS. A reference voltage (0 V) is applied to the third column electrode (reference electrode) 56. At this time, the potential in the discharge channel is, as shown in FIG. 5A, the first column electrode 52 (VbV) and the second column electrode 53.
(−VaV) and the third column electrode (reference electrode) 56 (0 V). At this time, the potential difference (Vb − (− Va)) between the first column electrode 52 and the second column electrode 53 is higher than the firing voltage Vi (for example, about 300 V), and at least a part of the electrode is exposed. Control is performed so that the potential difference between the reference electrode 56 and the first column electrode 52 or the second column electrode 53 is smaller than the discharge start voltage (for example, -Va = -200 V
+ Vb = 100 V is applied to the first column electrode 52 to the column electrode 53). Due to the potential difference (Vb − (− Va)), a first discharge occurs between the first column electrode 52 and the second column electrode 53 both covered with the dielectric layer 54 at the time shown in FIG.

【0069】この一回目の放電は、誘電体層54の表面
に電荷が充電され表面電位差が放電維持電圧よりも小さ
くなることにより放電停止する。さらに空間中に残存す
る電荷により誘電体層54の表面への充電は空間電位差
がなくなるまで継続する。(例における、第1列電極5
2および第2列電極53の誘電体表面電位は−50Vと
なる。)この時点での放電チャンネル内の電位状態は図
5(b)のようになる。
The first discharge stops when the surface of the dielectric layer 54 is charged with electric charge and the surface potential difference becomes smaller than the discharge sustaining voltage. Further, the charging of the surface of the dielectric layer 54 by the charges remaining in the space is continued until the space potential difference disappears. (First column electrode 5 in the example)
The dielectric surface potential of the second and second column electrodes 53 becomes -50V. 5) The potential state in the discharge channel at this point is as shown in FIG.

【0070】この一回目の放電および誘電体への充電終
了後、図4のように、第1列電極52へ第2列電極53
と同極性のマイナスパルスを印加する(例えば、−Vc
=−250Vを第1列電極に印加する)。このとき第2
列電極53はマイナス電位(−Va)印加のままにす
る。また、電極の少なくとも一部が露出している第3列
電極(基準電極)56は基準電位(ここでは0V)のま
まに制御する。これにより放電チャンネル内の電位分布
は図5(c)のようになる。
After the first discharge and the completion of charging the dielectric, the first column electrode 52 is connected to the second column electrode 53 as shown in FIG.
(Eg, -Vc)
= -250V is applied to the first column electrode). At this time
The column electrode 53 is kept applied with the negative potential (−Va). Further, the third column electrode (reference electrode) 56 where at least a part of the electrode is exposed is controlled to remain at the reference potential (here, 0 V). Thereby, the potential distribution in the discharge channel becomes as shown in FIG.

【0071】図4および図5のように、第1列電極52
および第2列電極53の電位差(−Va−(−Vc))
は、第2列電極53と基準電極56間の電位差(0−V
a)よりも小さくなるよう制御される。第1列電極52
と基準電極56間の電位差(0−Vc)が放電開始電圧
Viより高くなるよう第1列電極52に印加される電圧
を制御することにより、誘電体で覆われた第1列電極5
2と、少なくとも一部が露出している基準電極56の間
で図4の時刻に放電が発生する(例における、第1列
電極52および第2列電極53間の電位差は200V
に、基準電極56と第1列電極52の電位差は300V
となる)。
As shown in FIGS. 4 and 5, the first column electrode 52
And the potential difference between the second column electrode 53 (−Va − (− Vc))
Is the potential difference between the second column electrode 53 and the reference electrode 56 (0-V
It is controlled to be smaller than a). First column electrode 52
By controlling the voltage applied to the first column electrode 52 so that the potential difference (0-Vc) between the first column electrode 52 and the reference electrode 56 becomes higher than the firing voltage Vi, the first column electrode 5 covered with a dielectric is controlled.
2 and the reference electrode 56 at least partially exposed at the time shown in FIG. 4 (the potential difference between the first column electrode 52 and the second column electrode 53 in the example is 200 V).
The potential difference between the reference electrode 56 and the first column electrode 52 is 300 V
Becomes).

【0072】この2回目の放電においては、第1列電極
52がカソード電極として、基準電極56がアノードと
して作用する。図4のように、この2回目の放電による
電荷により放電チャンネル60上部の誘電体シート(薄
板)40へ電荷の書き込みを行うため、画像データDS
をデータ電極32に印加する。
In the second discharge, the first column electrode 52 functions as a cathode and the reference electrode 56 functions as an anode. As shown in FIG. 4, charges are written on the dielectric sheet (thin plate) 40 above the discharge channels 60 by the charges generated by the second discharge.
Is applied to the data electrode 32.

【0073】この2回目の放電も第1列電極52の誘電
体層54表面に電荷が充電され第1列電極52、基準電
極56間の表面電位差が放電維持電圧よりも小さくなる
ことにより放電停止する。
In this second discharge, the electric charge is charged on the surface of the dielectric layer 54 of the first column electrode 52, and the discharge is stopped because the surface potential difference between the first column electrode 52 and the reference electrode 56 becomes smaller than the discharge sustaining voltage. I do.

【0074】この二回目の放電における放電空間内の空
間電位は、アノードとなる基準電位、すなわち、ゼロボ
ルトとなる。また、この空間電位はアノードとなる露出
電極の表面電位が一定であるため、放電期間中および、
放電終了後も基準電位(ほぼゼロボルト)のまま一定で
あり、薄板40表面へのデータ電圧書き込みが、この一
定の基準電位により行われることになり、薄板へのデー
タ書き込みを、チャンネル内で安定に、均一に行うこと
が可能となる。
The space potential in the discharge space in the second discharge is the reference potential serving as the anode, that is, zero volt. Since the surface potential of the exposed electrode serving as the anode is constant during the discharge period and
After the end of the discharge, the reference potential (almost zero volt) is kept constant, and the data voltage writing on the surface of the thin plate 40 is performed by this constant reference potential, so that the data writing on the thin plate is stably performed in the channel. , Can be performed uniformly.

【0075】さらに、2回目の放電終了後、かつ、電荷
が空間内に残存する時間内に第2列電極53を図4のよ
うに基準電位(ゼロボルト)となるよう制御する。これ
により第2列電極53の誘電体表面電位はゼロボルトに
充電される。また、その後、第1列電極52も基準電位
(ゼロボルト)に制御する。これにより第2列電極53
の表面も基準電位に充電される。この時点での放電チャ
ンネル内の電位分布は、図5(d)のようになる。図5
(d)のように、放電チャンネル内の各電極表面は全て
基準電位(ゼロボルト)になり、次のフレームにおける
放電を発生させる際、安定に放電可能となる。
Further, the second column electrode 53 is controlled so as to have the reference potential (zero volt) as shown in FIG. 4 after the second discharge is completed and within the time when the electric charge remains in the space. Thereby, the dielectric surface potential of the second column electrode 53 is charged to zero volt. Thereafter, the first column electrode 52 is also controlled to the reference potential (zero volt). Thereby, the second column electrode 53
Is also charged to the reference potential. The potential distribution in the discharge channel at this point is as shown in FIG. FIG.
As shown in (d), the surface of each electrode in the discharge channel is all at the reference potential (zero volts), and when the discharge is generated in the next frame, the discharge can be performed stably.

【0076】また、上記実施例においては、第1列電極
52および第2列電極53の表面電位を最終的に基準電
位(ゼロボルト)となるよう制御する場合について説明
したが、第1列電極52および第2列電極53への電圧
印加条件を制御し、表面電位を基準電位よりも大きくま
たは、小さくし、いわゆる壁電位形成により次のフレー
ムにおける放電開始電圧を低下させても良い。
In the above embodiment, the case where the surface potentials of the first column electrode 52 and the second column electrode 53 are controlled so as to finally become the reference potential (zero volt) has been described. Alternatively, the voltage application condition to the second column electrode 53 may be controlled so that the surface potential is higher or lower than the reference potential, and the discharge starting voltage in the next frame may be reduced by forming a so-called wall potential.

【0077】また、本実施例においては、放電チャンネ
ル選択期間内に2回の放電を発生させる実施例につき説
明したが、最終放電が、少なくとも一部が露出する電極
56をアノードとし誘電体層54に覆われた電極52/
53をカソードとしてなされれば、放電回数に制限はな
い。すなわち、誘電体に覆われた電極同士の放電を選択
期間に何度発生させてもよい。さらに、誘電体に覆われ
た列電極、少なくとも一部が露出している列電極の配置
数は何本であっても良い。
Although the present embodiment has been described with respect to the embodiment in which two discharges are generated during the discharge channel selection period, the final discharge is performed by using the electrode 56 at least partially exposed as the anode and the dielectric layer 54. Electrode 52 /
If 53 is used as a cathode, the number of discharges is not limited. That is, the discharge between the electrodes covered with the dielectric may be generated any number of times during the selection period. Further, the number of column electrodes covered with the dielectric material and the number of column electrodes at least partially exposed may be any number.

【0078】上記の説明のように、本発明は、少なくと
も2回の放電のうち、1回目の放電を第1列電極と第2
列電極との間の放電とし、最終の放電を1回目の放電で
アノード電極として作用した第1列電極52または第2
列電極53をアノードとする放電となるよう、第1列電
極52、第2列電極53、第3列電極56に電圧を印加
することによって目的を達成できる。
As described above, according to the present invention, of at least two discharges, the first discharge is performed by the first column electrode and the second column electrode.
The discharge between the first column electrode 52 and the second column electrode 52 or the second
The object can be achieved by applying a voltage to the first column electrode 52, the second column electrode 53, and the third column electrode 56 so that a discharge is generated using the column electrode 53 as an anode.

【0079】さらに、本発明は、少なくとも2回の放電
が、第2列電極53に負極性の電圧を、第1列電極52
に正極性の電圧を印加して第1の放電を発生させ、続い
て第1列電極52の印加電圧を負極性にし、さらに、こ
の時の第1列電極52および第2列電極53の表面を覆
う誘電体層54の表面の電位差が放電を開始する電圧以
下であって、第3列電極56との間で放電が発生する電
位差であるよう制御することによって、目的を達成する
ことができる。
Further, according to the present invention, at least two electric discharges apply a negative voltage to the second column electrode 53 and the first column electrode 52
A first discharge is generated by applying a positive polarity voltage to the first column electrode 52, and then a voltage applied to the first column electrode 52 is set to a negative polarity. The object can be achieved by controlling the potential difference on the surface of the dielectric layer 54 covering the third electrode 56 to be equal to or lower than the voltage at which the discharge starts and the potential difference at which the discharge occurs between the third column electrode 56 and the third column electrode 56. .

【0080】さらに、本発明は、少なくとも2回の放電
が、第2列電極53に負極性の電圧を印加し第1列電極
52に正極性の電圧を印加して第1の放電を発生させ、
続いて第2列電極53の印加電圧を負極性にし、さら
に、この時の第1列電極52および第2列電極53を覆
う誘電体層54の表面の電位差が放電が開始する電圧以
下であって、第3列電極56の間で放電が発生する電位
差であるよう制御し、さらに、第1列電極52の印加電
圧を負極性にした後に第2列電極53の電圧を概略ゼロ
ボルトにするよう制御することによって、本発明の目的
を達成することができる。
Further, according to the present invention, at least two discharges generate a first discharge by applying a negative voltage to the second column electrode 53 and applying a positive voltage to the first column electrode 52. ,
Subsequently, the voltage applied to the second column electrode 53 is made negative, and the potential difference on the surface of the dielectric layer 54 covering the first column electrode 52 and the second column electrode 53 at this time is not more than the voltage at which discharge starts. Thus, the voltage is controlled so as to be a potential difference at which discharge occurs between the third column electrodes 56, and further, the voltage of the second column electrode 53 is set to approximately zero volt after the voltage applied to the first column electrode 52 is made negative. By controlling, the object of the present invention can be achieved.

【0081】[0081]

【発明の効果】本発明によれば、すべての放電が誘電体
に覆われた電極をカソードとする放電となるため、放電
は非常に短時間に終了する。そのため、電極スパッタに
よる透過率劣化を抑制することが可能となる。また、ス
パッタされる物質は誘電体のみとなるため、放電チャン
ネル、および、薄板が導体により汚染(導体付着)され
表面電位が時間とともに変動することがなくなるため、
安定に、かつ、均一に動作可能となる。
According to the present invention, all discharges are discharges using the electrode covered with the dielectric as a cathode, so that the discharge is completed in a very short time. Therefore, it is possible to suppress the transmittance deterioration due to electrode sputtering. Also, since the substance to be sputtered is only a dielectric, the discharge channel and the thin plate are not contaminated by the conductor (conductor adhesion) and the surface potential does not fluctuate with time.
It is possible to operate stably and uniformly.

【図面の簡単な説明】[Brief description of the drawings]

【図1】本発明にかかるプラズマアドレス表示装置の構
造の概要を説明する斜視図。
FIG. 1 is a perspective view illustrating the outline of the structure of a plasma addressed display device according to the present invention.

【図2】本発明にかかるプラズマアドレス表示装置の構
造の概要を説明する図1のA−A線での縦断面図。
FIG. 2 is a longitudinal sectional view taken along line AA of FIG. 1 for explaining the outline of the structure of the plasma addressed display device according to the present invention.

【図3】本発明にかかるプラズマアドレス表示装置の駆
動回路の構成を説明する回路図。
FIG. 3 is a circuit diagram illustrating a configuration of a driving circuit of the plasma addressed display device according to the present invention.

【図4】本発明にかかるプラズマアドレス表示装置の駆
動方法を説明する図。
FIG. 4 is a diagram illustrating a driving method of the plasma addressed display device according to the present invention.

【図5】図4に示すプラズマアドレス表示装置の駆動方
法により駆動した場合のプラズマチャンネル内の電位分
布を示す図。
5 is a diagram showing a potential distribution in a plasma channel when driven by the driving method of the plasma addressed display device shown in FIG. 4;

【図6】従来のプラズマアドレス表示装置の構造の概要
を説明する斜視図。
FIG. 6 is a perspective view illustrating the outline of the structure of a conventional plasma addressed display device.

【図7】従来のプラズマアドレス表示装置の構造の概要
を説明する図6のB−B線での縦断面図。
FIG. 7 is a vertical sectional view taken along the line BB of FIG. 6 for explaining the outline of the structure of the conventional plasma addressed display device.

【図8】従来のプラズマアドレス表示装置の駆動回路構
成を説明する回路図。
FIG. 8 is a circuit diagram illustrating a driving circuit configuration of a conventional plasma addressed display device.

【図9】従来のスラズマアドレス表示装置の駆動方法を
説明する図。
FIG. 9 is a diagram illustrating a driving method of a conventional plasma address display device.

【符号の説明】[Explanation of symbols]

1 プラズマアドレス表示装置 11 液晶ドライバ 12 バッファ 13 制御回路 14 基準電極ドライバ 15 第1列電極ドライバ 16 第2列電極ドライバ 18 アノードドライバ 19 カソードドライバ 30 電気光学表示セル 31 上側基板(ガラス基板) 32 データ電極(行電極) 33 電気光学材料層(液晶層) 40 誘電体シート(電位設定用シート) 50 プラズマセル 51 下側基板(ガラス基板) 52 第1列電極 53 第2列電極 54 誘電体層 55 隔壁 56 第3列電極(基準電極) 57 放電チャンネル 58 アノード電極 59 カソード電極 60 放電チャンネル 61 放電空間 Reference Signs List 1 plasma address display device 11 liquid crystal driver 12 buffer 13 control circuit 14 reference electrode driver 15 first column electrode driver 16 second column electrode driver 18 anode driver 19 cathode driver 30 electro-optical display cell 31 upper substrate (glass substrate) 32 data electrode (Row electrode) 33 Electro-optic material layer (liquid crystal layer) 40 Dielectric sheet (potential setting sheet) 50 Plasma cell 51 Lower substrate (glass substrate) 52 First column electrode 53 Second column electrode 54 Dielectric layer 55 Partition 56 Third column electrode (reference electrode) 57 Discharge channel 58 Anode electrode 59 Cathode electrode 60 Discharge channel 61 Discharge space

───────────────────────────────────────────────────── フロントページの続き (51)Int.Cl.7 識別記号 FI テーマコート゛(参考) G09G 3/36 G09G 3/36 5C094 H01J 11/02 H01J 11/02 B Fターム(参考) 2H089 HA36 2H093 NA20 NA43 5C006 AC22 BB18 BC03 5C040 FA09 GB09 GB12 GC12 MA10 5C080 AA10 BB05 DD01 DD18 FF11 JJ02 JJ04 JJ05 JJ06 5C094 AA02 BA43 CA19 CA24 DA11 EA04 EA07 EB02 EC04 FB12 FB15 FB16 ──────────────────────────────────────────────────続 き Continued on the front page (51) Int.Cl. 7 Identification symbol FI Theme coat ゛ (Reference) G09G 3/36 G09G 3/36 5C094 H01J 11/02 H01J 11/02 B F-term (Reference) 2H089 HA36 2H093 NA20 NA43 5C006 AC22 BB18 BC03 5C040 FA09 GB09 GB12 GC12 MA10 5C080 AA10 BB05 DD01 DD18 FF11 JJ02 JJ04 JJ05 JJ06 5C094 AA02 BA43 CA19 CA24 DA11 EA04 EA07 EB02 EC04 FB12 FB15 FB16

Claims (10)

【特許請求の範囲】[Claims] 【請求項1】 列方向にストライプ状に放電可能な気体
が封入してある複数の放電チャンネルを有し該各放電チ
ャンネル内に少なくとも一部が露出するよう設けられた
第3列電極および前記各放電チャンネル毎に列方向にス
トライプ状にしかも放電チャンネル内に露出しないよう
に誘電体層で覆われた各放電チャンネル毎に少なくとも
1対形成された第1列電極および第2列電極とを有する
プラズマセルと、前記プラズマセルに隣接して積層する
ように設けられた平面方向に配置された電気光学材料層
および該電気光学材料層を挟んで前記プラズマセルと反
対側に設けられ前記プラズマセルの列電極と略直交する
方向に略平行に配置された複数の行電極とを有する電気
光学表示セルとからなるプラズマアドレス表示装置にお
いて、 前記電気光学表示セルの電気光学材料層と前記プラズマ
セルの放電チャンネルとの間に平面方向に配置されキャ
パシターとして機能可能な電位設定用シートを備えたプ
ラズマアドレス表示装置。
A third column electrode provided with a plurality of discharge channels filled with a gas capable of being discharged in a stripe shape in a column direction and provided at least partially in each of the discharge channels; Plasma having at least one pair of a first column electrode and a second column electrode formed in each discharge channel in a stripe shape in the column direction for each discharge channel and covered with a dielectric layer so as not to be exposed in the discharge channel. A cell, an electro-optic material layer arranged in a planar direction provided so as to be stacked adjacent to the plasma cell, and a row of the plasma cells provided on the opposite side to the plasma cell with the electro-optic material layer interposed therebetween. An electro-optical display cell comprising: a plurality of row electrodes arranged substantially parallel to a direction substantially orthogonal to the electrodes; The plasma addressed display device having a seat capable of functioning potential setting as a capacitor is arranged in a planar direction between the electro-optical material layer and the discharge channel of the plasma cell of the display cell.
【請求項2】 列方向にストライプ状に放電可能な気体
が封入してある複数の放電チャンネルを有し該各放電チ
ャンネル内に少なくとも一部が露出するよう設けられた
第3列電極および前記各放電チャンネル毎に列方向にス
トライプ状にしかも放電チャンネル内に露出しないよう
に誘電体層で覆われた各放電チャンネル毎に少なくとも
1対形成された第1列電極および第2列電極とを有する
プラズマセルと、前記プラズマセルに隣接して積層する
ように設けられた平面方向に配置された電気光学材料層
および該電気光学材料層を挟んで前記プラズマセルと反
対側に設けられ前記プラズマセルの列電極と略直交する
方向に略平行に配置された複数の行電極とを有する電気
光学表示セルとからなるプラズマアドレス表示装置にお
いて、 前記電気光学表示セルの電気光学材料層と前記プラズマ
セルの放電チャンネルとの間に平面方向に配置されキャ
パシターとして機能可能な電位設定用シートと、 少なくとも2回放電を行わせる電圧を、第1列電極およ
び第2列電極ならびに第3列電極に、印加する電圧印加
手段を設けたプラズマアドレス表示装置。
2. A third column electrode having a plurality of discharge channels filled with a gas capable of being discharged in a stripe shape in a column direction and provided at least partially in each of the discharge channels; Plasma having at least one pair of a first column electrode and a second column electrode formed in each discharge channel in a stripe shape in the column direction for each discharge channel and covered with a dielectric layer so as not to be exposed in the discharge channel. A cell, an electro-optic material layer arranged in a planar direction provided so as to be stacked adjacent to the plasma cell, and a row of the plasma cells provided on the opposite side to the plasma cell with the electro-optic material layer interposed therebetween. An electro-optical display cell comprising: a plurality of row electrodes arranged substantially parallel to a direction substantially orthogonal to the electrodes; A potential setting sheet disposed in a plane direction between the electro-optical material layer of the display cell and the discharge channel of the plasma cell and capable of functioning as a capacitor; A plasma addressed display device comprising a second column electrode and a third column electrode provided with voltage applying means for applying voltage.
【請求項3】 前記電圧印加手段が、第1列電極と第2
列電極間での放電を行わせる電圧と、第1列電極または
第2列電極の一方と第3列電極との間で放電を行わせる
電圧をそれぞれの電極に印加する手段である請求項2に
記載のプラズマアドレス表示装置。
3. The method according to claim 2, wherein the voltage applying means includes a first column electrode and a second column electrode.
3. A means for applying a voltage for causing discharge between column electrodes and a voltage for causing discharge between one of the first or second column electrode and the third column electrode to each electrode. 3. The plasma addressed display device according to 1.
【請求項4】 前記電圧印加手段が、第1の態様では、
第1列電極と第2列電極間での放電を行わせる電圧であ
りかつ第1列電極または第2列電極と第3列電極との間
で放電を起こさない電圧をそれぞれの電極に印加し、第
2の態様では、第1列電極または第2列電極の一方と第
3列電極との間で放電を行わせる電圧でありかつ第1列
電極と第2列電極との間で放電を起こさない電圧をそれ
ぞれの電極に印加する手段である請求項3に記載のプラ
ズマアドレス表示装置。
4. The method according to claim 1, wherein the voltage application unit is configured to:
A voltage that causes a discharge between the first column electrode and the second column electrode and does not cause a discharge between the first column electrode or the second column electrode and the third column electrode is applied to each electrode. In the second aspect, the voltage is a voltage for causing a discharge between one of the first column electrode or the second column electrode and the third column electrode, and the discharge is performed between the first column electrode and the second column electrode. 4. The plasma addressed display device according to claim 3, wherein said means is a means for applying a voltage that does not occur to each electrode.
【請求項5】 前記電気光学材料層が液晶で構成される
請求項2に記載のプラズマアドレス表示装置。
5. The plasma addressed display device according to claim 2, wherein said electro-optic material layer is composed of a liquid crystal.
【請求項6】 前記電位設定用シートが誘電体で構成さ
れる請求項2に記載のプラズマアドレス表示装置。
6. The plasma addressed display device according to claim 2, wherein the potential setting sheet is made of a dielectric.
【請求項7】 列方向にストライプ状に放電可能な気体
が封入してある複数の放電チャンネルを有し該各放電チ
ャンネル内に少なくとも一部が露出するよう設けられた
第3列電極および前記各放電チャンネル毎に列方向にス
トライプ状にしかも放電チャンネル内に露出しないよう
に誘電体層で覆われた各放電チャンネル毎に少なくとも
1対形成された第1列電極および第2列電極とを有する
プラズマセルと、前記プラズマセルに隣接して積層する
ように設けられた平面方向に配置された電気光学材料層
および該電気光学材料層を挟んで前記プラズマセルと反
対側に設けられ前記プラズマセルの列電極と略直交する
方向に略平行に配置された複数の行電極とを有する電気
光学表示セルとからなり、前記電気光学表示セルの電気
光学材料層と前記プラズマセルの放電チャンネルとの間
に平面方向に配置されキャパシターとして機能可能な電
位設定用シートと、少なくとも2回放電を行わせる電圧
を第1列電極および第2列電極ならびに第3列電極に印
加する電圧印加手段を設けたプラズマアドレス表示装置
の駆動方法であって、 それぞれの走査期間内に選択する特定の放電チャンネル
内において、少なくとも2回放電させるように、第3列
電極および第1列電極ならびに第2列電極に電圧を印加
するプラズマアドレス表示装置の駆動方法。
7. A third column electrode having a plurality of discharge channels filled with a gas capable of being discharged in a stripe shape in a column direction and provided at least partially in each of the discharge channels, and Plasma having at least one pair of a first column electrode and a second column electrode formed in each discharge channel in a stripe shape in the column direction for each discharge channel and covered with a dielectric layer so as not to be exposed in the discharge channel. A cell, an electro-optic material layer arranged in a planar direction provided so as to be stacked adjacent to the plasma cell, and a row of the plasma cells provided on the opposite side to the plasma cell with the electro-optic material layer interposed therebetween. An electro-optical display cell having a plurality of row electrodes arranged substantially in parallel to a direction substantially perpendicular to the electrodes, wherein the electro-optical material layer of the electro-optical display cell and the A potential setting sheet disposed in a plane direction between the discharge channels of the plasma cell and capable of functioning as a capacitor; and applying a voltage for performing at least two discharges to the first column electrode, the second column electrode, and the third column electrode. A method of driving a plasma addressed display device provided with voltage applying means, comprising: a third column electrode, a first column electrode, and a third column electrode so as to discharge at least twice in a specific discharge channel selected in each scanning period. A method for driving a plasma addressed display device in which a voltage is applied to a second column electrode.
【請求項8】 前記少なくとも2回の放電のうち、1回
目の放電が、第1列電極と第2列電極との間の放電であ
り、最終の放電が1回目の放電でアノード電極として作
用した第1列電極または第2列電極をアノードとする放
電となるよう、夫々の電極に電圧を印加する請求項7に
記載のプラズマアドレス表示装置の駆動方法。
8. The at least two discharges, wherein a first discharge is a discharge between a first column electrode and a second column electrode, and a final discharge acts as an anode electrode in the first discharge. 8. The driving method for a plasma addressed display device according to claim 7, wherein a voltage is applied to each of the first column electrodes or the second column electrodes so that a discharge is generated using the electrodes as anodes.
【請求項9】 前記少なくとも2回の放電が、第2列電
極に負極性の電圧を、第1列電極に正極性の電圧を印加
して第1の放電を発生させ、続いて第1列電極の印加電
圧を負極性にし、さらに、この時の第1列電極および第
2列電極の表面覆う誘電体層の表面の電位差が放電を開
始する電圧以下であって、第3列電極との間で放電が発
生する電位差であるよう制御する請求項8に記載のプラ
ズマアドレス表示装置の駆動方法。
9. The method according to claim 1, wherein the at least two discharges generate a first discharge by applying a negative voltage to the second column electrode and a positive voltage to the first column electrode. The voltage applied to the electrodes is set to a negative polarity, and the potential difference between the surfaces of the dielectric layers covering the surfaces of the first column electrode and the second column electrode at this time is equal to or less than the voltage at which discharge starts, and 9. The driving method of a plasma addressed display device according to claim 8, wherein the control is performed such that a potential difference between discharges occurs.
【請求項10】 前記少なくとも2回の放電が、第2列
電極に負極性の電圧を印加し第1列電極に正極性の電圧
を印加して第1の放電を発生させ、続いて第2列電極の
印加電圧を負極性にし、さらに、この時の第1列電極お
よび第2列電極を覆う誘電体層の表面の電位差が放電が
開始する電圧以下であって、第3列電極(基準電極)と
の間で放電が発生する電位差であるよう制御し、さら
に、第1列電極の印加電圧を負極性にした後に第2列電
極の電圧を概略ゼロボルトにするよう制御する請求項8
記載のプラズマアドレス表示装置の駆動方法。
10. The at least two discharges include applying a negative voltage to a second column electrode and applying a positive voltage to a first column electrode to generate a first discharge, followed by a second discharge. The voltage applied to the column electrode is set to a negative polarity. Further, at this time, the potential difference on the surface of the dielectric layer covering the first column electrode and the second column electrode is equal to or less than the voltage at which discharge starts, and the third column electrode (reference And controlling the voltage of the second column electrode to be substantially zero volts after the applied voltage of the first column electrode is made negative.
The driving method of the plasma addressed display device according to the above.
JP2000225175A 2000-07-26 2000-07-26 Plasma address display device and driving method therefor Pending JP2002040393A (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP2000225175A JP2002040393A (en) 2000-07-26 2000-07-26 Plasma address display device and driving method therefor

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2000225175A JP2002040393A (en) 2000-07-26 2000-07-26 Plasma address display device and driving method therefor

Publications (1)

Publication Number Publication Date
JP2002040393A true JP2002040393A (en) 2002-02-06

Family

ID=18718995

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2000225175A Pending JP2002040393A (en) 2000-07-26 2000-07-26 Plasma address display device and driving method therefor

Country Status (1)

Country Link
JP (1) JP2002040393A (en)

Similar Documents

Publication Publication Date Title
US6614411B2 (en) Plasma address display apparatus
KR100340972B1 (en) Plasma address display device
JP3319042B2 (en) Plasma address display
US6628348B1 (en) Plasma address electrooptical device
US5903381A (en) Plasma addressed electro-optical display device
JPH08286172A (en) Plasma address display device
JP2002040393A (en) Plasma address display device and driving method therefor
KR100612794B1 (en) Plasma addressing display device and driving method thereof
KR100590144B1 (en) Plasma addressed display device
US7586466B2 (en) Display panel including an improved electrode structure
JP3430707B2 (en) Plasma address display device and driving method thereof
JP3698560B2 (en) Plasma address display device
JP3446384B2 (en) Plasma address display device and driving method thereof
JP3042109B2 (en) Image display device
US5668567A (en) Electro-optical display device
JP3331812B2 (en) Plasma addressed liquid crystal display
JPH09113882A (en) Plasma address display device and driving method therefor
JP2001195036A (en) Plasma address display device and its driving method
JP2000111883A (en) Liquid crystal display device
JP2000243296A (en) Plasma address display device
JP2002032060A (en) Plasma addressed display device and driving method therefor
JPH0868989A (en) Plasma address display device
KR20070036717A (en) Method of driving a plasma display panel, plasma display panel and plasma display unit
JP2001125075A (en) Plasma address display device and driving method therefor
JP2003140608A (en) Discharge cell device and plasma address display device