JPH08106279A - Error diffussion processing device for display device - Google Patents

Error diffussion processing device for display device

Info

Publication number
JPH08106279A
JPH08106279A JP6268336A JP26833694A JPH08106279A JP H08106279 A JPH08106279 A JP H08106279A JP 6268336 A JP6268336 A JP 6268336A JP 26833694 A JP26833694 A JP 26833694A JP H08106279 A JPH08106279 A JP H08106279A
Authority
JP
Japan
Prior art keywords
display
luminance
error diffusion
circuit
characteristic
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP6268336A
Other languages
Japanese (ja)
Other versions
JP2760295B2 (en
Inventor
Junichi Onodera
純一 小野寺
Masamichi Nakajima
正道 中島
Asao Kosakai
朝郎 小坂井
Masayuki Kobayashi
正幸 小林
Isato Denda
勇人 傳田
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Fujitsu General Ltd
Original Assignee
Fujitsu General Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Fujitsu General Ltd filed Critical Fujitsu General Ltd
Priority to JP6268336A priority Critical patent/JP2760295B2/en
Priority to EP95307006A priority patent/EP0707302B1/en
Priority to DE69529716T priority patent/DE69529716T2/en
Priority to US08/539,238 priority patent/US5790095A/en
Priority to AU33083/95A priority patent/AU686002B2/en
Priority to CA002159963A priority patent/CA2159963C/en
Priority to KR1019950034183A priority patent/KR100387202B1/en
Publication of JPH08106279A publication Critical patent/JPH08106279A/en
Application granted granted Critical
Publication of JP2760295B2 publication Critical patent/JP2760295B2/en
Anticipated expiration legal-status Critical
Expired - Lifetime legal-status Critical Current

Links

Landscapes

  • Image Processing (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Controls And Circuits For Display Device (AREA)
  • Control Of Gas Discharge Display Tubes (AREA)

Abstract

PURPOSE: To prevent a pseudo outline from appearing at the time of performing an error diffussion based on typical luminance deviation characteristics. CONSTITUTION: This device is constituted by combining an emission luminance characteristic obtaining circuit 20 with an error diffusing circuit 11 and the emission luminance characteristic obtaining circuit 20 counts the displayed numbers of respective bits in one or plural frames with M counters corresponding to respective bits in a displayed umber counter 21 and next calculates a display area ratio (SK) by performing an operation dividing the number of displayed dots counted with the displayed number counter 21 by a total dot number in a display area ratio arithmetic part 22, calculates luminance characteristics of respective bits by an emission luminace deviation characteristic measuring part 23 and calculates luminance deviation quantities of respective levels based on them by a luminance deviation quantity arithmetic part 24. Moreover, the circuit 20 updates these quantities every frame to transmit them to the error diffusing circuit 11 which, performs the procession of the error diffussion based on emission luminance chatracteristics and outputs the result to a PDP.

Description

【発明の詳細な説明】Detailed Description of the Invention

【0001】[0001]

【産業上の利用分野】本発明は、誤差拡散による擬似中
間調表示を行うディスプレイ装置の誤差拡散処理装置に
関するものである。
BACKGROUND OF THE INVENTION 1. Field of the Invention The present invention relates to an error diffusion processing device of a display device for displaying pseudo halftone by error diffusion.

【0002】[0002]

【従来の技術】最近、薄型、軽量の表示装置として、P
DP(プラズマ・ディスプレイ・パネル)が注目されて
いる。このPDPの駆動方式は、従来のCRT駆動方式
とは全く異なっており、ディジタル化された映像入力信
号による直接駆動方式である。したがって、パネル面か
ら発光される輝度階調は、扱う信号のビット数によって
定まる。PDPは基本的特性の異なるAC型とDC型の
2方式に分けられるる。
2. Description of the Related Art Recently, as a thin and lightweight display device, P
Attention has been paid to DP (plasma display panel). This PDP driving method is completely different from the conventional CRT driving method and is a direct driving method using a digitized video input signal. Therefore, the brightness gradation emitted from the panel surface is determined by the number of bits of the signal to be handled. PDPs are classified into two types, AC type and DC type, which have different basic characteristics.

【0003】AC型PDPでは、輝度と寿命については
十分な特性が得られているが、階調表示に関しては、試
作レベルで最大64階調表示までの報告しかなかった
が、アドレス・表示分離型駆動法(ADSサブフィール
ド法)による将来の256階調の手法が提案されてい
る。
In the AC type PDP, sufficient characteristics are obtained with respect to brightness and life, but regarding gray scale display, only a maximum gray scale display of 64 gray scales was reported, but the address / display separation type was used. A future 256-gradation method based on the driving method (ADS subfield method) has been proposed.

【0004】1フレームは、輝度の相対比が1、2、
4、8、16、32、64、128の8個のサブフィー
ルドで構成され、8画面の輝度の組み合わせで256階
調の表示を行う。それぞれのサブフィールドは、リフレ
ッシュした1画面分のデータの書込みを行うアドレス期
間とそのサブフィールドの輝度レベルを決めるサスティ
ン期間で構成される。アドレス期間では、最初全画面同
時に各ピクセルに初期的に壁電荷が形成され、その後サ
スティンパルスが全画面に与えられ表示を行う。サブフ
ィールドの明るさはサスティンパルスの数に比例し、所
定の輝度に設定される。このようにして256階調表示
が実現される。
One frame has a relative luminance ratio of 1, 2,
It is composed of eight subfields of 4, 8, 16, 32, 64, and 128, and 256 gradations are displayed by combining the luminance of 8 screens. Each subfield is composed of an address period for writing refreshed data for one screen and a sustain period for determining the luminance level of the subfield. In the address period, wall charges are initially formed in each pixel at the same time on the entire screen, and then sustain pulses are applied to the entire screen for display. The brightness of the subfield is proportional to the number of sustain pulses and is set to a predetermined brightness. In this way, 256 gradation display is realized.

【0005】以上のようなAC駆動方式では、階調数を
増やせば増やすほど、1フレーム期間内でパネルを点灯
発光させる準備期間としてのアドレス期間のビット数が
増加するため、発光期間としてのサスティン期間が相対
的に短くなり、最大輝度が低下する。このように、パネ
ル面から発光される輝度階調は、扱う信号のビット数に
よって定まるため、扱う信号のビット数を増やせば、画
質は向上するが、発光輝度が低下し、逆に扱う信号のビ
ット数を減らせば、発光輝度が増加するが、階調表示が
少なくなり、画質の低下を招く。
In the AC driving method as described above, as the number of gradations is increased, the number of bits in the address period as a preparation period for lighting and emitting the panel is increased within one frame period. The period is relatively short and the maximum brightness is low. In this way, since the brightness gradation emitted from the panel surface is determined by the number of bits of the signal to be handled, if the number of bits of the signal to be handled is increased, the image quality is improved, but the light emission luminance is reduced, and conversely If the number of bits is reduced, the light emission luminance is increased, but gradation display is reduced and the image quality is deteriorated.

【0006】入力信号のビット数よりも出力駆動信号の
ビット数を低減しながら、入力信号と発光輝度との濃淡
誤差を最小にするための誤差拡散処理は、擬似中間調を
表現する処理であり、少ない階調で濃淡表現する場合に
用いられる。従来の一般的な誤差拡散回路が図6に示さ
れる。この回路において、映像信号入力端子10から誤
差拡散回路11に、p(例えば8)ビットの原画素A
i,jの映像信号が入力し、処理回路部13を経て、さ
らにビット数をq(例えば4)ビットに減らす処理をし
てPDPを発光する。
The error diffusion process for reducing the grayscale error between the input signal and the emission luminance while reducing the bit number of the output drive signal more than the bit number of the input signal is a process for expressing a pseudo halftone. , Used when expressing light and shade with few gradations. A conventional general error diffusion circuit is shown in FIG. In this circuit, from the video signal input terminal 10 to the error diffusion circuit 11, the p (eg, 8) -bit original pixel A
The video signals of i and j are input, and after passing through the processing circuit unit 13, a process of further reducing the number of bits to q (for example, 4) bits is performed and the PDP emits light.

【0007】また、ROMなどからなる発光輝度特性演
算部14は、図7に示すような代表的な入力データから
PDPの発光輝度特性を測定し記憶しておく。この発光
輝度特性を誤差量演算部12に送って誤差を算出し、そ
れを処理回路部13で入力映像信号に加算し、拡散する
ことによって擬似中間調表示を行っていた。
Further, the light emission luminance characteristic calculation unit 14 including a ROM or the like measures and stores the light emission luminance characteristic of the PDP from representative input data as shown in FIG. This emission luminance characteristic is sent to the error amount calculation unit 12 to calculate an error, and the processing circuit unit 13 adds the error to the input video signal and diffuses it to perform pseudo halftone display.

【0008】この結果、図6に示すように、瞬間的には
実線の階段状のような発光輝度レベルであるにも拘ら
ず、実際は、平均化された状態で認識され、点線のよう
なy=xの補正輝度線となる。
As a result, as shown in FIG. 6, although the light emission luminance level is momentarily stepwise like a solid line, it is actually recognized in an averaged state and y as shown by a dotted line. = X corrected luminance line.

【0009】[0009]

【発明が解決しようとする課題】しかし、PDPなどの
ディスプレイ装置の発光輝度特性は、表示しようとする
データにより変化し、図5に示すような発光輝度特性に
場合もある。このような場合、図7に示すような代表的
な発光輝度特性に合わせ込む方法では、この代表的な特
性を取得したとき以外のデータに対しては、階調特性に
適応しきれないで、階調不適応による擬似輪郭が現われ
るという問題があった。
However, the light emission luminance characteristic of a display device such as a PDP changes depending on the data to be displayed, and may have the light emission luminance characteristic as shown in FIG. In such a case, the method of adjusting to the typical emission luminance characteristic as shown in FIG. 7 cannot be applied to the gradation characteristic for the data other than when the representative characteristic is acquired. There is a problem that a pseudo contour appears due to gray scale inadequacy.

【0010】本発明は、従来のようにROMから与えら
れていた発光輝度特性の代わりに、1または複数フレー
ム毎の発光輝度特性を、PDPなどのディスプレイ装置
の入力データの負荷率から求められる輝度偏差特性に基
づいて算出し、1または複数フレーム毎に発光輝度特性
を更新して誤差拡散を行い、擬似輪郭が現われるのを防
止することを目的とするものである。
According to the present invention, instead of the light emission luminance characteristic given from the ROM as in the prior art, the light emission luminance characteristic for every one or a plurality of frames is obtained from the load factor of the input data of the display device such as PDP. The purpose is to prevent the appearance of a pseudo contour by performing calculation based on the deviation characteristic, updating the emission luminance characteristic for each one or a plurality of frames, and performing error diffusion.

【0011】[0011]

【課題を解決するための手段】本発明は、量子化されて
入力した原画素映像信号に、誤差拡散回路11により原
画素より過去に生じた再現誤差を加算して拡散出力信号
を得て擬似中間調表示を行なう装置において、前記誤差
拡散回路11に発光輝度特性取得回路20を結合してな
り、この発光輝度特性取得回路20は、Mビットの映像
データをそれぞれのビットに対応したM個のカウンタで
各ビットの1または複数フレーム中の表示数をカウント
する表示数カウンタ21と、前記表示数カウンタ21で
計数した表示ドット数を、全ドット数で除する演算を行
い表示面積率(Sk)を求める表示面積率演算部22
と、ROMからなり、各ビットの輝度偏差特性を求める
発光輝度偏差特性測定部23と、前記発光輝度偏差特性
測定部23のデータに基づき各レベルの輝度偏差量を求
める輝度偏差量演算部24とからなることを特徴とする
ディスプレイ装置の誤差拡散処理装置である。
According to the present invention, a reproduction output error generated in the past from an original pixel by an error diffusion circuit 11 is added to a quantized and input original pixel video signal to obtain a diffused output signal and simulate the same. In a device that performs halftone display, a light emission luminance characteristic acquisition circuit 20 is coupled to the error diffusion circuit 11, and this light emission luminance characteristic acquisition circuit 20 converts M bits of video data into M number of pieces corresponding to each bit. A display number counter 21 that counts the number of display of each bit in one or a plurality of frames by a counter, and a calculation that divides the number of display dots counted by the display number counter 21 by the total number of display areas (Sk) Display area ratio calculation unit 22 for obtaining
And a luminance deviation amount characteristic measuring section 23 for obtaining the luminance deviation characteristic of each bit, and a luminance deviation amount calculating section 24 for obtaining the luminance deviation amount of each level based on the data of the light emission luminance deviation characteristic measuring section 23. An error diffusion processing device for a display device, comprising:

【0012】[0012]

【作用】表示数カウンタ21は、映像データをそれぞれ
のビットに対応したM個のカウンタで各ビットの1また
は複数フレーム中の表示数をカウントする。表示面積率
演算部22は、前記表示数カウンタ21で計数した表示
ドット数を、全ドット数で除する演算を行い表示面積率
(Sk)を求める。そして、発光輝度偏差特性測定部2
3により各ビットの輝度偏差特性が求められ、これに基
づき輝度偏差量演算部24により各レベルの輝度偏差量
が求められる。これを1または複数フレーム毎に更新し
て誤差拡散回路11に伝送する。誤差拡散回路11で
は、この発光輝度特性に基づき、誤差拡散の処理をして
PDPへ出力する。このようにして、発光輝度特性が表
示しようとするデータにより変化しても、代表的な発光
輝度特性に合わせ込むのではないから、刻々と変化する
データに対しても十分階調特性に適応得る。
The display number counter 21 counts the display number in one or a plurality of frames of each bit by M counters corresponding to each bit of the video data. The display area ratio calculator 22 calculates the display area ratio (Sk) by dividing the number of display dots counted by the display number counter 21 by the total number of dots. Then, the emission luminance deviation characteristic measuring unit 2
3, the luminance deviation characteristic of each bit is obtained, and on the basis of this, the luminance deviation amount calculating section 24 obtains the luminance deviation amount of each level. This is updated for every one or a plurality of frames and transmitted to the error diffusion circuit 11. The error diffusion circuit 11 performs error diffusion processing based on the light emission luminance characteristic and outputs it to the PDP. In this way, even if the emission luminance characteristic changes depending on the data to be displayed, it is not adjusted to the typical emission luminance characteristic, so that it is possible to sufficiently adapt the gradation characteristic to the data that changes momentarily. .

【0013】[0013]

【実施例】以下、本発明の実施例を図面に基づき説明す
る。ディスプレイ装置として前記アドレス・表示分離型
駆動法(ADSサブフィールド法)により駆動するPD
Pに使用した場合を例として説明する。ADSサブフィ
ールド法で可能な表示階調数Nは、サブフィールド数M
によって決定する。つまり、 N=2のM乗 である。
Embodiments of the present invention will be described below with reference to the drawings. PD driven by the address / display separation type driving method (ADS subfield method) as a display device
The case of using it for P will be described as an example. The number of display gradations N that can be obtained by the ADS subfield method is the number of subfields M
Determined by That is, N = 2 to the Mth power.

【0014】任意の入力レベルnの理想的な発光輝度レ
ベルYnは、nをバイナリ変換し、 と表される。実際は、各サブフレーム毎に表示面積率
(Sk)に依存する輝度偏差があるので、 と表される。ここで、δ:入力データの負荷率から求め
られる輝度偏差特性 である。
An ideal light emission luminance level Yn for an arbitrary input level n is obtained by binary conversion of n, It is expressed as Actually, since there is a luminance deviation depending on the display area ratio (Sk) for each sub-frame, It is expressed as Where δ: luminance deviation characteristic obtained from the load factor of the input data Is.

【0015】図1は、本発明の第1実施例を示すもの
で、従来の誤差拡散回路11と、本発明により付加され
た発光輝度特性取得回路20とからなる。従来の誤差拡
散回路11は、図7にても説明したように、誤差量演算
部12と処理回路部13とにより、与えられた発光輝度
特性をもとに、誤差拡散処理を行い、擬似中間調表示を
行うものである。
FIG. 1 shows a first embodiment of the present invention, which comprises a conventional error diffusion circuit 11 and a light emission luminance characteristic acquisition circuit 20 added by the present invention. As described with reference to FIG. 7, the conventional error diffusion circuit 11 performs the error diffusion processing based on the light emission luminance characteristic provided by the error amount calculation unit 12 and the processing circuit unit 13, and the pseudo intermediate The key is displayed.

【0016】本発明による発光輝度特性取得回路20
は、表示数カウンタ21、表示面積率演算部22、発光
輝度偏差特性測定部23および輝度偏差量演算部24か
らなり、PDPで駆動される映像データから、1または
複数フレーム毎の発光輝度特性を求め、求めた発光輝度
特性を映像の垂直同期期間に誤差拡散回路11へ伝送す
るためのものである。
Light emission luminance characteristic acquisition circuit 20 according to the present invention
Is a display number counter 21, a display area ratio calculation unit 22, a light emission luminance deviation characteristic measurement unit 23, and a luminance deviation amount calculation unit 24. The light emission luminance characteristic for each one or a plurality of frames is calculated from the video data driven by the PDP. It is for transmitting the obtained emission luminance characteristic to the error diffusion circuit 11 during the vertical synchronizing period of the image.

【0017】具体的には、前記表示数カウンタ21は、
M個のカウンタからなり、Mビットの映像データをそれ
ぞれのビットに対応したカウンタで各ビットの1または
複数フレーム中の表示数をカウントするものである。前
記表示面積率演算部22は、前記表示数カウンタ21で
計数した「サブフィールドKの表示ドット数」を、「全
ドット数」で除する演算を行い表示面積率(Sk)を求
めるものである。前記発光輝度偏差特性測定部23は、
ROMなどのLUT(ルックアップテーブル)からな
り、各ビットの輝度偏差特性を求めるものである。前記
輝度偏差量演算部24は、各レベルの輝度偏差量を求め
るものである。
Specifically, the display number counter 21 is
The counter is made up of M counters, and the counter corresponding to each bit of M-bit video data is used to count the number of displayed bits in one or a plurality of frames. The display area ratio calculation unit 22 calculates the display area ratio (Sk) by dividing the “display dot number of the subfield K” counted by the display number counter 21 by the “total dot number”. . The emission luminance deviation characteristic measuring unit 23,
It is composed of a LUT (look-up table) such as a ROM, and obtains the luminance deviation characteristic of each bit. The brightness deviation amount calculator 24 calculates the brightness deviation amount of each level.

【0018】以上のような構成による作用を説明する。
表示数カウンタ21は、Mビットの映像データをそれぞ
れのビットに対応したM個のカウンタで各ビットの1ま
たは複数フレーム中の表示数である「サブフィールドK
の表示ドット数」をカウントする。表示面積率演算部2
2は、前記表示数カウンタ21で計数した「サブフィー
ルドKの表示ドット数」を、「全ドット数」で除する演
算を行い表示面積率(Sk)を求める。そして、発光輝
度偏差特性測定部23により各ビットの輝度偏差特性が
求められ、これに基づき輝度偏差量演算部24により各
レベルの輝度偏差量が求められる。
The operation of the above configuration will be described.
The display number counter 21 is an M number of counters corresponding to each bit of M-bit video data, which is a display number of one bit or a plurality of frames of each bit "subfield K".
The number of display dots of "is counted. Display area ratio calculator 2
2 calculates the display area ratio (Sk) by dividing the "display dot number of subfield K" counted by the display number counter 21 by the "total dot number". Then, the light emission luminance deviation characteristic measuring unit 23 obtains the luminance deviation characteristic of each bit, and based on this, the luminance deviation amount calculating unit 24 obtains the luminance deviation amount of each level.

【0019】これを式で表すと、発光輝度特性取得回路
20により、任意の入力レベルnの発光輝度レベルYn
は、各サブフレーム毎の表示面積率(Sk)に依存する
輝度偏差を考慮すると、 の演算が行われる。ここで、表示面積率(Sk)と入力
データの負荷率から求められる輝度偏差特性(δ)と
は、一般に図2に示すような特性線であり、このδを求
める関数は、発光輝度偏差特性測定部23に記憶されて
いる。
When this is expressed by an equation, the emission luminance characteristic acquisition circuit 20 causes the emission luminance level Yn of an arbitrary input level n.
Considering the luminance deviation depending on the display area ratio (Sk) for each sub-frame, Is calculated. Here, the display area ratio (Sk) and the luminance deviation characteristic (δ) obtained from the load factor of the input data are generally characteristic lines as shown in FIG. 2, and the function for obtaining this δ is the light emission luminance deviation characteristic. It is stored in the measuring unit 23.

【0020】各レベルの輝度偏差量演算は、 であり、これを1または複数フレーム毎に更新して誤差
拡散回路11に伝送する。誤差拡散回路11では、この
発光輝度特性に基づき、誤差拡散の処理をしてPDPへ
出力する。このような構成とすることにより、発光輝度
特性が表示しようとするデータにより変化しても、代表
的な発光輝度特性に合わせ込むのではないから、刻々と
変化するデータに対しても十分階調特性に適応得る。
The brightness deviation amount calculation for each level is This is updated for every one or a plurality of frames and transmitted to the error diffusion circuit 11. The error diffusion circuit 11 performs error diffusion processing based on the light emission luminance characteristic and outputs it to the PDP. With such a configuration, even if the emission luminance characteristic changes depending on the data to be displayed, it is not adjusted to the typical emission luminance characteristic. Can adapt to the characteristics.

【0021】本発明の第2実施例を図3により説明す
る。第1実施例と異なるところは、発光輝度偏差特性測
定部23と輝度偏差量演算部24との間に最大輝度演算
部25を挿入したことである。したがって、発光輝度偏
差特性測定部23までの作用、すなわち、表示数カウン
タ21は、Mビットの映像データをそれぞれのビットに
対応したM個のカウンタで各ビットの1または複数フレ
ーム中の表示数である「サブフィールドKの表示ドット
数」をカウントする。表示面積率演算部22は、前記表
示数カウンタ21で計数した「サブフィールドKの表示
ドット数」を、「全ドット数」で除する演算を行い表示
面積率(Sk)を求める。そして、発光輝度偏差特性測
定部23により各ビットの輝度偏差特性が求められる。
というところまでは、第1実施例と同様である。
A second embodiment of the present invention will be described with reference to FIG. The difference from the first embodiment is that a maximum brightness calculating section 25 is inserted between the light emission brightness deviation characteristic measuring section 23 and the brightness deviation amount calculating section 24. Therefore, the operation up to the emission luminance deviation characteristic measuring unit 23, that is, the display number counter 21 displays the M-bit video data by the M number of counters corresponding to each bit by the display number of each bit in one or a plurality of frames. A certain "number of display dots in subfield K" is counted. The display area ratio calculation unit 22 calculates the "display dot number of the subfield K" counted by the display number counter 21 by the "total dot number" to obtain the display area ratio (Sk). Then, the light emission luminance deviation characteristic measuring unit 23 obtains the luminance deviation characteristic of each bit.
Up to this point, it is the same as in the first embodiment.

【0022】つぎに、第2実施例では、最大輝度演算部
25により、最大入力レベル時の輝度計算が行われる。
すなわち、図4に点7線で示すような発光輝度特性であ
る場合、最大輝度演算部25は、 の演算を行う。したがって、最大入力レベル時の輝度が
y=xのラインからずれたとき、最大入力レベルをy=
xのラインに近づくように全体的に補正する。この結
果、図4の点線の特性が、実線の特性に変換される。
Next, in the second embodiment, the maximum brightness calculating section 25 calculates the brightness at the maximum input level.
That is, in the case of the emission luminance characteristic shown by the dotted line in FIG. 4, the maximum luminance calculating unit 25 Is calculated. Therefore, when the luminance at the maximum input level deviates from the line of y = x, the maximum input level becomes y =
Global correction is performed so as to approach the line of x. As a result, the characteristic of the dotted line in FIG. 4 is converted into the characteristic of the solid line.

【0023】このデータに基づき、輝度偏差量演算部2
4では、各レベルの輝度偏差量がつぎの式により演算さ
れる。 この輝度偏差量演算部24で求めた各レベルの輝度偏差
量を誤差拡散回路11の誤差量演算部12に伝送する。
すると、誤差量演算部12と処理回路部13とにより、
与えられた発光輝度特性をもとに、誤差拡散処理を行
い、擬似中間調表示を行う。
Based on this data, the brightness deviation amount calculation unit 2
4, the brightness deviation amount of each level is calculated by the following equation. The brightness deviation amount of each level obtained by the brightness deviation amount calculation unit 24 is transmitted to the error amount calculation unit 12 of the error diffusion circuit 11.
Then, by the error amount calculation unit 12 and the processing circuit unit 13,
Error diffusion processing is performed based on the given emission luminance characteristic, and pseudo halftone display is performed.

【0024】[0024]

【発明の効果】(1)発光輝度特性が表示しようとする
データにより変化した場合、従来のようにROMから与
えられていた代表的な発光輝度特性の代わりに、本発明
では、1または複数フレーム毎の発光輝度特性を、入力
データの負荷率から求められる輝度偏差特性に基づいて
算出し、1または複数フレーム毎に発光輝度特性を更新
して誤差拡散を行うので、擬似輪郭が現われるのを防止
できる。
(1) When the emission luminance characteristic is changed by the data to be displayed, in the present invention, instead of the typical emission luminance characteristic given from the ROM as in the prior art, one or a plurality of frames are used. The light emission luminance characteristic for each is calculated based on the luminance deviation characteristic obtained from the load factor of the input data, and the light emission luminance characteristic is updated for each one or a plurality of frames to perform error diffusion, so that the pseudo contour is prevented from appearing. it can.

【0025】最大入力レベル時の輝度がy=xのライン
からずれたとき、最大入力レベルをy=xのラインに近
づくように全体的に補正するための最大輝度演算部25
をもうけたので、誤差拡散がより一層正確に行なわれ、
擬似輪郭が現われるのを防止できる。
When the luminance at the maximum input level deviates from the line of y = x, the maximum luminance calculation unit 25 for totally correcting the maximum input level so as to approach the line of y = x.
Error diffusion is performed more accurately because
It is possible to prevent the appearance of false contours.

【0025】(2)本発明は、n(たとえば8)ビット
の原画素の映像信号に、垂直方向加算回路31と水平方
向加算回路32で再現誤差を加算し拡散処理をする場合
において、拡散後の下位(n−m=4)ビットを拡散出
力信号として用いたので、2のm乗階調の発光輝度レベ
ルの始点を結ぶ輝度補正線を用いたこととなり、誤差拡
散後の映像は、滑らかな変化をする。
(2) According to the present invention, when a reproduction error is added to a video signal of an original pixel of n (eg, 8) bits by a vertical direction addition circuit 31 and a horizontal direction addition circuit 32 to perform diffusion processing, after diffusion, Since the lower (n−m = 4) bits of are used as the diffusion output signal, a luminance correction line connecting the start points of the emission luminance levels of 2 m-th gradation is used, and the image after error diffusion is smooth. Make a big change.

【図面の簡単な説明】[Brief description of drawings]

【図1】本発明によるディスプレイ装置の誤差拡散処理
装置の第1実施例を示すブロック図である。
FIG. 1 is a block diagram showing a first embodiment of an error diffusion processing device of a display device according to the present invention.

【図2】発光輝度偏差と表示面積率の関係を示す特性図
である。
FIG. 2 is a characteristic diagram showing a relationship between a light emission luminance deviation and a display area ratio.

【図3】本発明によるディスプレイ装置の誤差拡散処理
装置の第2実施例を示すブロック図である。
FIG. 3 is a block diagram showing a second embodiment of the error diffusion processing device of the display device according to the present invention.

【図4】発光輝度特性の一例を示す特性図である。FIG. 4 is a characteristic diagram showing an example of emission luminance characteristics.

【図5】発光輝度特性の他の一例を示す特性図である。FIG. 5 is a characteristic diagram showing another example of emission luminance characteristics.

【図6】発光輝度特性の代表的な一例を示す特性図であ
る。
FIG. 6 is a characteristic diagram showing a typical example of emission luminance characteristics.

【図7】従来の誤差拡散回路11のブロック図である。FIG. 7 is a block diagram of a conventional error diffusion circuit 11.

【符号の説明】[Explanation of symbols]

10…映像信号入力端子、11…誤差拡散回路、12…
誤差量演算部、13…処理回路部、14…発光輝度特性
演算部、20…発光輝度特性取得回路、21…表示数カ
ウンタ、22…表示面積率演算部、23…発光輝度偏差
特性測定部、24…輝度偏差量演算部、25…最大輝度
演算部。
10 ... Video signal input terminal, 11 ... Error diffusion circuit, 12 ...
Error amount calculation unit, 13 ... Processing circuit unit, 14 ... Emission luminance characteristic calculation unit, 20 ... Emission luminance characteristic acquisition circuit, 21 ... Display number counter, 22 ... Display area ratio calculation unit, 23 ... Emission luminance deviation characteristic measurement unit, 24 ... Luminance deviation amount calculation unit, 25 ... Maximum luminance calculation unit.

───────────────────────────────────────────────────── フロントページの続き (72)発明者 小林 正幸 神奈川県川崎市高津区末長1116番地 株式 会社富士通ゼネラル内 (72)発明者 傳田 勇人 神奈川県川崎市高津区末長1116番地 株式 会社富士通ゼネラル内 ─────────────────────────────────────────────────── ─── Continuation of the front page (72) Masayuki Kobayashi, 1116 Suenaga, Takatsu-ku, Kawasaki-shi, Kanagawa, within Fujitsu General Co., Ltd.

Claims (4)

【特許請求の範囲】[Claims] 【請求項1】 量子化されて入力した原画素映像信号
に、誤差拡散回路11により原画素より過去に生じた再
現誤差を加算して拡散出力信号を得て擬似中間調表示を
行なう装置において、前記誤差拡散回路11に発光輝度
特性取得回路20を結合してなり、この発光輝度特性取
得回路20は、Mビットの映像データをそれぞれのビッ
トに対応したM個のカウンタで各ビットの1または複数
フレーム中の表示数をカウントする表示数カウンタ21
と、前記表示数カウンタ21で計数した表示ドット数
を、全ドット数で除する演算を行い表示面積率(Sk)
を求める表示面積率演算部22と、ROMからなり、各
ビットの輝度偏差特性を求める発光輝度偏差特性測定部
23と、前記発光輝度偏差特性測定部23のデータに基
づき各レベルの輝度偏差量を求める輝度偏差量演算部2
4とからなることを特徴とするディスプレイ装置の誤差
拡散処理装置。
1. An apparatus for performing pseudo halftone display by adding a reproduction error generated in the past from an original pixel by an error diffusion circuit 11 to a quantized input original pixel video signal to obtain a diffused output signal. The error diffusion circuit 11 is coupled with a light emission luminance characteristic acquisition circuit 20, and the light emission luminance characteristic acquisition circuit 20 uses M counters corresponding to each bit of M-bit video data to obtain one or more bits of each bit. Display number counter 21 for counting the number of displays in the frame
And the display area number (Sk) is calculated by dividing the number of display dots counted by the display number counter 21 by the total number of dots.
Which includes a display area ratio calculation unit 22 for determining the luminance deviation characteristic of each bit, and a luminance deviation characteristic measuring unit 23 for obtaining the luminance deviation characteristic of each bit. Calculated luminance deviation amount calculation unit 2
4. An error diffusion processing device for a display device, comprising:
【請求項2】 量子化されて入力した原画素映像信号
に、誤差拡散回路11により原画素より過去に生じた再
現誤差を加算して拡散出力信号を得て擬似中間調表示を
行なう装置において、前記誤差拡散回路11に発光輝度
特性取得回路20を結合してなり、この発光輝度特性取
得回路20は、Mビットの映像データをそれぞれのビッ
トに対応したM個のカウンタで各ビットの1または複数
フレーム中の表示数をカウントする表示数カウンタ21
と、前記表示数カウンタ21で計数した表示ドット数
を、全ドット数で除する演算を行い表示面積率(Sk)
を求める表示面積率演算部22と、ROMからなり、各
ビットの輝度偏差特性を求める発光輝度偏差特性測定部
23と、最大入力レベル時の輝度計算を行うための最大
輝度演算部25と、前記最大輝度演算部25のデータに
基づき各レベルの輝度偏差量を求める輝度偏差量演算部
24とからなることを特徴とするディスプレイ装置の誤
差拡散処理装置。
2. A device for performing pseudo halftone display by adding a reproduction error generated in the past by the error diffusion circuit 11 to the quantized and input original pixel video signal to obtain a diffused output signal. The error diffusion circuit 11 is coupled with a light emission luminance characteristic acquisition circuit 20, and the light emission luminance characteristic acquisition circuit 20 uses M counters corresponding to each bit of M-bit video data to obtain one or more bits of each bit. Display number counter 21 for counting the number of displays in the frame
And the display area number (Sk) is calculated by dividing the number of display dots counted by the display number counter 21 by the total number of dots.
And a display area ratio calculation unit 22 for obtaining the luminance deviation deviation characteristic measuring unit 23 for obtaining the luminance deviation characteristic of each bit, a maximum luminance calculation unit 25 for performing luminance calculation at the maximum input level, and An error diffusion processing device for a display device, comprising: a brightness deviation amount calculation unit 24 that obtains a brightness deviation amount of each level based on the data of the maximum brightness calculation unit 25.
【請求項3】 誤差拡散回路11は、誤差量演算部12
と処理回路部13とからなり、輝度偏差量演算部24か
ら与えられた発光輝度特性をもとに、誤差拡散処理を行
い、擬似中間調表示を行うようにした請求項1または2
記載のディスプレイ装置の誤差拡散処理装置。
3. The error diffusion circuit 11 includes an error amount calculator 12
And a processing circuit section (13), wherein error diffusion processing is performed based on the light emission luminance characteristic given from the luminance deviation amount calculation section (24), and pseudo halftone display is performed.
An error diffusion processing device of the display device described.
【請求項4】 誤差拡散回路11は、pビットで量子化
されて入力した原画素映像信号をpより少ないqビット
で出力するようにしたものからなる請求項1、2または
3記載のディスプレイ装置の誤差拡散処理装置。
4. The display device according to claim 1, 2 or 3, wherein the error diffusion circuit 11 is configured to output the original pixel video signal quantized with p bits and input with q bits less than p. Error diffusion processor.
JP6268336A 1994-10-06 1994-10-06 Error diffusion processing device for display device Expired - Lifetime JP2760295B2 (en)

Priority Applications (7)

Application Number Priority Date Filing Date Title
JP6268336A JP2760295B2 (en) 1994-10-06 1994-10-06 Error diffusion processing device for display device
EP95307006A EP0707302B1 (en) 1994-10-06 1995-10-03 Gray scale processing using error diffusion
DE69529716T DE69529716T2 (en) 1994-10-06 1995-10-03 Gray scale processing using an error diffusion technique
US08/539,238 US5790095A (en) 1994-10-06 1995-10-04 Error variance processing equipment for display device
AU33083/95A AU686002B2 (en) 1994-10-06 1995-10-05 Error variance processing equipment for display device
CA002159963A CA2159963C (en) 1994-10-06 1995-10-05 Error variance processing equipment for display device
KR1019950034183A KR100387202B1 (en) 1994-10-06 1995-10-06 Error diffusion processing device of display device

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP6268336A JP2760295B2 (en) 1994-10-06 1994-10-06 Error diffusion processing device for display device

Publications (2)

Publication Number Publication Date
JPH08106279A true JPH08106279A (en) 1996-04-23
JP2760295B2 JP2760295B2 (en) 1998-05-28

Family

ID=17457135

Family Applications (1)

Application Number Title Priority Date Filing Date
JP6268336A Expired - Lifetime JP2760295B2 (en) 1994-10-06 1994-10-06 Error diffusion processing device for display device

Country Status (1)

Country Link
JP (1) JP2760295B2 (en)

Cited By (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
EP0831449A3 (en) * 1996-09-20 1998-04-22 Pioneer Electronic Corporation Drive apparatus for self light emitting display unit
KR20030020210A (en) * 2001-09-03 2003-03-08 주식회사 유피디 Error Diffusion Method for display device
KR100799893B1 (en) * 2000-05-09 2008-01-31 코닌클리케 필립스 일렉트로닉스 엔.브이. Method of and unit for displaying an image in sub-fields
CN111047676A (en) * 2018-10-12 2020-04-21 ***通信集团广西有限公司 Image rendering method and device and storage medium

Cited By (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
EP0831449A3 (en) * 1996-09-20 1998-04-22 Pioneer Electronic Corporation Drive apparatus for self light emitting display unit
US6008793A (en) * 1996-09-20 1999-12-28 Pioneer Electronic Corporation Drive apparatus for self light emitting display unit
KR100799893B1 (en) * 2000-05-09 2008-01-31 코닌클리케 필립스 일렉트로닉스 엔.브이. Method of and unit for displaying an image in sub-fields
KR20030020210A (en) * 2001-09-03 2003-03-08 주식회사 유피디 Error Diffusion Method for display device
CN111047676A (en) * 2018-10-12 2020-04-21 ***通信集团广西有限公司 Image rendering method and device and storage medium
CN111047676B (en) * 2018-10-12 2023-04-25 ***通信集团广西有限公司 Image rendering method, device and storage medium

Also Published As

Publication number Publication date
JP2760295B2 (en) 1998-05-28

Similar Documents

Publication Publication Date Title
EP1408683B1 (en) Method and apparatus for reducing false contour in digital display panel using pulse number modulation
KR100387202B1 (en) Error diffusion processing device of display device
AU738827B2 (en) Dynamic image correction method and dynamic image correction circuit for display Device
JPH0764505A (en) Method of driving pdp
JPH08106279A (en) Error diffussion processing device for display device
JP3312517B2 (en) Error diffusion processing device for display device
JP3521591B2 (en) Error diffusion processing device for display device
JP3334401B2 (en) Error diffusion processing device for display device
JP2820037B2 (en) Error diffusion circuit of display device
EP1557814A2 (en) Method of displaying gray scale in plasma display panel
JP2820036B2 (en) Display device gradation correction circuit
JP3557780B2 (en) Error diffusion processing device for display device
EP1544837A1 (en) Method and device for reducing the effect of differences in scan line load
JP3346107B2 (en) Error diffusion processing circuit
JPH10105115A (en) Gradation adaptive type error diffusion processor
JP3521592B2 (en) Error diffusion processing device for display device
JPH0934405A (en) Error diffusion processor for display device
JPH09146493A (en) Error diffusion processing device for display device
US20070273614A1 (en) Method And Device For Reducing Line Load Effect
JPH07105363A (en) Error spread processing method for display device
JP3353555B2 (en) Pseudo halftone image display device for display panel
KR101431620B1 (en) Method for reverse-gamma compensation of plasma display panel
JPH0764502A (en) Pdp driving circuit
JPH0764501A (en) Pdp driving circuit
JPH09222870A (en) Error diffusion processing device

Legal Events

Date Code Title Description
FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20080320

Year of fee payment: 10

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20090320

Year of fee payment: 11

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20090320

Year of fee payment: 11

S111 Request for change of ownership or part of ownership

Free format text: JAPANESE INTERMEDIATE CODE: R313114

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20090320

Year of fee payment: 11

R350 Written notification of registration of transfer

Free format text: JAPANESE INTERMEDIATE CODE: R350

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20100320

Year of fee payment: 12

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20100320

Year of fee payment: 12

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20110320

Year of fee payment: 13

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20110320

Year of fee payment: 13

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20120320

Year of fee payment: 14

S111 Request for change of ownership or part of ownership

Free format text: JAPANESE INTERMEDIATE CODE: R313117

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20120320

Year of fee payment: 14

R350 Written notification of registration of transfer

Free format text: JAPANESE INTERMEDIATE CODE: R350

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20120320

Year of fee payment: 14

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20130320

Year of fee payment: 15