JPH08102872A - Noise reducing device - Google Patents

Noise reducing device

Info

Publication number
JPH08102872A
JPH08102872A JP6261764A JP26176494A JPH08102872A JP H08102872 A JPH08102872 A JP H08102872A JP 6261764 A JP6261764 A JP 6261764A JP 26176494 A JP26176494 A JP 26176494A JP H08102872 A JPH08102872 A JP H08102872A
Authority
JP
Japan
Prior art keywords
noise reduction
noise
edge
motion
video signal
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP6261764A
Other languages
Japanese (ja)
Inventor
Masanori Hamada
雅則 浜田
Yoichiro Miki
陽一郎 三木
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Panasonic Holdings Corp
Original Assignee
Matsushita Electric Industrial Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Matsushita Electric Industrial Co Ltd filed Critical Matsushita Electric Industrial Co Ltd
Priority to JP6261764A priority Critical patent/JPH08102872A/en
Publication of JPH08102872A publication Critical patent/JPH08102872A/en
Pending legal-status Critical Current

Links

Landscapes

  • Television Signal Processing For Recording (AREA)
  • Picture Signal Circuits (AREA)

Abstract

PURPOSE: To extend a noise reducing area by providing plural noise reducing circuits and movement detection circuits different in time unit and selecting the output of a noise reducing circuit which stands still in the plural noise reducing circuits different in time unit. CONSTITUTION: A video signal is inputted to a noise reducing circuit 20 and a movement detection circuit 30 from an input terminal 10. A noise reducing circuit 20 consists of the plural noise reducing circuits 21 and 22 reducing noise by using the correlation between the time bases different in time unit. These noise reducing circuits 21 and 22 reduce noise respectively only at still parts, to supply respective outputs to a selection circuit 40. The movement detection circuit 30 consists of the plural movement detection circuits 31 and 32 different in time units and supplies respective movement signals to a logic circuit 50. The logic circuit 50 applies decode processing to this signal and supplies a control signal to the selection circuit 40. The selection circuit 40 selects a noise- reduced video signal by the control signal and outputs it from an output terminal 60.

Description

【発明の詳細な説明】Detailed Description of the Invention

【0001】[0001]

【産業上の利用分野】本発明は映像信号に含まれる雑音
成分を除去する雑音低減装置に関するものである。
BACKGROUND OF THE INVENTION 1. Field of the Invention The present invention relates to a noise reducing device for removing a noise component contained in a video signal.

【0002】[0002]

【従来の技術】従来映像信号に含まれる雑音を低減する
ための雑音低減装置としては、特公平2−62072号
や「吹抜敬彦著,画像のデジタル信号処理,昭和60年7
月15日日刊工業新聞社発行,p115−p118」に示
されている。図16はこの従来のフレーム間の雑音低減
装置の構成を示すブロック図である。本図において映像
信号は入力端子1より加算回路2,減算回路3の一方の
入力端に入力される。フレームメモリ4は入力される映
像信号を1画面分遅延させるフレームメモリであり、読
出された映像信号は減算回路3に入力される。減算回路
3は入力信号とフレームメモリ4の出力の差を求める減
算回路であり、その出力は非線形リミッタ5に入力され
る。図17に非線形リミッタ5の特性の一例を示す。6
は雑音の低減された映像信号を出力する出力端子であ
る。
2. Description of the Related Art As a noise reduction device for reducing noise included in a conventional video signal, Japanese Patent Publication No. 2-62072 and "Fukunuki Norihiko, Digital Signal Processing of Image," 1985
15th, Nikkan Kogyo Shimbun, p115-p118 ”. FIG. 16 is a block diagram showing the configuration of this conventional inter-frame noise reduction device. In the figure, the video signal is input from the input terminal 1 to one input terminal of the adder circuit 2 and the subtractor circuit 3. The frame memory 4 is a frame memory that delays the input video signal by one screen, and the read video signal is input to the subtraction circuit 3. The subtraction circuit 3 is a subtraction circuit that finds the difference between the input signal and the output of the frame memory 4, and the output thereof is input to the nonlinear limiter 5. FIG. 17 shows an example of the characteristic of the nonlinear limiter 5. 6
Is an output terminal for outputting a video signal with reduced noise.

【0003】以上のように構成された従来の雑音低減装
置においては、まず入力端子1に供給された映像信号と
フレームメモリ4から出力される1フレーム前の映像信
号との差が減算回路3により求められる。入力信号が完
全な静止画像であれば減算回路3の出力はフレーム間で
相関を持たない雑音である。従ってこの差分信号に1未
満の適当なゲインをかけてもとの入力信号と加算回路2
で加算することにより、雑音が低減した映像信号を出力
端子6より得ることができる。
In the conventional noise reduction device configured as described above, the difference between the video signal supplied to the input terminal 1 and the video signal one frame before output from the frame memory 4 is first calculated by the subtraction circuit 3. Desired. If the input signal is a completely static image, the output of the subtraction circuit 3 is noise having no correlation between frames. Therefore, the difference signal is multiplied by an appropriate gain of less than 1 and the original input signal and the addition circuit 2
By adding in, a video signal with reduced noise can be obtained from the output terminal 6.

【0004】一方、入力信号が動画像の場合は減算回路
3の出力は雑音以外に動きの成分も含まれており、その
まま加算回路2で入力信号と加算すると動きボケが生じ
てしまう。そこで非線形リミッタ5により、図17に示
した特性のように、減算回路3の出力が±2aの範囲で
のみ入力に基づいた信号を出力し、±2aを越える場合
は出力を0とする。このようにして得られた非線形リミ
ッタ5の出力と入力端子1に供給される信号を加算回路
2で加算することにより、映像の動きに適応した雑音低
減処理を施した信号を出力端子6より得る。同時に加算
回路2の出力はフレームメモリ4に供給されて1フレー
ム分遅延され、次のフレームの入力信号との差が減算回
路3で求められる。このような処理が繰り返し行われる
ことにより入力映像信号の雑音低減がはかられる。
On the other hand, when the input signal is a moving image, the output of the subtraction circuit 3 contains a motion component in addition to noise, and if the addition circuit 2 adds the input signal as it is, motion blur occurs. Therefore, the non-linear limiter 5 outputs a signal based on the input only when the output of the subtraction circuit 3 is within ± 2a as shown in the characteristic of FIG. 17, and when the output exceeds ± 2a, the output is set to 0. The output of the non-linear limiter 5 thus obtained and the signal supplied to the input terminal 1 are added by the adder circuit 2, whereby a signal subjected to noise reduction processing adapted to the motion of the image is obtained from the output terminal 6. . At the same time, the output of the adder circuit 2 is supplied to the frame memory 4 and delayed by one frame, and the subtraction circuit 3 obtains the difference from the input signal of the next frame. By repeating such processing, noise reduction of the input video signal can be achieved.

【0005】[0005]

【発明が解決しようとする課題】しかしながら前記のよ
うな時間方向の相関を利用した雑音低減装置の構成で
は、入力映像信号がNTSC信号の場合、1フレーム間
では色信号が反転するため2フレーム間で雑音低減処理
を行う必要がある。又入力映像信号がMUSE方式
(「MUSE−ハイビジョン伝送方式」電子情報通信学
会、二宮佑一著)の場合は、サンプル位相が2フレーム
間で一巡するため、2フレーム間で雑音低減処理を行っ
ている。従って物体が早く動いたとき、2フレーム間で
雑音低減処理を行うと時間方向のサンプリングが長いた
め動いている領域が広くなり、雑音低減される領域がせ
まくなる。
However, in the configuration of the noise reduction device utilizing the correlation in the time direction as described above, when the input video signal is the NTSC signal, the color signal is inverted between one frames, so that the color signals are inverted between two frames. It is necessary to perform noise reduction processing at. When the input video signal is the MUSE method (“MUSE-High-definition transmission method”, IEICE, Yuichi Ninomiya), the noise reduction process is performed between the two frames because the sample phase makes one cycle between the two frames. . Therefore, when the object moves fast, if noise reduction processing is performed between two frames, the moving region becomes wide because the sampling in the time direction is long, and the region where noise is reduced becomes narrow.

【0006】又時間方向のサンプリングを短くするため
1フィールドの内の相関を利用して雑音低減処理するこ
とも考えられる。しかしNTSC信号ではインタレース
処理のため、完全な静止画にもかかわらず垂直の高域成
分に差分が発生し、雑音低減されない領域が生じる。
It is also conceivable to use the correlation within one field to perform noise reduction processing in order to shorten the sampling in the time direction. However, in the NTSC signal, due to the interlaced processing, a difference occurs in the vertical high-frequency component despite a complete still image, and a region where noise is not reduced occurs.

【0007】更に動き信号と雑音とをフレーム間の差分
信号のレベルにより判別しているため、振幅の小さい動
きが含まれる映像信号においては動きが雑音と判断さ
れ、映像のボケが生じてしまう。特にエッジ部分の尾引
きが視覚上目だってくるという課題を有していた。
Further, since the motion signal and the noise are discriminated by the level of the difference signal between the frames, the motion is judged to be noise in the video signal including the motion of small amplitude, and the image is blurred. In particular, there was a problem that the trailing of the edge part was visually noticeable.

【0008】更に雑音低減を施した後、静止画と動画の
処理を動きに応じて適応処理を行う映像信号の処理方式
においては、前述したように振幅が小さい動きが含まれ
る映像信号は動きが雑音と判断されて雑音低減処理され
るため、正しい動き検出ができなくなり、特に多線ボケ
が生じるという課題を有していた。
In the video signal processing method in which the noise and noise are further reduced and then the processing of the still image and the moving image is adaptively performed according to the motion, as described above, the motion of the video signal including the motion with a small amplitude is reduced. Since it is judged as noise and noise reduction processing is performed, correct motion detection cannot be performed, and there is a problem that multi-line blurring occurs in particular.

【0009】本発明はかかる点に鑑み、物体が早く動い
た場合の雑音低減されない領域を削減し、更にエッジ部
の尾引きをなくすと共に、動き検出ミスによる多線ボケ
を抑えS/Nを改善する雑音低減装置を提供することを
目的とする。
In view of the above points, the present invention reduces the area where noise is not reduced when an object moves fast, eliminates the trailing of the edge portion, suppresses multi-line blurring due to motion detection error, and improves S / N. It is an object of the present invention to provide a noise reduction device that operates.

【0010】[0010]

【課題を解決するための手段】本願の請求項1の発明
は、映像信号に含まれる雑音成分を低減する雑音低減装
置であって、夫々所定の時間単位で映像信号の時間軸方
向での相関をとることにより映像信号に含まれる雑音を
低減する複数の雑音低減手段と、夫々所定の時間単位で
映像信号の動きを検出する複数の動き検出手段と、複数
の雑音低減手段の出力が与えられ、その1つを選択する
選択手段と、複数の動き検出手段の出力信号に基づいて
動きが検出されない雑音低減手段を選択するよう選択手
段を制御する論理手段と、を具備することを特徴とする
ものである。
According to a first aspect of the present invention, there is provided a noise reduction device for reducing a noise component included in a video signal, wherein the correlation of the video signal in the time axis direction is obtained in predetermined time units. The noise reduction means for reducing the noise contained in the video signal, the motion detection means for detecting the motion of the video signal in a predetermined time unit, and the outputs of the noise reduction means are provided. , A selecting means for selecting one of them, and a logic means for controlling the selecting means so as to select the noise reducing means whose motion is not detected based on the output signals of the plurality of motion detecting means. It is a thing.

【0011】本願の請求項5の発明は、映像信号に含ま
れる雑音成分を低減する雑音低減装置であって、夫々所
定の時間単位で映像信号の時間軸方向での相関をとるこ
とにより映像信号に含まれる雑音を低減する複数の雑音
低減手段と、夫々所定の時間単位で映像信号の動きを検
出する複数の動き検出手段と、複数の雑音低減手段の出
力が与えられ、その1つを選択する選択手段と、複数の
動き検出手段の出力信号に基づいて動きが検出されない
雑音低減手段を選択するよう選択手段を制御する論理手
段と、夫々異なる時間単位で表示される映像のエッジを
検出するエッジ検出手段と、雑音低減手段による雑音低
減量の大きさをエッジ検出手段による検出信号に基づい
て制御する雑音低減量制御手段と、を具備することを特
徴とするものである。
According to a fifth aspect of the present invention, there is provided a noise reduction device for reducing a noise component contained in a video signal, wherein the video signal is obtained by correlating the video signal in the time axis direction in predetermined time units. A plurality of noise reducing means for reducing noise contained in, a plurality of motion detecting means for detecting a motion of the video signal in a predetermined time unit, and outputs of the plurality of noise reducing means are provided, and one of them is selected. Selecting means, a logic means for controlling the selecting means so as to select a noise reducing means in which no motion is detected based on the output signals of the plurality of motion detecting means, and an edge of an image displayed in each different time unit is detected. It is characterized by comprising edge detection means and noise reduction amount control means for controlling the amount of noise reduction amount by the noise reduction means based on the detection signal by the edge detection means. .

【0012】本願の請求項8の発明は、映像信号に含ま
れる雑音成分を低減する雑音低減装置であって、第1,
第2の所定の時間単位の間の映像信号の差分値を入力さ
れた映像信号から減算することにより映像信号に含まれ
る雑音を低減する第1,第2の雑音低減手段と、第1,
第2の時間単位で映像信号の動きを検出する第1,第2
の動き検出手段と、入力された信号の空間領域のエッジ
成分を検出し空間領域と水平方向のエッジ成分を出力す
る第1エッジ検出手段と、第1の所定時間前の映像の空
間領域のエッジ成分を検出する第2エッジ検出手段と、
第1の所定時間前の映像の水平方向のエッジ成分を検出
する第3エッジ検出手段と、第1エッジ検出手段と第2
エッジ検出手段の空間領域のエッジ成分の出力信号を減
算する第1の減算処理手段と、第1エッジ検出手段と第
3エッジ手段の水平方向のエッジ成分を減算する第2の
減算処理手段と、第1,第2の減算処理手段の出力信号
を夫々絶対値化処理する第1,第2の絶対値化手段と、
第1,第2の絶対値化手段の出力信号を所定レベルで判
別する第1,第2の所定レベル検出手段と、第1,第2
の雑音低減手段の差分値を夫々第1,第2の所定レベル
検出手段による検出信号に基づいて制御する第1,第2
の雑音低減量制御手段と、第1,第2の雑音低減量制御
手段の出力が与えられ、その1つを選択する選択手段
と、第1,第2の動き検出手段の出力信号に基づいて動
きが検出されない雑音低減量制御手段を選択するよう選
択手段を制御する論理手段と、を備えたことを特徴とす
るものである。
The invention of claim 8 of the present application is a noise reduction device for reducing the noise component contained in a video signal, comprising:
First and second noise reduction means for reducing noise included in the video signal by subtracting the difference value of the video signal between the second predetermined time units from the input video signal,
First and second detecting the movement of the video signal in the second time unit
Motion detecting means, first edge detecting means for detecting an edge component of the spatial region of the input signal and outputting an edge component in the horizontal direction of the spatial region, and an edge of the spatial region of the image before the first predetermined time. Second edge detection means for detecting the component,
Third edge detecting means for detecting the edge component in the horizontal direction of the image before the first predetermined time, first edge detecting means, and second
First subtraction processing means for subtracting the output signal of the edge component of the spatial region of the edge detection means, and second subtraction processing means for subtracting the horizontal edge components of the first edge detection means and the third edge means, First and second absolute value conversion means for converting the output signals of the first and second subtraction processing means into absolute values, respectively;
First and second predetermined level detecting means for discriminating the output signals of the first and second absolute value converting means at predetermined levels, and first and second
First and second for controlling the difference value of the noise reducing means of each of them based on the detection signals by the first and second predetermined level detecting means, respectively.
Based on the output signals of the selection means for selecting one of the noise reduction amount control means and the first and second noise reduction amount control means and selecting one of them, and the output signals of the first and second motion detection means. And logic means for controlling the selecting means so as to select the noise reduction amount control means in which no motion is detected.

【0013】本願の請求項9の発明は、映像信号に含ま
れる雑音成分を低減する雑音低減装置であって、映像信
号が入力され入力信号の所定時間単位での時間軸方向の
相関をとることにより雑音を低減すると共に、その雑音
低減を施した領域を示す領域信号を出力する雑音低減処
理手段と、雑音低減処理手段の出力が入力され、フレー
ム間内挿手段及びフィールド間内挿手段を有する静止画
処理手段と、入力映像信号又は雑音低減処理手段のいず
れか一方の出力が入力され、フィールド内内挿手段を有
する動画処理手段と、雑音低減処理手段の出力が入力さ
れ、雑音低減処理手段の領域信号に基づいて動き検出感
度を変化させ、その映像信号の動きを検出する動き検出
手段と、動き検出手段の出力に応じて静止画処理手段及
び動画処理手段の出力を混合して出力する混合手段と、
を具備することを特徴とするものである。
According to a ninth aspect of the present invention, there is provided a noise reducing device for reducing a noise component included in a video signal, wherein the video signal is input, and the input signal is correlated in a time axis direction in a predetermined time unit. Noise is reduced by the noise reduction processing means for outputting the area signal indicating the area subjected to the noise reduction, and the output of the noise reduction processing means is input, and it has interframe interpolation means and interfield interpolation means. The output of either the still image processing means or the input video signal or the noise reduction processing means is input, and the moving image processing means having the field interpolation means and the output of the noise reduction processing means are input, and the noise reduction processing means Of the still image processing means and the moving image processing means according to the output of the motion detecting means, which changes the motion detecting sensitivity based on the area signal And mixing means for outputting a mixture of force,
It is characterized by including.

【0014】[0014]

【作用】本願の請求項1の発明は、入力された映像信号
を夫々所定の時間単位の間で雑音低減処理する。又夫々
所定の時間単位の間で動き検出信号を検出し、そのいず
れかが静止領域を検出すると静止領域を検出した時間単
位の雑音低減処理出力を選択回路で選択することによ
り、物体が早く動いた場合の雑音低減されない領域を削
減するようにしている。
According to the first aspect of the invention of the present application, the noise reduction process is performed on each of the input video signals within a predetermined time unit. When a motion detection signal is detected during a predetermined time unit, respectively, and when one of them detects a still area, the selection circuit selects the noise reduction processing output for each time when the still area is detected, so that the object moves faster. In this case, the area where noise is not reduced is reduced.

【0015】本願の請求項5,8の発明は、入力された
映像信号を夫々所定の時間単位の間で雑音低減処理す
る。又夫々所定の時間単位の間動き検出信号を検出し、
所定の時間単位離れた映像のエッジ信号を検出する。そ
して静止領域を検出すると静止領域を検出した時間方向
の雑音低減出力を選択し、更にエッジを検出した領域は
雑音低減量を小さくする。こうして物体が早く動いた場
合の雑音低減されない領域の広がりを削減すると共にエ
ッジ部の尾引きも削減するようにしている。
According to the fifth and eighth aspects of the present invention, noise reduction processing is performed on each of the input video signals within a predetermined time unit. Also, the motion detection signal is detected for each predetermined time unit,
An edge signal of an image separated by a predetermined time unit is detected. When a still area is detected, a noise reduction output in the time direction in which the still area is detected is selected, and the noise reduction amount is reduced in the area where an edge is detected. In this way, the spread of the area where noise is not reduced when the object moves fast is reduced, and the trailing of the edge portion is also reduced.

【0016】又本願の請求項9の発明は、時間軸方向の
相関をとることにより雑音を低減し、雑音低減を施した
領域を示す領域信号を出力する雑音低減処理手段を設
け、雑音が低減された信号を静止画処理手段,動画処理
手段及び動き検出手段に入力している。そして雑音低減
を施した領域では動き検出手段の動き検出感度を制御
し、高感度で動きの検出をしている。この動き検出手段
の出力によって静止画処理手段と動画処理手段の出力を
混合して雑音が低減された信号として出力するようにし
ている。
According to the invention of claim 9 of the present application, noise is reduced by taking correlation in the time axis direction, and noise reducing processing means is provided for outputting a region signal indicating a region subjected to noise reduction, and noise is reduced. The generated signal is input to the still image processing means, the moving image processing means, and the motion detection means. In the noise-reduced area, the motion detection sensitivity of the motion detection means is controlled to detect the motion with high sensitivity. The output of the motion detecting means mixes the outputs of the still image processing means and the moving image processing means and outputs the mixed signal as a noise-reduced signal.

【0017】[0017]

【実施例】次に本願の第1の発明による実施例について
説明する。図1は第1の発明の実施例における雑音低減
装置の概念図を示すものである。図1において、10は
映像信号が入力される入力端子であり、雑音低減回路2
0と動き検出回路30に入力される。雑音低減回路20
は時間単位が異なるが時間軸の相関を利用して雑音を低
減する複数の雑音低減回路から成り、例えば図示のよう
に2フレーム間雑音低減回路21と1フィールド間雑音
低減回路22とで構成される。又動き検出回路30は時
間単位が異なる複数の動き検出回路であり、例えば図示
のように2フレーム間動き検出回路31と1フィールド
間動き検出回路32とで構成される。又選択回路40は
複数の雑音低減回路21,22の各出力信号を選択する
選択手段、論理回路50は動き検出回路30の各出力信
号に論理処理を施し、選択回路40を制御する選択信号
を出力する論理手段である。
Embodiments Next, embodiments according to the first invention of the present application will be described. FIG. 1 is a conceptual diagram of a noise reduction device according to an embodiment of the first invention. In FIG. 1, reference numeral 10 denotes an input terminal to which a video signal is input, and the noise reduction circuit 2
0 is input to the motion detection circuit 30. Noise reduction circuit 20
Is composed of a plurality of noise reduction circuits for reducing noise by utilizing the correlation of the time axis although the time units are different. For example, as shown in the figure, it is composed of a two-frame noise reduction circuit 21 and a one-field noise reduction circuit 22. It The motion detection circuit 30 is a plurality of motion detection circuits having different time units, and is composed of, for example, a two-frame motion detection circuit 31 and a one-field motion detection circuit 32 as illustrated. The selection circuit 40 selects the output signals of the plurality of noise reduction circuits 21 and 22, and the logic circuit 50 performs a logical process on each output signal of the motion detection circuit 30 to output a selection signal for controlling the selection circuit 40. It is a logical means for outputting.

【0018】以上のように構成されたこの実施例の雑音
低減装置において、以下その動作を図2を用いて説明す
る。図2は、画像中の物体100が矢印101で示す方
向にフィールド単位で移動した画像及びそのときの出力
を示す図である。図2のように(N)フィールドから
(N+4)フィールドの間で物体100が移動したと
き、(N+4)フィールドにおける2フレーム間動き検
出回路31は、図2の110に示す動き検出信号(動い
ている部分(イ))を論理回路50に出力する。又1フ
ィールド間動き検出回路32は図2の120に示す動き
検出信号(動いている部分(ロ))を論理回路50に出
力する。次に雑音低減回路20の2フレーム間雑音低減
回路21は、図2の110に示すように(イ)の期間は
物体が動いているため雑音低減処理は行わない。又1フ
ィールド間雑音低減回路22も同様に図2の120に示
す(ロ)の間は動いているため雑音低減処理は行わな
い。従って雑音低減回路20は夫々静止している部分の
み雑音低減処理を行い、その各出力信号を選択回路40
に供給する。
The operation of the noise reducing apparatus of this embodiment having the above-described structure will be described below with reference to FIG. FIG. 2 is a diagram showing an image in which an object 100 in the image has moved in the direction of an arrow 101 in field units, and an output at that time. When the object 100 moves between the (N) field and the (N + 4) field as shown in FIG. 2, the two-frame motion detection circuit 31 in the (N + 4) field detects a motion detection signal (moving motion) 110 shown in FIG. The portion (a)) is output to the logic circuit 50. Further, the one-field motion detection circuit 32 outputs a motion detection signal (moving portion (b)) 120 shown in FIG. 2 to the logic circuit 50. Next, the two-frame noise reduction circuit 21 of the noise reduction circuit 20 does not perform noise reduction processing during the period (a) as shown in 110 of FIG. 2 because the object is moving. Similarly, the one-field noise reduction circuit 22 does not perform the noise reduction processing because it operates during the period (b) shown in 120 of FIG. Therefore, the noise reduction circuit 20 performs noise reduction processing only on the respective stationary portions, and selects each output signal thereof.
Supply to.

【0019】次に論理回路50は複数の動き検出回路3
0から供給される各動き信号にデコード処理を施し、選
択回路40に制御信号を供給する。図3にデコード処理
の真理値表を示す。図3の論理回路50の出力信号にお
いて、2フレーム間と1フィールド間の動き検出信号が
共に静止を検出している期間及び2フレーム間動き検出
信号のみが静止を検出している期間(図2の130のハ
の期間)は「0」が出力され、2フレーム間雑音低減回
路21の出力信号を選択する。又1フィールド間の動き
検出信号のみが静止している期間(図2の140のニの
期間)は「1」が出力され、1フィールド間雑音低減回
路22の出力信号を選択し、共に動いている期間(図2
の150のホの期間)は2フレーム間及び1フィールド
間のどちらを選択しても良いことを示している。このよ
うな制御信号を選択回路40に供給し、雑音低減された
映像信号を出力端子60より出力する。従って従来のよ
うに2フレーム間のみの雑音低減処理ではイ−aの期間
は雑音低減されなかったが、1フィールド間雑音低減処
理を併用することにより、雑音低減されない領域を削減
した映像信号を得ることができる。
Next, the logic circuit 50 includes a plurality of motion detection circuits 3
Each motion signal supplied from 0 is subjected to decoding processing, and a control signal is supplied to the selection circuit 40. FIG. 3 shows a truth table of the decoding process. In the output signal of the logic circuit 50 of FIG. 3, a period during which both the motion detection signals between two frames and one field detect the stillness and a period during which only the motion detection signal between the two frames detects the stillness (FIG. 2). "0" is output during the period (c) of 130), and the output signal of the noise reduction circuit 21 between two frames is selected. In addition, "1" is output during a period in which only the motion detection signal for one field is stationary (period 140d in FIG. 2), and the output signal of the one-field noise reduction circuit 22 is selected to move together. Period (Fig. 2
150 period) indicates that either one of two frames or one field may be selected. Such a control signal is supplied to the selection circuit 40, and the noise-reduced video signal is output from the output terminal 60. Therefore, as in the conventional case, the noise reduction processing only between two frames does not reduce the noise during the period ia, but by using the noise reduction processing between one field together, a video signal in which the area where noise is not reduced is reduced is obtained. be able to.

【0020】次に第1の発明をより具体化した雑音低減
装置の実施例について、図4の構成図を用いて説明す
る。図4において、映像信号は入力端子10を介して加
算回路204,減算回路205,206に入力される。
加算回路204の出力は縦続接続された4つのフィール
ドメモリ(FM)200〜203の最初のフィールドメ
モリ200に入力される。フィールドメモリ200の出
力及び203の出力は夫々減算回路205,206の他
方の入力端に接続される。これらの減算回路205,2
06の出力は夫々非線形リミッタ207,208を介し
て選択回路40に与えられる。選択回路40は図1に示
す実施例と同様にこれらの出力を選択するものであっ
て、その出力は加算回路204の他方の入力端に接続さ
れる。又減算回路206,205の出力は夫々2フレー
ム間動き検出回路310,1フィールド間動き検出回路
320に与えられる。動き検出回路310,320は夫
々2フレームの差分信号,1フィールドの差分信号から
動き信号を検出する回路であって、その出力はデコード
回路500に与えられる。デコード回路500はこれら
の出力信号に基づいて選択回路を動作させるための論理
手段を構成している。
Next, an embodiment of the noise reducing device which is a more specific form of the first invention will be described with reference to the configuration diagram of FIG. In FIG. 4, the video signal is input to the adding circuit 204 and the subtracting circuits 205 and 206 via the input terminal 10.
The output of the adder circuit 204 is input to the first field memory 200 of the four field memories (FM) 200 to 203 connected in cascade. The outputs of the field memory 200 and 203 are connected to the other input ends of the subtraction circuits 205 and 206, respectively. These subtraction circuits 205, 2
The output of 06 is given to the selection circuit 40 via the nonlinear limiters 207 and 208, respectively. The selection circuit 40 selects these outputs as in the embodiment shown in FIG. 1, and its output is connected to the other input terminal of the adder circuit 204. The outputs of the subtraction circuits 206 and 205 are given to the motion detection circuit 310 between two frames and the motion detection circuit 320 between one field, respectively. The motion detection circuits 310 and 320 are circuits that detect a motion signal from the differential signal of 2 frames and the differential signal of 1 field, and the output thereof is given to the decoding circuit 500. The decoding circuit 500 constitutes a logic means for operating the selection circuit based on these output signals.

【0021】このように構成された本実施例の雑音低減
装置の動作について図2を用いて説明する。図2におい
ては、画像中の物体100が矢印101で示す方向にフ
ィールド単位で移動している。図2のように(N)フィ
ールドから(N+4)フィールドの間で物体100が移
動し、(N+4)フィールドの映像信号が入力端子10
に入力されると、フィールドメモリ203から2フレー
ム間遅延された映像信号(図2(N)フィールド)が減
算回路206に供給され、2フレーム間の差分信号が求
められ、非線形リミッタ208と2フレーム間動き検出
回路310に供給される。
The operation of the noise reducing apparatus of this embodiment thus constructed will be described with reference to FIG. In FIG. 2, the object 100 in the image moves in the field unit in the direction indicated by the arrow 101. As shown in FIG. 2, the object 100 moves between the (N) field and the (N + 4) field, and the video signal of the (N + 4) field is input to the input terminal 10.
2 is input to the subtraction circuit 206, the video signal delayed by two frames from the field memory 203 is supplied to the subtraction circuit 206, and the differential signal between the two frames is obtained. It is supplied to the inter-motion detection circuit 310.

【0022】減算回路205にはフィールドメモリ20
0から1フィールド遅延された映像信号(図2(N+
3)フィールド)が供給され、1フィールド間の差分信
号が非線形リミッタ207と1フィールド間動き検出回
路320に供給される。2フレーム間動き検出回路31
0は孤立点除去回路や低域フィルタ回路(図示せず)等
で構成され、雑音による不要な動きや検出漏れを削減し
て図2の110に示すように2フレーム間の動き信号を
デコード回路500に供給する。1フィールド間動き検
出回路320も同様に処理され、図2の120に示すよ
うに1フィールド間の動き検出信号をデコード回路50
0に供給する。デコード回路500はゲート回路で構成
され図3の真理値表に示す出力信号を選択回路40に供
給する。そして2つの動き検出信号が共に静止又は2フ
レーム間動き検出のみが静止している期間(図2のハの
期間)は、2フレーム間差分処理の非線形リミッタ20
8の出力信号を選択し、1フィールド間のみが静止の期
間(図2のニの期間)は1フィールド間差分処理の非線
形リミッタ207の出力信号を選択して加算回路204
に供給する。こうすれば雑音の低減されない領域が小さ
くなり、雑音低減効果の大きい映像信号を出力端子60
から得ることができる。
The subtraction circuit 205 includes a field memory 20.
Video signal delayed by 0 to 1 field (see FIG. 2 (N +
3) field) is supplied, and the differential signal between 1 fields is supplied to the non-linear limiter 207 and the 1-field motion detection circuit 320. Two-frame motion detection circuit 31
0 is composed of an isolated point removal circuit, a low-pass filter circuit (not shown), etc., and reduces unnecessary motion due to noise and omission of detection to decode a motion signal between two frames as shown by 110 in FIG. Supply 500. The 1-field motion detection circuit 320 is similarly processed, and the 1-field motion detection signal is decoded by the decoding circuit 50 as shown at 120 in FIG.
Supply 0. The decoding circuit 500 is composed of a gate circuit and supplies the output signal shown in the truth table of FIG. 3 to the selection circuit 40. The non-linear limiter 20 for the two-frame difference processing is applied during a period in which the two motion detection signals are both stationary or only the motion detection between the two frames is stationary (period C in FIG. 2).
The output signal of 8 is selected, and the output signal of the nonlinear limiter 207 of the 1-field difference processing is selected during the period in which only 1 field is stationary (the period of 2 in FIG. 2), and the adder circuit 204 is selected.
Supply to. In this way, the area where noise is not reduced becomes small, and the video signal with a large noise reduction effect is output from the output terminal 60.
Can be obtained from

【0023】以上のようにこの実施例によれば、時間単
位の異なる複数の雑音低減回路及び動き検出回路を設
け、複数の異なる時間単位の動き検出信号から静止して
いる雑音低減回路の出力を選択することにより、雑音低
減領域を広くすることができる。
As described above, according to this embodiment, a plurality of noise reduction circuits and motion detection circuits having different time units are provided, and the output of the stationary noise reduction circuit is output from a plurality of motion detection signals of different time units. By selecting, the noise reduction area can be widened.

【0024】又1フィールド間のみの雑音低減回路で
は、入力される映像信号がインタレースされた信号の場
合、完全な静止画像でも垂直の高域成分に差分信号が生
じ、垂直の高域成分の雑音低減がはかれなかったが、こ
の実施例によれば、2フレーム間の雑音低減回路を併用
するため、画面全体に良好な雑音低減をはかることがで
きる。
Further, in the noise reduction circuit for only one field, when the input video signal is an interlaced signal, a difference signal is generated in the vertical high frequency component even in a complete still image, and the vertical high frequency component Although no noise was reduced, according to this embodiment, since the noise reduction circuit between two frames is used together, good noise reduction can be achieved over the entire screen.

【0025】尚第1の実施例では2フレーム間と1フィ
ールド間について説明したが、2フレーム間と1フレー
ム間又は1フレーム間と1フィールド間の組み合わせた
雑音低減回路を構成してもよい。この場合も雑音低減回
路の時間単位と等しい時間単位で画像の動きを検出する
動き検出回路を設け、静止が検出されている雑音低減回
路の出力を選択して出力するものとする。又複数の動き
検出回路30と論理回路50は2値で説明したが、多値
で処理を行い、選択回路40を多値の割合に応じて重み
付け加算する混合回路として構成してもよい。
In the first embodiment, the description has been made for the case of the two frames and the one field. However, a noise reduction circuit combining two frames and one frame or one frame and one field may be constructed. Also in this case, a motion detection circuit that detects the motion of an image in a time unit equal to the time unit of the noise reduction circuit is provided, and the output of the noise reduction circuit in which stillness is detected is selected and output. Further, although the plurality of motion detection circuits 30 and the logic circuit 50 have been described as binary, the selection circuit 40 may be configured as a mixing circuit that performs multi-value processing and performs weighted addition according to the ratio of multi-value.

【0026】以下において、第2の発明の第1の実施例
について説明する。第2の発明は雑音低減処理によるエ
ッジ部の尾引きを削減するものである。図5は第2の発
明の第1の実施例における雑音低減装置の構成図を示す
ものである。図5において、第1の発明の実施例と同様
に動作するものは同一番号を付し説明は省略する。本実
施例は入力端子10及び減算回路205,206の出力
をエッジ検出回路600に出力している。エッジ検出回
路600は2フレーム間及び1フィールド間の映像信号
のエッジを検出するものであって、その検出信号を雑音
低減量制御回路700に入力する。雑音低減量接続回路
700は選択回路40の出力を通過させるか遮断させる
かの制御を行う回路であって、その出力は加算回路20
1に入力される。その他の構成は図4に示す第1実施例
と同様である。
The first embodiment of the second invention will be described below. The second invention is to reduce the trailing of the edge portion due to the noise reduction processing. FIG. 5 shows a block diagram of the noise reduction apparatus in the first embodiment of the second invention. In FIG. 5, those that operate in the same manner as in the first embodiment of the invention are assigned the same reference numerals and explanations thereof are omitted. In this embodiment, the outputs of the input terminal 10 and the subtraction circuits 205 and 206 are output to the edge detection circuit 600. The edge detection circuit 600 detects an edge of a video signal between two frames and one field, and inputs the detection signal to the noise reduction amount control circuit 700. The noise reduction amount connection circuit 700 is a circuit that controls whether the output of the selection circuit 40 is passed or blocked, and its output is the addition circuit 20.
Input to 1. The other structure is similar to that of the first embodiment shown in FIG.

【0027】さてエッジ検出回路600の詳細な構成を
図6に示す。図6に示すように、エッジ検出回路600
は入力映像信号のエッジを検出する第1エッジ検出回路
610、入力映像信号に対し2フレームの時間遅延した
映像信号のエッジを検出する第2エッジ検出回路62
0、及び入力映像信号に対し1フィールドの時間遅延し
た映像信号のエッジを検出する第3エッジ検出回路63
0を有している。第1,第2エッジ検出回路610,6
20の出力は夫々減算回路640に、第1,第3エッジ
検出回路610,630の出力は夫々減算回路650に
与えられる。減算回路640は第1エッジ検出回路61
0と第2エッジ検出回路620の出力信号の差分を検出
する2フレーム間エッジ減算回路であり、減算回路65
0は第1エッジ検出回路610と第3エッジ検出回路6
30の出力信号の差分を検出する1フィールド間エッジ
減算回路である。これらの減算回路の出力は夫々絶対値
回路660,670により絶対値化される。そして最大
値検出回路680はこれらの2つの絶対値化回路66
0,670の出力信号の最大値を検出する回路であっ
て、その出力は所定レベル検出回路690に入力され
る。所定レベル検出回路690は最大値検出回路680
の出力信号を所定値と比較し、その大小の検出を行うも
のであって、その出力は図5に示す雑音低減量制御回路
700に出力される。
A detailed structure of the edge detection circuit 600 is shown in FIG. As shown in FIG. 6, the edge detection circuit 600
Is a first edge detection circuit 610 that detects an edge of the input video signal, and a second edge detection circuit 62 that detects an edge of the video signal delayed by two frames from the input video signal.
0, and a third edge detection circuit 63 for detecting edges of the video signal delayed by one field with respect to the input video signal
Has 0. First and second edge detection circuits 610, 6
The outputs of 20 are supplied to the subtraction circuit 640, and the outputs of the first and third edge detection circuits 610 and 630 are supplied to the subtraction circuit 650, respectively. The subtraction circuit 640 is the first edge detection circuit 61.
0 is a 2-frame edge subtraction circuit that detects a difference between the output signal of the second edge detection circuit 620 and the subtraction circuit 65.
0 is the first edge detection circuit 610 and the third edge detection circuit 6
It is an edge subtraction circuit between 1 fields which detects the difference of the output signals of 30. The outputs of these subtraction circuits are converted into absolute values by absolute value circuits 660 and 670, respectively. Then, the maximum value detection circuit 680 is provided with these two absolute value conversion circuits 66.
This is a circuit that detects the maximum value of the output signals of 0 and 670, and the output thereof is input to a predetermined level detection circuit 690. The predetermined level detection circuit 690 is a maximum value detection circuit 680.
Is compared with a predetermined value to detect the magnitude, and the output is output to the noise reduction amount control circuit 700 shown in FIG.

【0028】次に第1〜第3エッジ検出回路610〜6
30の構成について更に図7を用いて説明する。図7
(a)は第1エッジ検出回路610,第2エッジ検出回
路620の構成を示すブロック図である。本図において
入力信号は水平エッジ検出回路611と垂直エッジ検出
回路612に入力される。これらのエッジ検出回路の出
力は夫々絶対値化回路613,614に入力され、その
絶対値出力が加算回路615に入力される。加算回路6
15はこれらの出力を加算し、空間領域エッジ検出信号
として減算回路640に出力する。又第1エッジ検出回
路610は絶対値化回路613の出力を水平エッジ出力
信号として減算回路650に出力している。
Next, the first to third edge detection circuits 610-6
The configuration of 30 will be further described with reference to FIG. 7. Figure 7
(A) is a block diagram showing a configuration of a first edge detection circuit 610 and a second edge detection circuit 620. In the figure, the input signal is input to the horizontal edge detection circuit 611 and the vertical edge detection circuit 612. The outputs of these edge detection circuits are input to the absolute value conversion circuits 613 and 614, respectively, and the absolute value outputs thereof are input to the addition circuit 615. Adder circuit 6
Reference numeral 15 adds these outputs and outputs them to the subtraction circuit 640 as a spatial domain edge detection signal. Further, the first edge detection circuit 610 outputs the output of the absolute value conversion circuit 613 to the subtraction circuit 650 as a horizontal edge output signal.

【0029】図7(b)は第3エッジ検出回路630の
構成を示すブロック図である。本図において入力信号は
水平エッジ検出回路631に入力され、水平エッジが検
出されて絶対値化回路632によりその絶対値信号が得
られる。この絶対値信号は水平エッジ出力信号633と
して減算回路650に出力される。
FIG. 7B is a block diagram showing the configuration of the third edge detection circuit 630. In the figure, the input signal is input to the horizontal edge detection circuit 631, the horizontal edge is detected, and the absolute value signal is obtained by the absolute value conversion circuit 632. This absolute value signal is output to the subtraction circuit 650 as a horizontal edge output signal 633.

【0030】以上のように構成されたこの実施例の雑音
低減装置において、以下その動作を図8を用いて説明す
る。図8は、画像中の物体100が矢印101で示す方
向にフィールド単位で移動した画像及びそのときの出力
を示す図である。図8のように(N)フィールドから
(N+4)フィールドの間で物体100が移動し、(N
+4)フィールドの映像信号が入力端子10に入力され
ると、入力映像信号が第1エッジ検出回路610に入力
される。又1フィールドメモリ203から2フレーム間
遅延された映像信号(図8(N)フィールド)が第2エ
ッジ検出回路620に供給され、1フィールドメモリ2
00から1フィールド遅延された映像信号(図2(N+
3)フィールド)が第3エッジ検出回路630に供給さ
れる。
The operation of the noise reducing apparatus of this embodiment having the above-described structure will be described below with reference to FIG. FIG. 8 is a diagram showing an image in which the object 100 in the image has moved in the direction indicated by arrow 101 in field units, and the output at that time. As shown in FIG. 8, the object 100 moves between the (N) field and the (N + 4) field, and (N
When the video signal of the +4) field is input to the input terminal 10, the input video signal is input to the first edge detection circuit 610. Further, the video signal (field (N) in FIG. 8) delayed by 2 frames from the 1-field memory 203 is supplied to the second edge detection circuit 620, and the 1-field memory 2
Video signal delayed by one field from 00 (see (N +
3) field) is supplied to the third edge detection circuit 630.

【0031】第1と第2エッジ検出回路610,620
は図7(a)に示すように、空間領域のエッジ成分を検
出し、2フレーム間エッジ減算回路640に供給する。
図8の616に入力信号のエッジ成分と2フレーム遅延
のエッジ成分の信号を示す。又第1エッジ検出回路61
0の水平エッジ検出回路611の出力信号は、絶対値化
回路613により絶対値化処理され、1フィールド間エ
ッジ減算回路650に供給される。
First and second edge detection circuits 610 and 620
As shown in FIG. 7A, detects the edge component of the spatial area and supplies it to the 2-frame edge subtraction circuit 640.
Reference numeral 616 in FIG. 8 shows the edge component signal of the input signal and the edge component signal of the two-frame delay. The first edge detection circuit 61
The output signal of the horizontal edge detection circuit 611 of 0 is subjected to absolute value conversion processing by the absolute value conversion circuit 613 and supplied to the one-field edge subtraction circuit 650.

【0032】第3エッジ検出回路630は図8の633
に示すように、水平方向のみのエッジ成分を検出し、そ
の出力を1フィールド間エッジ減算回路650に供給す
る。
The third edge detection circuit 630 is a circuit 633 of FIG.
As shown in, the edge component only in the horizontal direction is detected and its output is supplied to the one-field edge subtraction circuit 650.

【0033】2フレーム間エッジ減算回路640は第1
エッジ検出回路610と第2エッジ検出回路620で検
出された空間領域領域のエッジ信号が供給され、図8の
661に示すように2フレーム間でのエッジ信号の差分
を検出し、絶対値回路660に供給する。従って図8の
ように物体が動いている場合は、2フレーム間のエッジ
が検出され、静止している場合は2フレーム間で減算さ
れるため検出されない。
The two-frame edge subtraction circuit 640 has a first
The edge signal of the space area detected by the edge detection circuit 610 and the second edge detection circuit 620 is supplied, and the difference between the edge signals between the two frames is detected as indicated by 661 in FIG. Supply to. Therefore, when the object is moving as shown in FIG. 8, the edge between the two frames is detected, and when the object is stationary, the edge is subtracted between the two frames and is not detected.

【0034】次に、1フィールド間エッジ減算回路65
0は第1エッジ検出回路610と第3エッジ検出回路6
30で検出された水平方向のエッジ信号が供給され、図
8の671に示すように1フィールド間でのエッジ信号
の差分を検出し、絶対値回路670に供給する。従って
図8のように物体が動いている場合は、1フィールド間
のエッジが検出され、静止している場合は1フィールド
間で減算されるため検出されない。
Next, the one-field edge subtraction circuit 65
0 is the first edge detection circuit 610 and the third edge detection circuit 6
The horizontal edge signal detected at 30 is supplied, and the difference between the edge signals in one field is detected as shown at 671 in FIG. 8 and supplied to the absolute value circuit 670. Therefore, as shown in FIG. 8, when the object is moving, the edge between 1 fields is detected, and when it is stationary, it is not detected because it is subtracted between 1 fields.

【0035】最大値検出回路680に供給された絶対値
回路660,670の出力信号は、図8の681に示す
ように双方の最大値を検出し、所定レベル検出回路69
0に供給する。所定レベル検出回路690は、所定レベ
ルより大きいか小さいかを検出し、その出力を雑音低減
量制御回路700に供給する。雑音低減量制御回路70
0は選択回路40の雑音信号が入力され、所定レベル検
出回路690から供給される制御信号で、そのまま通過
させるか遮断するかの制御を行う。例えば図8の681
のホの期間は遮断し、その他の期間は通過させるように
制御を行う。従って動いているエッジ部分は2フレーム
間及び1フィールド間の雑音低減処理は行われないため
エッジ部分の尾引きを削減することができる。
The output signals of the absolute value circuits 660 and 670 supplied to the maximum value detection circuit 680 detect the maximum values of both, as indicated by 681 in FIG.
Supply 0. The predetermined level detection circuit 690 detects whether the level is higher or lower than a predetermined level and supplies the output to the noise reduction amount control circuit 700. Noise reduction amount control circuit 70
A control signal 0 is supplied with the noise signal of the selection circuit 40 and is supplied from the predetermined level detection circuit 690, and controls whether the noise signal is allowed to pass or blocked as it is. For example, 681 in FIG.
The control is performed so that it is cut off during the period of e and passed through during the other periods. Therefore, noise reduction processing between two frames and one field is not performed on the moving edge portion, so that trailing of the edge portion can be reduced.

【0036】以下において、第2の発明の第2の実施例
について説明する。第2の発明の第2の実施例は雑音低
減処理によるエッジ部の尾引きを削減すると共に雑音低
減処理の領域を広げることを目的とする。図9は第2の
発明の第2の実施例における雑音低減装置の構成図を示
すものであり、第2の発明の第1の実施例と同様に動作
するものは同一番号を付し説明は省略する。図9におい
て入力端子10とフィールドメモリ200,203の出
力はエッジ検出回路601に与えられる。エッジ検出回
路601は図10に示すように、第1〜第3エッジ検出
回路610〜630、減算回路640,650及び絶対
値化回路660,670を有している。このエッジ検出
回路601は各絶対値化回路660,670の出力を夫
々所定のレベルで検出する所定レベル検出回路691及
び692を有している。これらの出力は雑音低減量制御
回路710及び720に入力される。雑音低減量制御回
路710は非線形リミッタ208の出力を所定レベル検
出信号に基づいて選択回路40に出力する2フレーム間
の雑音低減量制御回路であり、雑音低減量制御回路72
0は非線形リミッタ207の出力を所定レベル検出回路
692の出力に基づいて通過させ、又は遮断するもので
あって、1フィールド間の雑音低減量制御回路である。
The second embodiment of the second invention will be described below. The second embodiment of the second invention aims to reduce the trailing of the edge portion due to the noise reduction processing and to expand the area of the noise reduction processing. FIG. 9 is a block diagram of a noise reduction device according to a second embodiment of the second invention, in which components operating in the same manner as in the first embodiment of the second invention are designated by the same reference numerals and will not be described. Omit it. In FIG. 9, the output of the input terminal 10 and the field memories 200 and 203 is given to the edge detection circuit 601. As shown in FIG. 10, the edge detection circuit 601 has first to third edge detection circuits 610 to 630, subtraction circuits 640 and 650, and absolute value conversion circuits 660 and 670. The edge detection circuit 601 has predetermined level detection circuits 691 and 692 that detect the outputs of the absolute value conversion circuits 660 and 670, respectively, at predetermined levels. These outputs are input to the noise reduction amount control circuits 710 and 720. The noise reduction amount control circuit 710 is a noise reduction amount control circuit for two frames that outputs the output of the nonlinear limiter 208 to the selection circuit 40 based on a predetermined level detection signal.
Reference numeral 0 denotes a noise reduction amount control circuit for one field, which passes or blocks the output of the non-linear limiter 207 based on the output of the predetermined level detection circuit 692.

【0037】このように構成された本実施例の雑音低減
装置において、以下その動作を図11を用いて説明す
る。図11は、画像中の物体100が矢印101で示す
方向にフィールド単位で移動した画像及びそのときの出
力を示す図である。図8と同様なものは同一の番号を付
し説明は省略する。
The operation of the noise reducing apparatus of this embodiment having the above configuration will be described below with reference to FIG. FIG. 11 is a diagram showing an image in which the object 100 in the image moves in the field unit in the direction indicated by the arrow 101, and the output at that time. The same parts as those in FIG. 8 are designated by the same reference numerals and the description thereof will be omitted.

【0038】2フレーム間エッジ信号の所定レベル検出
回路691は、2フレーム間のエッジ差分信号が絶対値
化処理される絶対値回路660の出力信号が供給され、
所定レベルより大きいか小さいかの検出を行うものであ
って、その出力は2フレーム間の雑音低減量制御回路7
10に供給される。雑音低減量制御回路710は非線形
リミッタ208の出力を通過させるか遮断させるかの切
り換えを、所定レベル検出回路691からの出力信号で
制御する。例えば2フレーム間のエッジ信号が所定レベ
ルより大きい場合は2フレーム間の雑音低減量制御回路
の出力を遮断し、逆に小さければ入力される非線形リミ
ッタ208の出力を通過させるように制御する。即ち図
11の711に示す「ヘ」の期間では遮断され、それ以
外は通過する。
A predetermined level detection circuit 691 for an edge signal between two frames is supplied with an output signal of an absolute value circuit 660 for processing an edge difference signal between two frames into an absolute value,
It detects whether the level is higher or lower than a predetermined level, and its output is a noise reduction amount control circuit 7 for two frames.
Supplied to 10. The noise reduction amount control circuit 710 controls switching between passing and blocking of the output of the nonlinear limiter 208 with an output signal from the predetermined level detection circuit 691. For example, when the edge signal between the two frames is higher than a predetermined level, the output of the noise reduction amount control circuit between the two frames is cut off, and conversely, when the edge signal is small, the output of the input non-linear limiter 208 is passed. That is, it is blocked during the period “F” shown by 711 in FIG. 11, and the rest is passed.

【0039】次に1フィールド間エッジ信号の所定レベ
ル検出回路692は、1フィールド間のエッジ差分信号
が絶対値化処理される絶対値回路670の出力信号が供
給され、所定レベルより大きいか小さいかの検出を行う
ものであって、その出力は1フィールド間の雑音低減量
制御換回路720に供給される。雑音低減量制御換回路
720は、非線形リミッタ207の出力を通過させるか
遮断させるかの切り換えを所定レベル検出回路692か
らの出力信号で制御する。例えば1フィールド間のエッ
ジ信号が所定レベルより大きい場合は1フィールド間の
雑音低減量制御回路720の出力を遮断し、逆に小さけ
れば入力される非線形リミッタ207の出力を通過させ
るように制御する。即ち図11の712に示す「ト」の
期間が遮断され、それ以外は通過する。
Next, the predetermined level detection circuit 692 for the 1-field edge signal is supplied with the output signal of the absolute value circuit 670 which performs the absolute value conversion of the 1-field edge difference signal to determine whether it is higher or lower than the predetermined level. Of the noise reduction amount control conversion circuit 720 for one field. The noise reduction amount control conversion circuit 720 controls switching of passing or blocking the output of the non-linear limiter 207 with an output signal from the predetermined level detection circuit 692. For example, when the edge signal for one field is higher than a predetermined level, the output of the noise reduction amount control circuit 720 for one field is cut off, and conversely, when it is small, the output of the input non-linear limiter 207 is passed. That is, the period "t" shown at 712 in FIG. 11 is cut off, and the other periods are passed.

【0040】以上のようにこの実施例によれば、2フレ
ーム間の雑音低減処理は2フレーム間のみのエッジ信号
で制御し、又1フィールド間の雑音低減処理は1フィー
ルド間のみのエッジ信号で制御するため、第2発明の第
1の実施例のように余分な領域まで雑音低減の処理を遮
断することがない。従って第2の発明の第2の実施例は
雑音低減処理によるエッジ部の尾引きを削減すると共
に、雑音低減処理の領域を広げることができる。
As described above, according to this embodiment, the noise reduction processing between two frames is controlled by the edge signal only between two frames, and the noise reduction processing between one field is performed by the edge signal only between one field. Since the control is performed, the noise reduction processing is not interrupted in an extra area unlike the first embodiment of the second invention. Therefore, the second embodiment of the second invention can reduce the trailing of the edge portion due to the noise reduction processing and can widen the area of the noise reduction processing.

【0041】次に第3の発明の実施例について説明す
る。図12は第3の発明の実施例における雑音低減装置
の構成図を示すものである。図12において、雑音低減
処理回路800は第1又は第2の発明で説明し又は後述
する雑音低減処理手段である。この雑音低減処理回路8
00は雑音低減処理を行うと共に、雑音低減処理を行っ
た時間帯を示す領域信号を出力するものとする。雑音低
減処理回路800の雑音低減された映像信号は静止画処
理回路810,動画処理回路820及び動き検出回路8
30に入力される。又領域信号は動き検出回路830に
入力される。静止画処理回路810は例えばフレーム間
内挿回路及びフィールド間内挿回路を有する静止画処理
回路であり、動画処理回路820は例えばフィールド内
内挿回路を有する動画処理回路である。又動き検出回路
830は雑音低減処理回路800の出力に基づいて2フ
レーム間の動きを検出する回路であり、雑音低減処理回
路800からの領域信号に基づいてその感度を変化させ
るように構成されている。動き検出回路は入力信号を2
フレーム遅延させるフレームメモリ、入力信号を遅延し
た信号を減算する減算回路及びその減算出力を入力とす
る非線形回路から構成される。そして動き検出回路80
0の検出信号は混合回路840に与えられる。混合回路
840は動き検出回路830の出力に応じて静止画処理
回路810と動画処理回路820の出力とを適応混合し
て出力する混合回路である。850は動き適応処理され
た映像信号の出力端子である。
Next, an embodiment of the third invention will be described. FIG. 12 is a block diagram of the noise reduction device in the embodiment of the third invention. In FIG. 12, a noise reduction processing circuit 800 is a noise reduction processing means described or described later in the first or second invention. This noise reduction processing circuit 8
00 performs noise reduction processing and outputs a region signal indicating the time zone in which the noise reduction processing is performed. The noise-reduced video signal of the noise reduction processing circuit 800 is a still image processing circuit 810, a moving image processing circuit 820, and a motion detection circuit 8.
It is input to 30. The area signal is also input to the motion detection circuit 830. The still image processing circuit 810 is, for example, a still image processing circuit including an interframe interpolation circuit and an interfield interpolation circuit, and the moving image processing circuit 820 is, for example, a moving image processing circuit including a field interpolation circuit. The motion detection circuit 830 is a circuit that detects the motion between two frames based on the output of the noise reduction processing circuit 800, and is configured to change its sensitivity based on the area signal from the noise reduction processing circuit 800. There is. The motion detection circuit inputs 2
It is composed of a frame memory that delays a frame, a subtraction circuit that subtracts a signal obtained by delaying an input signal, and a non-linear circuit that receives the subtraction output. And the motion detection circuit 80
The detection signal of 0 is given to the mixing circuit 840. The mixing circuit 840 is a mixing circuit that adaptively mixes and outputs the still image processing circuit 810 and the moving image processing circuit 820 according to the output of the motion detection circuit 830. Reference numeral 850 is an output terminal of the video signal subjected to the motion adaptive processing.

【0042】次に雑音低減処理回路800の一例につい
て図13を用いて説明する。図13において映像信号は
入力端子801より加算回路802,減算回路803の
一方の入力端に入力される。フレームメモリ804は入
力される映像信号を1画面分遅延させるフレームメモリ
であり、読出された映像信号は減算回路803に入力さ
れる。減算回路803は入力信号とフレームメモリ80
4の出力の差を求める減算回路であり、その出力は非線
形リミッタ805に入力される。非線形リミッタ805
の特性は図17に示した従来例と同様である。この雑音
低減処理回路800は非線形リミッタ805の出力信号
を所定レベルと比較する比較回路806を有し、所定レ
ベルより大きい場合は雑音低減処理が行われたと判断し
て‘1’を、小さければ‘0’を領域信号として動き検
出回路830に出力するものとする。又雑音低減処理回
路800を第1又は第2発明で説明した雑音低減処理回
路とする場合には、例えば図4に示す選択回路40の出
力を所定のレベルと比較し、所定レベルより大きい場合
には雑音低減処理が行われたとして‘1’を出力し、小
さければ‘0’を出力することにより領域信号を得るも
のとする。又図5に示す第2発明の第1実施例では、雑
音低減量制御回路700の出力信号に基づいてこの処理
を行ない領域信号を得るものとする。
Next, an example of the noise reduction processing circuit 800 will be described with reference to FIG. In FIG. 13, the video signal is input from the input terminal 801 to one input terminal of the adder circuit 802 and the subtractor circuit 803. The frame memory 804 is a frame memory that delays the input video signal by one screen, and the read video signal is input to the subtraction circuit 803. The subtraction circuit 803 receives the input signal and the frame memory 80.
4 is a subtraction circuit for obtaining the difference between the outputs of the four outputs, and its output is input to the non-linear limiter 805. Non-linear limiter 805
The characteristics of are the same as those of the conventional example shown in FIG. The noise reduction processing circuit 800 has a comparison circuit 806 that compares the output signal of the non-linear limiter 805 with a predetermined level. If it is higher than the predetermined level, it is determined that the noise reduction processing has been performed, and the value is' 1 ', and if it is smaller, the value is'. It is assumed that 0 ′ is output to the motion detection circuit 830 as a region signal. When the noise reduction processing circuit 800 is the noise reduction processing circuit described in the first or second invention, for example, the output of the selection circuit 40 shown in FIG. 4 is compared with a predetermined level, and when the output is larger than the predetermined level. Outputs “1” assuming that the noise reduction processing has been performed, and outputs “0” if it is small, thereby obtaining a region signal. In the first embodiment of the second invention shown in FIG. 5, the area signal is obtained by performing this processing based on the output signal of the noise reduction amount control circuit 700.

【0043】以上のように構成された本実施例の雑音低
減装置の動作について図14,図15を用いて説明す
る。図14は動き検出回路830の動き検出出力特性を
示し、横軸は2フレーム間の差分レベル、縦軸は動き検
出信号の出力である。図15は動作を説明するための波
形図である。図15(a)は雑音を含む信号でレベルが
小さい部分と大きい部分をもつ2フレーム前の映像信
号、(b)は2フレーム前の信号が移動した状態を示す
現時点での映像信号である。(c)は雑音低減処理回路
800の出力信号、(d)は雑音低減を施した領域を示
す領域信号を示す。
The operation of the noise reducing apparatus of the present embodiment constructed as above will be described with reference to FIGS. 14 and 15. FIG. 14 shows the motion detection output characteristics of the motion detection circuit 830, where the horizontal axis is the difference level between two frames and the vertical axis is the output of the motion detection signal. FIG. 15 is a waveform diagram for explaining the operation. FIG. 15 (a) is a video signal two frames before in which a signal including noise has a portion with a low level and a portion with a high level, and FIG. 15 (b) is a video signal at the present time showing a state in which the signal two frames before has moved. (C) shows an output signal of the noise reduction processing circuit 800, and (d) shows a region signal indicating a region subjected to noise reduction.

【0044】図15(a)に示すように雑音を含むレベ
ルの低い信号成分と高い信号成分が入力されると、雑音
低減処理回路800は図15(b)に示すように、雑音
成分を除去すると共にレベルの低い成分も振幅を下げて
処理し、動き検出回路830に供給する。更に雑音低減
処理回路800は図15(d)に示すように、雑音低減
処理を施した領域のみを示す領域信号を動き検出回路8
30に供給する。次に動き検出回路830は領域信号に
より動き検出感度の特性を図14に示すように感度の特
性を実線Aから破線Bに切り換えて感度を高くし、動き
検出信号を出力する。従って動き検出回路830は雑音
低減処理回路800で雑音低減処理を施した領域では動
き検出信号のレベルが高くなり、従来では検出されなか
ったレベルの小さい期間(図15(c)チの期間)の動
き検出漏れを防ぐことができる。動き検出回路830の
出力信号は混合回路840に供給され、静止画処理回路
810と動画処理回路820の出力信号の混合処理を施
し出力する。
When a low-level signal component and a high-level signal component including noise are input as shown in FIG. 15A, the noise reduction processing circuit 800 removes the noise component as shown in FIG. 15B. At the same time, the low-level component is processed by lowering the amplitude and supplied to the motion detection circuit 830. Further, as shown in FIG. 15D, the noise reduction processing circuit 800 outputs the area signal indicating only the area subjected to the noise reduction processing to the motion detection circuit 8.
Supply to 30. Next, the motion detection circuit 830 switches the sensitivity characteristic of the motion detection from the solid line A to the broken line B to increase the sensitivity according to the area signal as shown in FIG. 14, and outputs the motion detection signal. Therefore, in the motion detection circuit 830, the level of the motion detection signal becomes high in the region where the noise reduction processing circuit 800 has performed the noise reduction processing, and the level is low in the level that has not been detected by the conventional technique (the period shown in FIG. 15C). Motion detection omission can be prevented. The output signal of the motion detection circuit 830 is supplied to the mixing circuit 840, and the output signals of the still image processing circuit 810 and the moving image processing circuit 820 are mixed and output.

【0045】以上のようにこの実施例によれば、雑音低
減処理回路800で雑音低減処理を施した領域を示す領
域信号で動き検出回路830の感度を制御することによ
り、雑音低減処理された領域の多線ボケを防ぎ、図15
(c)に示すように2つの線のようにすることができ
る。又図12において動画処理回路820の入力を入力
端子10に直接接続することにより、動画処理を行わせ
るようにしてもよい。こうすれば動画処理回路には雑音
が残存するが、多線ボケを完全に防止することができ
る。
As described above, according to this embodiment, the noise reduction processing circuit 800 controls the sensitivity of the motion detection circuit 830 with the area signal indicating the area where the noise reduction processing is performed, thereby reducing the noise reduction processing area. Fig. 15
It can be like two lines as shown in (c). Further, in FIG. 12, the input of the video processing circuit 820 may be directly connected to the input terminal 10 to perform the video processing. In this way, although noise remains in the moving image processing circuit, multi-line blurring can be completely prevented.

【0046】[0046]

【発明の効果】以上説明したように、第1の発明によれ
ば、複数の異なる時間単位の雑音低減回路と動き検出回
路を設け、複数の異なる時間単位の雑音低減回路のなか
で静止している雑音低減回路の出力を選択することによ
り雑音低減領域を広くすることができる。
As described above, according to the first aspect of the present invention, a plurality of different time unit noise reduction circuits and motion detection circuits are provided, and a plurality of different time unit noise reduction circuits are used. The noise reduction area can be widened by selecting the output of the noise reduction circuit.

【0047】又第2の発明によれば、雑音低減処理によ
るエッジ部の尾引きを削減することができ、雑音低減処
理の領域を広げることができる。
Further, according to the second aspect of the present invention, it is possible to reduce the trailing of the edge portion due to the noise reduction processing, and to widen the area of the noise reduction processing.

【0048】又第3発明によれば、雑音低減回路で雑音
低減処理を施した領域を示す領域信号で動き検出回路の
感度を制御することにより雑音低減処理された領域の多
線ボケを防ぐことができ、その実用的効果は大きい。
According to the third aspect of the invention, the multi-line blurring in the noise-reduced area is prevented by controlling the sensitivity of the motion detection circuit with the area signal indicating the area subjected to the noise reduction processing by the noise reduction circuit. Can be achieved, and its practical effect is great.

【図面の簡単な説明】[Brief description of drawings]

【図1】第1の発明の雑音低減装置の概念図である。FIG. 1 is a conceptual diagram of a noise reduction device of a first invention.

【図2】第1の発明の概念図及び実施例の動作を説明す
るための波形図である。
FIG. 2 is a conceptual diagram of the first invention and a waveform diagram for explaining the operation of the embodiment.

【図3】第1の発明の概念図及び実施例の論理回路の動
作を説明するための真理値表である。
FIG. 3 is a conceptual diagram of the first invention and a truth table for explaining the operation of the logic circuit of the embodiment.

【図4】第1の発明の実施例における雑音低減装置の構
成図である。
FIG. 4 is a configuration diagram of a noise reduction device according to an embodiment of the first invention.

【図5】第2の発明の第1の実施例における雑音低減装
置の構成図である。
FIG. 5 is a configuration diagram of a noise reduction device according to a first embodiment of the second invention.

【図6】本実施例のエッジ検出回路600の構成を示す
構成図である。
FIG. 6 is a configuration diagram showing a configuration of an edge detection circuit 600 of this embodiment.

【図7】(a)は第2の発明の第1の実施例の第1,第
2エッジ検出回路の構成図、(b)は第3エッジ検出回
路の構成図である。
7A is a configuration diagram of first and second edge detection circuits according to the first embodiment of the second invention, and FIG. 7B is a configuration diagram of a third edge detection circuit.

【図8】第2の発明の第1の実施例の動作を説明するた
めの波形図である。
FIG. 8 is a waveform diagram for explaining the operation of the first embodiment of the second invention.

【図9】第2の発明の第2の実施例における雑音低減装
置の構成図である。
FIG. 9 is a configuration diagram of a noise reduction device according to a second embodiment of the second invention.

【図10】本実施例のエッジ検出回路601の構成を示
すブロック図である。
FIG. 10 is a block diagram showing a configuration of an edge detection circuit 601 according to this embodiment.

【図11】第2の発明の第2の実施例の動作を説明する
ための波形図である。
FIG. 11 is a waveform chart for explaining the operation of the second embodiment of the second invention.

【図12】第3の発明の実施例における雑音低減装置の
構成図である。
FIG. 12 is a configuration diagram of a noise reduction device according to an embodiment of the third invention.

【図13】第3の発明の実施例における雑音低減処理回
路800の構成を示すブロック図である。
FIG. 13 is a block diagram showing a configuration of a noise reduction processing circuit 800 according to an embodiment of the third invention.

【図14】第3の発明の実施例の動作を説明するための
波形図である。
FIG. 14 is a waveform chart for explaining the operation of the embodiment of the third invention.

【図15】第3の発明の実施例の動き検出感度の入出力
特性である。
FIG. 15 is an input / output characteristic of motion detection sensitivity according to the third embodiment of the invention.

【図16】従来の雑音低減装置の構成図である。FIG. 16 is a configuration diagram of a conventional noise reduction device.

【図17】従来の雑音低減装置における非線形リミッタ
の入出力特性図である。
FIG. 17 is an input / output characteristic diagram of a non-linear limiter in a conventional noise reduction device.

【符号の説明】[Explanation of symbols]

10 信号入力端子 20 雑音低減回路 30 動き検出回路 40 選択回路 50 論理回路 60 信号出力端子 200〜203 フィールドメモリ 204,802 加算回路 205,206,803 減算回路 207,208,805 非線形リミッタ 310 2フレーム間動き検出回路 320 1フィールド間動き検出回路 500 デコード回路 200,201,203,204 フィールドメモリ 610 第1エッジ検出回路 611,631 水平エッジ検出回路 612 垂直エッジ検出回路 620 第2エッジ検出回路 630 第3エッジ検出回路 660,670 絶対値化回路 680 最大値検出回路 690,691,692 所定レベル検出回路 700,710,720 雑音低減量制御回路 800 雑音低減処理回路 804 フレームメモリ 810 静止画処理回路 820 動画処理回路 830 動き検出回路 840 混合回路 10 signal input terminal 20 noise reduction circuit 30 motion detection circuit 40 selection circuit 50 logic circuit 60 signal output terminal 200-203 field memory 204,802 addition circuit 205,206,803 subtraction circuit 207,208,805 non-linear limiter 310 between two frames Motion detection circuit 320 1 Inter-field motion detection circuit 500 Decode circuit 200, 201, 203, 204 Field memory 610 First edge detection circuit 611, 631 Horizontal edge detection circuit 612 Vertical edge detection circuit 620 Second edge detection circuit 630 Third edge Detection circuit 660,670 Absolute value conversion circuit 680 Maximum value detection circuit 690,691,692 Predetermined level detection circuit 700,710,720 Noise reduction amount control circuit 800 Noise reduction processing circuit 804 Frame memory 81 Still picture processor 820 video processing circuit 830 motion detector 840 mixer

Claims (13)

【特許請求の範囲】[Claims] 【請求項1】 映像信号に含まれる雑音成分を低減する
雑音低減装置であって、 夫々所定の時間単位で映像信号の時間軸方向での相関を
とることにより映像信号に含まれる雑音を低減する複数
の雑音低減手段と、 夫々所定の時間単位で映像信号の動きを検出する複数の
動き検出手段と、 前記複数の雑音低減手段の出力が与えられ、その1つを
選択する選択手段と、 前記複数の動き検出手段の出力信号に基づいて動きが検
出されない雑音低減手段を選択するよう前記選択手段を
制御する論理手段と、を具備することを特徴とする雑音
低減装置。
1. A noise reduction device for reducing a noise component included in a video signal, wherein noise included in the video signal is reduced by taking correlation in the time axis direction of the video signal in each predetermined time unit. A plurality of noise reduction means, a plurality of motion detection means for detecting the movement of the video signal in a predetermined time unit, respectively, the output of the plurality of noise reduction means, a selection means for selecting one of them, And a logic means for controlling the selecting means so as to select the noise reducing means whose movement is not detected based on the output signals of the plurality of motion detecting means.
【請求項2】 前記雑音低減手段は、2フレーム間と1
フレーム間と1フィールド間のうち少なくとも2つの時
間離れた映像信号の相関をとることにより雑音低減処理
を行う雑音低減手段を備えたことを特徴とする請求項1
記載の雑音低減装置。
2. The noise reduction means is arranged between two frames and one frame.
2. A noise reduction means for performing noise reduction processing by correlating video signals at least two times apart between frames and between one field.
The described noise reduction device.
【請求項3】 前記動き検出手段は、2フレーム間と1
フレーム間と1フィールド間のうち少なくとも2つの時
間離れた映像の動きを検出する動き検出手段を備えたこ
とを特徴とする請求項1又は2記載の雑音低減装置。
3. The motion detecting means is arranged between two frames and one frame.
3. The noise reduction device according to claim 1, further comprising a motion detection unit that detects a motion of an image at least two times apart between frames and one field.
【請求項4】 前記複数の雑音低減手段は、2フレーム
の時間離れた映像信号の相関に基づく雑音低減処理を行
う雑音低減手段を含むものであり、 前記動き検出手段は、前記雑音低減手段の夫々の時間単
位に対応する時間単位で映像信号の動きを検出するもの
であり、 前記論理手段は、前記複数の動き検出手段で検出された
各々の動き検出信号から静止領域を検出した動き検出手
段と同じ時間単位の雑音低減手段の出力を選択し、すべ
ての動き検出信号が静止領域を検出すると2フレーム間
の雑音低減手段の出力を選択するように制御信号を前記
選択手段に供給することを特徴とする請求項1記載の雑
音低減装置。
4. The noise reduction means includes noise reduction means for performing noise reduction processing based on the correlation of video signals of two frames apart from each other in time, and the motion detection means includes a noise reduction means of the noise reduction means. A unit for detecting a motion of a video signal in a time unit corresponding to each time unit, wherein the logic unit detects a still region from each motion detection signal detected by the plurality of motion detection units. Selecting the output of the noise reducing means in the same time unit as, and supplying a control signal to the selecting means so as to select the output of the noise reducing means between two frames when all the motion detection signals detect a stationary area. The noise reduction device according to claim 1, which is characterized in that.
【請求項5】 映像信号に含まれる雑音成分を低減する
雑音低減装置であって、 夫々所定の時間単位で映像信号の時間軸方向での相関を
とることにより映像信号に含まれる雑音を低減する複数
の雑音低減手段と、 夫々所定の時間単位で映像信号の動きを検出する複数の
動き検出手段と、 前記複数の雑音低減手段の出力が与えられ、その1つを
選択する選択手段と、 前記複数の動き検出手段の出力信号に基づいて動きが検
出されない雑音低減手段を選択するよう前記選択手段を
制御する論理手段と、 夫々異なる時間単位で表示される映像のエッジを検出す
るエッジ検出手段と、 前記雑音低減手段による雑音低減量の大きさを前記エッ
ジ検出手段による検出信号に基づいて制御する雑音低減
量制御手段と、を具備することを特徴とする雑音低減装
置。
5. A noise reducing apparatus for reducing a noise component included in a video signal, wherein noise included in the video signal is reduced by taking correlation in the time axis direction of the video signal in each predetermined time unit. A plurality of noise reduction means, a plurality of motion detection means for detecting the movement of the video signal in a predetermined time unit, respectively, the output of the plurality of noise reduction means, a selection means for selecting one of them, Logic means for controlling the selecting means so as to select the noise reducing means in which no motion is detected based on the output signals of the plurality of motion detecting means; and edge detecting means for detecting the edges of the images displayed in different time units. Noise reduction amount control means for controlling the amount of noise reduction amount by the noise reduction means based on a detection signal by the edge detection means. apparatus.
【請求項6】 前記エッジ検出手段は、 入力された信号の空間領域のエッジ成分を検出し空間領
域と水平方向のエッジ成分を出力する第1エッジ検出手
段と、 2フレーム前の映像の空間領域のエッジ成分を検出する
第2エッジ検出手段と、 1フィールド前の映像の水平方向のエッジ成分を検出す
る第3エッジ検出手段と、 前記第1エッジ検出手段と第2エッジ検出手段の空間領
域のエッジ成分の出力信号を減算する第1の減算処理手
段と、 前記第1エッジ検出手段と第3エッジ手段の水平方向の
エッジ成分を減算する第2の減算処理手段と、 前記第1,第2の減算処理手段の出力信号を夫々絶対値
化処理する第1,第2の絶対値化手段と、 前記第1,第2の絶対値化手段の出力信号の最大値を検
出する最大値検出手段とを備えたことを特徴とする請求
項5記載の雑音低減装置。
6. The edge detecting means detects the edge component of the spatial area of the input signal and outputs the edge component in the horizontal direction of the spatial area, and the first edge detecting means; and the spatial area of the video image two frames before. Edge detecting means for detecting the edge component of the first field, third edge detecting means for detecting the edge component in the horizontal direction of the image one field before, and the spatial area of the first edge detecting means and the second edge detecting means. First subtraction processing means for subtracting the output signal of the edge component, second subtraction processing means for subtracting the horizontal edge components of the first edge detection means and the third edge means, and the first and second First and second absolute value conversion means for converting the output signals of the subtraction processing means into absolute values, and maximum value detection means for detecting the maximum value of the output signals of the first and second absolute value conversion means. Specially equipped with Noise reduction apparatus of claim 5 wherein.
【請求項7】 前記雑音低減量制御手段は、前記選択手
段の出力を入力とし、前記エッジ信号で前記雑音低減量
制御手段を制御することを特徴とする請求項5又は6記
載の雑音低減装置。
7. The noise reduction apparatus according to claim 5, wherein the noise reduction amount control means receives the output of the selection means and controls the noise reduction amount control means with the edge signal. .
【請求項8】 映像信号に含まれる雑音成分を低減する
雑音低減装置であって、 第1,第2の所定の時間単位の間の映像信号の差分値を
入力された映像信号から減算することにより映像信号に
含まれる雑音を低減する第1,第2の雑音低減手段と、 第1,第2の時間単位で映像信号の動きを検出する第
1,第2の動き検出手段と、 入力された信号の空間領域のエッジ成分を検出し空間領
域と水平方向のエッジ成分を出力する第1エッジ検出手
段と、 第1の所定時間前の映像の空間領域のエッジ成分を検出
する第2エッジ検出手段と、 第1の所定時間前の映像の水平方向のエッジ成分を検出
する第3エッジ検出手段と、 前記第1エッジ検出手段と第2エッジ検出手段の空間領
域のエッジ成分の出力信号を減算する第1の減算処理手
段と、 前記第1エッジ検出手段と第3エッジ手段の水平方向の
エッジ成分を減算する第2の減算処理手段と、 前記第1,第2の減算処理手段の出力信号を夫々絶対値
化処理する第1,第2の絶対値化手段と、 前記第1,第2の絶対値化手段の出力信号を所定レベル
で判別する第1,第2の所定レベル検出手段と、 前記第1,第2の雑音低減手段の差分値を夫々前記第
1,第2の所定レベル検出手段による検出信号に基づい
て制御する第1,第2の雑音低減量制御手段と、 前記第1,第2の雑音低減量制御手段の出力が与えら
れ、その1つを選択する選択手段と、 前記第1,第2の動き検出手段の出力信号に基づいて動
きが検出されない前記雑音低減量制御手段を選択するよ
う前記選択手段を制御する論理手段と、を備えたことを
特徴とする請求項5記載の雑音低減装置。
8. A noise reducing apparatus for reducing a noise component contained in a video signal, wherein the difference value of the video signal between the first and second predetermined time units is subtracted from the input video signal. The first and second noise reducing means for reducing noise included in the video signal, and the first and second motion detecting means for detecting the motion of the video signal in the first and second time units, respectively. First edge detecting means for detecting edge components in the spatial region of the signal and outputting edge components in the horizontal direction with the spatial region, and second edge detection for detecting edge components in the spatial region of the image before the first predetermined time. Means, third edge detecting means for detecting an edge component in the horizontal direction of the image before the first predetermined time, and subtraction of output signals of the edge components in the spatial regions of the first edge detecting means and the second edge detecting means. First subtraction processing means for Second subtraction processing means for subtracting the horizontal edge components of the first edge detection means and the third edge means, and absolute value conversion processing for the output signals of the first and second subtraction processing means, respectively. Second absolute value converting means; first and second predetermined level detecting means for discriminating output signals of the first and second absolute value converting means at a predetermined level; and the first and second noise reductions First and second noise reduction amount control means for controlling the difference value of the means based on the detection signals by the first and second predetermined level detection means, respectively, and the first and second noise reduction amount control means The selection means for selecting one of them, and the noise reduction amount control means in which no motion is detected based on the output signals of the first and second motion detection means. 6. A logic unit for controlling the control unit. Noise reduction apparatus of the placement.
【請求項9】 映像信号に含まれる雑音成分を低減する
雑音低減装置であって、 映像信号が入力され入力信号の所定時間単位での時間軸
方向の相関をとることにより雑音を低減すると共に、そ
の雑音低減を施した領域を示す領域信号を出力する雑音
低減処理手段と、 前記雑音低減処理手段の出力が入力され、フレーム間内
挿手段及びフィールド間内挿手段を有する静止画処理手
段と、 前記入力映像信号又は前記雑音低減処理手段のいずれか
一方の出力が入力され、フィールド内内挿手段を有する
動画処理手段と、 前記雑音低減処理手段の出力が入力され、前記雑音低減
処理手段の領域信号に基づいて動き検出感度を変化さ
せ、その映像信号の動きを検出する動き検出手段と、 前記動き検出手段の出力に応じて前記静止画処理手段及
び前記動画処理手段の出力を混合して出力する混合手段
と、を具備することを特徴とする雑音低減装置。
9. A noise reducing device for reducing a noise component included in a video signal, wherein the video signal is input, and the noise is reduced by taking a correlation in a time axis direction of the input signal in a predetermined time unit, Noise reduction processing means for outputting a region signal indicating the noise-reduced region, and still image processing means to which the output of the noise reduction processing means is input and which has interframe interpolation means and interfield interpolation means, The output of either the input video signal or the noise reduction processing means is input, and the moving image processing means having field interpolation means, and the output of the noise reduction processing means are input, and the area of the noise reduction processing means is input. Motion detection means for changing the motion detection sensitivity based on the signal to detect the motion of the video signal; and the still image processing means and the motion detection means according to the output of the motion detection means. Noise reduction apparatus characterized by comprising a mixing means for outputting the mixed output of the processing means.
【請求項10】 前記雑音低減処理手段は、 夫々所定の時間単位で映像信号の時間軸方向での相関を
とることにより映像信号に含まれる雑音を低減する複数
の雑音低減手段と、 夫々所定の時間単位で映像信号の動きを検出する複数の
動き検出手段と、 前記複数の雑音低減手段の出力が与えられ、その1つを
選択する選択手段と、 前記複数の動き検出手段の出力信号に基づいて動きが検
出されない雑音低域手段を選択するよう前記選択手段を
制御する論理手段と、 前記選択手段により選択された雑音成分を所定の閾値レ
ベルで弁別する比較手段と、を含むものであることを特
徴とする請求項9記載の雑音低減装置。
10. The noise reduction processing means includes a plurality of noise reduction means for reducing noise included in a video signal by correlating a video signal in a time axis direction in predetermined time units, respectively. A plurality of motion detecting means for detecting the motion of the video signal in units of time, a selecting means for receiving one of the outputs of the plurality of noise reducing means, and a selecting means for selecting one of the outputs, and an output signal of the plurality of motion detecting means And logic means for controlling the selecting means so as to select the noise low-frequency means in which no motion is detected, and comparing means for discriminating the noise component selected by the selecting means at a predetermined threshold level. The noise reduction device according to claim 9.
【請求項11】 前記雑音低減処理手段は、 夫々所定の時間単位で映像信号の時間軸方向での相関を
とることにより映像信号に含まれる雑音を低減する複数
の雑音低減手段と、 夫々所定の時間単位で映像信号の動きを検出する複数の
動き検出手段と、 前記複数の雑音低減手段の出力が与えられ、その1つを
選択する選択手段と、 前記複数の動き検出手段の出力信号に基づいて動きが検
出されない雑音低減手段を選択する論理手段と、 夫々異なる時間単位で表示される映像のエッジを検出す
るエッジ検出手段と、 前記選択手段の前記抽出された雑音成分のレベルを弁別
する比較手段と、を含むものであることを特徴とする請
求項9記載の雑音低減装置。
11. The noise reduction processing means includes a plurality of noise reduction means for reducing noise included in a video signal by correlating the video signal in a time axis direction in predetermined time units, respectively. A plurality of motion detecting means for detecting the motion of the video signal in units of time, a selecting means for receiving one of the outputs of the plurality of noise reducing means, and a selecting means for selecting one of the outputs, and an output signal of the plurality of motion detecting means Comparison means for selecting noise reduction means in which no motion is detected, edge detection means for detecting edges of images displayed in different time units, and comparison for discriminating the level of the extracted noise component of the selection means. The noise reduction device according to claim 9, further comprising:
【請求項12】 前記雑音低減手段は、2フレーム間と
1フレーム間と1フィールド間のうち少なくとも2つの
時間離れた映像信号の相関をとることにより雑音低減処
理を行う雑音低減手段を備えたことを特徴とする請求項
10又は11記載の雑音低減装置。
12. The noise reduction means comprises noise reduction means for performing noise reduction processing by correlating video signals at least two times apart among two frames, one frame, and one field. The noise reduction device according to claim 10 or 11, characterized in that.
【請求項13】 前記動き検出手段は、2フレーム間と
1フレーム間と1フィールド間のうち少なくとも2つの
時間離れた映像の動きを検出する動き検出手段を備えた
ことを特徴とする請求項10〜12のいずれか1項記載
の雑音低減装置。
13. The motion detecting means comprises motion detecting means for detecting a motion of an image at least two times apart between two frames, one frame and one field. The noise reduction device according to any one of 1 to 12.
JP6261764A 1994-09-30 1994-09-30 Noise reducing device Pending JPH08102872A (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP6261764A JPH08102872A (en) 1994-09-30 1994-09-30 Noise reducing device

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP6261764A JPH08102872A (en) 1994-09-30 1994-09-30 Noise reducing device

Publications (1)

Publication Number Publication Date
JPH08102872A true JPH08102872A (en) 1996-04-16

Family

ID=17366375

Family Applications (1)

Application Number Title Priority Date Filing Date
JP6261764A Pending JPH08102872A (en) 1994-09-30 1994-09-30 Noise reducing device

Country Status (1)

Country Link
JP (1) JPH08102872A (en)

Cited By (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2003348383A (en) * 2002-05-24 2003-12-05 Matsushita Electric Ind Co Ltd Image processing method and image processing apparatus
JP2006287632A (en) * 2005-03-31 2006-10-19 Pioneer Electronic Corp Noise reducer and noise reducing method
JP2008113352A (en) * 2006-10-31 2008-05-15 Samsung Electronics Co Ltd Moving image noise rejection device and method
JP2010178301A (en) * 2009-02-02 2010-08-12 Olympus Corp Image processing apparatus and image processing method

Cited By (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2003348383A (en) * 2002-05-24 2003-12-05 Matsushita Electric Ind Co Ltd Image processing method and image processing apparatus
JP2006287632A (en) * 2005-03-31 2006-10-19 Pioneer Electronic Corp Noise reducer and noise reducing method
JP2008113352A (en) * 2006-10-31 2008-05-15 Samsung Electronics Co Ltd Moving image noise rejection device and method
JP2010178301A (en) * 2009-02-02 2010-08-12 Olympus Corp Image processing apparatus and image processing method

Similar Documents

Publication Publication Date Title
JP2634632B2 (en) Motion detection circuit
JP2665283B2 (en) Motion signal processing circuit
JP2002125201A (en) Motion adaptive median filter for interlace to progressive scan conversion
JPH06105188A (en) Noise reduction circuit
KR950003035B1 (en) Apparatus and method for emphasizing image transition portion
JP2853298B2 (en) Television signal processor
JPH08102872A (en) Noise reducing device
JP3546698B2 (en) Scan line interpolation circuit
JP3064295B2 (en) Motion adaptive signal processing circuit and television receiver
JP2554116B2 (en) Television receiver
JP3180584B2 (en) Motion detection circuit
JPH0330586A (en) Motion detection circuit
JPH09130645A (en) Motion detection circuit for interlace video signal
JP2513752B2 (en) Television signal scan converter
JP2004180242A (en) Progressive scanning conversion apparatus, progressive scanning conversion method, and progressive scanning conversion program
KR100234241B1 (en) Apparatus for adaptively decreasing noise
JP3040251B2 (en) Motion detection circuit
JP3321828B2 (en) Noise reducer
JPH0522463A (en) Motion detection circuit
JP3009156B2 (en) Vertical contour compensation circuit for interpolation signal
JPH07123296A (en) Motion detection circuit
JPH0583604A (en) Low-pass substitution device for muse decoder
JP3006105B2 (en) Field converter
JP2947837B2 (en) Control motion signal generation circuit
JP2523676B2 (en) Noise reduction device