JPH07321816A - System switching control method for atm switch - Google Patents

System switching control method for atm switch

Info

Publication number
JPH07321816A
JPH07321816A JP13246994A JP13246994A JPH07321816A JP H07321816 A JPH07321816 A JP H07321816A JP 13246994 A JP13246994 A JP 13246994A JP 13246994 A JP13246994 A JP 13246994A JP H07321816 A JPH07321816 A JP H07321816A
Authority
JP
Japan
Prior art keywords
cell
switch
output
atm switch
input
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP13246994A
Other languages
Japanese (ja)
Other versions
JP2647003B2 (en
Inventor
Kenichi Sato
兼一 佐藤
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
NEC Corp
Original Assignee
NEC Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by NEC Corp filed Critical NEC Corp
Priority to JP13246994A priority Critical patent/JP2647003B2/en
Publication of JPH07321816A publication Critical patent/JPH07321816A/en
Application granted granted Critical
Publication of JP2647003B2 publication Critical patent/JP2647003B2/en
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Landscapes

  • Detection And Prevention Of Errors In Transmission (AREA)
  • Data Exchanges In Wide-Area Networks (AREA)

Abstract

PURPOSE:To quickly perform the switching of each ATM switch of an active system and a spare system. CONSTITUTION:A buffer 52 in which a cell inputted to and not outputted from a switch being operated is accumulated in sequence of input is provided in the switch input parts 4 of the ATM switches 1A, 1B, and also, an output confirming part 8 which takes out the identification information of the cell outputted from the switch being operated and sends out it to an input cell buffer control part 6 is provided in the output side of each switch, and the input and output of the switch are switched simultaneously, and when the identification information of an output cell is supplied from the confirming part 8, the cell matching with the information and an input cell before the cell are deleted from the buffer, and the cell is inputted sequentially to a switched cell starting from the oldest cell in the buffer. As a result, the system switching of the switch can be performed at high speed and surely.

Description

【発明の詳細な説明】Detailed Description of the Invention

【0001】[0001]

【産業上の利用分野】本発明は冗長構成を有するATM
(Asynchronous Transfer Mo
de;非同期転送モード)スイッチの系切り替え制御方
式に関する。
BACKGROUND OF THE INVENTION The present invention relates to an ATM having a redundant structure.
(Asynchronous Transfer Mo
de; Asynchronous transfer mode) system switching control system.

【0002】[0002]

【従来の技術】従来、現用系及び予備系の2つの系を有
するATMスイッチにおいて系を切り替える場合には以
下に示す3つの方式がある。即ち、第1の方式の場合
は、ATMスイッチ内部にバッファを設けると共に、そ
のバッファが空きとなったことを検出する検出手段を設
ける。そしてまずATMスイッチの入力側を旧現用系
(現用系)から新現用系(予備系)に切り替えて新たな
セルは新現用系バッファに順次蓄積する。その後、旧現
用系に蓄積されているセルが旧現用系のバッファから出
力されて空き状態になるとATMスイッチの出力側を旧
現用系から新現用系に切り替え、系の切り替えが終了す
る。
2. Description of the Related Art Conventionally, there are the following three methods for switching a system in an ATM switch having two systems, an active system and a standby system. That is, in the case of the first method, the buffer is provided inside the ATM switch, and the detecting means for detecting that the buffer becomes empty is provided. Then, first, the input side of the ATM switch is switched from the old working system (working system) to the new working system (spare system), and new cells are sequentially stored in the new working system buffer. After that, when the cells accumulated in the old working system are output from the buffer of the old working system and become empty, the output side of the ATM switch is switched from the old working system to the new working system, and the system switching is completed.

【0003】次に第2の方式は、系切り替え時はATM
スイッチの入力側を先に新現用系に切り替えておいて、
旧現用系で特殊セルを入力する。そして旧現用系の出力
側でこの特殊セルが検出されると、旧現用系の残留セル
は無くなったものと判断して出力側を新現用系に切り替
える方式である。また、第3の方式の場合は、現用系及
び予備系の各ATMスイッチの入力側及び出力側に各々
入力セル数を計数するカウンタ及び出力セル数を計数す
るカウンタを設ける。そして、まず入力側を現用系(旧
現用系)から予備系(新現用系)に切り替える。この場
合、旧現用系で入力側のカウンタ値と出力側のカウンタ
とが一致すると、旧現用系内には残留セルは存在しない
ものとして出力側を新現用系に切り替える。
Next, the second method is ATM at the time of system switching.
Switch the input side of the switch to the new active system first,
Enter a special cell in the old working system. When this special cell is detected on the output side of the old working system, it is determined that the residual cells of the old working system are gone, and the output side is switched to the new working system. In the case of the third method, a counter for counting the number of input cells and a counter for counting the number of output cells are provided on the input side and the output side of each ATM switch of the active system and the standby system. Then, first, the input side is switched from the active system (old active system) to the standby system (new active system). In this case, when the counter value on the input side and the counter on the output side in the old working system match, the output side is switched to the new working system on the assumption that there are no residual cells in the old working system.

【0004】[0004]

【発明が解決しようとする課題】しかしこのような第1
〜第3の系切り替え方式は、何れも先に入力側を切り替
えて新たなセルを新現用系に蓄積しながら旧現用系の残
留セルを出力する方式であることから、次のような問題
が生じる。即ち、旧現用系に蓄積されているセルの量に
より系の切り替え時間が異なり、切り替え時間を一定に
できない。
However, such a first problem
The third system switching method is a method of switching the input side first and accumulating a new cell in the new working system while outputting the remaining cells of the old working system, so that the following problems occur. Occurs. That is, the system switching time differs depending on the amount of cells accumulated in the old working system, and the switching time cannot be made constant.

【0005】また、旧現用系に残留セルが多い場合はそ
のセルを全て出力する所要時間は大となるが、この間、
新現用系に順次蓄積されてゆく各セルが或出力ポートに
集中した場合、その出力ポート用のバッファがオーバー
フローしてセルが廃棄される可能性がある。また、AT
Mスイッチが障害となった場合の系切り替え時には、旧
現用系の残留セルは全て正常に出力されるとは限らず、
システムの信頼性が低下する欠点がある。
If there are many residual cells in the old working system, the time required to output all the cells becomes long.
When cells that are sequentially accumulated in the new active system are concentrated in a certain output port, the buffer for the output port may overflow and the cells may be discarded. Also, AT
When the system is switched when the M switch becomes a failure, all the remaining cells of the old working system are not always output normally,
There is a drawback that the reliability of the system is reduced.

【0006】したがって本発明は、現用系及び予備系を
有するATMスイッチの系の切り替えを速やかに行い上
述の課題を解決することを目的とする。
Therefore, an object of the present invention is to solve the above-mentioned problems by promptly switching the system of an ATM switch having an active system and a standby system.

【0007】[0007]

【課題を解決するための手段】このような課題を解決す
るために本発明は、各々が内部にバッファを有しセルを
入力して交換処理を行う現用系のATMスイッチと予備
系のATMスイッチとの間の系切り替え制御を行う場
合、各ATMスイッチの入力側の入力部に運用中のAT
Mスイッチに入力されかつ出力されないセルがその識別
情報とともに入力順に蓄積されるメモリを設け、かつA
TMスイッチの系切替時に運用中のATMスイッチから
出力されるセルの識別情報を取り出し入力部へ伝達する
出力セル確認部を各ATMスイッチの出力側に設けると
共に、各ATMスイッチの入力側及び出力側を同時に切
り替える系切替制御手段と、入力部に配設され出力セル
確認部からの識別情報とメモリに蓄積中のセルの識別情
報とが一致した場合に識別情報の一致したセル及び識別
情報とこのセルの蓄積前に既に蓄積されているセル及び
対応の識別情報をメモリから削除するメモリ制御部とを
設けたものである。また、系切替制御手段は、ATMス
イッチの系切り替え時に運用中のATMスイッチのバッ
ファをクリアしバッファ内の残留セルを廃棄するように
したものである。
In order to solve such a problem, the present invention has an active ATM switch and a standby ATM switch, each of which has a buffer therein and inputs cells to perform exchange processing. When performing system switching control between the AT and the
A memory is provided in which cells input to the M switch and not output are stored in the input order together with the identification information, and A
An output cell confirmation unit is provided on the output side of each ATM switch for extracting the cell identification information output from the operating ATM switch and transmitting it to the input unit at the time of switching the system of the TM switch, and the input side and output side of each ATM switch. When the identification information from the output cell confirmation unit arranged in the input unit and the identification information of the cell being stored in the memory match, the cell and the identification information in which the identification information matches A memory control unit that deletes the already-stored cells and the corresponding identification information from the memory before the cells are stored. Further, the system switching control means clears the buffer of the ATM switch in operation and discards the residual cells in the buffer when switching the system of the ATM switch.

【0008】[0008]

【作用】各ATMスイッチの入力側のメモリには運用中
のATMスイッチに入力されかつ出力されないセルがそ
の識別情報とともに入力順に蓄積され、ATMスイッチ
の入力側及び出力側を同時に切り替える系切り替えが行
われると、ATMスイッチから出力されるセルの識別情
報と一致したメモリ内のセル及びこのセルの蓄積前に既
に蓄積されているセルをメモリから削除し、切り替えら
れたATMスイッチにはメモリに蓄積されている最古の
セルから順に入力される。この結果、現用系及び予備系
を有するATMスイッチの系の切り替えを速やかにかつ
確実に行うことが可能になる。また、ATMスイッチの
系切り替え時には今まで運用していたATMスイッチ内
の残留セルは廃棄される。この結果、再度の系切り替え
時に残留セルが出力されることを防止できる。
In the memory on the input side of each ATM switch, cells that are input to and not output to the operating ATM switch are accumulated in the order of input together with their identification information, and system switching that simultaneously switches the input side and output side of the ATM switch is performed. Then, the cell in the memory that matches the identification information of the cell output from the ATM switch and the cell already stored before the storage of this cell are deleted from the memory, and the switched ATM switch stores them in the memory. The oldest cells are entered in order. As a result, it becomes possible to quickly and surely switch the ATM switches having the active system and the standby system. Further, when the ATM switch system is switched, the residual cells in the ATM switch which have been operated so far are discarded. As a result, it is possible to prevent the residual cells from being output when the system is switched again.

【0009】[0009]

【実施例】以下、本発明について図面を参照して説明す
る。図1は本発明の一実施例を示すブロック図である。
同図において、1A,1Bはそれぞれ現用系及び予備系
のATMスイッチである。この二重化されたATMスイ
ッチ1A,1Bの前段には系選択部2が、また後段には
系選択部3がそれぞれ設けられている。また、系選択部
2の前段にはスイッチ入力部4が設けられ、スイッチ入
力部4内には入力セルバッファ5が設けられている。
DESCRIPTION OF THE PREFERRED EMBODIMENTS The present invention will be described below with reference to the drawings. FIG. 1 is a block diagram showing an embodiment of the present invention.
In the figure, 1A and 1B are ATM switches of a working system and a standby system, respectively. The system selector 2 is provided in the front stage of the duplicated ATM switches 1A and 1B, and the system selector 3 is provided in the rear stage thereof. Further, a switch input section 4 is provided in front of the system selection section 2, and an input cell buffer 5 is provided in the switch input section 4.

【0010】ここで入力セルバッファ5は、スイッチ送
出待機セルバッファ51(以下、バッファ51)、スイ
ッチ送出済みセルバッファ52(以下、バッファ5
2)、及び空きバッファ53(以下、バッファ53)か
ら構成されている。バッファ51は、ATMスイッチに
一度も送出されずに待機状態となっているセルを蓄積す
るものである。また、バッファ52は、ATMスイッチ
に送出されたがATMスイッチの出力側から出力済みの
通知を受けていないセルを蓄積するものである。また、
バッファ53はセルが蓄積されるべく開放されている空
きバッファである。
Here, the input cell buffer 5 includes a switch transmission waiting cell buffer 51 (hereinafter, buffer 51) and a switch transmission completed cell buffer 52 (hereinafter, buffer 5).
2) and an empty buffer 53 (hereinafter, buffer 53). The buffer 51 is for accumulating cells in a standby state without being sent to the ATM switch even once. Further, the buffer 52 stores cells that have been sent to the ATM switch but have not received the output completion notification from the output side of the ATM switch. Also,
The buffer 53 is an empty buffer that is open to store cells.

【0011】ところで、上述の各バッファ51〜53の
総和の容量は一定であるが、セルの入出力にしたがって
各バッファの容量は変化する。また各バッファ51〜5
3にはATMスイッチに出力されるセルのみならず、そ
の識別情報も同時に蓄積されている。そして各バッファ
51〜53の制御は、スイッチ入力部4内に設けられた
入力セルバッファ制御部6からの入力セルバッファ制御
信号hにより制御される。なお、セルが入力される各A
TMスイッチ1A,1Bの入力側及び出力側は各々上述
の系選択部2,3により選択され、各系選択部2,3は
系切替指示部7の指示により選択動作を行う。また、系
選択部3の出力側にはATMスイッチから出力されたセ
ルを確認するための出力セル確認部8が設けられてい
る。
By the way, the total capacity of the buffers 51 to 53 is constant, but the capacity of each buffer changes according to the input / output of the cell. In addition, each buffer 51 to 5
In No. 3, not only cells output to the ATM switch but also their identification information are stored at the same time. The control of each of the buffers 51 to 53 is controlled by the input cell buffer control signal h from the input cell buffer control section 6 provided in the switch input section 4. In addition, each A to which the cell is input
The input side and the output side of the TM switches 1A and 1B are selected by the system selection units 2 and 3 described above, and the system selection units 2 and 3 perform the selection operation according to the instruction of the system switching instruction unit 7. An output cell confirmation unit 8 for confirming the cells output from the ATM switch is provided on the output side of the system selection unit 3.

【0012】次に、以上のように構成されたATMスイ
ッチシステムの動作について説明する。まずATMスイ
ッチの切り替えが行われない通常状態の動作から説明す
る。通常状態では、セルはスイッチ入力部4に入ると、
開放されているバッファエリアをバッファ53から確保
され、バッファ51に蓄積される。そして逐次バッファ
51に蓄積されたセルは、蓄積の古い順に読み出されて
系選択部2を介し現用系のATMスイッチ1Aに出力さ
れると共に、バッファ52に蓄積される。そしてこのと
きバッファ51のバッファサイズ(容量)は1セル分減
少し、逆にバッファ52のサイズは1セル分増加する。
Next, the operation of the ATM switch system configured as described above will be described. First, the operation in the normal state in which the ATM switch is not switched will be described. In the normal state, when the cell enters the switch input unit 4,
The open buffer area is secured from the buffer 53 and accumulated in the buffer 51. The cells sequentially accumulated in the buffer 51 are read out in the order of accumulation, output to the active ATM switch 1A via the system selector 2, and accumulated in the buffer 52. At this time, the buffer size (capacity) of the buffer 51 is reduced by one cell, while the size of the buffer 52 is increased by one cell.

【0013】現用系のATMスイッチ1Aでは、系選択
部2から出力されてきたセルを入力して交換処理を行
い、図示省略した所定の出力回線へ出力する。こうして
出力されたセルは、系選択部3を介して次の処理部へ送
り出される。ここで系選択部3の出力側には上述した出
力セル確認部8が設けられており、出力セル確認部9
は、スイッチ入力部4のバッファ51がオーバーフロー
しない時間間隔で出力されたセルを確認する。そして、
どのセルが出力されたかのセルの識別情報を受信通知信
号aに乗せてスイッチ入力部4内の入力セルバッファ制
御部6へ伝達する。
In the active ATM switch 1A, the cells output from the system selection unit 2 are input, the switching process is performed, and the cells are output to a predetermined output line (not shown). The cell thus output is sent to the next processing unit via the system selection unit 3. Here, the output cell confirmation unit 8 described above is provided on the output side of the system selection unit 3, and the output cell confirmation unit 9 is provided.
Confirms the cells output at time intervals in which the buffer 51 of the switch input unit 4 does not overflow. And
Cell identification information indicating which cell has been output is added to the reception notification signal a and transmitted to the input cell buffer control unit 6 in the switch input unit 4.

【0014】この場合、入力セルバッファ制御部6で
は、このセル受信通知信号aを受信してその内容を解読
し、対応のセルを含むそれ以前に蓄積されているセル及
びその識別情報をバッファ52から全て消去しそのセル
を蓄積していたバッファエリアを開放しバッファ53に
加える。このように通常状態では、スイッチ入力部4に
おいては、常にATMスイッチに出力したセルを、AT
Mスイッチから出力されるまで一時的に保持している。
In this case, the input cell buffer control unit 6 receives the cell reception notification signal a, decodes the contents thereof, and stores the previously stored cells including the corresponding cell and the identification information thereof in the buffer 52. Is erased, the buffer area accumulating the cell is released, and the cell is added to the buffer 53. As described above, in the normal state, the switch input unit 4 always outputs the cell output to the ATM switch to the AT
It is held temporarily until output from the M switch.

【0015】次にこのATMスイッチシステムにおい
て、ATMスイッチの系切り替えが行われたときの動作
を説明する。系切り替えの際、上述した系切替指示部7
は、まずスイッチ入力部4の入力セルバッファ制御部6
に対しセル出力停止要求信号bを出力する。このセル出
力停止要求信号bを受信した入力セルバッファ制御部6
は、入力されてくるセルは通常通りバッファ51に蓄積
するように制御するが、ATMスイッチ1Aへのセル送
出を停止させ、かつ、系切替指示部7に対しセル出力停
止報告信号cを出力する。
Next, the operation of this ATM switch system when the ATM switch system is switched will be described. At the time of system switching, the system switching instruction unit 7 described above
First, the input cell buffer control unit 6 of the switch input unit 4
To the cell output stop request signal b. The input cell buffer control unit 6 that has received the cell output stop request signal b
Controls the input cells to be accumulated in the buffer 51 as usual, but stops the cell transmission to the ATM switch 1A and outputs the cell output stop report signal c to the system switching instructing section 7. .

【0016】このセル出力停止報告信号cの受信によ
り、次に系切替指示部7は、系選択部2,3に対し系選
択信号dを送出し、現用系のATMスイッチ1Aから予
備系のATMスイッチ1Bへの系切り替えを実行させ、
かつ現用系(旧現用系)のATMスイッチ1A内の図示
省略したバッファに蓄積されているセルを全て廃棄すべ
くバッファクリア信号eを出力しクリアする。そしてさ
らに出力セル確認部8に対しセル確認要求信号fを出力
する。
Upon receipt of the cell output stop report signal c, the system switching instructing unit 7 then sends the system selecting signal d to the system selecting units 2 and 3, and the active ATM switch 1A transfers the standby system ATM. Execute the system switch to switch 1B,
In addition, a buffer clear signal e is output and cleared in order to discard all cells accumulated in a buffer (not shown) in the ATM switch 1A of the active system (old active system). Then, the cell confirmation request signal f is further output to the output cell confirmation unit 8.

【0017】この場合、出力セル確認部8はその時点で
の最新の出力セルの識別情報をセル受信通知信号aに乗
せて入力セルバッファ制御部6へ伝達すると共に、かつ
このとき切替中表示信号gも伝達する。この結果、入力
セルバッファ制御部6では、系切替中の出力セルである
と判断して受信したセル受信通知信号aを解読し、対応
のセル及び識別情報を含むそれ以前に蓄積されているセ
ル及び識別情報をバッファ52から全て消去し、かつこ
れらのセルを蓄積していたバッファエリアを開放してバ
ッファ53に加える。
In this case, the output cell confirmation unit 8 transfers the latest cell identification information of the output cell at that time to the cell reception notification signal a and transmits it to the input cell buffer control unit 6, and at the same time, the switching display signal. g is also transmitted. As a result, the input cell buffer control unit 6 determines that the cell is an output cell during system switching, decodes the received cell reception notification signal a, and stores the corresponding cell and the previously stored cell including the identification information. And the identification information are all erased from the buffer 52, and the buffer area accumulating these cells is released and added to the buffer 53.

【0018】なお、入力セルバッファ制御部6では、常
時はバッファ51からのセルを出力するように制御する
が、この場合は、バッファ52に蓄積されている最も古
いセルから順に新たな現用系ATMスイッチ1Bへ出力
させるように制御する。その後入力セルバッファ制御部
6は、系切替指示部7に対して出力していたセル出力停
止報告信号cを無出力としセル出力停止報告を取り下げ
る。これにより、系切替指示部7では入力セルバッファ
制御部6へ出力中のセル出力停止要求信号bを無出力と
してこの要求を取り下げると共に、出力セル確認部8へ
出力中のセル確認要求信号fを無出力としてこの要求を
取り下げる。そしてこのとき、出力セル確認部8は入力
セルバッファ制御部6に出力中の切替中表示信号gを無
出力として切替中表示を取り下げる。このようにして一
連の切り替えシーケンスが終了する。
The input cell buffer control unit 6 always controls the cells from the buffer 51 to be output, but in this case, the oldest ATM cells stored in the buffer 52 are newly used in order. It is controlled to output to the switch 1B. After that, the input cell buffer control unit 6 sets the cell output stop report signal c output to the system switching instruction unit 7 to no output, and withdraws the cell output stop report. As a result, the system switching instructing unit 7 cancels this request by making the cell output stop request signal b being output to the input cell buffer control unit 6 non-output and canceling the cell confirmation request signal f being output to the output cell checking unit 8. This request is withdrawn as no output. At this time, the output cell confirmation unit 8 cancels the switching display by setting the switching display signal g being output to the input cell buffer control unit 6 to no output. In this way, a series of switching sequences is completed.

【0019】このように、系切り替えの際に現用系内に
蓄積されているセルを全て出力した後に切り替える従来
の方式に比べ、本方式は、セルの蓄積量による系切り替
え実行時間の変動を抑止でき、かつ一定の最小限の時間
で系を高速切り替えすることが可能となり、従ってシス
テムの信頼性を向上させることが可能になる。
As described above, in this system, compared with the conventional system in which all the cells stored in the active system are switched after being output, the present system suppresses fluctuations in the system switching execution time due to the accumulated amount of cells. The system can be switched at high speed within a fixed minimum time, and thus the reliability of the system can be improved.

【0020】[0020]

【発明の効果】以上説明したように本発明によれば、各
ATMスイッチの入力側のメモリに運用中のATMスイ
ッチに入力されかつ出力されないセルをその識別情報と
ともに入力順に蓄積し、ATMスイッチの入力側及び出
力側を同時に切り替える系切り替えが行われると、AT
Mスイッチから出力されるセルの識別情報と一致したメ
モリ内のセル及びこのセルの蓄積前に既に蓄積されてい
るセルをメモリから削除し、切り替えられたATMスイ
ッチにはメモリに蓄積されている最古のセルから順に入
力するようにしたので、現用系及び予備系を有するAT
Mスイッチの系の切り替えを速やかにかつ確実に行うこ
とが可能になる。また、ATMスイッチの系切り替え時
には今まで運用していたATMスイッチ内の残留セルを
廃棄するようにしたので、再度の系切り替え時に残留セ
ルが出力されることを防止できる。
As described above, according to the present invention, cells input to and not output from an operating ATM switch are stored in the input side memory of each ATM switch together with their identification information in the order of input, and When the system is switched to switch the input side and the output side at the same time, the AT
The cell in the memory that matches the identification information of the cell output from the M switch and the cell already stored before the storage of this cell are deleted from the memory, and the switched ATM switch stores the maximum stored in the memory. Since the cells are input in order from the oldest cell, the AT having the active system and the standby system
It is possible to switch the system of the M switch quickly and reliably. Further, when the ATM switch system is switched, the residual cells in the ATM switch that have been operated so far are discarded, so that it is possible to prevent the residual cells from being output when the system is switched again.

【図面の簡単な説明】[Brief description of drawings]

【図1】 本発明の一実施例を示すブロック図である。FIG. 1 is a block diagram showing an embodiment of the present invention.

【符号の説明】[Explanation of symbols]

1A,1B…ATMスイッチ、2,3…系選択部、4…
スイッチ入力部、5…入力セルバッファ、6…入力セル
バッファ制御部、7…系切替指示部、8…出力セル確認
部、51…スイッチ送出待機セルバッファ、52…スイ
ッチ送出済みセルバッファ、53…空きバッファ、a…
セル受信通知信号、b…セル出力停止要求信号、c…セ
ル出力停止報告信号、d…系選択信号、e…バッファク
リア信号、f…セル確認要求信号、g…切替中表示信
号。
1A, 1B ... ATM switch, 2, 3 ... System selector, 4 ...
Switch input unit, 5 ... Input cell buffer, 6 ... Input cell buffer control unit, 7 ... System switching instruction unit, 8 ... Output cell confirmation unit, 51 ... Switch sending standby cell buffer, 52 ... Switch sent cell buffer, 53 ... Free buffer, a ...
Cell reception notification signal, b ... Cell output stop request signal, c ... Cell output stop report signal, d ... System selection signal, e ... Buffer clear signal, f ... Cell confirmation request signal, g ... Switching display signal.

Claims (2)

【特許請求の範囲】[Claims] 【請求項1】 各々が内部にバッファを有しセルを入力
して交換処理を行う現用系ATMスイッチと待機状態に
ある予備系ATMスイッチとを備え、各ATMスイッチ
間の切替制御を行うATMスイッチの系切り替え制御方
式において、 各ATMスイッチの入力側の入力部に運用中のATMス
イッチに入力されかつ出力されないセルがその識別情報
とともに入力順に蓄積されるメモリを設け、かつ各AT
Mスイッチの出力側にはATMスイッチの系切替時に運
用中のATMスイッチから出力されるセルの識別情報を
取り出し前記入力部へ伝達する出力セル確認部を設ける
と共に、各ATMスイッチの入力側及び出力側を同時に
切り替える系切替制御手段と、前記入力部に配設され前
記出力セル確認部からの識別情報と前記メモリに蓄積中
のセルの識別情報とが一致した場合に識別情報の一致し
たセル及び識別情報とこのセルの蓄積前に既に蓄積され
ているセル及び対応の識別情報を前記メモリから削除す
るメモリ制御部とを設け、前記系切替時には切り替えら
れたATMスイッチに対しては前記メモリに蓄積される
最古のセルから順次入力されることを特徴とするATM
スイッチの系切り替え制御方式。
1. An ATM switch, each of which has an internal buffer and has a working ATM switch for inputting cells to perform a switching process and a standby ATM switch in a standby state, and for controlling switching between the ATM switches. In the system switchover control system of No. 2, each AT switch is provided with a memory for accumulating in order of input cells with identification information of cells not inputted and outputted to the operating ATM switch at the input side of each ATM switch, and
The output side of the M switch is provided with an output cell confirmation section for taking out cell identification information output from the operating ATM switch at the time of system switching of the ATM switch and transmitting it to the input section, and the input side and output of each ATM switch. A system switching control means for simultaneously switching the sides, a cell having identification information matched when the identification information from the output cell confirmation unit arranged in the input unit and the identification information of the cell being stored in the memory match, A memory control unit for deleting the identification information, the already stored cell and the corresponding identification information from the memory before the storage of this cell is provided, and the ATM switch that has been switched at the time of the system switching is stored in the memory. ATM characterized by being input sequentially from the oldest cell
Switch system switching control method.
【請求項2】 請求項1記載のATMスイッチの系切り
替え制御方式において、 前記系切替制御手段は、ATMスイッチの系切り替え時
に運用中のATMスイッチの前記バッファをクリアしこ
のバッファ内の残留セルを廃棄することを特徴とするA
TMスイッチの系切り替え制御方式。
2. A system switching control system for an ATM switch according to claim 1, wherein the system switching control means clears the buffer of the ATM switch in operation at the time of system switching of the ATM switch and removes residual cells in the buffer. A characterized by discarding
TM switch system switching control method.
JP13246994A 1994-05-24 1994-05-24 ATM switch system switching control method Expired - Fee Related JP2647003B2 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP13246994A JP2647003B2 (en) 1994-05-24 1994-05-24 ATM switch system switching control method

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP13246994A JP2647003B2 (en) 1994-05-24 1994-05-24 ATM switch system switching control method

Publications (2)

Publication Number Publication Date
JPH07321816A true JPH07321816A (en) 1995-12-08
JP2647003B2 JP2647003B2 (en) 1997-08-27

Family

ID=15082111

Family Applications (1)

Application Number Title Priority Date Filing Date
JP13246994A Expired - Fee Related JP2647003B2 (en) 1994-05-24 1994-05-24 ATM switch system switching control method

Country Status (1)

Country Link
JP (1) JP2647003B2 (en)

Citations (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH02143757A (en) * 1988-11-25 1990-06-01 Sumitomo Electric Ind Ltd Broad band digital exchange
JPH02228146A (en) * 1989-03-01 1990-09-11 Fujitsu Ltd Self-routing exchange system
JPH02246646A (en) * 1989-03-20 1990-10-02 Fujitsu Ltd Self-routing exchange system
JPH0326038A (en) * 1989-06-22 1991-02-04 Fujitsu Ltd System for switching atm switch
JPH0486043A (en) * 1990-07-27 1992-03-18 Nec Corp Redundant switching system for atm switch
JPH04276941A (en) * 1991-03-05 1992-10-02 Oki Electric Ind Co Ltd Changeover method for atm switch
JPH05191440A (en) * 1991-11-15 1993-07-30 Mitsubishi Electric Corp Cell exchange device
JPH06177905A (en) * 1992-12-10 1994-06-24 Toshiba Corp Atm switch
JPH0795213A (en) * 1993-09-21 1995-04-07 Oki Electric Ind Co Ltd System switching device for digital exchange switch

Patent Citations (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH02143757A (en) * 1988-11-25 1990-06-01 Sumitomo Electric Ind Ltd Broad band digital exchange
JPH02228146A (en) * 1989-03-01 1990-09-11 Fujitsu Ltd Self-routing exchange system
JPH02246646A (en) * 1989-03-20 1990-10-02 Fujitsu Ltd Self-routing exchange system
JPH0326038A (en) * 1989-06-22 1991-02-04 Fujitsu Ltd System for switching atm switch
JPH0486043A (en) * 1990-07-27 1992-03-18 Nec Corp Redundant switching system for atm switch
JPH04276941A (en) * 1991-03-05 1992-10-02 Oki Electric Ind Co Ltd Changeover method for atm switch
JPH05191440A (en) * 1991-11-15 1993-07-30 Mitsubishi Electric Corp Cell exchange device
JPH06177905A (en) * 1992-12-10 1994-06-24 Toshiba Corp Atm switch
JPH0795213A (en) * 1993-09-21 1995-04-07 Oki Electric Ind Co Ltd System switching device for digital exchange switch

Also Published As

Publication number Publication date
JP2647003B2 (en) 1997-08-27

Similar Documents

Publication Publication Date Title
JP2677418B2 (en) ATM switch system switching method
US5283782A (en) System switching method and apparatus without loss of signal in cell switching system of asynchronous transfer mode
KR940005787B1 (en) Method and system restoring scattered file
US5473598A (en) Routing method and apparatus for switching between routing and conversion tables based on selection information included in cells to be routed
DK164420B (en) Multiprocessor computer system
EP0734139A2 (en) A data transfer device with cluster control
JPH07321816A (en) System switching control method for atm switch
US6535479B1 (en) Hitless switching system of ATM switch apparatus in which discard priority control is stopped
JPH09162782A (en) Unit changeover device
US7751312B2 (en) System and method for packet switch cards re-synchronization
JP2757482B2 (en) Communication system between processors
JP3157107B2 (en) Communication data buffer switching circuit
US6741596B1 (en) Pipeline type processor for asynchronous transfer mode (ATM) cells
JPH08139732A (en) Uninterruptible system switching method and device containing redundant constitution using the switching method
JPH06224932A (en) Packet converter
JPH06216928A (en) System switching system for atm exchange
JP2790112B2 (en) Instantaneous interruption switching device and switching method of delay priority control buffer
JP2004186802A (en) Uninterruptible duplication switching apparatus and method
JP2603158B2 (en) Node address assignment control device for serial control device
JPH0795213A (en) System switching device for digital exchange switch
JP2000354040A (en) Device and method for controlling system switching
JP2806766B2 (en) Cell input / output line accommodating apparatus and system switching control method
JPH1173299A (en) Buffer memory controller
JPH057213A (en) Atm cell switch system switching system
JPH0764602A (en) Duplex controller

Legal Events

Date Code Title Description
FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20090509

Year of fee payment: 12

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20100509

Year of fee payment: 13

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20110509

Year of fee payment: 14

LAPS Cancellation because of no payment of annual fees