JPH07264003A - ループフィルタ及び位相同期方式多周波数発生回路 - Google Patents

ループフィルタ及び位相同期方式多周波数発生回路

Info

Publication number
JPH07264003A
JPH07264003A JP5570694A JP5570694A JPH07264003A JP H07264003 A JPH07264003 A JP H07264003A JP 5570694 A JP5570694 A JP 5570694A JP 5570694 A JP5570694 A JP 5570694A JP H07264003 A JPH07264003 A JP H07264003A
Authority
JP
Japan
Prior art keywords
frequency
signal
loop filter
output
filter
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP5570694A
Other languages
English (en)
Inventor
Masanobu Kojima
政信 小島
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
NEC Corp
Original Assignee
NEC Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by NEC Corp filed Critical NEC Corp
Priority to JP5570694A priority Critical patent/JPH07264003A/ja
Publication of JPH07264003A publication Critical patent/JPH07264003A/ja
Pending legal-status Critical Current

Links

Landscapes

  • Stabilization Of Oscillater, Synchronisation, Frequency Synthesizers (AREA)
  • Tone Control, Compression And Expansion, Limiting Amplitude (AREA)
  • Networks Using Active Elements (AREA)
  • Control Of Amplification And Gain Control (AREA)

Abstract

(57)【要約】 【目的】 利得制御用のコマンドを用いることなく、ル
ープ帯域を一定に保てるように利得制御が可能なループ
フィルタおよび多周波数発生回路を提供する。 【構成】 選択された抵抗器201を介して入力された
信号はアンプ203、抵抗R及びコンデンサCにより所
定の周波数のみが選択的に通過され、制御電圧として出
力される。制御電圧はA/D変換器205により、複数
の抵抗器201を選択するデジタル信号に変換される。
デジタル信号を入力したアナログスイッチ202により
切り替えられた抵抗器201は、この周波数帯域におい
てループフィルタが一定のループ帯域を保つように、利
得を変化させ制御することができる。利得制御用のコマ
ンドを用いる必要がなく、回路のコマンド数を制限で
き、コマンド回路の複雑化を防ぐことができる。

Description

【発明の詳細な説明】
【0001】
【産業上の利用分野】本発明は広帯域の位相同期方式多
周波数信号を発生させる回路に使用されるループフィル
タ及び位相同期式多周波数発生回路に関し、特にコマン
ドを用いずにループ帯域を一定に保つことのできるよう
に利得制御が可能なループフィルタ及び位相同期式多周
波数発生回路に関する。
【0002】
【従来の技術】図2は従来のループフィルタを含む位相
同期方式多周波数発生回路の構成図である。図に示され
るように、位相同期方式多周波数発生回路は入力周波数
の位相を比較する位相比較器1と、その出力に接続され
たループフィルタ12と、ループフィルタ12から出力
される制御電圧Vを入力する電圧制御発振器3と、電圧
制御発振器3から出力された出力周波数を入力する電力
分配器4と、電力分配器4からの出力の分周値を変えて
位相比較器1への帰還入力とする分周回路5とにより構
成されている。ここで出力周波数の設定は、分周値コマ
ンドC1を分周回路5に入力し分周値を変更することに
よって行われる。従来のループフィルタ12は、利得を
制御する為に位相比較器1の出力に並列接続された複数
の抵抗器201と、抵抗器201を選択するアナログス
イッチ202と、位相比較器1からの出力を抵抗器20
1を介して入力し、制御電圧を出力する演算増幅器20
3と、演算増幅器203に対し並列接続された抵抗器R
及びコンデンサCとにより構成される。
【0003】上記構成のループフィルタ12を有する位
相同期方式多周波数発生回路では、電圧制御発振器3へ
の入力である制御電圧Vに対する出力周波数が非直線性
を有することや、帰還分周回路5の分周値の違い等が原
因となってフィルタ12のループ帯域が変化してしま
う。ループフィルタ12のループ帯域の変化は、回路に
おける出力周波数の可変帯域が狭い場合にはあまり問題
とならない。しかし、広帯域の位相同期方式で多周波数
信号を発生させる回路の場合には、位相雑音の劣化など
が発生して問題となる。即ち、位相雑音が劣化すると、
これを入力として増幅させる多周波数発生回路の多周波
数出力信号に問題が生じることがある。それを防ぐた
め、従来よりループ帯域の変化を小さく抑え、できれば
一定に保つ工夫が必要であった。
【0004】そこで、従来は、分周値を変更する分周値
コマンドC1を分周回路3に入力し、出力周波数を設定
する際に、利得制御用のコマンドC2をアナログスイッ
チ202に入力していた。この様にして並列接続された
抵抗器201は、分周値コマンドC1によって分周回路
5に出力周波数帯変更の設定をする際にもフィルタ12
のループ帯域をほぼ一定に保てるように、周波数帯を区
分する為に複数設けられているものであり、複数の抵抗
器201を選択、切り換えることによってループフィル
タ12の利得を制御し、ループ帯域が一定になるように
していた。
【0005】上記構成の従来のループフィルタ12を含
む位相同期方式多周波数発生回路において、位相比較器
1から出力される入力周波数はループフィルタ12に入
力される。そこで選択された抵抗器201を経て演算増
幅器203に入力され、演算増幅器203と、抵抗及び
コンデンサ204とにおいて増幅、平滑された後、制御
電圧Vとしてループフィルタ12より出力される。この
制御電圧Vは、電圧制御発振器3に印加され、そして電
圧制御発振器3より出力された発振周波数は、電力分配
器4を経て多周波数信号が出力される。更に電力分配器
4から出力された発振周波数は、分周回路5を経て帰還
入力として位相比較器1に入力される。ところで、出力
周波数の設定は分周回路5に分周値コマンドC1を入力
することによって行われるが、その際に、利得制御用コ
マンドC2がアナログスイッチ202に入力される。そ
してアナログスイッチ202が入力されたコマンドC2
に基づき、抵抗器201を選択、切り替える。このよう
に、抵抗器201を切り換えることによって、出力周波
数に応じ利得が制御され、ループ帯域が一定に保たれ
る。
【0006】
【発明が解決しようとする課題】従来のループフィルタ
では出力周波数設定用のコマンドの他に、上記のように
ループ利得を制御してループ帯域を一定に保つため、抵
抗器を切り換えるループ利得可変用のコマンドおよびそ
のコマンド回路が必要であった。その為、コマンド数が
増加し、コマンド回路が複雑になるという問題点があっ
た。
【0007】本発明は、上記の課題を解決するためにな
されたものであり、本発明の目的は、ループフィルタの
利得制御用のコマンドを必要とせずに、ループ帯域が一
定に保てるように利得制御が可能なループフィルタ及び
位相同期方式多周波数発生回路を提供することにある。
【0008】
【課題を解決するための手段】本発明のループフィルタ
は、出力周波数の設定可能な位相同期方式の多周波数を
発生させる回路に用いられるループフィルタにおいて、
ループフィルタは、複数の抵抗器と、抵抗器を介して入
力された入力信号のうち所定の周波数のみを選択的に通
過させるフィルタ手段と、フィルタ手段から出力された
所定の周波数をもつ制御電圧信号をもとに複数の抵抗器
を選択する信号を出力する選択信号発生手段と、選択信
号発生手段より出力された選択信号に基づき複数の抵抗
器を切替える切り替え手段とを有し、複数の抵抗器は、
ループフィルタの出力可能な周波数を複数の周波数帯に
区分し、選択信号によって切り替えられた抵抗器は、こ
の周波数帯域においてループフィルタが一定のループ帯
域を保つように、利得を変化させ制御することを特徴と
する。
【0009】本発明の他のループフィルタは、選択信号
発生手段が、フィルタ手段から出力された制御電圧信号
をアナログ信号として入力し、デジタル信号を出力する
アナログ/デジタル変換器を含み、切り換え手段が、デ
ジタル信号値に基づき複数の抵抗器を切り替えるアナロ
グスイッチを含むことを特徴とする。
【0010】本発明の位相同期方式多周波数発生回路
は、出力周波数の設定可能な位相同期方式の多周波数を
発生させる回路において、入力信号の周波数を帰還入力
と比較する位相比較器と、位相比較器からの出力を入力
し制御電圧信号を出力するループフィルタと、ループフ
ィルタからの制御電圧信号を入力して発振周波数を出力
する電圧制御発振器と、電圧信号発振器からの発振周波
数を入力し多周波数信号を出力する電力分配器と、電力
分配器からの多周波数信号を入力しその分周値を変更し
て位相比較器への帰還入力とする分周回路とを有し、ル
ープフィルタは、出力可能な周波数を複数の周波数帯に
区分する複数の抵抗器と、抵抗器を介して入力された入
力信号のうち所定の周波数のみを選択的に通過させるフ
ィルタ手段と、フィルタ手段から出力された所定の周波
数をもつ制御電圧信号をもとに抵抗器を選択するデジタ
ル信号を出力するアナログ/デジタル変換器と、アナロ
グ/デジタル変換器より出力されたデジタル信号に基づ
き複数の抵抗器を切り換えるアナログスイッチとを有
し、ループフィルタは、デジタル信号によって切り替え
られた抵抗器によって、区分された周波数帯域において
ループフィルタが等しいループ帯域をもつように利得を
制御する機能を有することを特徴とする。
【0011】
【作用】本発明によれば、ループフィルタに入力された
信号が、利得制御のために選択、切り換えられた複数の
抵抗器を介してから特定の周波数を通過させるフィルタ
手段に入力されて制御電圧を出力する構成を有するルー
プフィルタにおいて、出力される制御電圧の一部は、選
択信号発生手段によって選択信号に変換される。更に切
り換え手段はこの選択信号を基に、複数の抵抗器の切替
えを行う。よって、位相同期式多周波数発生回路におい
て、入力周波数帯に応じてほぼ一定のループ帯域が保て
るように抵抗器が選択され、ループフィルタの利得制御
が行われる。
【0012】
【実施例】次に本発明の実施例について図面を参照して
説明する。図1は本発明のループフィルタを含む位相同
期方式多周波数発生回路の一実施例を示す構成図であ
る。図に示されるように、位相同期方式多周波数発生回
路は入力信号Iの位相を帰還入力と比較する位相比較器
1と、その出力に接続されたループフィルタ2と、ルー
プフィルタ2の出力である制御電圧Vを入力する電圧制
御発振器3と、電圧制御発振器3から出力された出力周
波数を入力する電力分配器4と、電力分配器4から出力
される多周波数出力信号の分周値をかえて位相比較器1
への帰還入力とする分周回路5とにより構成されてい
る。出力周波数の設定は、分周値コマンドC1を分周回
路5に入力し分周値を変更することによって行われる。
【0013】本発明のループフィルタ2は、フィルタ2
の利得を変化させて制御する為に、位相比較器1の出力
に並列接続された複数の抵抗器201と、抵抗器201
を選択するアナログスイッチ202と、位相比較器1か
らの入力信号Iを抵抗器201を介して入力して制御電
圧Vを出力する演算増幅器203と、演算増幅器203
に対して並列に接続された抵抗R及びコンデンサCと、
ループフィルタからの出力である制御電圧Vを入力して
デジタル信号Dを出力すアナログ/デジタル変換器20
5とにより構成される。演算増幅器203は、入力端子
がアナログスイッチ202を介して複数の抵抗器201
に出力端子が電圧制御発振器3に接続され、この演算増
幅器203と抵抗R及びコンデンサCとにより特定の周
波数のみを選択的に通過させる回路を形成している。こ
のデジタル信号Dはアナログスイッチ202に入力さ
れ、この信号Dをもとに抵抗器201が選択され、切り
替えられる。また、並列接続された複数の抵抗器201
は、分周値コマンドC1による出力周波数帯の設定に応
じて、フィルタ2のループ帯域を一定に保てるように、
周波数帯を区分する為に複数設けられているものであ
る。
【0014】次に、本実施例のループフィルタを含む位
相同期方式多周波数発生回路の動作を説明する。
【0015】位相同期方式多周波数発生回路において
は、まず、位相比較器1において、分周回路5からの帰
還入力に対し入力周波数の位相が比較され、位相比較器
1からの出力はループフィルタ2に入力される。ループ
フィルタ2内において入力信号は、選択された抵抗器2
01を経て演算増幅器203に入力され、演算増幅器2
03、抵抗R及びコンデンサCにおいて増幅、平滑化さ
れた後、制御電圧Vとしてループフィルタ2より出力さ
れる。この制御電圧Vは、電圧制御発振器3に印加さ
れ、そして電圧制御発振器3より出力された発振周波数
は、電力分配器4を経て多周波数信号が出力される。更
に電力分配器4から出力された発振周波数は、分周回路
5を経て帰還入力として位相比較器1に入力される。こ
こで、出力周波数の設定は分周回路5に分周値コマンド
C1を入力することによって行われる。又、制御電圧V
は、電圧制御発振器3に入力される一方、アナログ/デ
ジタル変換器205に入力され、制御電圧Vの周波数に
応じたデジタル信号Dに変換され、アナログスイッチ2
02に入力される。アナログスイッチ202は入力され
たデジタル信号Dに基づき、抵抗器201を選択する。
このように抵抗器201を切り替えることによって、出
力周波数に応じてフィルタ2の利得が制御され、ループ
帯域が一定に保たれる。
【0016】本実施例によれば、位相同期方式多周波数
発生回路の出力周波数帯域内において、ループフィルタ
2は、出力である制御電圧Vをアナログ/デジタル変換
器205によってデジタル信号Dに変換し、このデジタ
ル信号Dを基に抵抗器201の切替えが行われる。よっ
て、発生回路において入力周波数帯を変えても、ほぼ一
定のループ帯域が保てるようにループフィルタの利得制
御が可能で、従来のようなループフィルタ利得制御用の
コマンドを必要としない。よって回路のコマンド数を制
限でき、コマンド回路の複雑化を防ぐことが出来るとい
う効果がある。
【0017】
【発明の効果】本発明によれば、ループフィルタの出力
である制御電圧を選択信号変換手段によって選択信号に
変換し、この信号値を基に切り換え手段によって、抵抗
器の切替えが行われる。よって、一定のループ帯域が保
てるようにループフィルタの利得制御が可能で、従来の
ようなループフィルタ利得制御用のコマンドを必要とし
ない。したがって回路のコマンド数を制限でき、コマン
ド回路の複雑化を防ぐことが出来るという効果がある。
【図面の簡単な説明】
【図1】本発明のループフィルタを用いた位相同期方式
多周波数発生回路の一実施例の概略構成図である。
【図2】従来のループフィルタを用いた位相同期方式多
周波数発生回路の一例の概略構成図である。
【符号の説明】
1 位相比較器 2 ループフィルタ 3 電圧制御発振器 4 電圧分配器 5 分周回路 201 抵抗器 202 アナログスイッチ 203 演算増幅器 204 抵抗器及びコンデンサ 205 A/D変換器
───────────────────────────────────────────────────── フロントページの続き (51)Int.Cl.6 識別記号 庁内整理番号 FI 技術表示箇所 H03G 5/16 D H03H 11/12 A 8628−5J H03L 7/093 7/187

Claims (4)

    【特許請求の範囲】
  1. 【請求項1】 出力周波数の設定可能な位相同期方式多
    周波数発生回路に用いられるループフィルタにおいて、
    該ループフィルタは、 複数の抵抗器と、 前記抵抗器を介して入力された入力信号のうち所定の周
    波数のみを選択的に通過させるフィルタ手段と、 前記フィルタ手段から出力された所定の周波数をもつ制
    御電圧信号をもとに前記複数の抵抗器を選択する信号を
    出力する選択信号発生手段と、 前記選択信号発生手段より出力された選択信号に基づき
    前記複数の抵抗器を切替える切り替え手段とを有し、 前記複数の抵抗器は、該ループフィルタの出力可能な周
    波数を複数の周波数帯に区分し、前記選択信号によって
    切り替えられた前記抵抗器は、この周波数帯域において
    該ループフィルタが一定のループ帯域を保つように、利
    得を変化させ制御することを特徴とするループフィル
    タ。
  2. 【請求項2】 請求項1に記載のループフィルタにおい
    て、前記選択信号発生手段は、前記フィルタ手段から出
    力された制御電圧信号をアナログ信号として入力し、デ
    ジタル信号を出力するアナログ/デジタル変換器を含
    み、前記切り換え手段は、デジタル信号値に基づき前記
    複数の抵抗器を切り替えるアナログスイッチを含むこと
    を特徴とするループフィルタ。
  3. 【請求項3】 請求項2に記載のループフィルタにおい
    て、前記フィルタ手段は、抵抗器とコンデンサの直列接
    続をオペアンプの両端に並列接続した回路を含むことを
    特徴とするループフィルタ。
  4. 【請求項4】 出力周波数の設定可能な位相同期方式の
    多周波数を発生させる回路において、該多周波数発生回
    路は、 入力信号の周波数を帰還入力と比較する位相比較器と、 前記位相比較器からの出力を入力し制御電圧信号を出力
    するループフィルタと、 前記ループフィルタからの制御電圧信号を入力して発振
    周波数を出力する電圧制御発振器と、 前記電圧信号発振器からの発振周波数を入力し多周波数
    信号を出力する電力分配器と、 前記電力分配器からの多周波数信号を入力しその分周値
    を変更して前記位相比較器への帰還入力とする分周回路
    とを有し、更に該ループフィルタは、 出力可能な周波数を複数の周波数帯に区分する複数の抵
    抗器と、 前記抵抗器を介して入力された入力信号のうち所定の周
    波数のみを選択的に通過させるフィルタ手段と、 前記フィルタ手段から出力された所定の周波数をもつ制
    御電圧信号をもとに前記抵抗器を選択するデジタル信号
    を出力するアナログ/デジタル変換器と、 前記アナログ/デジタル変換器より出力されたデジタル
    信号に基づき前記複数の抵抗器を切り換えるアナログス
    イッチとを有し、 該ループフィルタは、前記デジタル信号によって切り替
    えられた前記抵抗器によって、区分された周波数帯域に
    おいて該ループフィルタが等しいループ帯域をもつよう
    に利得を制御する機能を有することを特徴とする位相同
    期式多周波数発生回路。
JP5570694A 1994-03-25 1994-03-25 ループフィルタ及び位相同期方式多周波数発生回路 Pending JPH07264003A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP5570694A JPH07264003A (ja) 1994-03-25 1994-03-25 ループフィルタ及び位相同期方式多周波数発生回路

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP5570694A JPH07264003A (ja) 1994-03-25 1994-03-25 ループフィルタ及び位相同期方式多周波数発生回路

Publications (1)

Publication Number Publication Date
JPH07264003A true JPH07264003A (ja) 1995-10-13

Family

ID=13006338

Family Applications (1)

Application Number Title Priority Date Filing Date
JP5570694A Pending JPH07264003A (ja) 1994-03-25 1994-03-25 ループフィルタ及び位相同期方式多周波数発生回路

Country Status (1)

Country Link
JP (1) JPH07264003A (ja)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100738334B1 (ko) * 2005-12-08 2007-07-12 한국전자통신연구원 가변 밴드폭을 출력시키기 위한 루프 필터 및 그를 이용한위상 동기 루프 주파수 합성기
US7999780B2 (en) 2006-04-04 2011-08-16 Renesas Electronics Corporation Drive circuit containing amplifier circuit

Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS5810934A (ja) * 1981-07-13 1983-01-21 Sharp Corp Pllシンセサイザチユ−ナ用ロ−パスフイルタ
JPH024020A (ja) * 1988-06-20 1990-01-09 Fujitsu Ltd マイクロ波帯シンセサイザ

Patent Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS5810934A (ja) * 1981-07-13 1983-01-21 Sharp Corp Pllシンセサイザチユ−ナ用ロ−パスフイルタ
JPH024020A (ja) * 1988-06-20 1990-01-09 Fujitsu Ltd マイクロ波帯シンセサイザ

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100738334B1 (ko) * 2005-12-08 2007-07-12 한국전자통신연구원 가변 밴드폭을 출력시키기 위한 루프 필터 및 그를 이용한위상 동기 루프 주파수 합성기
US7999780B2 (en) 2006-04-04 2011-08-16 Renesas Electronics Corporation Drive circuit containing amplifier circuit

Similar Documents

Publication Publication Date Title
US5259007A (en) Phase locked loop frequency synthesizer
US5128623A (en) Direct digital synthesizer/direct analog synthesizer hybrid frequency synthesizer
US4568888A (en) PLL Fast frequency synthesizer with memories for coarse tuning and loop gain correction
EP0669722A2 (en) PLL circuit having shortened locking time
JPH01221904A (ja) 位相同期ループ周波数シンセサイザ
US4506233A (en) Bandwidth control circuit for a phase locked loop
US4322692A (en) Microprocessor-controlled frequency synthesizer
US4797637A (en) PLL frequency synthesizer
JPH07264003A (ja) ループフィルタ及び位相同期方式多周波数発生回路
JPH0340333A (ja) チューナ選局装置
JP2704324B2 (ja) シンセサイズド信号発生装置
US3684976A (en) Frequency synthesizer having output oscillator phase locked to frequencies derived from a single frequency standard
US6448755B1 (en) Phase detector with linear gain selection
US7650123B2 (en) Receiver and a method of attenuating a disturbance signal by a trap circuit having its resonance frequency adjustable
US5608355A (en) Automatic adjustment circuit for an oscillator
KR960009972B1 (ko) Pll회로
JP2000183736A (ja) 周波数シンセサイザ
JP2001016102A (ja) Pll回路方式
JP3016862B2 (ja) テレビジョン同調装置
KR0123775B1 (ko) Pll 회로
JPH06291644A (ja) Pll回路
JPH0786931A (ja) 周波数シンセサイザ
KR0119917B1 (ko) 이득 제어 기능을 갖는 루프 필터
JP3281833B2 (ja) Pll回路
JP2794707B2 (ja) 周波数シフトキーイング式変調器

Legal Events

Date Code Title Description
A02 Decision of refusal

Free format text: JAPANESE INTERMEDIATE CODE: A02

Effective date: 19980623