JPH07183859A - Repeating transmission line testing system - Google Patents

Repeating transmission line testing system

Info

Publication number
JPH07183859A
JPH07183859A JP32863293A JP32863293A JPH07183859A JP H07183859 A JPH07183859 A JP H07183859A JP 32863293 A JP32863293 A JP 32863293A JP 32863293 A JP32863293 A JP 32863293A JP H07183859 A JPH07183859 A JP H07183859A
Authority
JP
Japan
Prior art keywords
test
transmission line
pattern
signal
circuit
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP32863293A
Other languages
Japanese (ja)
Other versions
JP2616418B2 (en
Inventor
Yasuo Sato
靖夫 佐藤
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
NEC Corp
Original Assignee
NEC Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by NEC Corp filed Critical NEC Corp
Priority to JP32863293A priority Critical patent/JP2616418B2/en
Publication of JPH07183859A publication Critical patent/JPH07183859A/en
Application granted granted Critical
Publication of JP2616418B2 publication Critical patent/JP2616418B2/en
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Landscapes

  • Monitoring And Testing Of Transmission In General (AREA)
  • Cable Transmission Systems, Equalization Of Radio And Reduction Of Echo (AREA)

Abstract

PURPOSE:To recognize the process of the line test of a transmission line without using a signal notifying a line test and without providing a test signal detection circuit by monitoring an error only when a fixed pattern is a specified area. CONSTITUTION:A repeater 3 is provided with a pattern discrimination circuit 31 discriminating that a fixed pattern is incoming from a transmission line and a pattern showing a test mode is incoming and an inhibit circuit 32 repeating the signal incoming from the former section of the transmission line to the latter section when the discrimination output exists in this pattern discrimination circuit 31 and inhibiting the repeating of the signal incoming from the former section of the transmission line when the discrimination output does not exist. When the pattern showing the fixed pattern or the test mode is discriminated by the pattern discrimination circuit 31, the signal incoming to the transmission line on an input side is repeatingly transmitted to the transmission line on an output side. When each pattern is not detected, the repeating of the transmission line is inhibited.

Description

【発明の詳細な説明】Detailed Description of the Invention

【0001】[0001]

【産業上の利用分野】本発明はディジタル中継伝送路の
試験に利用する。本発明は、ディジタル方式により伝送
されるテレビジョン信号の中継伝送路の試験方式として
開発されたものであるが、ディジタル信号を伝送する中
継伝送路の試験方式として広く利用することができる。
BACKGROUND OF THE INVENTION The present invention is used for testing digital relay transmission lines. The present invention was developed as a test system for a relay transmission line for a television signal transmitted by a digital system, but can be widely used as a test system for a relay transmission line for transmitting a digital signal.

【0002】[0002]

【従来の技術】従来、この種の装置は図2に示すよう
に、主信号領域を1からn(nは正の整数)の領域に分
割してその領域に順次試験信号を挿入し回線の状態を試
験する手段を備えた送信装置1と受信装置2との間に中
継装置3が配置され、送信装置1には、固定パターン発
生回路11と、試験信号発生回路12と、第一の切替制
御回路14と、固定パターン発生回路11、試験信号発
生回路12、および第一の切替制御回路14の出力を入
力とする第一の切替回路13と、主信号101および第
一の切替回路13の出力を入力とする挿入回路15とを
備え、中継装置4には送信装置1からの出力を入力とす
る試験信号照合回路41を備え、受信装置2には第二の
切替制御回路22と、中継装置4からの出力および第二
の切替回路22の出力を入力とする第二の切替回路21
と、この第二の切替回路21の出力を入力とする受信側
試験信号照合回路23とを備える。
2. Description of the Related Art Conventionally, as shown in FIG. 2, a device of this type divides a main signal area into areas of 1 to n (n is a positive integer) and sequentially inserts a test signal into the area to connect a line. A relay device 3 is arranged between a transmitter 1 and a receiver 2 equipped with means for testing the state, and the transmitter 1 has a fixed pattern generator circuit 11, a test signal generator circuit 12, and a first switching device. Of the control circuit 14, the fixed pattern generation circuit 11, the test signal generation circuit 12, and the output of the first switching control circuit 14, and the main signal 101 and the first switching circuit 13. The relay device 4 is provided with a test signal matching circuit 41 having the output from the transmitter 1 as an input, and the receiver 2 is provided with a second switching control circuit 22 and a relay. Output from device 4 and output of second switching circuit 22 The second switching circuit 21 which receives the
And a reception side test signal matching circuit 23 which receives the output of the second switching circuit 21 as an input.

【0003】送信装置1では試験を実施していない場合
1〜nに分割された主信号領域のうち例えば1〜4の特
定位置に固定パターンが挿入される。第一の切替制御回
路14は非試験中は固定パターン発生回路11の出力を
選択するよう第一の切替回路13を制御し、挿入回路1
5により主信号101に挿入して中継装置4に出力す
る。中継装置4は試験信号照合回路41で試験中または
非試験中にかかわらず送信装置1からの出力信号につい
ての信号照合を行い、伝送路上で回線試験が実行されて
いるか否かを認識する。この中継装置4からの出力信号
を受信した受信装置2は非試験中は第二の切替制御回路
22により、第一の切替回路21が中継装置4から受信
した信号を主信号101として出力し主信号処理を行
う。
When the transmitter 1 does not carry out a test, a fixed pattern is inserted, for example, at specific positions 1 to 4 in the main signal area divided into 1 to n. The first switching control circuit 14 controls the first switching circuit 13 so as to select the output of the fixed pattern generation circuit 11 during the non-test, and the insertion circuit 1
5, the signal is inserted into the main signal 101 and output to the relay device 4. The repeater 4 performs a signal verification on the output signal from the transmission device 1 by the test signal verification circuit 41 regardless of whether it is under test or not, and recognizes whether or not the line test is executed on the transmission path. The receiving device 2 that receives the output signal from the relay device 4 outputs the signal received from the relay device 4 by the first switching circuit 21 as the main signal 101 by the second switching control circuit 22 during the non-test. Performs signal processing.

【0004】一方、回線試験中は送信装置1の第一の切
替回路13が第一の切替制御回路14の出力により試験
信号発生回路12の出力を選択するよう制御し、挿入回
路15により主信号101に挿入して中継装置4に出力
する。送信装置1からの出力を受信した中継装置4は試
験信号の照合を行い、伝送路で回線試験が実行されてい
ることを認識する。同様に受信装置2でも第二の切替制
御回路22の出力により第二の切替回路21が受信側試
験信号照合回路23に信号を出力し回線試験を実施す
る。
On the other hand, during the line test, the first switching circuit 13 of the transmitter 1 controls the output of the first switching control circuit 14 to select the output of the test signal generating circuit 12, and the inserting circuit 15 controls the main signal. It is inserted into 101 and output to the relay device 4. Upon receiving the output from the transmission device 1, the relay device 4 collates the test signal and recognizes that the line test is being performed on the transmission path. Similarly, also in the receiving device 2, the second switching circuit 21 outputs a signal to the receiving side test signal collating circuit 23 by the output of the second switching control circuit 22 to perform the line test.

【0005】回線試験に係わる他の例としては、特開昭
60−180349号公報に、ディジタル音声挿入装置
(DSI装置)内で発生する割り当て試験信号の発生タ
イミングを知り、この割り当て試験信号が発生している
間は必要に応じて試験を休止することにより、割り当て
試験信号の影響や妨害などを受けずに試験を行う装置が
開示され、また特開昭62−10940号公報には、光
ファイバ通信方式における光中継器を常時監視する方式
が開示されている。
As another example relating to the line test, Japanese Patent Laid-Open No. 60-180349 discloses the generation timing of the allocation test signal generated in the digital voice insertion device (DSI device), and the allocation test signal is generated. An apparatus for performing a test without being affected by, or disturbed by, the allocation test signal is disclosed by suspending the test as needed while the optical fiber is disclosed. A method of constantly monitoring an optical repeater in a communication method is disclosed.

【0006】[0006]

【発明が解決しようとする課題】このように従来の装置
では、中継装置に常時使用しない試験信号照合回路を備
えておかなければならない欠点がある。
As described above, the conventional apparatus has a drawback that the relay apparatus must be provided with a test signal matching circuit that is not always used.

【0007】本発明はこのような問題を解決するもの
で、回線試験を通知する信号を用いずに、また、試験信
号を検出する回路を備えることなく、伝送路が回線試験
中であることを認識することができる方式を提供するこ
とを目的とする。
The present invention solves such a problem by making it possible to confirm that the transmission line is under line test without using a signal for notifying the line test and without providing a circuit for detecting the test signal. The purpose is to provide a recognizable method.

【0008】[0008]

【課題を解決するための手段】本発明は、送信装置には
試験モードの時に伝送路に試験信号を送信する手段を備
え、受信装置には試験モードのときにその伝送路に到来
する試験信号を受信しその品質を評価する手段を備え、
その伝送路に挿入された1以上の中継装置にはその中継
装置まで前記試験信号が到来していることを認識する手
段を備え、前記試験信号は一つのフレーム内の1番から
n番までの領域に順次送信される規定の信号である中継
伝送路試験方式において、前記送信装置には、非試験モ
ードの時にその1番からn番までの領域の内の一部の領
域に固定パターンを送信する手段と、前記試験信号を送
信する試験モードの時には前記一部の領域に前記固定パ
ターンとは別の試験モードを表すパターンを送信する手
段とを備え、前記中継装置には、伝送路から前記固定パ
ターンが到来していることおよび前記試験モードを表す
パターンが到来していることを識別するパターン識別回
路と、この識別回路に識別出力があるときには伝送路の
前の区間から到来する信号を後の区間に中継しその識別
出力がないときには伝送路の前の区間から到来する信号
の中継を禁止するインヒビット回路とを備えたことを特
徴とする。
According to the present invention, a transmitter is provided with means for transmitting a test signal to a transmission line in a test mode, and a receiver receives a test signal arriving on the transmission line in the test mode. Equipped with means for receiving and evaluating the quality of
A means for recognizing that the test signal arrives at the relay device is provided in one or more relay devices inserted in the transmission line, and the test signals are numbered from 1 to n in one frame. In the relay transmission line test method, which is a prescribed signal to be sequentially transmitted to a region, the transmitting device transmits a fixed pattern to a part of the regions from the 1st to the nth in the non-test mode. And a means for transmitting a pattern representing a test mode different from the fixed pattern to the partial area in the test mode for transmitting the test signal, wherein the relay device includes the transmission line from the transmission line. A pattern identification circuit that identifies that a fixed pattern has arrived and that a pattern that represents the test mode has arrived, and if this identification circuit has an identification output, it comes from the section before the transmission path. Characterized by comprising a inhibit circuit for inhibiting relaying of the signals coming from the previous section of the transmission line in the absence relayed the identification output in the interval after the that signal.

【0009】前記固定パターンを送信する前記一部の領
域は、前記フレーム内の1番からn番までの領域の内の
主信号に影響を与えない領域であり、前記試験モードを
表すパターンは、前記固定パターンの一部が欠落したパ
ターンであり、かつ前記パターン識別回路の識別出力を
前記伝送路とは別の通信回線で前記受信装置に伝達する
手段を備えることが望ましい。
The partial area for transmitting the fixed pattern is an area which does not affect the main signal among areas 1 to n in the frame, and the pattern representing the test mode is It is desirable that a part of the fixed pattern is a missing pattern, and a means for transmitting the identification output of the pattern identification circuit to the receiving device through a communication line different from the transmission path.

【0010】[0010]

【作用】中継装置にはパターン識別回路を設け、このパ
ターン識別回路に固定パターンもしくは試験モードを表
すパターンが識別されているときには、入力側の伝送路
に到来する信号を出力側の伝送路に中継送信する。この
固定パターンおよび試験モードを表すパターンがいずれ
も検出されていないときには、伝送路の中継を禁止す
る。
A relay device is provided with a pattern identification circuit, and when a fixed pattern or a pattern representing a test mode is identified in the pattern identification circuit, the signal arriving at the input side transmission line is relayed to the output side transmission line. Send. When neither the fixed pattern nor the pattern representing the test mode is detected, the relay of the transmission path is prohibited.

【0011】このように構成することにより、中継装置
では試験が行われていることを識別することができる。
したがって、簡単なパターン識別回路を設けることによ
り高価な試験信号照合回路を中継装置に配置する必要が
なくなる。
With this configuration, it is possible to identify that the relay device is performing the test.
Therefore, by providing a simple pattern identification circuit, it is not necessary to arrange an expensive test signal matching circuit in the relay device.

【0012】また、試験が行われていてもその途中の伝
送路に異常があるときには、試験モードを表すパターン
がその中継装置に到達しないからその中継装置が中継を
禁止する。したがって、受信装置では試験が行われてい
るにもかかわらず試験信号が到達しないことにより異常
があることを知ることができる。
Further, even if the test is performed, if there is an abnormality in the transmission path in the middle of the test, the pattern indicating the test mode does not reach the relay device, and therefore the relay device prohibits the relay. Therefore, it is possible to know that the receiving device has an abnormality because the test signal does not arrive even though the test is being performed.

【0013】試験モードを表すパターンが固定パターン
の一部の領域を欠落させたパターンであるときには、中
継装置に配置するパターン識別回路を簡単な構成にする
ことができる。
When the pattern representing the test mode is a pattern obtained by omitting a partial area of the fixed pattern, the pattern identification circuit arranged in the relay device can have a simple structure.

【0014】別の通信回線でパターン識別回路の識別出
力が伝達される場合には、試験が行われているにもかか
わらず試験信号が受信装置に到達しない場合に、試験信
号照合回路を中継装置に配置しなくとも、かつ中継装置
に操作者がアテンドしなくとも、どの中継装置まで正常
であるのかを知ることができる。
When the identification output of the pattern identification circuit is transmitted through another communication line and the test signal does not reach the receiving device even though the test is being performed, the test signal collating circuit is used as the relay device. It is possible to know up to which relay device is normal without arranging the relay device and without the operator attending the relay device.

【0015】[0015]

【実施例】次に、本発明実施例を図面を基づいて説明す
る。図1は本発明実施例の構成を示すブロック図であ
る。
Embodiments of the present invention will now be described with reference to the drawings. FIG. 1 is a block diagram showing the configuration of the embodiment of the present invention.

【0016】本発明実施例は、送信装置1には試験モー
ドの時に伝送路に試験信号を送信する手段を備え、受信
装置2には試験モードのときにその伝送路に到来する試
験信号を受信しその品質を評価する手段を備え、その伝
送路に挿入された1以上の中継装置3にはその中継装置
3まで前記試験信号が到来していることを認識する手段
を備える。前記試験信号は一つのフレーム内の1番から
n番までの領域に順次送信される規定の信号が用いられ
る。さらに、本発明の特徴として、送信装置1には、非
試験モードの時にその1番からn番までの領域の内の一
部の領域に固定パターンを送信する手段と、前記試験信
号を送信する試験モードの時には前記一部の領域に前記
固定パターンとは別の試験モードを表すパターンを送信
する手段とを備え、中継装置3には、伝送路から前記固
定パターンが到来していることおよび前記試験モードを
表すパターンが到来していることを識別するパターン識
別回路31と、このパターン識別回路31に識別出力が
あるときには伝送路の前の区間から到来する信号を後の
区間に中継しその識別出力がないときには伝送路の前の
区間から到来する信号の中継を禁止するインヒビット回
路32とを備える。
In the embodiment of the present invention, the transmitter 1 is provided with means for transmitting a test signal to the transmission line in the test mode, and the receiver 2 receives the test signal arriving on the transmission line in the test mode. However, a means for evaluating the quality is provided, and a means for recognizing that the test signal has reached the relay device 3 is provided for one or more relay devices 3 inserted in the transmission path. As the test signal, a prescribed signal is used which is sequentially transmitted to areas 1 to n in one frame. Further, as a feature of the present invention, means for transmitting a fixed pattern to a part of the areas from the first to nth areas in the non-test mode, and the test signal are transmitted to the transmitter 1. And a means for transmitting a pattern representing a test mode different from the fixed pattern to the partial area in the test mode, wherein the relay device 3 receives the fixed pattern from a transmission line, and A pattern discriminating circuit 31 for discriminating that a pattern representing a test mode has arrived, and when the pattern discriminating circuit 31 has a discriminative output, a signal arriving from a preceding section of the transmission path is relayed to a subsequent section and discriminated. And an inhibit circuit 32 for prohibiting relay of a signal arriving from a section before the transmission line when there is no output.

【0017】前記固定パターンを送信する前記一部の領
域は、前記フレーム内の1番からn番までの領域の内の
主信号に影響を与えない領域であり、前記試験モードを
表すパターンは、前記固定パターンの一部が欠落したパ
ターンであり、かつ、パターン識別回路31の識別出力
を前記伝送路とは別の通信回線で受信装置2に伝達する
手段を備える。
The part of the area for transmitting the fixed pattern is an area which does not affect the main signal among areas 1 to n in the frame, and the pattern representing the test mode is There is provided means for transmitting the identification output of the pattern identification circuit 31 to the receiving device 2 through a communication line different from the transmission line, which is a pattern in which a part of the fixed pattern is missing.

【0018】送信装置1の固定パターンを送信する手段
および別の試験モードを表すパターンを送信する手段
は、固定パターンを発生する固定パターン発生回路11
と、試験信号を発生する試験信号発生回路12と、この
試験信号発生回路12および固定パターン発生回路11
の出力を入力し切替え出力する第一の切替回路13と、
この第一の切替回路13を制御する第一の切替制御回路
14と、主信号101および第一の切替回路13の出力
を入力し、主信号101に試験信号を挿入して中継装置
3に送出する挿入回路15により構成される。
The means for transmitting a fixed pattern and the means for transmitting a pattern representing another test mode of the transmitter 1 are a fixed pattern generation circuit 11 for generating a fixed pattern.
, A test signal generating circuit 12 for generating a test signal, and the test signal generating circuit 12 and the fixed pattern generating circuit 11
A first switching circuit 13 for inputting and outputting the output of
The first switching control circuit 14 that controls the first switching circuit 13, the main signal 101 and the output of the first switching circuit 13 are input, a test signal is inserted into the main signal 101, and the signal is sent to the relay device 3. The insert circuit 15 is configured to insert.

【0019】また、受信回路2の品質を評価する手段
は、中継装置3からの出力を入力し主信号101および
試験信号の切替えを行う第二の切替回路21と、この第
二の切替回路21を制御する第二の切替制御回路22
と、第二の切替回路21からの試験信号を照合し回線試
験を実施する受信側試験信号照合回路23とにより構成
される。
The means for evaluating the quality of the receiving circuit 2 includes a second switching circuit 21 for switching the main signal 101 and the test signal by inputting the output from the repeater 3, and the second switching circuit 21. Second switching control circuit 22 for controlling
And a receiving side test signal collating circuit 23 that collates the test signal from the second switching circuit 21 and performs a line test.

【0020】次に、このように構成された本発明実施例
の動作について説明する。
Next, the operation of the embodiment of the present invention thus constructed will be described.

【0021】送信装置1では試験を実施していない場合
は、1〜nに分割された主信号領域のうち例えば1〜4
の特定位置に固定パターンを挿入する。第一の切替制御
回路14は非試験中は固定パターン発生回路11の出力
を選択するように第一の切替回路13を制御し、挿入回
路15により主信号101に挿入して中継装置3に出力
する。
When the transmitter 1 does not perform the test, for example, 1 to 4 of the main signal areas divided into 1 to n are used.
Insert a fixed pattern at a specific position of. The first switching control circuit 14 controls the first switching circuit 13 so as to select the output of the fixed pattern generation circuit 11 during non-test, inserts it into the main signal 101 by the insertion circuit 15, and outputs it to the relay device 3. To do.

【0022】中継装置3は試験中または非試験中にかか
わらず、送信装置1からの出力をパターン識別回路31
で照合を行っていて、非試験中は固定パターンの照合が
できているためインヒビット回路32にはインヒビット
を行わない制御信号を出力する。また、中継装置3の固
定パターン照合回路31で固定パターンの照合を行って
いるので、送信装置1と中継装置3とが同系列の装置で
あることが認識される。
The relay device 3 outputs the output from the transmission device 1 to the pattern identification circuit 31 regardless of whether the test is performed or not.
Since the collation is performed in step S3, and the fixed pattern can be collated during the non-test, the inhibit circuit 32 outputs a control signal not to inhibit. Further, since the fixed pattern matching circuit 31 of the relay device 3 performs the fixed pattern matching, it is recognized that the transmitting device 1 and the relay device 3 are devices in the same series.

【0023】インヒビット回路32はパターン識別回路
31の出力により送信装置1からの信号をそのまま受信
装置2に送出する。中継装置3からの出力信号を受信し
た受信装置2は非試験中は第二の切替制御回路22によ
り第二の切替回路21が中継装置3から受信した信号を
主信号101として出力して主信号処理を行う。
The inhibit circuit 32 outputs the signal from the transmitter 1 to the receiver 2 as it is by the output of the pattern identification circuit 31. The receiving device 2 which receives the output signal from the relay device 3 outputs the signal received by the second switching circuit 21 from the relay device 3 as the main signal 101 by the second switching control circuit 22 during the non-test. Perform processing.

【0024】一方、回線試験中は、送信装置1の第一の
切替回路13が第一の切替制御回路14の出力により試
験信号発生回路12の出力を選択するよう制御し、挿入
回路15により主信号101に試験信号を挿入して中継
装置3に出力する。試験信号は主信号領域に挿入される
が、1〜nまで順次挿入位置を変えながら挿入される。
領域5〜nに対して試験を行う場合は1〜4のいずれか
一つの領域にも同時に試験信号を挿入する。
On the other hand, during the line test, the first switching circuit 13 of the transmitter 1 controls the output of the first switching control circuit 14 to select the output of the test signal generating circuit 12, and the insertion circuit 15 controls the main circuit. A test signal is inserted in the signal 101 and output to the relay device 3. The test signal is inserted into the main signal area, but the insertion positions are sequentially changed from 1 to n.
When the test is performed on the areas 5 to n, the test signal is simultaneously inserted into any one of the areas 1 to 4.

【0025】送信装置1からの出力を受信した中継装置
3はパターン識別回路31で固定パターンの照合を行う
が、送信装置1からの信号は固定パターンではなく試験
信号なので固定パターン不一致が生ずる。ただし試験信
号の挿入は主信号領域の1〜4までのいずれか一領域の
みだけであるため、固定パターン不一致が起きるのは領
域1〜4のいずれか一領域に限られ、障害などにより複
数の領域で固定パターン不一致になる場合とは分類でき
る。
The relay device 3 which receives the output from the transmitter 1 collates the fixed pattern by the pattern identifying circuit 31, but the signal from the transmitter 1 is not a fixed pattern but a test signal, so that a fixed pattern mismatch occurs. However, since the test signal is inserted only in any one of the main signal areas 1 to 4, the fixed pattern mismatch is limited to any one of the areas 1 to 4 and a plurality of areas may occur due to a failure or the like. It can be classified as a case where the fixed patterns do not match in the area.

【0026】パターン識別回路31は回線試験による不
一致のときはインヒビット回路32に対してインヒビッ
ト制御を行わず、障害により固定パターン不一致が複数
の領域に及んだ場合にインヒビット回路32にインヒビ
ット制御を行い、受信装置2に対して不要信号を出力す
るのを停止する。インヒビット制御が行われず中継装置
3から出力された信号を受信した受信装置2では、第二
の切替制御回路22の出力により第二の切替回路21が
試験信号照合回路23に信号を出力し回線試験を実施す
る。
The pattern identification circuit 31 does not perform the inhibit control on the inhibit circuit 32 when there is a mismatch in the line test, and does the inhibit control on the inhibit circuit 32 when the fixed pattern mismatches reach a plurality of areas due to a failure. , Stops outputting the unnecessary signal to the receiving device 2. In the receiving device 2 which receives the signal output from the relay device 3 without the inhibit control, the second switching circuit 21 outputs the signal to the test signal matching circuit 23 by the output of the second switching control circuit 22, and the line test is performed. Carry out.

【0027】[0027]

【発明の効果】以上説明したように本発明によれば、固
定パターンが特定領域に限り誤ることを監視することに
より、回線試験を通知する信号を用いることなく、また
試験信号を検出する回路を備えることなく、伝送路が回
線試験中であることを認識することができ、回線試験が
原因で発生する警報をマスクすることができる効果があ
る。
As described above, according to the present invention, a circuit that detects a test signal without using a signal for notifying a line test by monitoring that a fixed pattern is erroneous only in a specific area is provided. Without providing, it is possible to recognize that the transmission line is under line test, and to mask the alarm generated due to the line test.

【図面の簡単な説明】[Brief description of drawings]

【図1】本発明実施例の構成を示すブロック図。FIG. 1 is a block diagram showing the configuration of an embodiment of the present invention.

【図2】従来例の構成を示すブロック図。FIG. 2 is a block diagram showing a configuration of a conventional example.

【符号の説明】[Explanation of symbols]

1 送信装置 2 受信装置 3、4 中継装置 11 固定パターン発生回路 12 試験信号発生回路 13 第一の切替回路 14 第一の切替制御回路 15 挿入回路 21 第二の切替回路 22 第二の切替制御回路 23 受信側試験信号照合回路 31 パターン識別回路 32 インヒビット回路 41 試験信号照合回路 101 主信号 DESCRIPTION OF SYMBOLS 1 transmitter 2 receiver 3 and 4 relay device 11 fixed pattern generation circuit 12 test signal generation circuit 13 first switching circuit 14 first switching control circuit 15 insertion circuit 21 second switching circuit 22 second switching control circuit 23 Receiving side test signal matching circuit 31 Pattern identification circuit 32 Inhibit circuit 41 Test signal matching circuit 101 Main signal

Claims (4)

【特許請求の範囲】[Claims] 【請求項1】 送信装置には試験モードの時に伝送路に
試験信号を送信する手段を備え、受信装置には試験モー
ドのときにその伝送路に到来する試験信号を受信しその
品質を評価する手段を備え、その伝送路に挿入された1
以上の中継装置にはその中継装置まで前記試験信号が到
来していることを認識する手段を備え、前記試験信号は
一つのフレーム内の1番からn番までの領域に順次送信
される規定の信号である中継伝送路試験方式において、 前記送信装置には、非試験モードの時にその1番からn
番までの領域の内の一部の領域に固定パターンを送信す
る手段と、前記試験信号を送信する試験モードの時には
前記一部の領域に前記固定パターンとは別の試験モード
を表すパターンを送信する手段とを備え、 前記中継装置には、伝送路から前記固定パターンが到来
していることおよび前記試験モードを表すパターンが到
来していることを識別するパターン識別回路と、この識
別回路に識別出力があるときには伝送路の前の区間から
到来する信号を後の区間に中継しその識別出力がないと
きには伝送路の前の区間から到来する信号の中継を禁止
するインヒビット回路とを備えたことを特徴とする中継
伝送路試験方式。
1. A transmitter is provided with means for transmitting a test signal to a transmission line in a test mode, and a receiver receives a test signal arriving on that transmission line in a test mode and evaluates its quality. 1 equipped with means and inserted in its transmission line
The above-mentioned relay device is provided with a means for recognizing that the test signal has reached the relay device, and the test signal is transmitted sequentially to the areas 1 to n in one frame. In a relay transmission line test method that is a signal, the transmitting device has the
And a means for transmitting a fixed pattern to a partial area out of the numbered areas, and a pattern representing a test mode different from the fixed pattern to the partial area in the test mode for transmitting the test signal. And a pattern identification circuit that identifies that the fixed pattern has arrived from a transmission line and that a pattern that represents the test mode has arrived in the relay device, and that the identification circuit identifies the pattern. And a inhibit circuit for relaying a signal arriving from a front section of the transmission line to a later section when there is an output, and for inhibiting a relay of a signal arriving from a section before the transmission line when there is no output for identifying it. Characteristic relay transmission line test method.
【請求項2】 前記固定パターンを送信する前記一部の
領域は、前記フレーム内の1番からn番までの領域の内
の主信号に影響を与えない領域である請求項1記載の中
継伝送路試験方式。
2. The relay transmission according to claim 1, wherein the partial area for transmitting the fixed pattern is an area that does not affect a main signal in areas 1 to n in the frame. Road test method.
【請求項3】 前記試験モードを表すパターンは、前記
固定パターンの一部が欠落したパターンである請求項1
または2記載の中継伝送路試験方式。
3. The pattern representing the test mode is a pattern in which a part of the fixed pattern is missing.
Or the relay transmission line test method described in 2.
【請求項4】 前記パターン識別回路の識別出力を前記
伝送路とは別の通信回線で前記受信装置に伝達する手段
を備えた請求項1ないし3のいずれかに記載の中継伝送
路試験方式。
4. The relay transmission line test method according to claim 1, further comprising means for transmitting the identification output of the pattern identification circuit to the receiving device through a communication line different from the transmission line.
JP32863293A 1993-12-24 1993-12-24 Relay transmission line test method Expired - Fee Related JP2616418B2 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP32863293A JP2616418B2 (en) 1993-12-24 1993-12-24 Relay transmission line test method

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP32863293A JP2616418B2 (en) 1993-12-24 1993-12-24 Relay transmission line test method

Publications (2)

Publication Number Publication Date
JPH07183859A true JPH07183859A (en) 1995-07-21
JP2616418B2 JP2616418B2 (en) 1997-06-04

Family

ID=18212439

Family Applications (1)

Application Number Title Priority Date Filing Date
JP32863293A Expired - Fee Related JP2616418B2 (en) 1993-12-24 1993-12-24 Relay transmission line test method

Country Status (1)

Country Link
JP (1) JP2616418B2 (en)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6522725B2 (en) 1997-12-05 2003-02-18 Nec Corporation Speech recognition system capable of flexibly changing speech recognizing function without deteriorating quality of recognition result

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6522725B2 (en) 1997-12-05 2003-02-18 Nec Corporation Speech recognition system capable of flexibly changing speech recognizing function without deteriorating quality of recognition result

Also Published As

Publication number Publication date
JP2616418B2 (en) 1997-06-04

Similar Documents

Publication Publication Date Title
US5995811A (en) Radio loop-back test method and system which are reliable even in the presence of outside interference
US4653070A (en) Channel monitoring circuit for use in a repeater station over radio digital transmission
JPH07183859A (en) Repeating transmission line testing system
EP0292966A2 (en) Digital communication apparatus
EP0231907A2 (en) Transmission control apparatus for duplex loop type transmission system
JP2510288B2 (en) Communication equipment test processing method
JP2541111B2 (en) Relay device alarm transfer method
JPH11168527A (en) Transmission line fault detection system
JP2001358657A (en) Method and apparatus for monitoring wrong connection of optical fiber in optical transmission system
JP2601184B2 (en) Line switching control signal transmission method
JPH02299350A (en) Monitor system for inside of equipment
JP2678602B2 (en) Carrier detection device
JPH04349728A (en) Loopback test system
JP2003298474A (en) Line identification method and system thereof
KR100241915B1 (en) Apparatus and method for protecting self of order wire sinal in optical transmission network
JPH0326036A (en) Path checking system
JPH06284121A (en) Synchronizing word detection system
JPH05244228A (en) Fault supervisory system
JPH0575706A (en) Subscriber's line carrier equipment
JPH08130559A (en) Device and method for checking communication line between frame relay stations
JPH02260838A (en) Maintenance test system
JPS6155306B2 (en)
JPH0595410A (en) On-line diagnostic system for digital in-band signal transmitter/receiver
JPH0637869A (en) Intradevice monitoring system
JPH06152606A (en) Transmission line diagnostic equipment

Legal Events

Date Code Title Description
LAPS Cancellation because of no payment of annual fees