JPH07162470A - Digital reception equipment - Google Patents

Digital reception equipment

Info

Publication number
JPH07162470A
JPH07162470A JP5305386A JP30538693A JPH07162470A JP H07162470 A JPH07162470 A JP H07162470A JP 5305386 A JP5305386 A JP 5305386A JP 30538693 A JP30538693 A JP 30538693A JP H07162470 A JPH07162470 A JP H07162470A
Authority
JP
Japan
Prior art keywords
signal
phase
frequency
detector
phase error
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP5305386A
Other languages
Japanese (ja)
Inventor
Hisaya Kato
久也 加藤
Seiji Sakashita
誠司 坂下
Hiroaki Ozeki
浩明 尾関
Hiroshi Saka
博 阪
Kazunao Urata
和直 浦田
Bauzaa Tatsudo
バウザー タッド
Ippei Jinno
一平 神野
Daisuke Hayashi
大介 林
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Panasonic Holdings Corp
Original Assignee
Matsushita Electric Industrial Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Matsushita Electric Industrial Co Ltd filed Critical Matsushita Electric Industrial Co Ltd
Priority to JP5305386A priority Critical patent/JPH07162470A/en
Publication of JPH07162470A publication Critical patent/JPH07162470A/en
Pending legal-status Critical Current

Links

Landscapes

  • Digital Transmission Methods That Use Modulated Carrier Waves (AREA)

Abstract

PURPOSE:To enable reception with fast synchronism by detecting the level of a received signal by using a level detector, judging the frequency synchronism between the carrier of the received signal and a regenerated carrier, and varying a step range of sweeping and synchronizing the frequencies unless the carriers synchronize with each other. CONSTITUTION:A comparing circuit compares the level value from the level detector with the level value obtained when the frequency of the carrier of the received signal of an orthogonal detector synchronizes with the frequency of an oscillator. Then a DELTAF setting circuit 902 sets the step range of sweeping, carried out until the level values match each other, as DELTAF1. Once the level values match each other, the DELTAF setting circuit 901 sets a step range of tracking, performed until the phase error between the carrier of the received signal of the orthogonal detector and oscillator becomes zero according to a phase error signal. Further, an up/down counter 903 increases or decreases the calculated value of the step range DELTAF. Lastly, this calculated value is calculated by addition or subtraction from the phase error signal to control the oscillation frequency and phase.

Description

【発明の詳細な説明】Detailed Description of the Invention

【0001】[0001]

【産業上の利用分野】本発明は、多値直交振幅変調(以
下、多値QAMという)あるいは多相位相変調(以下、多
相PSKという)などディジタル変調された信号を復調
するディジタル受信装置に関するものである。
BACKGROUND OF THE INVENTION 1. Field of the Invention The present invention relates to a digital receiver for demodulating a digitally modulated signal such as multilevel quadrature amplitude modulation (hereinafter referred to as multilevel QAM) or multiphase phase modulation (hereinafter referred to as multiphase PSK). It is a thing.

【0002】[0002]

【従来の技術】現在では、テレビ放送の変調方式にはA
M(振幅)変調方式やFM(周波数)変調方式が用いられて
いる。しかし、最近では、地上ディジタル放送や衛星デ
ィジタル放送について検討されており、多値QAM変調
方式や多相PSK変調方式などの変調方式も考えられて
いる。一般に、ディジタル変調された信号を同期検波に
より復調される場合には、周波数と位相がディジタル変
調された信号の搬送波と同期した搬送波を再生する必要
がある。
2. Description of the Related Art At present, A is the modulation system for television broadcasting.
The M (amplitude) modulation method and the FM (frequency) modulation method are used. However, recently, terrestrial digital broadcasting and satellite digital broadcasting have been studied, and modulation schemes such as a multi-level QAM modulation scheme and a multi-phase PSK modulation scheme are also considered. Generally, when a digitally modulated signal is demodulated by synchronous detection, it is necessary to reproduce a carrier wave whose frequency and phase are synchronized with the carrier wave of the digitally modulated signal.

【0003】以下に従来のディジタル受信装置について
説明する。図11は従来のディジタル受信装置のブロック
図の一例(「コスタスループ型復調方式」特開平3−368
49号公報を参照)である。図11において、2001は、受信
中間周波信号が入力され、再生搬送波で直交検波し、ベ
ースバンド信号に変換する直交位相検波器である。
A conventional digital receiver will be described below. FIG. 11 shows an example of a block diagram of a conventional digital receiver (“Costas loop type demodulation method”).
No. 49). In FIG. 11, reference numeral 2001 is a quadrature phase detector which receives the received intermediate frequency signal, performs quadrature detection on the reproduced carrier wave, and converts the quadrature detection into a baseband signal.

【0004】2002A,2002Bはベースバンド信号の波形
整形用のローパスフィルタである。
Reference numerals 2002A and 2002B are low-pass filters for shaping the waveform of a baseband signal.

【0005】2003は各ローパスフィルタ2002A,2002B
の出力信号の位相偏差を検出する位相検出器である。20
04は再生データの誤りを訂正する誤り訂正復号器であ
る。2005は誤り訂正復号器からのINIT信号(位相誤
差が発生すると出力される信号)を受けてスイープ制御
信号とトラック制御信号を出力するスイープ/トラック
制御信号発生部である。2006は、位相検出器2003からの
出力信号とスイープ/トラック制御信号発生部2005から
の制御信号で、電圧制御発振器の制御電圧を出力するル
ープフィルタである。2007は周波数引き込みのための所
要の周波数範囲を決める周波数引き込み補助部である。
2008は制御電圧により発振周波数が制御される電圧制御
発振器(VCO)である。
Reference numeral 2003 is each low-pass filter 2002A, 2002B.
Is a phase detector that detects the phase deviation of the output signal of the. 20
Reference numeral 04 is an error correction decoder for correcting an error in reproduced data. Reference numeral 2005 denotes a sweep / track control signal generator which receives the INIT signal (a signal output when a phase error occurs) from the error correction decoder and outputs a sweep control signal and a track control signal. Reference numeral 2006 is a loop filter that outputs the control voltage of the voltage-controlled oscillator based on the output signal from the phase detector 2003 and the control signal from the sweep / track control signal generation unit 2005. Reference numeral 2007 is a frequency pulling auxiliary unit that determines a required frequency range for frequency pulling.
Reference numeral 2008 is a voltage controlled oscillator (VCO) whose oscillation frequency is controlled by a control voltage.

【0006】以上のように構成されたディジタル受信装
置について、以下その動作について説明する。受信中間
周波信号が直交位相検波器2001でベースバンド信号に変
換され、ローパスフィルタ2002A,2002Bで波形整形さ
れ、その波形整形された2系統の信号の位相偏差を位相
検出器2003で検出する。また、誤り訂正復号器2004では
再生データの誤りを訂正し、INIT信号を出力する。
スイープ/トラック制御信号発生部2005がINIT信号
を受けたときは、スイープ制御信号を発生して、ループ
フィルタ2006から電圧制御発振器2008に制御電圧を出力
し、受信信号の搬送波と再生搬送波の周波数と位相を同
期させる。また、INIT信号を受けていないときは、
トラック制御信号を発生して、位相検出器2003からの位
相偏差情報で、ループフィルタ2006から電圧制御発振器
2008に制御電圧を出力し、受信信号の搬送波と再生搬送
波の周波数と位相を同期させる。
The operation of the digital receiving apparatus configured as above will be described below. The received intermediate frequency signal is converted into a baseband signal by the quadrature phase detector 2001, waveform-shaped by the low-pass filters 2002A and 2002B, and the phase detector 2003 detects the phase deviation between the two waveform-shaped signals. Further, the error correction decoder 2004 corrects the error in the reproduced data and outputs the INIT signal.
When the sweep / track control signal generation unit 2005 receives the INIT signal, it generates a sweep control signal and outputs a control voltage from the loop filter 2006 to the voltage controlled oscillator 2008 so that the carrier wave of the received signal and the frequency of the reproduced carrier wave are Synchronize the phases. When not receiving the INIT signal,
The track control signal is generated, and the phase deviation information from the phase detector 2003 is used to output the voltage control oscillator from the loop filter 2006.
The control voltage is output in 2008 to synchronize the frequency and phase of the carrier wave of the received signal and the reproduced carrier wave.

【0007】[0007]

【発明が解決しようとする課題】しかしながら上記の従
来の構成では、INIT信号は再生データの誤りを訂正
する誤り訂正復号器から出力されるので、スイープ/ト
ラック制御信号発生部にINIT信号が入力されるのに
は時間がかかるという問題を有していた。本発明は上記
従来の問題点を解決するもので、多値QAMあるいは多
相PSKなどのディジタル変調された信号を高速に復調
するディジタル受信装置を提供することを目的とするも
のである。
However, in the above-mentioned conventional configuration, since the INIT signal is output from the error correction decoder that corrects the error of the reproduced data, the INIT signal is input to the sweep / track control signal generator. It had a problem that it took time to run. The present invention solves the above-mentioned conventional problems, and an object of the present invention is to provide a digital receiver for demodulating a digitally modulated signal such as multi-level QAM or multi-phase PSK at high speed.

【0008】[0008]

【課題を解決するための手段】この目的を達成するため
に本発明でのディジタル受信装置は、ディジタル変調さ
れた受信信号の中間周波信号を再生搬送波や固定発振器
の出力信号で直交検波し、ベースバンド信号に変換する
直交検波器と、中間周波信号やベースバンド信号から受
信信号レベルを検出するレベル検出器と、ベースバンド
信号から受信信号の搬送波の位相と再生搬送波の位相と
の位相誤差を検出する位相誤差検出器と、再生搬送波の
周波数と位相の制御をし、ベースバンド信号に変換する
直交検波器や中間周波信号に周波数変換する周波数変換
器に提供する電圧制御発振器と、レベル検出器からのレ
ベル値信号と位相誤差検出器からの位相誤差信号から制
御信号を生成し、電圧制御発振器の発振周波数と位相を
制御するスイープ/トラック制御回路とで構成されてい
る。
In order to achieve this object, a digital receiving apparatus according to the present invention quadrature-detects an intermediate frequency signal of a digitally modulated received signal with a reproduced carrier wave or an output signal of a fixed oscillator to obtain a base signal. A quadrature detector that converts to a band signal, a level detector that detects the received signal level from the intermediate frequency signal and the baseband signal, and a phase error between the phase of the received signal carrier and the phase of the regenerated carrier from the baseband signal The phase error detector that controls the frequency and phase of the reproduced carrier, the voltage detector that provides the quadrature detector that converts to the baseband signal and the frequency converter that converts the frequency to the intermediate frequency signal, and the level detector A sweep that controls the oscillation frequency and phase of the voltage-controlled oscillator by generating a control signal from the level value signal of the and the phase error signal from the phase error detector It is composed of a track control circuit.

【0009】また、より正確なディジタル受信装置とし
て、ディジタル変調された受信信号の中間周波信号を再
生搬送波で直交検波し、ベースバンド信号に変換する直
交検波器と、中間周波信号やベースバンド信号から受信
信号レベルを検出するレベル検出器と、ベースバンド信
号から受信信号の搬送波の位相と再生搬送波の位相との
位相誤差を検出する位相誤差検出器と、再生搬送波の周
波数と位相の制御をし、ベースバンド信号に変換する直
交検波器や中間周波信号に周波数変換する周波数変換器
に提供する電圧制御発振器と、レベル検出器からのレベ
ル値信号と、位相誤差検出器からの位相誤差信号と、ベ
ースバンド信号から受信信号を復号し誤りを訂正するこ
とにより受信信号の搬送波と再生搬送波が同期している
かどうかを判定する誤り訂正復号器からの位相不確定信
号の3つの信号から制御信号を生成し、電圧制御発振器
の発振周波数と位相を制御するスイープ/トラック制御
回路とで構成されている。
Further, as a more accurate digital receiving apparatus, a quadrature detector for quadrature-detecting an intermediate frequency signal of a digitally modulated reception signal with a reproduction carrier and converting it into a baseband signal, and an intermediate frequency signal and a baseband signal A level detector that detects the received signal level, a phase error detector that detects a phase error between the carrier wave phase of the received signal and the reproduced carrier wave from the baseband signal, and the frequency and phase of the reproduced carrier wave are controlled. A voltage controlled oscillator that provides a quadrature detector that converts to a baseband signal and a frequency converter that performs frequency conversion to an intermediate frequency signal, a level value signal from a level detector, a phase error signal from a phase error detector, and a base Decodes the received signal from the band signal and corrects the error to determine whether the carrier wave of the received signal and the reproduced carrier wave are synchronized It generates a control signal from the three signals of phase ambiguity signal from error correction decoder, and a sweep / track control circuit for controlling the oscillation frequency and phase of the voltage controlled oscillator.

【0010】[0010]

【作用】この構成によって、中間周波信号やベースバン
ド信号からレベル検出器で信号レベルを検出し、受信信
号の搬送波と発振器の周波数同期を検出し、スイープ/
トラック制御回路からスイープ信号を出力するので、誤
り訂正復調器からINIT信号を受けて、スイープ/ト
ラック制御回路からスイープ信号を出力するより高速に
同期がとれる。また、より正確なディジタル受信装置と
するために、レベル検出器からのレベル値信号と位相誤
差検出器からの位相誤差信号以外に、ベースバンド信号
から受信信号を復号し誤りを訂正することにより、受信
信号の搬送波と再生搬送波が同期しているかどうかを判
定する誤り訂正復号器からの位相不確定信号を含めた3
つの信号から、スイープ/トラック制御回路で制御信号
を生成するので、より正確に受信信号の搬送波と発振器
の周波数と位相を同期することができる。
With this configuration, the level detector detects the signal level from the intermediate frequency signal or the baseband signal, detects the frequency synchronization between the carrier wave of the received signal and the oscillator, and executes the sweep /
Since the sweep signal is output from the track control circuit, synchronization can be achieved faster than when the INIT signal is received from the error correction demodulator and the sweep signal is output from the sweep / track control circuit. Further, in order to obtain a more accurate digital receiving apparatus, in addition to the level value signal from the level detector and the phase error signal from the phase error detector, by decoding the received signal from the baseband signal and correcting the error, 3 including the phase uncertain signal from the error correction decoder that determines whether the carrier wave of the received signal and the reproduced carrier wave are synchronized
Since the sweep / track control circuit generates a control signal from two signals, it is possible to more accurately synchronize the carrier wave of the received signal with the frequency and phase of the oscillator.

【0011】[0011]

【実施例】図1は本発明における第1の実施例のディジ
タル受信装置である。図1において、101はディジタル
変調された高周波信号を中間周波信号に変換する周波数
変換器、102は中間周波帯域通過フィルタ、103は中間周
波信号を直交検波しベースバンド信号に変換する直交検
波器、104Aと104Bはローパスフィルタ、105Aと105B
はA/D変換器、106はベースバンド信号から受信信号
レベルを検出するレベル検出器、107は受信信号の搬送
波と再生搬送波の位相誤差を検出する位相誤差検出器、
108はレベル検出器106からのレベル値信号と位相誤差検
出器107からの位相誤差信号から制御信号を生成するス
イープ/トラック制御回路、109はローパスフィルタ、1
10はD/A変換器、111は制御信号により再生搬送波の
周波数と位相を制御し直交検波器103に提供する電圧制
御発振器、112は一定の周波数で発振する固定発振器で
ある。
DETAILED DESCRIPTION OF THE PREFERRED EMBODIMENTS FIG. 1 shows a digital receiver according to a first embodiment of the present invention. In FIG. 1, 101 is a frequency converter for converting a digitally modulated high frequency signal into an intermediate frequency signal, 102 is an intermediate frequency band pass filter, 103 is a quadrature detector for quadrature detecting the intermediate frequency signal and converting it into a baseband signal, 104A and 104B are low-pass filters, 105A and 105B
Is an A / D converter, 106 is a level detector that detects the received signal level from the baseband signal, 107 is a phase error detector that detects the phase error between the carrier wave of the received signal and the reproduced carrier wave,
108 is a sweep / track control circuit for generating a control signal from the level value signal from the level detector 106 and the phase error signal from the phase error detector 107, 109 is a low-pass filter, 1
Reference numeral 10 is a D / A converter, 111 is a voltage controlled oscillator that controls the frequency and phase of the reproduced carrier wave by a control signal and provides the quadrature detector 103, and 112 is a fixed oscillator that oscillates at a constant frequency.

【0012】以上のように構成されたディジタル受信装
置について、その動作を説明する。まず、ディジタル変
調された高周波信号は周波数変換器101により中間周波
信号に変換され、中間周波帯域通過フィルタ102では中
間周波信号以外の余分なスプリアス信号が除かれた後、
直交検波器103に入力される。直交検波器103では入力さ
れた中間周波信号が電圧制御発振器111からの再生搬送
波でベ−スバンド信号に変換され、そのベ−スバンド信
号はローパスフィルタ104Aと104Bで波形整形され、A
/D変換器105Aと105Bでディジタルデータに変換され
る。このベースバンド信号のディジタルデータからレベ
ル検出器106では受信信号レベルを検出しレベル値信号
を出力し、また、位相誤差検出器107では受信信号の搬
送波と再生搬送波の位相誤差を検出し、位相誤差信号を
出力する。スイープ/トラック制御回路108では、レベ
ル値信号から受信信号と再生搬送波の周波数が同期して
いないと判断されるとスイープし、位相誤差信号から受
信信号と再生搬送波の位相が同期していないと判断され
るとトラックする制御信号を生成し、その制御信号はロ
ーパスフィルタ109で波形整形され、D/A変換器110で
アナログ値に変換される。そして、そのアナログ制御信
号を基に電圧制御発振器111で再生搬送波の周波数と位
相を制御することにより、受信信号と同期のとれたディ
ジタル受信装置となる。
The operation of the digital receiving apparatus configured as above will be described. First, the digitally modulated high frequency signal is converted into an intermediate frequency signal by the frequency converter 101, and the extra spurious signal other than the intermediate frequency signal is removed by the intermediate frequency band pass filter 102.
It is input to the quadrature detector 103. In the quadrature detector 103, the input intermediate frequency signal is converted into a base band signal by the reproduced carrier wave from the voltage controlled oscillator 111, and the base band signal is waveform-shaped by the low pass filters 104A and 104B.
It is converted into digital data by the / D converters 105A and 105B. From the digital data of this baseband signal, the level detector 106 detects the received signal level and outputs a level value signal, and the phase error detector 107 detects the phase error between the carrier wave of the received signal and the regenerated carrier wave and detects the phase error. Output a signal. The sweep / track control circuit 108 sweeps when it is determined from the level value signal that the frequencies of the received signal and the reproduced carrier are not synchronized, and determines from the phase error signal that the phases of the received signal and the reproduced carrier are not synchronized. Then, a control signal for tracking is generated, and the control signal is waveform-shaped by the low-pass filter 109 and converted into an analog value by the D / A converter 110. Then, by controlling the frequency and phase of the reproduced carrier wave by the voltage controlled oscillator 111 based on the analog control signal, a digital receiving device synchronized with the received signal is obtained.

【0013】以上のように、上記本発明の第1の実施例
では、レベル検出器を用いて受信信号レベルを検出する
ことにより受信信号の搬送波と再生搬送波の周波数同期
を判断し、同期していないときはスイープするステップ
範囲を可変とすることにより、従来例の誤り訂正復号器
からINIT信号を用いて同期させる、より高速な同期
が可能となるディジタル受信装置を実現できる。
As described above, in the first embodiment of the present invention, the level detector is used to detect the received signal level, thereby determining the frequency synchronization between the carrier wave of the received signal and the reproduced carrier wave, and synchronizing them. When not present, by varying the step range to be swept, it is possible to realize a digital receiving apparatus capable of faster synchronization by synchronizing using the INIT signal from the error correction decoder of the conventional example.

【0014】図2は本発明における第2の実施例のディ
ジタル受信装置である。図2において、201はディジタ
ル変調された高周波信号を中間周波信号に変換する周波
数変換器、202は中間周波帯域通過フィルタ、203は中間
周波信号を直交検波しベースバンド信号に変換する直交
検波器、204Aと204Bはローパスフィルタ、205Aと205
BはA/D変換器、206はベースバンド信号から受信信
号レベルを検出するレベル検出器、207は受信信号の搬
送波と再生搬送波の位相誤差を検出する位相誤差検出
器、208は、ベースバンド信号から受信信号を復号し誤
り訂正を行い、受信信号と再生搬送波が同期しているか
判断する誤り訂正復号器、209はレベル検出器206からの
レベル値信号と位相誤差検出器207からの位相誤差信号
と誤り訂正復号器208からの位相不確定信号から制御信
号を生成するスイープ/トラック制御回路、210はロー
パスフィルタ、211はD/A変換器、212は、制御信号に
より再生搬送波の周波数と位相を制御し、直交検波器20
3に提供する電圧制御発振器、213は一定の周波数で発振
する固定発振器である。
FIG. 2 shows a digital receiver according to the second embodiment of the present invention. In FIG. 2, 201 is a frequency converter for converting a digitally modulated high frequency signal into an intermediate frequency signal, 202 is an intermediate frequency band pass filter, 203 is a quadrature detector for quadrature detecting the intermediate frequency signal and converting it into a baseband signal, 204A and 204B are low pass filters, 205A and 205
B is an A / D converter, 206 is a level detector that detects the received signal level from the baseband signal, 207 is a phase error detector that detects the phase error between the received signal carrier and the reproduced carrier, and 208 is the baseband signal. An error correction decoder that decodes the received signal from and performs error correction to determine whether the received signal and the reproduced carrier are in sync, 209 is a level value signal from the level detector 206 and a phase error signal from the phase error detector 207. And a sweep / track control circuit for generating a control signal from the phase uncertain signal from the error correction decoder 208, 210 is a low-pass filter, 211 is a D / A converter, and 212 is a control signal for determining the frequency and phase of the reproduced carrier wave. Control and quadrature detector 20
The voltage-controlled oscillator provided for 3 and the fixed oscillator 213 oscillate at a constant frequency.

【0015】以上のように構成されたディジタル受信装
置について、その動作を説明する。まず、ディジタル変
調された高周波信号は周波数変換器201により中間周波
信号に変換され、中間周波帯域通過フィルタ202では中
間周波信号以外の余分なスプリアス信号が除かれた後、
直交検波器203に入力される。直交検波器203では入力さ
れた中間周波信号が電圧制御発振器212からの再生搬送
波でベ−スバンド信号に変換され、そのベ−スバンド信
号はローパスフィルタ204Aと204Bで波形整形され、A
/D変換器205Aと205Bでディジタルデータに変換され
る。このベースバンド信号のディジタルデータからレベ
ル検出器206では受信信号レベルを検出しレベル値信号
を出力し、また、位相誤差検出器207では受信信号の搬
送波と再生搬送波の位相誤差を検出し、位相誤差信号を
出力し、そして、誤り訂正復号器208では受信信号の搬
送波と再生搬送波が同期しているか判断し、位相不確定
信号を出力する。スイープ/トラック制御回路209で
は、まず、レベル値信号から受信信号と再生搬送波の周
波数が同期していないと判断されるとスイープし、次に
位相不確定信号から同期していないと判断されるとスイ
ープし、位相誤差信号から受信信号と再生搬送波の位相
が同期していないと判断されるとトラックする制御信号
を生成し、その制御信号はローパスフィルタ210で波形
整形され、D/A変換器211でアナログ値に変換され
る。そして、そのアナログ制御信号を基に電圧制御発振
器212で再生搬送波の周波数と位相を制御することによ
り、受信信号と同期のとれたディジタル受信装置とな
る。
The operation of the digital receiving apparatus configured as described above will be described. First, the digitally modulated high frequency signal is converted into an intermediate frequency signal by the frequency converter 201, and after the extra spurious signal other than the intermediate frequency signal is removed by the intermediate frequency band pass filter 202,
It is input to the quadrature detector 203. In the quadrature detector 203, the input intermediate frequency signal is converted into a baseband signal by the reproduced carrier from the voltage controlled oscillator 212, and the baseband signal is waveform-shaped by the low pass filters 204A and 204B, and A
It is converted into digital data by the / D converters 205A and 205B. From the digital data of this baseband signal, the level detector 206 detects the received signal level and outputs a level value signal, and the phase error detector 207 detects the phase error between the carrier wave of the received signal and the reproduced carrier wave, and the phase error The signal is output, and the error correction decoder 208 determines whether the carrier wave of the received signal is synchronized with the reproduced carrier wave, and outputs the phase uncertain signal. The sweep / track control circuit 209 first sweeps when it is determined from the level value signal that the frequencies of the received signal and the reproduced carrier wave are not synchronized, and then when it is determined that they are not synchronized from the phase indeterminate signal. When a sweep is performed and it is determined from the phase error signal that the phase of the received signal and the phase of the reproduced carrier are not synchronized, a control signal for tracking is generated, the control signal is waveform-shaped by the low-pass filter 210, and the D / A converter 211 Is converted into an analog value. Then, by controlling the frequency and phase of the reproduced carrier wave by the voltage controlled oscillator 212 based on the analog control signal, a digital receiving device synchronized with the received signal is obtained.

【0016】以上のように、上記本発明の第2の実施例
では、まず、レベル検出器を用いて受信信号レベルを検
出することにより受信信号の搬送波と再生搬送波の周波
数同期を判断し、同期していないときはスイープするス
テップ範囲を可変として周波数を同期させ、次により正
確に周波数同期ができるように位相不確定信号を用いて
同期を図るので、誤り訂正復号器からINIT信号を用
いて同期させるより高速で、しかも正確な同期が可能と
なるディジタル受信装置を実現できる。
As described above, in the second embodiment of the present invention, first, the level detector is used to detect the received signal level to determine the frequency synchronization between the carrier wave of the received signal and the reproduced carrier wave, and to synchronize. If not, the frequency is synchronized by changing the sweep step range, and the phase indeterminate signal is used for synchronization so that the frequency can be synchronized more accurately. Therefore, the error correction decoder uses the INIT signal for synchronization. Thus, it is possible to realize a digital receiver which is faster and more accurate in synchronization.

【0017】図3は本発明における第3の実施例のディ
ジタル受信装置である。図3において、301はディジタ
ル変調された高周波信号を中間周波信号に変換する周波
数変換器、302は中間周波帯域通過フィルタ、303は中間
周波信号を直交検波しベースバンド信号に変換する直交
検波器、304Aと304Bはローパスフィルタ、305Aと305
BはA/D変換器、306はベースバンド信号から受信信
号レベルを検出するレベル検出器、307は受信信号の搬
送波と再生搬送波の位相誤差を検出する位相誤差検出
器、308はレベル検出器306からのレベル値信号と位相誤
差検出器307からの位相誤差信号から制御信号を生成す
るスイープ/トラック制御回路、309はローパスフィル
タ、310はD/A変換器、311は固定発振器、312は、周
波数変換器301に入力され、制御信号により発振周波数
が制御される電圧制御発振器である。
FIG. 3 shows a digital receiver according to the third embodiment of the present invention. In FIG. 3, 301 is a frequency converter for converting a digitally modulated high frequency signal into an intermediate frequency signal, 302 is an intermediate frequency band pass filter, 303 is a quadrature detector for quadrature detecting the intermediate frequency signal and converting it into a baseband signal, 304A and 304B are low pass filters, 305A and 305
B is an A / D converter, 306 is a level detector that detects the received signal level from the baseband signal, 307 is a phase error detector that detects the phase error between the carrier of the received signal and the reproduced carrier wave, and 308 is the level detector 306. A sweep / track control circuit for generating a control signal from the level value signal from the phase error signal from the phase error detector 307, 309 a low pass filter, 310 a D / A converter, 311 a fixed oscillator, 312 a frequency The voltage-controlled oscillator is input to the converter 301 and whose oscillation frequency is controlled by a control signal.

【0018】以上のように構成されたディジタル受信装
置について、その動作を説明する。まず、ディジタル変
調された高周波信号は周波数変換器301により中間周波
信号に変換され、中間周波帯域通過フィルタ302では中
間周波信号以外の余分なスプリアス信号が除かれた後、
直交検波器303に入力される。直交検波器303では入力さ
れた中間周波信号が固定発振器311でベ−スバンド信号
に変換され、そのベ−スバンド信号はローパスフィルタ
304Aと304Bで波形整形され、A/D変換器305Aと305
Bでディジタルデータに変換される。このベースバンド
信号のディジタルデータからレベル検出器306では受信
信号レベルを検出しレベル値信号を出力し、また、位相
誤差検出器307では受信信号の搬送波と固定発振器311の
位相誤差を検出し、位相誤差信号を出力する。スイープ
/トラック制御回路308では、レベル値信号から受信信
号と固定発振器311の周波数が同期していないと判断さ
れるとスイープし、位相誤差信号から受信信号と固定発
振器311の位相が同期していないと判断されるとトラッ
クする制御信号を生成し、その制御信号はローパスフィ
ルタ309で波形整形され、D/A変換器310でアナログ値
に変換される。そして、そのアナログ制御信号で電圧制
御発振器312の周波数と位相が制御され、受信信号と同
期のとれたディジタル受信装置となる。
The operation of the digital receiving apparatus configured as described above will be described. First, the digitally modulated high-frequency signal is converted into an intermediate-frequency signal by the frequency converter 301, and the intermediate-frequency bandpass filter 302 removes extra spurious signals other than the intermediate-frequency signal.
It is input to the quadrature detector 303. In the quadrature detector 303, the input intermediate frequency signal is converted into a baseband signal by the fixed oscillator 311, and the baseband signal is a low pass filter.
Waveform shaping by 304A and 304B, A / D converter 305A and 305
Converted to digital data at B. From the digital data of the baseband signal, the level detector 306 detects the received signal level and outputs a level value signal, and the phase error detector 307 detects the carrier wave of the received signal and the phase error of the fixed oscillator 311 to determine the phase. Output an error signal. The sweep / track control circuit 308 sweeps when it is determined from the level value signal that the received signal and the frequency of the fixed oscillator 311 are not synchronized, and the phase error signal causes the received signal and the fixed oscillator 311 to be out of phase with each other. If it is determined that a control signal for tracking is generated, the control signal is waveform-shaped by the low-pass filter 309 and converted into an analog value by the D / A converter 310. Then, the frequency and phase of the voltage controlled oscillator 312 are controlled by the analog control signal, and the digital receiving device is synchronized with the received signal.

【0019】以上のように、上記本発明の第3の実施例
では、レベル検出器を用いて受信信号レベルを検出する
ことにより受信信号と固定発振器の周波数同期を判断
し、同期していないときはスイープするステップ範囲を
可変とすることにより、誤り訂正復号器からINIT信
号を用いて同期させる、より高速な同期が可能となるデ
ィジタル受信装置を実現できる。
As described above, in the third embodiment of the present invention described above, the frequency synchronization between the received signal and the fixed oscillator is determined by detecting the received signal level using the level detector, and when not synchronized. By making the sweeping step range variable, it is possible to realize a digital receiving apparatus that synchronizes using the INIT signal from the error correction decoder and that enables faster synchronization.

【0020】図4は本発明における第4の実施例のディ
ジタル受信装置である。図4において、401はディジタ
ル変調された高周波信号を中間周波信号に変換する周波
数変換器、402は中間周波帯域通過フィルタ、403は中間
周波信号を直交検波しベースバンド信号に変換する直交
検波器、404Aと404Bはローパスフィルタ、405Aと405
BはA/D変換器、406はベースバンド信号から受信信
号レベルを検出するレベル検出器、407は受信信号の搬
送波と再生搬送波の位相誤差を検出する位相誤差検出
器、408は、ベースバンド信号から受信信号を復号し誤
り訂正を行い、受信信号と固定発振器が同期しているか
判断する誤り訂正復号器、409はレベル検出器406からの
レベル値信号と位相誤差検出器407からの位相誤差信号
と誤り訂正復号器408からの位相不確定信号から制御信
号を生成するスイープ/トラック制御回路、410はロー
パスフィルタ、411はD/A変換器、412は固定発振器、
413は、周波数変換器401に入力され、制御信号により発
振周波数が制御される電圧制御発振器である。
FIG. 4 shows a digital receiver according to the fourth embodiment of the present invention. In FIG. 4, 401 is a frequency converter for converting a digitally modulated high frequency signal into an intermediate frequency signal, 402 is an intermediate frequency band pass filter, 403 is a quadrature detector for quadrature detecting the intermediate frequency signal and converting it into a baseband signal, 404A and 404B are low pass filters, 405A and 405
B is an A / D converter, 406 is a level detector that detects the received signal level from the baseband signal, 407 is a phase error detector that detects the phase error between the received signal carrier and the reproduced carrier, and 408 is the baseband signal. An error correction decoder that decodes the received signal from and performs error correction to determine whether the received signal and the fixed oscillator are synchronized, 409 is a level value signal from the level detector 406 and a phase error signal from the phase error detector 407. And a sweep / track control circuit for generating a control signal from the phase uncertain signal from the error correction decoder 408, 410 is a low pass filter, 411 is a D / A converter, 412 is a fixed oscillator,
413 is a voltage controlled oscillator that is input to the frequency converter 401 and whose oscillation frequency is controlled by a control signal.

【0021】以上のように構成されたディジタル受信装
置について、その動作を説明する。まず、ディジタル変
調された高周波信号は周波数変換器401により中間周波
信号に変換され、中間周波帯域通過フィルタ402では中
間周波信号以外の余分なスプリアス信号が除かれた後、
直交検波器403に入力される。直交検波器403では入力さ
れた中間周波信号が固定発振器412でベ−スバンド信号
に変換され、そのベ−スバンド信号はローパスフィルタ
404Aと404Bで波形整形され、A/D変換器405Aと405
Bでディジタルデータに変換される。このベースバンド
信号のディジタルデータから、レベル検出器406では受
信信号レベルを検出しレベル値信号を出力し、また、位
相誤差検出器407では受信信号の搬送波と固定発振器412
の位相誤差を検出し、位相誤差信号を出力し、そして、
誤り訂正復号器408では受信信号の搬送波と再生搬送波
が同期しているか判断し、位相不確定信号を出力する。
スイープ/トラック制御回路409では、まず、レベル値
信号から受信信号と再生搬送波の周波数が同期していな
いと判断されるとスイープし、次に位相不確定信号から
同期していないと判断されるとスイープし、位相誤差信
号から受信信号と再生搬送波の位相が同期していないと
判断されるとトラックする制御信号を生成し、その制御
信号はローパスフィルタ410で波形整形され、D/A変
換器411でアナログ値に変換される。そして、そのアナ
ログ制御信号で電圧制御発振器413の周波数と位相が制
御され、受信信号と同期のとれたディジタル受信装置と
なる。
The operation of the digital receiving apparatus configured as described above will be described. First, the digitally modulated high-frequency signal is converted into an intermediate frequency signal by the frequency converter 401, and after the extra spurious signal other than the intermediate frequency signal is removed by the intermediate frequency band pass filter 402,
It is input to the quadrature detector 403. In the quadrature detector 403, the input intermediate frequency signal is converted into a baseband signal by the fixed oscillator 412, and the baseband signal is a low pass filter.
Waveform shaping by 404A and 404B, A / D converter 405A and 405
Converted to digital data at B. From the digital data of the baseband signal, the level detector 406 detects the received signal level and outputs a level value signal, and the phase error detector 407 outputs the carrier wave of the received signal and the fixed oscillator 412.
Detect the phase error of, output the phase error signal, and
The error correction decoder 408 determines whether the carrier wave of the received signal and the reproduced carrier wave are synchronized, and outputs a phase indeterminate signal.
The sweep / track control circuit 409 first sweeps when it is determined from the level value signal that the frequencies of the received signal and the reproduced carrier wave are not synchronized, and then when it is determined from the phase indeterminate signal that they are not synchronized. When a sweep is performed and it is determined from the phase error signal that the phase of the received signal and the reproduced carrier is not synchronized, a control signal for tracking is generated, the control signal is waveform-shaped by the low-pass filter 410, and the D / A converter 411 is generated. Is converted into an analog value. Then, the frequency and phase of the voltage-controlled oscillator 413 are controlled by the analog control signal, and the digital receiving device is synchronized with the received signal.

【0022】以上のように、上記本発明の第4の実施例
では、まず、レベル検出器を用いて受信信号レベルを検
出することにより受信信号と固定発振器の周波数同期を
判断し、同期していないときはスイープするステップ範
囲を可変として周波数を同期させ、次により正確に周波
数同期ができるように位相不確定信号を用いて同期を図
るので、誤り訂正復号器からINIT信号を用いて同期
させる、より高速で、しかも正確な同期が可能となるデ
ィジタル受信装置を実現できる。
As described above, in the fourth embodiment of the present invention, first, the level synchronization of the received signal and the fixed oscillator is determined by detecting the level of the received signal by using the level detector, and the synchronization is achieved. If not, the step range to be swept is changed to synchronize the frequency, and the phase indeterminate signal is used for synchronization so that the frequency can be synchronized more accurately. Therefore, the error correction decoder uses the INIT signal for synchronization. It is possible to realize a digital receiving apparatus that enables faster and more accurate synchronization.

【0023】図5は本発明における第5の実施例のディ
ジタル受信装置である。図5において、501はディジタ
ル変調された高周波信号を中間周波信号に変換する周波
数変換器、502は中間周波帯域通過フィルタ、503は中間
周波信号を直交検波しベースバンド信号に変換する直交
検波器、504Aと504Bはローパスフィルタ、505Aと505
BはA/D変換器、506は中間周波信号から受信信号レ
ベルを検出するレベル検出器、507は受信信号の搬送波
と再生搬送波の位相誤差を検出する位相誤差検出器、50
8はレベル検出器からのレベル値信号と位相誤差検出器
からの位相誤差信号から制御信号を生成するスイープ/
トラック制御回路、509はローパスフィルタ、510はD/
A変換器、511は制御信号により再生搬送波の周波数と
位相を制御し直交検波器503に提供する電圧制御発振
器、512は一定の周波数で発振する固定発振器である。
FIG. 5 shows a digital receiving apparatus according to the fifth embodiment of the present invention. In FIG. 5, 501 is a frequency converter for converting a digitally modulated high frequency signal into an intermediate frequency signal, 502 is an intermediate frequency band pass filter, 503 is a quadrature detector for quadrature detecting the intermediate frequency signal and converting it into a baseband signal, 504A and 504B are low pass filters, 505A and 505
B is an A / D converter, 506 is a level detector that detects the received signal level from the intermediate frequency signal, 507 is a phase error detector that detects the phase error between the carrier wave of the received signal and the reproduced carrier wave, 50
8 is a sweep / generates a control signal from the level value signal from the level detector and the phase error signal from the phase error detector
Track control circuit, 509 low pass filter, 510 D /
An A converter, 511 is a voltage controlled oscillator that controls the frequency and phase of the reproduced carrier wave by a control signal and provides it to the quadrature detector 503, and 512 is a fixed oscillator that oscillates at a constant frequency.

【0024】以上のように構成されたディジタル受信装
置について、その動作を説明する。まず、ディジタル変
調された高周波信号は周波数変換器501により中間周波
信号に変換され、中間周波帯域通過フィルタ502では中
間周波信号以外の余分なスプリアス信号が除かれた後、
直交検波器503に入力される。また、この中間周波信号
からレベル検出器506では受信信号レベルを検出しレベ
ル値信号を出力する。直交検波器503では入力された中
間周波信号が電圧制御発振器511からの再生搬送波でベ
−スバンド信号に変換され、そのベ−スバンド信号はロ
ーパスフィルタ504Aと504Bで波形整形され、A/D変
換器505Aと505Bでディジタルデータに変換される。こ
のベースバンド信号のディジタルデータから、位相誤差
検出器507では受信信号の搬送波と再生搬送波の位相誤
差を検出し、位相誤差信号を出力する。スイープ/トラ
ック制御回路508では、レベル値信号から受信信号と再
生搬送波の周波数が同期していないと判断されるとスイ
ープし、位相誤差信号から受信信号と再生搬送波の位相
が同期していないと判断されるとトラックする制御信号
を生成し、その制御信号はローパスフィルタ509で波形
整形され、D/A変換器510でアナログ値に変換され
る。そして、そのアナログ制御信号を基に電圧制御発振
器511で再生搬送波の周波数と位相を制御することによ
り、受信信号と同期のとれたディジタル受信装置とな
る。
The operation of the digital receiving apparatus configured as above will be described. First, the digitally modulated high-frequency signal is converted into an intermediate-frequency signal by the frequency converter 501, and the intermediate-frequency bandpass filter 502 removes extra spurious signals other than the intermediate-frequency signal.
It is input to the quadrature detector 503. A level detector 506 detects the received signal level from this intermediate frequency signal and outputs a level value signal. In the quadrature detector 503, the input intermediate frequency signal is converted into a baseband signal by the reproduced carrier from the voltage controlled oscillator 511, the baseband signal is waveform-shaped by the low pass filters 504A and 504B, and the A / D converter is used. Converted to digital data at 505A and 505B. From the digital data of the baseband signal, the phase error detector 507 detects the phase error between the carrier wave of the received signal and the reproduced carrier wave, and outputs the phase error signal. The sweep / track control circuit 508 sweeps when it is determined from the level value signal that the frequencies of the received signal and the reproduced carrier are not synchronized, and determines that the phase of the received signal and the reproduced carrier is not synchronized from the phase error signal. Then, a control signal for tracking is generated, the control signal is waveform-shaped by the low-pass filter 509, and converted into an analog value by the D / A converter 510. Then, by controlling the frequency and phase of the reproduced carrier wave by the voltage controlled oscillator 511 based on the analog control signal, a digital receiving device synchronized with the received signal is obtained.

【0025】以上のように、上記本発明の第5の実施例
では、レベル検出器を用いて受信信号レベルを検出する
ことにより受信信号の搬送波と再生搬送波の周波数同期
を判断し、同期していないときはスイープするステップ
範囲を可変とすることにより、誤り訂正復号器からIN
IT信号を用いて同期させる、より高速な同期が可能と
なるディジタル受信装置を実現できる。
As described above, in the fifth embodiment of the present invention, the level detector is used to detect the received signal level to determine the frequency synchronization between the carrier wave of the received signal and the reproduced carrier wave, and to synchronize them. If not, the step range to be swept is made variable so that the error correction decoder can
It is possible to realize a digital receiving apparatus that enables higher-speed synchronization by using the IT signal for synchronization.

【0026】図6は本発明における第6の実施例のディ
ジタル受信装置である。図6において、601はディジタ
ル変調された高周波信号を中間周波信号に変換する周波
数変換器、602は中間周波帯域通過フィルタ、603は中間
周波信号を直交検波しベースバンド信号に変換する直交
検波器、604Aと604Bはローパスフィルタ、605Aと605
BはA/D変換器、606は中間周波信号から受信信号レ
ベルを検出するレベル検出器、607は受信信号の搬送波
と再生搬送波の位相誤差を検出する位相誤差検出器、60
8は、ベースバンド信号から受信信号を復号し誤り訂正
を行い、受信信号と再生搬送波が同期しているか判断す
る誤り訂正復号器、609はレベル検出器からのレベル値
信号と位相誤差検出器からの位相誤差信号と誤り訂正復
号器からの位相不確定信号から制御信号を生成するスイ
ープ/トラック制御回路、610はローパスフィルタ、611
はD/A変換器、612は制御信号により再生搬送波の周
波数と位相を制御し直交検波器603に提供する電圧制御
発振器、613は一定の周波数で発振する固定発振器であ
る。
FIG. 6 shows a digital receiver according to the sixth embodiment of the present invention. In FIG. 6, 601 is a frequency converter for converting a digitally modulated high frequency signal into an intermediate frequency signal, 602 is an intermediate frequency band pass filter, 603 is a quadrature detector for quadrature detecting the intermediate frequency signal and converting it into a baseband signal, 604A and 604B are low-pass filters, 605A and 605
B is an A / D converter, 606 is a level detector that detects the received signal level from the intermediate frequency signal, 607 is a phase error detector that detects the phase error between the carrier wave of the received signal and the reproduced carrier wave, 60
8 is an error correction decoder that decodes the received signal from the baseband signal and performs error correction to determine whether the received signal and the reproduced carrier wave are in sync, and 609 is the level value signal from the level detector and the phase error detector Sweep / track control circuit for generating a control signal from the phase error signal from the phase error signal and the phase uncertainty signal from the error correction decoder, 610 is a low-pass filter, 611
Is a D / A converter, 612 is a voltage controlled oscillator which controls the frequency and phase of the reproduced carrier wave by a control signal and provides it to the quadrature detector 603, and 613 is a fixed oscillator which oscillates at a constant frequency.

【0027】以上のように構成されたディジタル受信装
置について、その動作を説明する。まず、ディジタル変
調された高周波信号は周波数変換器601により中間周波
信号に変換され、中間周波帯域通過フィルタ602では中
間周波信号以外の余分なスプリアス信号が除かれた後、
直交検波器603に入力される。また、この中間周波信号
からレベル検出器606では受信信号レベルを検出しレベ
ル値信号を出力する。直交検波器603では入力された中
間周波信号が電圧制御発振器511からの再生搬送波でベ
−スバンド信号に変換され、そのベ−スバンド信号はロ
ーパスフィルタ604Aと604Bで波形整形され、A/D変
換器605Aと605Bでディジタルデータに変換される。こ
のベースバンド信号のディジタルデータから、位相誤差
検出器607では受信信号の搬送波と再生搬送波の位相誤
差を検出し、位相誤差信号を出力し、また、誤り訂正復
号器608では受信信号の搬送波と再生搬送波が同期して
いるか判断し、位相不確定信号を出力する。スイープ/
トラック制御回路609では、まず、レベル値信号から受
信信号と再生搬送波の周波数が同期していないと判断さ
れるとスイープし、次に位相不確定信号から同期してい
ないと判断されるとスイープし、位相誤差信号から受信
信号と再生搬送波の位相が同期していないと判断される
とトラックする制御信号を生成し、その制御信号はロー
パスフィルタ610で波形整形され、D/A変換器611でア
ナログ値に変換される。そして、そのアナログ制御信号
を基に電圧制御発振器612で再生搬送波の周波数と位相
を制御することにより、受信信号と同期のとれたディジ
タル受信装置となる。
The operation of the digital receiving apparatus configured as above will be described. First, the digitally modulated high-frequency signal is converted into an intermediate-frequency signal by the frequency converter 601, and the intermediate-frequency bandpass filter 602 removes extra spurious signals other than the intermediate-frequency signal.
It is input to the quadrature detector 603. The level detector 606 detects the received signal level from the intermediate frequency signal and outputs a level value signal. In the quadrature detector 603, the input intermediate frequency signal is converted into a base band signal by the reproduced carrier from the voltage controlled oscillator 511, the base band signal is waveform-shaped by the low pass filters 604A and 604B, and the A / D converter is used. Converted to digital data at 605A and 605B. From the digital data of the baseband signal, the phase error detector 607 detects the phase error between the carrier of the received signal and the reproduced carrier and outputs the phase error signal, and the error correction decoder 608 reproduces the carrier of the received signal and the reproduced signal. It determines whether the carrier waves are synchronized and outputs a phase indetermination signal. sweep/
The track control circuit 609 first sweeps when it is determined from the level value signal that the frequency of the received signal and the frequency of the reproduced carrier wave are not synchronized, and then sweeps when it is determined that they are not synchronized from the phase indeterminate signal. When it is determined from the phase error signal that the phase of the received signal and the phase of the reproduced carrier are not synchronized, a control signal for tracking is generated, the control signal is waveform-shaped by the low-pass filter 610, and is analogized by the D / A converter 611. Is converted to a value. Then, by controlling the frequency and phase of the reproduced carrier wave by the voltage controlled oscillator 612 based on the analog control signal, a digital receiving device synchronized with the received signal is obtained.

【0028】以上のように、上記本発明の第6の実施例
では、まず、レベル検出器を用いて受信信号レベルを検
出することにより受信信号の搬送波と再生搬送波の周波
数同期を判断し、同期していないときはスイープするス
テップ範囲を可変として周波数を同期させ、次に、より
正確に周波数同期ができるように位相不確定信号を用い
て同期を図るので、誤り訂正復号器からINIT信号を
用いて同期させる、より高速で、しかも正確な同期が可
能となるディジタル受信装置を実現できる。
As described above, according to the sixth embodiment of the present invention, first, the level detector is used to detect the received signal level to determine the frequency synchronization between the carrier wave of the received signal and the reproduced carrier wave, and to synchronize. If not, use the INIT signal from the error correction decoder because the frequency is synchronized by changing the step range to be swept and then the phase indeterminate signal is used for synchronization so that the frequency can be synchronized more accurately. Thus, it is possible to realize a digital receiving apparatus that synchronizes with each other to achieve higher speed and more accurate synchronization.

【0029】図7は本発明における第7の実施例のディ
ジタル受信装置である。図7において、701はディジタ
ル変調された高周波信号を中間周波信号に変換する周波
数変換器、702は中間周波帯域通過フィルタ、703は中間
周波信号を直交検波しベースバンド信号に変換する直交
検波器、704Aと704Bはローパスフィルタ、705Aと705
BはA/D変換器、706はベースバンド信号から受信信
号レベルを検出するレベル検出器、707は受信信号の搬
送波と再生搬送波の位相誤差を検出する位相誤差検出
器、708はレベル検出器からのレベル値信号と位相誤差
検出器からの位相誤差信号から制御信号を生成するスイ
ープ/トラック制御回路、709はローパスフィルタ、710
はD/A変換器、711は固定発振器、712は周波数変換器
701に入力され、制御信号により発振周波数が制御され
る電圧制御発振器である。
FIG. 7 shows a digital receiver according to the seventh embodiment of the present invention. In FIG. 7, 701 is a frequency converter for converting a digitally modulated high frequency signal into an intermediate frequency signal, 702 is an intermediate frequency band pass filter, 703 is a quadrature detector for quadrature detecting the intermediate frequency signal and converting it into a baseband signal, 704A and 704B are low pass filters, 705A and 705
B is an A / D converter, 706 is a level detector that detects the received signal level from the baseband signal, 707 is a phase error detector that detects the phase error between the received signal carrier and the reproduced carrier, and 708 is the level detector. A sweep / track control circuit for generating a control signal from the phase value signal from the phase error signal and the phase error signal from the phase error detector, 709 is a low-pass filter, 710
Is a D / A converter, 711 is a fixed oscillator, 712 is a frequency converter
It is a voltage-controlled oscillator that is input to 701 and whose oscillation frequency is controlled by a control signal.

【0030】以上のように構成されたディジタル受信装
置について、その動作を説明する。まず、ディジタル変
調された高周波信号は周波数変換器701により中間周波
信号に変換され、中間周波帯域通過フィルタ702では中
間周波信号以外の余分なスプリアス信号が除かれた後、
直交検波器703に入力される。また、この中間周波信号
からレベル検出器706では受信信号レベルを検出しレベ
ル値信号を出力する。直交検波器703では入力された中
間周波信号が固定発振器711でベ−スバンド信号に変換
され、そのベ−スバンド信号はローパスフィルタ704A
と704Bで波形整形され、A/D変換器705Aと705Bで
ディジタルデータに変換される。このベースバンド信号
のディジタルデータから、位相誤差検出器707では受信
信号の搬送波と固定発振器711の位相誤差を検出し、位
相誤差信号を出力する。スイープ/トラック制御回路70
8では、レベル値信号から受信信号と固定発振器711の周
波数が同期していないと判断されるとスイープし、位相
誤差信号から受信信号と固定発振器711の位相が同期し
ていないと判断されるとトラックする制御信号を生成
し、その制御信号はローパスフィルタ709で波形整形さ
れ、D/A変換器710でアナログ値に変換される。そし
て、そのアナログ制御信号で電圧制御発振器712の周波
数と位相が制御され、受信信号と同期のとれたディジタ
ル受信装置となる。
The operation of the digital receiving apparatus configured as above will be described. First, the digitally modulated high frequency signal is converted into an intermediate frequency signal by the frequency converter 701, and after the extra spurious signal other than the intermediate frequency signal is removed by the intermediate frequency band pass filter 702,
It is input to the quadrature detector 703. The level detector 706 detects the received signal level from the intermediate frequency signal and outputs a level value signal. In the quadrature detector 703, the input intermediate frequency signal is converted into a baseband signal by the fixed oscillator 711, and the baseband signal is low-pass filter 704A.
And 704B perform waveform shaping, and are converted into digital data by A / D converters 705A and 705B. From the digital data of the baseband signal, the phase error detector 707 detects the phase error between the carrier wave of the received signal and the fixed oscillator 711, and outputs the phase error signal. Sweep / track control circuit 70
In FIG. 8, when it is determined from the level value signal that the received signal and the frequency of the fixed oscillator 711 are not synchronized, sweeping is performed, and when it is determined from the phase error signal that the received signal and the fixed oscillator 711 are not synchronized in phase. A control signal for tracking is generated, the control signal is waveform-shaped by the low-pass filter 709, and converted into an analog value by the D / A converter 710. Then, the frequency and phase of the voltage controlled oscillator 712 are controlled by the analog control signal, and the digital receiving device is synchronized with the received signal.

【0031】以上のように、上記本発明の第7の実施例
では、レベル検出器を用いて受信信号レベルを検出する
ことにより受信信号と固定発振器の周波数同期を判断
し、同期していないときはスイープするステップ範囲を
可変とすることにより、誤り訂正復号器からINIT信
号を用いて同期させる、より高速な同期が可能となるデ
ィジタル受信装置を実現できる。
As described above, in the seventh embodiment of the present invention, the frequency synchronization between the received signal and the fixed oscillator is judged by detecting the received signal level by using the level detector, and when not synchronized, By making the sweeping step range variable, it is possible to realize a digital receiving apparatus that synchronizes using the INIT signal from the error correction decoder and that enables faster synchronization.

【0032】図8は本発明における第8の実施例のディ
ジタル受信装置である。図8において、801はディジタ
ル変調された高周波信号を中間周波信号に変換する周波
数変換器、802は中間周波帯域通過フィルタ、803は中間
周波信号を直交検波しベースバンド信号に変換する直交
検波器、804Aと804Bはローパスフィルタ、805Aと805
BはA/D変換器、806はベースバンド信号から受信信
号レベルを検出するレベル検出器、807は受信信号の搬
送波と再生搬送波の位相誤差を検出する位相誤差検出
器、808は、ベースバンド信号から受信信号を復号し誤
り訂正を行い、受信信号と固定発振器が同期しているか
判断する誤り訂正復号器、809はレベル検出器からのレ
ベル値信号と位相誤差検出器からの位相誤差信号と誤り
訂正復号器からの位相不確定信号から制御信号を生成す
るスイープ/トラック制御回路、810はローパスフィル
タ、811はD/A変換器、812は固定発振器、813は周波
数変換器801に入力され、制御信号により発振周波数が
制御される電圧制御発振器である。
FIG. 8 shows a digital receiver according to the eighth embodiment of the present invention. In FIG. 8, 801 is a frequency converter for converting a digitally modulated high frequency signal into an intermediate frequency signal, 802 is an intermediate frequency band pass filter, 803 is a quadrature detector for quadrature detecting the intermediate frequency signal and converting it into a baseband signal, 804A and 804B are low pass filters, 805A and 805
B is an A / D converter, 806 is a level detector that detects the received signal level from the baseband signal, 807 is a phase error detector that detects the phase error between the received signal carrier and the reproduced carrier, and 808 is the baseband signal. An error correction decoder that decodes the received signal from and corrects the error and determines whether the received signal and the fixed oscillator are synchronized, 809 is the level value signal from the level detector and the phase error signal from the phase error detector A sweep / track control circuit that generates a control signal from the phase indeterminate signal from the correction decoder, 810 is a low-pass filter, 811 is a D / A converter, 812 is a fixed oscillator, and 813 is input to the frequency converter 801, and controlled. It is a voltage controlled oscillator whose oscillation frequency is controlled by a signal.

【0033】以上のように構成されたディジタル受信装
置について、その動作を説明する。まず、ディジタル変
調された高周波信号は周波数変換器801により中間周波
信号に変換され、中間周波帯域通過フィルタ802では中
間周波信号以外の余分なスプリアス信号が除かれた後、
直交検波器803に入力される。また、この中間周波信号
からレベル検出器806では受信信号レベルを検出しレベ
ル値信号を出力する。直交検波器803では入力された中
間周波信号が固定発振器812でベ−スバンド信号に変換
され、そのベ−スバンド信号はローパスフィルタ804A
と804Bで波形整形され、A/D変換器805Aと805Bで
ディジタルデータに変換される。このベースバンド信号
のディジタルデータから、位相誤差検出器807では受信
信号の搬送波と固定発振器812の位相誤差を検出し、位
相誤差信号を出力し、また、誤り訂正復号器808では受
信信号の搬送波と再生搬送波が同期しているか判断し、
位相不確定信号を出力する。スイープ/トラック制御回
路809では、まず、レベル値信号から受信信号と再生搬
送波の周波数が同期していないと判断されるとスイープ
し、次に位相不確定信号から同期していないと判断され
るとスイープし、位相誤差信号から受信信号と再生搬送
波の位相が同期していないと判断されるとトラックする
制御信号を生成し、その制御信号はローパスフィルタ81
0で波形整形され、D/A変換器811でアナログ値に変換
される。そして、そのアナログ制御信号で電圧制御発振
器813の周波数と位相が制御され、受信信号と同期のと
れたディジタル受信装置となる。
The operation of the digital receiving apparatus configured as described above will be described. First, the digitally modulated high frequency signal is converted into an intermediate frequency signal by the frequency converter 801, and after the extra spurious signal other than the intermediate frequency signal is removed by the intermediate frequency band pass filter 802,
It is input to the quadrature detector 803. The level detector 806 detects the received signal level from the intermediate frequency signal and outputs a level value signal. In the quadrature detector 803, the input intermediate frequency signal is converted into a baseband signal by the fixed oscillator 812, and the baseband signal is low-pass filter 804A.
And 804B perform waveform shaping, and are converted into digital data by A / D converters 805A and 805B. From the digital data of this baseband signal, the phase error detector 807 detects the carrier wave of the received signal and the phase error of the fixed oscillator 812, outputs the phase error signal, and the error correction decoder 808 detects the carrier wave of the received signal as the carrier wave. Determine if the playback carrier is in sync,
Outputs the phase indetermination signal. The sweep / track control circuit 809 first sweeps when it is determined from the level value signal that the frequency of the received signal and the frequency of the reproduced carrier wave are not synchronized, and then when it is determined from the phase uncertain signal that they are not synchronized. A sweep is performed, and when it is determined from the phase error signal that the phase of the received signal and the reproduced carrier is not synchronized, a control signal for tracking is generated, and the control signal is a low-pass filter 81.
The waveform is shaped at 0 and converted into an analog value by the D / A converter 811. Then, the frequency and the phase of the voltage controlled oscillator 813 are controlled by the analog control signal, and the digital receiving device is synchronized with the received signal.

【0034】以上のように、上記本発明の第8の実施例
では、まず、レベル検出器を用いて受信信号レベルを検
出することにより受信信号と固定発振器の周波数同期を
判断し、同期していないときはスイープするステップ範
囲を可変として周波数を同期させ、次により正確に周波
数同期ができるように位相不確定信号を用いて同期を図
るので、誤り訂正復号器からINIT信号を用いて同期
させる、より高速で、しかも正確な同期が可能となるデ
ィジタル受信装置を実現できる。
As described above, in the eighth embodiment of the present invention, first, the level of the received signal is detected by using the level detector to determine the frequency synchronization between the received signal and the fixed oscillator, and the synchronization is achieved. If not, the step range to be swept is changed to synchronize the frequency, and the phase indeterminate signal is used for synchronization so that the frequency can be synchronized more accurately. Therefore, the error correction decoder uses the INIT signal for synchronization. It is possible to realize a digital receiving apparatus that enables faster and more accurate synchronization.

【0035】図9は本発明による実施例のディジタル受
信装置であり、特に、図1,図3,図5,図7の実施例
における電圧制御発振器の発振周波数と位相を制御する
スイープ/トラック制御回路を示す図である。図9にお
いて、901はレベル値信号から直交検波器における受信
信号の搬送波と発振器の周波数誤差をみる比較回路、90
2はスイープするステップ範囲を設定するΔF設定回
路、903はΔF設定回路902の出力信号から計算値をアッ
プあるいはダウンするアップ/ダウンカウンタ、904は
アップ/ダウンカウンタ903からの計算値を位相誤差信
号からの加算/減算制御信号により加算あるいは減算す
る加算/減算回路である。
FIG. 9 shows a digital receiver according to an embodiment of the present invention, and in particular, sweep / track control for controlling the oscillation frequency and phase of the voltage controlled oscillator in the embodiments of FIGS. 1, 3, 5, and 7. It is a figure which shows a circuit. In FIG. 9, reference numeral 901 is a comparison circuit for checking the frequency error between the carrier of the received signal and the oscillator in the quadrature detector from the level value signal,
2 is a ΔF setting circuit that sets the step range to be swept, 903 is an up / down counter that increases or decreases the calculated value from the output signal of the ΔF setting circuit 902, and 904 is the phase error signal that is the calculated value from the up / down counter 903. Is an addition / subtraction circuit that performs addition or subtraction according to the addition / subtraction control signal from.

【0036】以上のように構成されたスイープ/トラッ
ク制御回路について、その動作を説明する。まず、比較
回路では、レベル検出器からのレベル値(レベル値信号)
を、直交検波器における受信信号の搬送波と発振器の周
波数が同期しているときのレベル値と比較する。そし
て、レベル値が一致するまでスイープするステップ範囲
をΔF1としてΔF設定回路902で設定される。レベル
値が一致したら、次に位相誤差信号から直交検波器にお
ける受信信号の搬送波と発振器の位相誤差がなくなるま
で、トラックするステップ範囲をΔF2としてΔF設定
回路902で設定される。アップ/ダウンカウンタ903では
ステップ範囲ΔFの計算値をアップあるいはダウンす
る。最後に、加算/減算回路904でアップ/ダウンカウ
ンタ903からの計算値を、位相誤差信号からの加算/減
算制御信号により加算あるいは減算することにより、電
圧制御発振器の発振周波数と位相を制御するスイープ/
トラック制御回路となる。
The operation of the sweep / track control circuit configured as described above will be described. First, in the comparison circuit, the level value (level value signal) from the level detector
Is compared with the level value when the carrier wave of the received signal in the quadrature detector and the frequency of the oscillator are synchronized. The ΔF setting circuit 902 sets the step range of sweeping until the level values match as ΔF1. When the level values match, the ΔF setting circuit 902 sets the tracking step range as ΔF2 until there is no phase error between the carrier of the received signal and the oscillator in the quadrature detector from the phase error signal. The up / down counter 903 increments or decrements the calculated value of the step range ΔF. Finally, the addition / subtraction circuit 904 adds or subtracts the calculated value from the up / down counter 903 by the addition / subtraction control signal from the phase error signal to sweep to control the oscillation frequency and phase of the voltage controlled oscillator. /
It becomes a track control circuit.

【0037】図10は本発明における実施例のディジタル
受信装置であり、特に、図2,図4,図6,図8の実施
例における電圧制御発振器の発振周波数と位相を制御す
るスイープ/トラック制御回路を示す図である。図10に
おいて、1001はレベル値信号から直交検波器における受
信信号の搬送波と発振器の周波数誤差をみる比較回路、
1002はスイープするステップ範囲を設定するΔF設定回
路、1003はΔF設定回路1002の出力信号から計算値をア
ップあるいはダウンするアップ/ダウンカウンタ、1004
はアップ/ダウンカウンタ1003からの計算値を位相誤差
信号からの加算/減算制御信号により加算あるいは減算
する加算/減算回路である。
FIG. 10 shows a digital receiver according to an embodiment of the present invention. In particular, sweep / track control for controlling the oscillation frequency and phase of the voltage controlled oscillator in the embodiments of FIGS. 2, 4, 6 and 8. It is a figure which shows a circuit. In FIG. 10, 1001 is a comparison circuit for checking the frequency error between the carrier and the oscillator of the received signal in the quadrature detector from the level value signal,
1002 is a ΔF setting circuit for setting the step range to be swept, 1003 is an up / down counter for increasing or decreasing the calculated value from the output signal of the ΔF setting circuit 1002, 1004
Is an adder / subtractor circuit that adds or subtracts the calculated value from the up / down counter 1003 by the add / subtract control signal from the phase error signal.

【0038】以上のように構成されたスイープ/トラッ
ク制御回路について、その動作を説明する。まず、比較
回路1001では、レベル検出器からのレベル値(レベル値
信号)を、直交検波器における受信信号の搬送波と発振
器の周波数が同期しているときのレベル値と比較する。
そして、レベル値が一致するまでスイープするステップ
範囲をΔF1としてΔF設定回路1002で設定される。レ
ベル値が一致したら、次により正確に周波数が同期でき
るように位相不確定信号から受信信号の搬送波と発振器
の周波数の同期を調べ、同期するまでスイープするステ
ップ範囲をΔF2としてΔF設定回路1002で設定され
る。そして、周波数が同期したら、次に位相誤差信号か
ら直交検波器における受信信号の搬送波と発振器の位相
誤差がなくなるまで、トラックするステップ範囲をΔF
3としてΔF設定回路1002で設定される。アップ/ダウ
ンカウンタ1003ではステップ範囲ΔFの計算値をアップ
あるいはダウンする。最後に、加算/減算回路1004でア
ップ/ダウンカウンタ1003からの計算値を、位相誤差信
号からの加算/減算制御信号により加算あるいは減算す
ることにより、電圧制御発振器の発振周波数と位相を制
御するスイープ/トラック制御回路となる。
The operation of the sweep / track control circuit configured as described above will be described. First, the comparison circuit 1001 compares the level value (level value signal) from the level detector with the level value when the carrier wave of the received signal in the quadrature detector and the frequency of the oscillator are synchronized.
Then, the step range for sweeping until the level values match is set as ΔF1 by the ΔF setting circuit 1002. If the level values match, check the synchronization between the carrier wave of the received signal and the frequency of the oscillator from the phase indeterminate signal so that the frequency can be synchronized more accurately, and set the step range to sweep until they are synchronized as ΔF2 in the ΔF setting circuit 1002. To be done. Then, when the frequencies are synchronized, the step range to be tracked is ΔF until the phase error between the carrier of the received signal in the quadrature detector and the oscillator of the phase error signal disappears.
3 is set by the ΔF setting circuit 1002. The up / down counter 1003 increments or decrements the calculated value of the step range ΔF. Lastly, the addition / subtraction circuit 1004 adds or subtracts the calculation value from the up / down counter 1003 by the addition / subtraction control signal from the phase error signal to sweep the oscillation frequency and phase of the voltage controlled oscillator. / It becomes a track control circuit.

【0039】[0039]

【発明の効果】以上のように本発明によれば、次の効果
がある。すなわち、(1)レベル検出器を用いて受信信号
レベルを検出することにより受信信号の搬送波と再生搬
送波の周波数同期を判断し、同期していないときはスイ
ープするステップ範囲を可変として周波数を同期させる
ので、従来の誤り訂正復号器からINIT信号を用いて
同期させる、より高速な同期が可能となるディジタル受
信装置を実現できる。また、(2)レベル検出器を用いて
受信信号レベルを検出することにより受信信号の搬送波
と再生搬送波の周波数同期を判断し、同期していないと
きはスイープするステップ範囲を可変として周波数を同
期させ、次により正確に周波数同期ができるように位相
不確定信号を用いて同期を図るので、誤り訂正復号器か
らINIT信号を用いて同期させる、より高速で、しか
も正確な同期が可能となるディジタル受信装置を実現で
きる。さらにまた、(3)レベル値信号や位相不確定信号
からスイープするステップ範囲ΔFを設定し、また位相
誤差信号からトラックするステップ範囲ΔFを設定する
ことにより、高速で正確な同期が可能となるディジタル
受信装置を実現できる。
As described above, the present invention has the following effects. That is, (1) the frequency synchronization between the carrier of the received signal and the reproduced carrier is judged by detecting the received signal level using the level detector, and when not synchronized, the frequency is synchronized by changing the sweep step range. Therefore, it is possible to realize a digital receiving apparatus capable of faster synchronization by synchronizing using a INIT signal from a conventional error correction decoder. (2) The level detector detects the received signal level to determine the frequency synchronization between the carrier of the received signal and the reproduced carrier, and if not synchronized, the sweep step range is made variable to synchronize the frequencies. , Next, since the synchronization is achieved by using the phase indeterminate signal so that the frequency can be synchronized more accurately, the synchronization is performed by using the INIT signal from the error correction decoder. High speed and accurate digital reception is possible. The device can be realized. Furthermore, (3) By setting the step range ΔF that sweeps from the level value signal and the phase indetermination signal and the step range ΔF that tracks from the phase error signal, high-speed and accurate synchronization becomes possible. A receiver can be realized.

【図面の簡単な説明】[Brief description of drawings]

【図1】本発明の第1の実施例におけるディジタル受信
装置のブロック図である。
FIG. 1 is a block diagram of a digital receiving apparatus according to a first embodiment of the present invention.

【図2】本発明の第2の実施例におけるディジタル受信
装置のブロック図である。
FIG. 2 is a block diagram of a digital receiving apparatus according to a second embodiment of the present invention.

【図3】本発明の第3の実施例におけるディジタル受信
装置のブロック図である。
FIG. 3 is a block diagram of a digital receiving apparatus according to a third embodiment of the present invention.

【図4】本発明の第4の実施例におけるディジタル受信
装置のブロック図である。
FIG. 4 is a block diagram of a digital receiving apparatus according to a fourth embodiment of the present invention.

【図5】本発明の第5の実施例におけるディジタル受信
装置のブロック図である。
FIG. 5 is a block diagram of a digital receiving apparatus according to a fifth embodiment of the present invention.

【図6】本発明の第6の実施例におけるディジタル受信
装置のブロック図である。
FIG. 6 is a block diagram of a digital receiving apparatus according to a sixth embodiment of the present invention.

【図7】本発明の第7の実施例におけるディジタル受信
装置のブロック図である。
FIG. 7 is a block diagram of a digital receiving apparatus according to a seventh embodiment of the present invention.

【図8】本発明の第8の実施例におけるディジタル受信
装置のブロック図である。
FIG. 8 is a block diagram of a digital receiving apparatus according to an eighth embodiment of the present invention.

【図9】本発明の実施例におけるディジタル受信装置、
特に図1,図3,図5,図7の実施例でのスイープ/ト
ラック制御回路のブロック図である。
FIG. 9 is a digital receiver according to an embodiment of the present invention,
FIG. 8 is a block diagram of a sweep / track control circuit in the embodiments of FIGS. 1, 3, 3, and 7, in particular.

【図10】本発明の実施例におけるディジタル受信装
置、特に図2,図4,図6,図8の実施例でのスイープ
/トラック制御回路のブロック図である。
10 is a block diagram of a digital receiver according to an embodiment of the present invention, particularly a sweep / track control circuit in the embodiments of FIGS. 2, 4, 6 and 8. FIG.

【図11】従来例におけるディジタル受信装置のブロッ
ク図である。
FIG. 11 is a block diagram of a digital receiving apparatus in a conventional example.

【符号の説明】[Explanation of symbols]

101,201,301,401,501,601,701,801…周波数変換
器、 102,202,302,402,502,602,702,802…中間
周波帯域通過フィルタ、 103,203,303,403,503,6
03,703,803…直交検波器、 104A,104B,109,204
A,204B,210,304A,304B,309,404A,404B,4
10,504A,504B,509,604A,604B,610,704A,7
04B,709,804A,804B,810,2002A,2002B…ロー
パスフィルタ、 105A,105B,205A,205B,305
A,305B,405A,405B,505A,505B,605A,605
B,705A,705B,805A,805B…A/D変換器、 10
6,206,306,406,506,606,706,806…レベル検出
器、 107,207,307,407,507,607,707,807…位相
誤差検出器、 208,408,608,808,2004…誤り訂正復
号器、 108,209,308,409,508,609,708,809…ス
イープ/トラック制御回路、 110,211,310,411,51
0,611,710,811…D/A変換器、 111,212,312,4
13,511,612,712,813,2008…電圧制御発振器、 11
2,213,311,412,512,613,711,812…固定発振器、
901,1001…比較回路、 902,1002…周波数範囲設定
回路、 903,1003…アップ/ダウンカウンタ、 904,
1004…加算/減算回路、 2001…直交位相検波器、 20
03…位相検出器、 2005…スイープ/トラック制御信号
発生部、 2006…ループフィルタ、 2007…周波数引き
込み補助部。
101, 201, 301, 401, 501, 601, 701, 801, ... Frequency converter, 102, 202, 302, 402, 502, 602, 702, 802 ... Intermediate frequency band pass filter, 103, 203, 303, 403, 503, 6
03, 703, 803 ... Quadrature detector, 104A, 104B, 109, 204
A, 204B, 210, 304A, 304B, 309, 404A, 404B, 4
10, 504A, 504B, 509, 604A, 604B, 610, 704A, 7
04B, 709, 804A, 804B, 810, 2002A, 2002B ... Low-pass filter, 105A, 105B, 205A, 205B, 305
A, 305B, 405A, 405B, 505A, 505B, 605A, 605
B, 705A, 705B, 805A, 805B ... A / D converter, 10
6, 206, 306, 406, 506, 606, 706, 806 ... Level detector, 107, 207, 307, 407, 507, 607, 707, 807 ... Phase error detector, 208, 408, 608, 808, 2004 ... Error correction decoder, 108, 209, 308, 409, 508, 609, 708, 809 ... Sweep / track control circuit, 110, 211, 310, 411, 51
0,611,710,811 ... D / A converter, 111,212,312,4
13, 511, 612, 712, 813, 2008 ... Voltage controlled oscillator, 11
2,213,311,412,512,613,711,812 ... Fixed oscillator,
901, 1001 ... Comparison circuit, 902, 1002 ... Frequency range setting circuit, 903, 1003 ... Up / down counter, 904,
1004 ... Addition / subtraction circuit, 2001 ... Quadrature phase detector, 20
03 ... Phase detector, 2005 ... Sweep / track control signal generator, 2006 ... Loop filter, 2007 ... Frequency acquisition auxiliary unit.

───────────────────────────────────────────────────── フロントページの続き (72)発明者 阪 博 大阪府門真市大字門真1006番地 松下電器 産業株式会社内 (72)発明者 浦田 和直 大阪府門真市大字門真1006番地 松下電器 産業株式会社内 (72)発明者 タッド バウザー 大阪府門真市大字門真1006番地 松下電器 産業株式会社内 (72)発明者 神野 一平 大阪府門真市大字門真1006番地 松下電器 産業株式会社内 (72)発明者 林 大介 大阪府門真市大字門真1006番地 松下電器 産業株式会社内 ─────────────────────────────────────────────────── ─── Continuation of the front page (72) Inventor Hiroshi Saka 1006 Kadoma, Kadoma City, Osaka Prefecture Matsushita Electric Industrial Co., Ltd. (72) Kazura Urata, 1006 Kadoma, Kadoma City, Osaka Matsushita Electric Industrial Co., Ltd. (72) Inventor Tad Bowser 1006 Kadoma, Kadoma City, Osaka Prefecture, Matsushita Electric Industrial Co., Ltd. (72) Ippei Jinno, 1006 Kadoma, Kadoma City, Osaka Prefecture (72) Inventor, Daisuke Hayashi Osaka 1006 Kadoma, Kadoma-shi, Fuchu Matsushita Electric Industrial Co., Ltd.

Claims (10)

【特許請求の範囲】[Claims] 【請求項1】 受信信号を再生搬送波で直交検波し、ベ
ースバンド信号に変換する直交検波器と、 前記ベースバンド信号から受信信号レベルを検出し、レ
ベル値信号を出力するレベル検出器と、 前記ベースバンド信号から受信信号の搬送波の位相と前
記再生搬送波の位相との位相誤差を検出し、位相誤差信
号を出力する位相誤差検出器と、 前記レベル値信号と前記位相誤差信号から制御信号を生
成し、その制御信号に基づいて、前記直交検波器に再生
搬送波を提供する電圧制御発振器の発振周波数と位相を
制御するスイープ/トラック制御回路とで構成されるこ
とを特徴とするディジタル受信装置。
1. A quadrature detector that quadrature-detects a received signal with a reproduction carrier and converts it into a baseband signal; a level detector that detects a received signal level from the baseband signal and outputs a level value signal; A phase error detector that detects a phase error between the phase of the received signal and the phase of the regenerated carrier from the baseband signal and outputs a phase error signal, and a control signal is generated from the level value signal and the phase error signal. And a sweep / track control circuit for controlling the oscillating frequency and phase of a voltage-controlled oscillator that provides a reproduced carrier wave to the quadrature detector based on the control signal.
【請求項2】 受信信号を再生搬送波で直交検波し、ベ
ースバンド信号に変換する直交検波器と、 前記ベースバンド信号から受信信号レベルを検出し、レ
ベル値信号を出力するレベル検出器と、 前記ベースバンド信号から受信信号の搬送波の位相と前
記再生搬送波の位相との位相誤差を検出し、位相誤差信
号を出力する位相誤差検出器と、 前記ベースバンド信号から受信信号を復号し誤り訂正す
ることにより、受信信号の搬送波と再生搬送波が同期し
ているかどうかを判定し、この判定結果に基づいて位相
不確定信号を出力する誤り訂正復号器と、 前記レベル値信号と前記位相誤差信号と前記位相不確定
信号から制御信号を生成し、その制御信号に基づいて前
記直交検波器に再生搬送波を提供する電圧制御発振器の
発振周波数と位相を制御するスイープ/トラック制御回
路とで構成されることを特徴とするディジタル受信装
置。
2. A quadrature detector that quadrature-detects a received signal with a reproduction carrier and converts it into a baseband signal; a level detector that detects a received signal level from the baseband signal and outputs a level value signal; A phase error detector that detects a phase error between a carrier wave of a received signal and a phase of the reproduced carrier wave from a baseband signal and outputs a phase error signal; and a received signal is decoded and error-corrected from the baseband signal. An error correction decoder that determines whether the carrier wave of the received signal and the reproduced carrier wave are synchronized with each other, and outputs a phase uncertain signal based on the judgment result, the level value signal, the phase error signal, and the phase Controlling the oscillation frequency and phase of a voltage-controlled oscillator that generates a control signal from an uncertain signal and provides a reproduction carrier to the quadrature detector based on the control signal Digital signal receiving apparatus, characterized in that it is composed of a sweep / track control circuit that.
【請求項3】 電圧制御発振器と、 前記の電圧制御発振器の出力信号を用いて、ディジタル
変調された高周波信号を中間周波信号に周波数変換する
周波数変換器と、 前記中間周波信号を固定発振器で直交検波し、ベースバ
ンド信号に変換する直交検波器と、 前記ベースバンド信号から受信信号レベルを検出し、レ
ベル値信号を出力するレベル検出器と、 前記ベースバンド信号から前記受信信号の搬送波の位相
と前記再生搬送波の位相との位相誤差を検出し、位相誤
差信号を出力する位相誤差検出器と、 前記レベル値信号と前記位相誤差信号から制御信号を生
成し、その制御信号に基づいて前記電圧制御発振器の発
振周波数と位相を制御するスイープ/トラック制御回路
とで構成されることを特徴とするディジタル受信装置。
3. A voltage-controlled oscillator, a frequency converter for frequency-converting a digitally-modulated high-frequency signal into an intermediate-frequency signal using an output signal of the voltage-controlled oscillator, and the intermediate-frequency signal is orthogonalized by a fixed oscillator. A quadrature detector for detecting and converting to a baseband signal, a level detector for detecting a reception signal level from the baseband signal and outputting a level value signal, and a phase of a carrier wave of the reception signal from the baseband signal A phase error detector that detects a phase error from the phase of the reproduced carrier wave and outputs a phase error signal, a control signal is generated from the level value signal and the phase error signal, and the voltage control is performed based on the control signal. A digital receiver comprising a sweep / track control circuit for controlling the oscillation frequency and phase of an oscillator.
【請求項4】 電圧制御発振器と、 前記の電圧制御発振器の出力信号を用いて、ディジタル
変調された高周波信号を中間周波信号に周波数変換する
周波数変換器と、 前記中間周波信号を固定発振器で直交検波し、ベースバ
ンド信号に変換する直交検波器と、 前記ベースバンド信号から受信信号レベルを検出し、レ
ベル値信号を出力するレベル検出器と、 前記ベースバンド信号から前記受信信号の搬送波の位相
と前記再生搬送波の位相との位相誤差を検出し、位相誤
差信号を出力する位相誤差検出器と、 受信信号を前記ベースバンド信号から復号し、再生デー
タの誤りを訂正し、前記固定発振器が前記受信信号の搬
送波の周波数と位相が同期しているかどうかを判定する
位相不確定信号を出力する誤り訂正復号器と、 前記レベル値信号と前記位相誤差信号と前記位相不確定
信号から制御信号を生成し、その制御信号に基づいて前
記電圧制御発振器の発振周波数と位相を制御するスイー
プ/トラック制御回路とで構成されることを特徴とする
ディジタル受信装置。
4. A voltage-controlled oscillator, a frequency converter for frequency-converting a digitally modulated high-frequency signal into an intermediate-frequency signal using an output signal of the voltage-controlled oscillator, and the intermediate-frequency signal is orthogonalized by a fixed oscillator. A quadrature detector for detecting and converting to a baseband signal, a level detector for detecting a reception signal level from the baseband signal and outputting a level value signal, and a phase of a carrier wave of the reception signal from the baseband signal A phase error detector that detects a phase error from the phase of the reproduced carrier wave and outputs a phase error signal; a received signal is decoded from the baseband signal to correct an error in reproduced data; and the fixed oscillator receives the received signal. An error correction decoder that outputs a phase indeterminate signal that determines whether the frequency and phase of the carrier wave of the signal are synchronized, the level value signal and the A digital signal characterized by comprising a sweep / track control circuit for generating a control signal from a phase error signal and the phase uncertain signal and controlling the oscillation frequency and phase of the voltage controlled oscillator based on the control signal. Receiver.
【請求項5】 受信信号の中間周波信号からレベルを検
出し、レベル値信号を出力するレベル検出器と、 前記中間周波信号を再生搬送波で直交検波し、ベースバ
ンド信号に変換する直交検波器と、 前記ベースバンド信号から受信信号の搬送波の位相と前
記再生搬送波の位相との位相誤差を検出し、位相誤差信
号を出力する位相誤差検出器と、 前記レベル値信号と前記位相誤差信号から制御信号を生
成し、その制御信号に基づいて、前記直交検波器に再生
搬送波を提供する電圧制御発振器の発振周波数と位相を
制御するスイープ/トラック制御回路とで構成されるこ
とを特徴とするディジタル受信装置。
5. A level detector for detecting a level from an intermediate frequency signal of a received signal and outputting a level value signal, and a quadrature detector for quadrature detecting the intermediate frequency signal with a reproduction carrier and converting it into a baseband signal. A phase error detector that detects a phase error between the phase of the carrier wave of the received signal and the phase of the reproduced carrier wave from the baseband signal, and outputs a phase error signal; and a control signal from the level value signal and the phase error signal And a sweep / track control circuit for controlling the oscillating frequency and phase of a voltage-controlled oscillator that supplies a reproduction carrier to the quadrature detector based on the control signal thereof. .
【請求項6】 受信信号の中間周波信号からレベルを検
出し、レベル値信号を出力するレベル検出器と、 前記中間周波信号を再生搬送波で直交検波し、ベースバ
ンド信号に変換する直交検波器と、 前記ベースバンド信号から受信信号の搬送波の位相と前
記再生搬送波の位相との位相誤差を検出し、位相誤差信
号を出力する位相誤差検出器と、 前記ベースバンド信号から受信信号を復号し誤り訂正す
ることにより、受信信号の搬送波と再生搬送波が同期し
ているかどうかを判定し、この判定結果に基づいて位相
不確定信号を出力する誤り訂正復号器と、 前記レベル値信号と前記位相誤差信号と前記位相不確定
信号から制御信号を生成し、その制御信号に基づいて、
前記直交検波器に再生搬送波を提供する電圧制御発振器
の発振周波数と位相を制御するスイープ/トラック制御
回路とで構成されることを特徴とするディジタル受信装
置。
6. A level detector for detecting a level from an intermediate frequency signal of a received signal and outputting a level value signal, and a quadrature detector for quadrature detecting the intermediate frequency signal with a reproduction carrier and converting it into a baseband signal. A phase error detector that detects a phase error between the phase of the carrier wave of the received signal and the phase of the reproduced carrier wave from the baseband signal and outputs a phase error signal; and an error correction that decodes the received signal from the baseband signal By determining whether or not the carrier wave of the received signal and the reproduced carrier wave are synchronized, an error correction decoder that outputs a phase indetermination signal based on this judgment result, the level value signal and the phase error signal Generate a control signal from the phase indeterminate signal, based on the control signal,
A digital receiver comprising a sweep / track control circuit for controlling an oscillation frequency and a phase of a voltage controlled oscillator for providing a reproduction carrier to the quadrature detector.
【請求項7】 電圧制御発振器と、 前記の電圧制御発振器の出力信号を用いて、ディジタル
変調された高周波信号を中間周波信号に周波数変換する
周波数変換器と、 前記中間周波信号を固定発振器で直交検波し、ベースバ
ンド信号に変換する直交検波器と、 前記中間周波信号の信号レベルを検出し、レベル値信号
を出力するレベル検出器と、 前記ベースバンド信号から前記受信信号の搬送波の位相
と前記再生搬送波の位相との位相誤差を検出し、位相誤
差信号を出力する位相誤差検出器と、 前記レベル値信号と前記位相誤差信号から制御信号を生
成し、その制御信号に基づいて前記電圧制御発振器の発
振周波数と位相を制御するスイープ/トラック制御回路
とで構成されることを特徴とするディジタル受信装置。
7. A voltage-controlled oscillator, a frequency converter for frequency-converting a digitally modulated high-frequency signal into an intermediate-frequency signal using an output signal of the voltage-controlled oscillator, and the intermediate-frequency signal is orthogonalized by a fixed oscillator. A quadrature detector for detecting and converting to a baseband signal, a level detector for detecting the signal level of the intermediate frequency signal and outputting a level value signal, and a phase of the carrier wave of the received signal from the baseband signal and the A phase error detector that detects a phase error from the phase of the reproduced carrier wave and outputs a phase error signal, a control signal that is generated from the level value signal and the phase error signal, and the voltage controlled oscillator based on the control signal And a sweep / track control circuit for controlling the oscillation frequency and phase of the digital receiver.
【請求項8】 電圧制御発振器と、 前記の電圧制御発振器の出力信号を用いて、ディジタル
変調された高周波信号を中間周波信号に周波数変換する
周波数変換器と、 前記中間周波信号を固定発振器で直交検波し、ベースバ
ンド信号に変換する直交検波器と、 前記中間周波信号の信号レベルを検出し、レベル値信号
を出力するレベル検出器と、 前記ベースバンド信号から前記受信信号の搬送波の位相
と前記再生搬送波の位相との位相誤差を検出し、位相誤
差信号を出力する位相誤差検出器と、 受信信号を前記ベースバンド信号から復号し、再生デー
タの誤りを訂正し、前記固定発振器が前記受信信号の搬
送波の周波数と位相が同期しているかどうかを判定する
位相不確定信号を出力する誤り訂正復号器と、 前記レベル値信号と前記位相誤差信号と前記位相不確定
信号から制御信号を生成し、その制御信号に基づいて前
記電圧制御発振器の発振周波数と位相を制御するスイー
プ/トラック制御回路とで構成されることを特徴とする
ディジタル受信装置。
8. A voltage-controlled oscillator, a frequency converter for frequency-converting a digitally-modulated high-frequency signal into an intermediate-frequency signal using an output signal of the voltage-controlled oscillator, and the intermediate-frequency signal is orthogonalized by a fixed oscillator. A quadrature detector for detecting and converting to a baseband signal, a level detector for detecting the signal level of the intermediate frequency signal and outputting a level value signal, and a phase of the carrier wave of the received signal from the baseband signal and the A phase error detector that detects a phase error with respect to the phase of the reproduced carrier wave and outputs a phase error signal, decodes the received signal from the baseband signal, corrects an error in the reproduced data, and the fixed oscillator receives the received signal. An error correction decoder that outputs a phase indeterminate signal for determining whether the carrier frequency and the phase of the carrier wave are synchronized; Signal and a sweep / track control circuit that generates a control signal from the phase indetermination signal and controls the oscillation frequency and phase of the voltage controlled oscillator based on the control signal. .
【請求項9】 電圧制御発振器の発振周波数と位相を制
御するスイープ/トラック制御回路として、 レベル値信号から直交検波器における中間周波信号の搬
送波と発振器の周波数誤差をみる比較回路と、 前記比較回路の出力信号と位相誤差信号でスイープする
周波数ステップを設定するΔF設定回路と、 前記ΔF設定回路の出力信号から計算値をアップあるい
はダウンするアップ/ダウンカウンタと、 アップ/ダウンカウンタからの計算値を、位相誤差信号
からの加算/減算制御信号により加算あるいは減算する
加算/減算回路からなることを特徴とする請求項1,
3,5または7記載のディジタル受信装置。
9. A sweep / track control circuit for controlling the oscillating frequency and phase of a voltage-controlled oscillator, a comparator circuit for checking a frequency error between an oscillator and a carrier of an intermediate frequency signal in a quadrature detector from a level value signal, and the comparator circuit. The ΔF setting circuit for setting the frequency step to be swept by the output signal and the phase error signal, the up / down counter for increasing or decreasing the calculated value from the output signal of the ΔF setting circuit, and the calculated value from the up / down counter. 2. An addition / subtraction circuit for performing addition or subtraction according to an addition / subtraction control signal from the phase error signal.
The digital receiving device according to 3, 5, or 7.
【請求項10】 電圧制御発振器の発振周波数と位相を
制御するスイープ/トラック制御回路として、 レベル値信号から直交検波器における受信信号の搬送波
と発振器の周波数誤差をみる比較回路と、 前記比較回路の出力信号と位相不確定信号と位相誤差信
号とでスイープする周波数ステップを設定するΔF設定
回路と、 前記ΔF設定回路の出力信号から計算値をアップあるい
はダウンするアップ/ダウンカウンタと、 アップ/ダウンカウンタからの計算値を、位相誤差信号
からの加算/減算制御信号により加算あるいは減算する
加算/減算回路からなることを特徴とする請求項2,
4,6または8記載のディジタル受信装置。
10. A sweep / track control circuit for controlling the oscillating frequency and phase of a voltage controlled oscillator, comprising: a comparator circuit for observing a frequency error between a carrier wave of a received signal in a quadrature detector and an oscillator from a level value signal; A ΔF setting circuit for setting a frequency step for sweeping with an output signal, a phase indetermination signal, and a phase error signal, an up / down counter for increasing or decreasing a calculated value from the output signal of the ΔF setting circuit, and an up / down counter 3. An addition / subtraction circuit that adds or subtracts the calculated value from the addition / subtraction control signal from the phase error signal.
The digital receiving device according to 4, 6 or 8.
JP5305386A 1993-12-06 1993-12-06 Digital reception equipment Pending JPH07162470A (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP5305386A JPH07162470A (en) 1993-12-06 1993-12-06 Digital reception equipment

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP5305386A JPH07162470A (en) 1993-12-06 1993-12-06 Digital reception equipment

Publications (1)

Publication Number Publication Date
JPH07162470A true JPH07162470A (en) 1995-06-23

Family

ID=17944500

Family Applications (1)

Application Number Title Priority Date Filing Date
JP5305386A Pending JPH07162470A (en) 1993-12-06 1993-12-06 Digital reception equipment

Country Status (1)

Country Link
JP (1) JPH07162470A (en)

Cited By (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO1998056148A1 (en) * 1997-06-06 1998-12-10 Kabushiki Kaisha Kenwood Carrier reproducing circuit
WO1999029076A1 (en) * 1997-12-04 1999-06-10 Kabushiki Kaisha Kenwood Digital radio receiver
US6269128B1 (en) 1997-09-30 2001-07-31 Nec Corporation Clock recovery control in differential detection
KR100315350B1 (en) * 1999-12-08 2001-11-26 홍승억 Apparatus for carrier recovery by using frequency sweeping
US6643343B1 (en) * 2000-07-21 2003-11-04 At&T Corp. Timing recovery for DMT-based DSL modems

Cited By (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO1998056148A1 (en) * 1997-06-06 1998-12-10 Kabushiki Kaisha Kenwood Carrier reproducing circuit
US6693978B1 (en) 1997-06-06 2004-02-17 Kabushiki Kaisha Kenwood Carrier reproducing circuit
US6269128B1 (en) 1997-09-30 2001-07-31 Nec Corporation Clock recovery control in differential detection
WO1999029076A1 (en) * 1997-12-04 1999-06-10 Kabushiki Kaisha Kenwood Digital radio receiver
US6748037B1 (en) 1997-12-04 2004-06-08 Kabushiki Kaisha Kenwood Digital broadcasting receiver
KR100315350B1 (en) * 1999-12-08 2001-11-26 홍승억 Apparatus for carrier recovery by using frequency sweeping
US6643343B1 (en) * 2000-07-21 2003-11-04 At&T Corp. Timing recovery for DMT-based DSL modems

Similar Documents

Publication Publication Date Title
KR970007618B1 (en) Afc circuit for qpsk demodulator
US4816769A (en) BPSK demodulator and FM receiver for digital data pagers
KR900000464B1 (en) A demodulation circuit
JP2875976B2 (en) Orthogonal frequency division multiplexing method and synchronization method, and orthogonal frequency division multiplexing modulator and demodulator
JPS6121660A (en) Carrier regenerating circuit
JPH07162470A (en) Digital reception equipment
JP3120833B2 (en) Burst signal demodulator
JP2000115269A (en) Carrier phase tracking device and frequency hopping receiver
JPH07297872A (en) Demodulator
JPS644386B2 (en)
JPS58194450A (en) Demodulator
JPH07143199A (en) Digital signal demodulator
JP3410841B2 (en) Phase modulated wave carrier regeneration circuit
JP3396047B2 (en) Receiver
JPH0779270A (en) Pseudo synchronizing detection circuit
JP3074752B2 (en) Minimum displacement modulation wave demodulation circuit
JPH0758794A (en) Phase comparator circuit
JP3366286B2 (en) Digital receiver
JPH0683281B2 (en) Carrier wave extraction circuit
JPH0715479A (en) Automatic frequency controller
JP4332966B2 (en) PLL selection control method for television broadcast and PLL selection control device for television broadcast
JPH0715480A (en) Automatic frequency controller
JPH0723071A (en) Automatic frequency controller
JP2541009B2 (en) Demodulator control circuit
JPH0715481A (en) Automatic frequency controller