JPH07143422A - Automatic video signal amplitude controller - Google Patents

Automatic video signal amplitude controller

Info

Publication number
JPH07143422A
JPH07143422A JP5290516A JP29051693A JPH07143422A JP H07143422 A JPH07143422 A JP H07143422A JP 5290516 A JP5290516 A JP 5290516A JP 29051693 A JP29051693 A JP 29051693A JP H07143422 A JPH07143422 A JP H07143422A
Authority
JP
Japan
Prior art keywords
output
circuit
limiter
level
input
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP5290516A
Other languages
Japanese (ja)
Inventor
Makoto Yokomura
誠 横村
Yasuyuki Kubo
靖之 久保
Yoshiyuki Yamamoto
義之 山本
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Panasonic Holdings Corp
Original Assignee
Matsushita Electric Industrial Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Matsushita Electric Industrial Co Ltd filed Critical Matsushita Electric Industrial Co Ltd
Priority to JP5290516A priority Critical patent/JPH07143422A/en
Publication of JPH07143422A publication Critical patent/JPH07143422A/en
Pending legal-status Critical Current

Links

Landscapes

  • Television Receiver Circuits (AREA)
  • Television Signal Processing For Recording (AREA)

Abstract

PURPOSE:To obtain an automatic video signal amplitude controller which responds to a transient change of an input signal in an excellent way and has a wide control range. CONSTITUTION:The controller is provided with a limiter circuit 10 having a 1st limiter level when an output of a compatator 8 is a predetermined level or below and having a 2nd limiter level lower than the 1st limiter level when the output of the comparator 8 is a predetermined level or light a detection circuit 9 detecting an output of the comparator 8. Then a detected level is fed back to an amplitude control amplifier 2.

Description

【発明の詳細な説明】Detailed Description of the Invention

【0001】[0001]

【産業上の利用分野】本発明は、映像信号を記録再生す
る磁気記録再生装置(以下VTRと略す)に利用して有
効な自動映像信号振幅制御装置に関するものである。
BACKGROUND OF THE INVENTION 1. Field of the Invention The present invention relates to an automatic video signal amplitude control device which is effectively used in a magnetic recording / reproducing device (hereinafter abbreviated as VTR) for recording / reproducing a video signal.

【0002】[0002]

【従来の技術】VTRでは入力される映像信号の振幅を
一定にするために自動映像信号振幅制御部(以下AGC
と略す)が採用されている。
2. Description of the Related Art In a VTR, an automatic video signal amplitude control unit (hereinafter referred to as AGC) is used in order to make the amplitude of an input video signal constant.
Abbreviated) has been adopted.

【0003】以下、従来のAGCの一例を図面を参照し
ながら説明する。図2(a)は従来のAGCの構成を示
したブロック図である。
An example of a conventional AGC will be described below with reference to the drawings. FIG. 2A is a block diagram showing the configuration of a conventional AGC.

【0004】入力端子1より入力された映像信号は振幅
の制御が可能な増幅器2(以下GCA2と略す)に入力
される。GCA2は検波回路9(以下DET9と略す)
からの検波電位に応じてレベルが変化する。GCA2の
出力は搬送色信号を除去するためにローパスフィルタ3
(以下LPF3と略す)に入力される。LPF3の出力
はクランプ回路4に入力されシンクチップレベルがクラ
ンプされる。クランプ回路4の出力は水平同期信号分離
回路5に入力され水平同期信号が出力される。水平同期
信号は水平同期信号をトリガーとして矩形パルスを発生
するパルス発生回路6に入力され矩形パルスが出力され
る。加算器7においてクランプ回路4の出力に矩形パル
ス回路6の出力である矩形パルスが加算され、そのピー
クレベルと基準電圧が比較器8で比較され、比較器8の
出力がDET9で検波される。この検波電位がGCA2
に帰還されて出力端子12のレベルが一定に保たれる。
リミッタ回路11は入力信号の過渡的な変化に対し検波
電位が必要以上に変化して応答が劣化することを防止す
る役割を果たしている。
The video signal input from the input terminal 1 is input to an amplifier 2 (hereinafter abbreviated as GCA2) whose amplitude can be controlled. GCA2 is a detection circuit 9 (hereinafter abbreviated as DET9)
The level changes according to the detected potential from. The output of GCA2 is a low-pass filter 3 for removing carrier color signals.
(Hereinafter abbreviated as LPF3). The output of the LPF 3 is input to the clamp circuit 4 and the sync tip level is clamped. The output of the clamp circuit 4 is input to the horizontal sync signal separation circuit 5 and the horizontal sync signal is output. The horizontal synchronizing signal is input to the pulse generating circuit 6 that generates a rectangular pulse by using the horizontal synchronizing signal as a trigger, and the rectangular pulse is output. In the adder 7, the rectangular pulse which is the output of the rectangular pulse circuit 6 is added to the output of the clamp circuit 4, the peak level and the reference voltage are compared by the comparator 8, and the output of the comparator 8 is detected by the DET 9. This detection potential is GCA2
And the level of the output terminal 12 is maintained constant.
The limiter circuit 11 plays a role of preventing the detection potential from being changed more than necessary and the response being deteriorated in response to a transient change of the input signal.

【0005】図2(b)は従来のリミッタ回路と検波回
路部分の構成を示したものである。比較器の出力は容量
C1と抵抗R9によって検波される。DET9への入力
はトランジスタQ9、トランジスタQ10で構成される
リミッタによって、図2(c)に示すような特性に制限
されている。
FIG. 2B shows the structure of a conventional limiter circuit and a detection circuit portion. The output of the comparator is detected by the capacitor C1 and the resistor R9. The input to DET9 is limited to the characteristic shown in FIG. 2C by the limiter composed of the transistor Q9 and the transistor Q10.

【0006】[0006]

【発明が解決しようとする課題】しかしながら上記のよ
うなリミッタ回路を用いた構成では、瞬間的な過大入力
の際に検波電位が高くなり、出力振幅が正常に戻るまで
に時間がかかっていた。上限のリミッタレベルを低く設
定することで改善は可能であるがこの方法では制御範囲
がせまくなってしまう。
However, in the configuration using the limiter circuit as described above, the detection potential becomes high at the momentary excessive input, and it takes time for the output amplitude to return to normal. This can be improved by setting the upper limiter level low, but this method narrows the control range.

【0007】本発明は上記の課題を解決するもので、リ
ミッタ回路への入力レベルに応じて2つのリミッタレベ
ルを切り換えることにより、過渡的な入力信号の変化に
対して応答が良好で制御範囲の広い自動映像信号振幅制
御装置を提供することを目的としている。
The present invention solves the above problems by switching between two limiter levels in accordance with the input level to the limiter circuit, thereby providing a good response to a transient change in the input signal and reducing the control range. An object is to provide a wide automatic video signal amplitude control device.

【0008】[0008]

【課題を解決するための手段】本発明は上記の目的を達
成するために、検波回路の検波電位により振幅の制御が
可能な増幅器と、増幅器の出力を入力とし搬送色信号を
除去するローパスフィルタと、ローパスフィルタの出力
を入力とするクランプ回路と、クランプ回路の出力を入
力とする水平同期信号分離回路と、水平同期信号分離回
路の出力をトリガーとしてパルス矩形波を発生するパル
ス発生回路と、クランプ回路の出力とパルス発生回路の
出力を加算する加算器と、加算器の出力を一方の入力と
し基準電圧と比較する比較器と、比較器の出力が所定の
レベル以下のとき第一のリミッタレベルを有し、所定の
レベル以上のとき第一のリミッタレベルより小さい第二
のリミッタレベルを有するリミッタ回路と、比較器の出
力を検波する検波回路を備え、検波電位を振幅制御増幅
器に帰還するものである。
In order to achieve the above object, the present invention provides an amplifier whose amplitude can be controlled by the detection potential of a detection circuit, and a low-pass filter which receives an output of the amplifier and removes a carrier color signal. A clamp circuit having the output of the low-pass filter as an input, a horizontal sync signal separation circuit having the output of the clamp circuit as an input, and a pulse generation circuit that generates a pulse rectangular wave using the output of the horizontal sync signal separation circuit as a trigger, An adder for adding the output of the clamp circuit and the output of the pulse generation circuit, a comparator for comparing the output of the adder with one input and a reference voltage, and a first limiter when the output of the comparator is below a predetermined level. A limiter circuit having a level and a second limiter level smaller than the first limiter level when the level is above a predetermined level, and detection for detecting the output of the comparator With the road, it is a detection potential intended to return to the amplitude control amplifier.

【0009】[0009]

【作用】本発明は上記の構成によって、制御範囲が広
く、かつ入力信号の過渡的な変化に対し応答が良好な自
動映像信号振幅制御装置を提供することができる。
With the above-described structure, the present invention can provide an automatic video signal amplitude control device having a wide control range and a good response to a transient change of an input signal.

【0010】[0010]

【実施例】以下、本発明の一実施例を図面を参照しなが
ら説明する。
DETAILED DESCRIPTION OF THE PREFERRED EMBODIMENTS An embodiment of the present invention will be described below with reference to the drawings.

【0011】図1(a)は本実施例の構成を示したブロ
ック図である。入力端子1より入力された映像信号はG
CA2に入力される。GCA2はDET9からの制御信
号によりレベルが変化する。GCA2の出力は搬送色信
号を除去するためにLPF3に入力される。LPF3の
出力はクランプ回路4に入力されシンクチップレベルが
クランプされる。クランプ回路4の出力は水平同期信号
分離回路5に入力され水平同期信号が出力される。水平
同期信号分離回路の出力をトリガーとして矩形パルス発
生回路6に入力され矩形パルスが出力される。加算器7
においてクランプ回路4の出力に矩形パルス発生回路の
出力を加算し、そのピークレベルと基準電圧を比較器8
で比較し、比較器8の出力をDET9で検波する。この
検波レベルがGCA2に帰還されて出力端子12のレベ
ルが一定に保たれる。
FIG. 1A is a block diagram showing the configuration of this embodiment. The video signal input from the input terminal 1 is G
Input to CA2. The level of GCA2 changes according to the control signal from DET9. The output of GCA2 is input to LPF3 to remove the carrier color signal. The output of the LPF 3 is input to the clamp circuit 4 and the sync tip level is clamped. The output of the clamp circuit 4 is input to the horizontal sync signal separation circuit 5 and the horizontal sync signal is output. The output of the horizontal synchronizing signal separation circuit is used as a trigger to input the rectangular pulse generation circuit 6 to output a rectangular pulse. Adder 7
In, the output of the rectangular pulse generating circuit is added to the output of the clamp circuit 4, and the peak level and the reference voltage are compared.
The output of the comparator 8 is detected by the DET 9. This detection level is fed back to GCA2 and the level of the output terminal 12 is kept constant.

【0012】図1(b)は本発明のリミッタ回路10と
検波回路9の部分の構成の一実施例を示したものであ
る。
FIG. 1 (b) shows an embodiment of the configuration of the limiter circuit 10 and the detection circuit 9 of the present invention.

【0013】比較器の出力は容量C1と抵抗R9によっ
て検波される。比較器の出力の下限はトランジスタQ9
によって制限されている。トランジスタQ3の電位がリ
ミッタ基準電圧Vよりも低くなるような比較器からの出
力の場合、トランジスタQ1は動作しない。このときト
ランジスタQ8のベース電位はトランジスタQ7により
リミッタ基準電圧Vで上限を制限される。一方、トラン
ジスタQ3の電位がリミッタ基準電圧Vよりも低くなる
ような比較器からの出力の場合、トランジスタQ1は動
作状態となり電流IがトランジスタQ2のコレクタに流
れ、抵抗R5での電圧降下が大きくなりトランジスタQ
8のベース電位はトランジスタQ7によりリミッタ基準
電圧Vよりも低い電位で上限が制限される。したがって
比較器からの出力に対してトランジスタQ8のベース電
位は、図1(c)のようなリミッタ特性で制限される。
The output of the comparator is detected by the capacitor C1 and the resistor R9. The lower limit of the output of the comparator is the transistor Q9.
Is limited by. When the output from the comparator is such that the potential of the transistor Q3 becomes lower than the limiter reference voltage V, the transistor Q1 does not operate. At this time, the upper limit of the base potential of the transistor Q8 is limited by the limiter reference voltage V by the transistor Q7. On the other hand, when the output from the comparator is such that the potential of the transistor Q3 becomes lower than the limiter reference voltage V, the transistor Q1 is in the operating state, the current I flows into the collector of the transistor Q2, and the voltage drop at the resistor R5 becomes large. Transistor Q
The base potential of 8 is a potential lower than the limiter reference voltage V and its upper limit is limited by the transistor Q7. Therefore, the base potential of the transistor Q8 with respect to the output from the comparator is limited by the limiter characteristic as shown in FIG.

【0014】以上のように本実施例によれば、こうした
入力のレベルに応じてリミッタレベルが変化するリミッ
タ回路を用いることで、瞬間的な過大入力のときのみリ
ミッタレベルの上限が低くなり検波電圧が高くなること
を防ぐことができるため、制御範囲が広くかつ過渡的な
入力信号の変化に対して応答が良好なAGCを構成する
ことができる。
As described above, according to the present embodiment, by using the limiter circuit in which the limiter level changes according to the level of the input, the upper limit of the limiter level becomes low only when the input is momentarily excessive, and the detected voltage is increased. Since it is possible to prevent the AGC from increasing, it is possible to configure an AGC having a wide control range and a good response to a transient change of the input signal.

【0015】[0015]

【発明の効果】以上のように本発明によれば、制御範囲
が広くかつ過渡的な入力信号の変化に対して応答が良好
なAGCを提供することができる。
As described above, according to the present invention, it is possible to provide an AGC having a wide control range and a good response to a transient change of the input signal.

【図面の簡単な説明】[Brief description of drawings]

【図1】(a) 本発明の一実施例における自動映像信
号振幅制御増幅器のブロック図 (b) 同実施例における適応型リミッタ回路と検波回
路の構成図 (c) 同実施例における適応型リミッタ回路の特性図
1A is a block diagram of an automatic video signal amplitude control amplifier according to an embodiment of the present invention, FIG. 1B is a configuration diagram of an adaptive limiter circuit and a detection circuit according to the embodiment, and FIG. 1C is an adaptive limiter according to the embodiment. Circuit characteristic diagram

【図2】(a) 従来の自動映像信号振幅制御増幅器の
ブロック図 (b) 従来のリミッタ回路と検波回路の構成図 (c) 従来のリミッタ回路の特性図
2A is a block diagram of a conventional automatic video signal amplitude control amplifier, FIG. 2B is a configuration diagram of a conventional limiter circuit and a detection circuit, and FIG. 2C is a characteristic diagram of a conventional limiter circuit.

【符号の説明】[Explanation of symbols]

2 振幅制御増幅器 3 ローパスフィルタ 4 クランプ回路 5 水平同期信号分離回路 6 矩形パルス発生回路 7 加算器 8 比較器 9 検波回路 10 リミッタ回路 2 Amplitude control amplifier 3 Low pass filter 4 Clamp circuit 5 Horizontal sync signal separation circuit 6 Rectangular pulse generation circuit 7 Adder 8 Comparator 9 Detection circuit 10 Limiter circuit

Claims (1)

【特許請求の範囲】[Claims] 【請求項1】 振幅の制御が可能な増幅器と、前記増幅
器の出力を入力とし搬送色信号を除去するローパスフィ
ルタと、前記ローパスフィルタの出力を入力とするクラ
ンプ回路と、前記クランプ回路の出力を入力とする水平
同期信号分離回路と、前記水平同期信号分離回路の出力
をトリガーとして矩形パルスを発生するパルス発生回路
と、前記クランプ回路の出力と前記パルス発生回路の出
力を加算する加算器と、前記加算器の出力を一方の入力
とし基準電圧と比較する比較器と、前記比較器の出力が
所定のレベル以下のとき第一のリミッタレベルを有し、
所定のレベル以上のとき第一のリミッタレベルより小さ
い第二のリミッタレベルを有するリミッタ回路と、前記
比較器の出力を検波する検波回路を備え、検波電位を前
記増幅器に帰還することを特徴とする自動映像信号振幅
制御装置。
1. An amplifier whose amplitude can be controlled, a low-pass filter that receives the output of the amplifier as input and removes a carrier color signal, a clamp circuit that receives the output of the low-pass filter, and an output of the clamp circuit. A horizontal synchronizing signal separation circuit as an input, a pulse generating circuit that generates a rectangular pulse by using the output of the horizontal synchronizing signal separation circuit as a trigger, an adder that adds the output of the clamp circuit and the output of the pulse generating circuit, A comparator that compares the output of the adder as one input with a reference voltage, and has a first limiter level when the output of the comparator is below a predetermined level,
A limiter circuit having a second limiter level smaller than the first limiter level when the level is equal to or higher than a predetermined level, and a detection circuit for detecting the output of the comparator, and the detected potential is fed back to the amplifier. Automatic video signal amplitude control device.
JP5290516A 1993-11-19 1993-11-19 Automatic video signal amplitude controller Pending JPH07143422A (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP5290516A JPH07143422A (en) 1993-11-19 1993-11-19 Automatic video signal amplitude controller

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP5290516A JPH07143422A (en) 1993-11-19 1993-11-19 Automatic video signal amplitude controller

Publications (1)

Publication Number Publication Date
JPH07143422A true JPH07143422A (en) 1995-06-02

Family

ID=17757042

Family Applications (1)

Application Number Title Priority Date Filing Date
JP5290516A Pending JPH07143422A (en) 1993-11-19 1993-11-19 Automatic video signal amplitude controller

Country Status (1)

Country Link
JP (1) JPH07143422A (en)

Similar Documents

Publication Publication Date Title
JPH04212570A (en) Clamping circuit
US4093963A (en) Horizontal AFC circuit in a television receiver usable with a video signal recording and reproducing apparatus
JPH03117995A (en) Chrominance signal contour correction device
US4658297A (en) Automatic gain control circuit
JPH07143422A (en) Automatic video signal amplitude controller
JPH05151705A (en) Video signal processing device and signal processing circuit
JP2735544B2 (en) Video signal playback device
JP3403095B2 (en) Clamp circuit
JPS628990B2 (en)
KR960013220B1 (en) Television signal processing apparatus
JPS6130183A (en) Circuit for removing noise from voice signal
JPH05274787A (en) Automatic gain control circuit
JPH099104A (en) Soft clamping device and soft clamping method
JP2956431B2 (en) Synchronization signal changer
JP2549147B2 (en) Clamp circuit
KR970002189B1 (en) An automatic color adjusting device of image record/reproduction machine
JP3077154B2 (en) Enhancer circuit
KR970003249Y1 (en) Auto-tracking input circuit of high fidelity vcr
JPH09238273A (en) Multi-scanning system crt display device and its synchronizing signal processing circuit
JPS6182378A (en) Drop-out detection circuit
JPS58222680A (en) Video signal processing circuit
JPH1098633A (en) Video signal processing circuit
JPH02137168A (en) Video tape recorder
JPH09121323A (en) Video signal processor
JPS61238180A (en) Clamping circuit