JPH0667622A - Led表示パネルドライバ回路 - Google Patents

Led表示パネルドライバ回路

Info

Publication number
JPH0667622A
JPH0667622A JP24572892A JP24572892A JPH0667622A JP H0667622 A JPH0667622 A JP H0667622A JP 24572892 A JP24572892 A JP 24572892A JP 24572892 A JP24572892 A JP 24572892A JP H0667622 A JPH0667622 A JP H0667622A
Authority
JP
Japan
Prior art keywords
led
data
display panel
circuit
display
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP24572892A
Other languages
English (en)
Inventor
Tsugio Wada
次雄 和田
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Sharp Corp
Original Assignee
Sharp Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Sharp Corp filed Critical Sharp Corp
Priority to JP24572892A priority Critical patent/JPH0667622A/ja
Publication of JPH0667622A publication Critical patent/JPH0667622A/ja
Pending legal-status Critical Current

Links

Landscapes

  • Control Of El Displays (AREA)
  • Transforming Electric Information Into Light Information (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)

Abstract

(57)【要約】 【目的】 LEDの輝度のバラツキを簡単に調整できる
ようにする。 【構成】 制御回路20にて生成された同期信号に基づい
て表示データメモリ30上の表示データと補正データメモ
リ40上の補正デーテとが同期して読み出され、階調デー
タ生成回路50に導かれる。階調データ生成回路50にて表
示データを当該補正データで重みを付けることにより階
調データが生成され、LED表示パネル1側のLED通
電回路に導かれる。LED通電回路は、LED表示パネ
ル上の各LEDの通電を同期信号に従って順次切り替え
るとともに、階調データに見合った時間だけLEDを点
灯させるようになっている。

Description

【発明の詳細な説明】
【0001】
【産業上の利用分野】本発明は複数のLEDをマトリク
ス状に配列したLED表示パネルをドライブするLED
表示パネルドライバ回路に関する。
【0002】
【従来の技術】LED表示パネルは表示内容を自由に変
えられること、多色化により鮮やかな表示が得られる等
の理由により、道路標識、交通関係の案内板だけに限ら
ず、インフォメーションパネルとして様々な分野で用い
られている。
【0003】ところで、LEDは半導体製造工程を経て
大量に製造されることから、LEDの輝度にはバラツキ
が見られる。LED表示パネルに用いられるLEDの輝
度にバラツキがあれば、表示色に悪影響を及ぼす。特
に、フルカラーのLED表示パネルでは、3色のLED
を用いていることから、色がまだらとなり製品としての
品位が顕著に低下することになる。
【0004】このことからLEDの輝度選別を行ってラ
ンク分けをし、同一ランクのものをLED表示パネルの
LEDとして用いるようにしていた。だが、LEDの製
造歩留りから、これを細かいランクに分けることが難し
く、大きな成果を上げることができないというのが現状
であった。
【0005】そこで、LED表示パネル上の全てのLE
Dに可変抵抗を夫々接続し、可変抵抗を用いてLED電
流の大きさを可変にしてLEDの輝度のバラツキを少な
くしようとする提案がなされている。
【0006】
【発明が解決しようとする課題】しかしながら、LED
の輝度のバラツキをなくすことができるとはいえ、LE
Dの個数だけ可変抵抗を調整しなければならず、この調
整が非常に面倒で時間も要り、生産性が著しく低下する
という本質的な欠点がある。特に、フルカラーのLED
表示パネルでは、LEDマトリクス間の輝度調整も行わ
ねば、色むら等が発生するので、上記した欠点は顕著に
現れる。
【0007】本発明は上記した背景のもとに創作された
ものであり、その目的とするところは、LEDの輝度の
バラツキを簡単に調整することができるLED表示パネ
ルドライバ回路を提供することにある。
【0008】
【課題を解決するための手段】本発明にかかるLED表
示パネルドライバ回路は、LED表示パネル上の各LE
Dに対応した表示データを夫々保持する第1のメモリ
と、LED表示パネル上の各LEDの輝度のバラツキを
均一にするためのデータであって、当該各LEDに対応
した補正データを夫々保持する第2のメモリと、LED
表示パネル上の各LEDを走査するに必要な同期信号を
生成し、当該同期信号を用いて第1、第2のメモリから
表示データ、補正データを同期して読み出す制御回路
と、表示データ及び補正データが逐次導入されており、
当該表示データを当該補正データで重みを付けて階調デ
ータとして逐次出力する階調データ生成回路と、LED
表示パネル上の各LEDの通電を前記同期信号に従って
順次切り替え、前記階調データに見合った時間だけLE
Dを点灯させるLED通電回路とを具備したことを特徴
とする。
【0009】
【実施例】以下、本発明にかかるLED表示パネルドラ
イバ回路の一実施例について図面を参照して説明する。
図1はLED表示パネルドライバ回路のブロック図、図
2は表示データメモリ、補正データメモリの模式図、図
3はLED通電回路の回路図である。
【0010】ここで例をあげて説明するLED表示パネ
ルドライバ回路は、フルカラーのLED表示パネル1を
ドライブする回路であって、図1に示すような基本構成
となっている。
【0011】図中10はLEDマトリクスユニットであっ
て、256個のLEDがマトリクス状(16×16)に
配列されている(図3参照)。LEDマトリクスユニッ
ト10は例えば赤色用であるが、これ以外に緑色用・青色
用のLEDマトリクスユニット11、12があり、LEDマ
トリクスユニット10、11、12が組み合わされてフルカラ
ーのLED表示パネル1が構成されている。
【0012】なお、図1に示すLED表示パネルドライ
バ回路はLEDマトリクスユニット10をドライブする回
路であり、LEDマトリクスユニット11、12をドライブ
する回路は図示省略されている。
【0013】図中30は第1のメモリとしての表示データ
メモリであり、表示データを保持するためのRAMであ
る。ここに表示データとは、LEDマトリクスユニット
10上の各LEDに対応しており、当該LEDのオンオフ
を決定するためのデータである。ここでは1ビットに設
定されている。
【0014】表示データメモリ30のアドレス空間は図2
の上段に示すようにLEDマトリクスユニット10上の2
56個のLEDの配列に対応している。
【0015】なお、この表示データは図外のディスプレ
イ回路にて生成されたもので、LED表示パネル1の画
面や色を切り換えるときには、ディスプレイ回路によっ
て表示データメモリ40上の表示データの内容が書き替え
られるようになっている。
【0016】図中40は第2のメモリとしての補正データ
メモリであり、補正データを保持するためのROM又は
RAMである。ここに補正データとは、LEDマトリク
スユニット10上の各LEDに対応しており、当該LED
の輝度のバラツキを均一にするためのデータである。こ
こでは4ビットに設定されている。
【0017】補正データメモリ40のアドレス空間も図2
の下段に示すようにLEDマトリクスユニット10上の2
56個のLEDに対応しており、表示データメモリ30と
はデータのビット数のみが異なっている。
【0018】なお、補正データはLED表示パネル1上
の各LEDの輝度を実測した結果に基づいて得られるも
のである。ここでは補正データメモリ40としてEEPR
OM、フラッシュメモリ等を用い、これらのメモリを交
換することにより、補正データの内容を書き換えるよう
にしている。また、補正データメモリ40としてRAMを
用いた上で、所定の回路又はソフトを利用し、補正デー
タを外部からRAMに書き込むような形態を採ってもよ
い。
【0019】表示データメモリ30及び補正データメモリ
40の読み出しは図1に示すようにアドレス発生回路21に
よって行われている。LED表示パネル1上の各LED
を走査するに必要な同期信号は後述する制御回路20によ
って生成されており、同期信号のうちの一つであるタイ
ミング信号がアドレス発生回路21に導かれている。アド
レス発生回路21はこのタイミング信号により動作してお
り、表示データメモリ30及び補正データメモリ40から表
示データ、補正データを同期して読み出すようになって
いる( なお、制御回路20及びアドレス発生回路21はクレ
ーム上の制御回路に相当する) 。
【0020】表示データ及び補正データは階調データ生
成回路50に逐次導入されている。階調データ生成回路50
はゲートが組み合わされた回路であって、表示データを
補正データで重みを付け、これを階調データとして逐次
出力するような構成となっている。
【0021】表示データ等と階調データとの関係につい
てより詳しく説明する。例えば、表示データが1(H)
のときLEDのオンを指す一方、表示データが0(H)
のときLEDのオフを指すとする。また、補正データが
0000(H)から1111(H)へと大きくなるに従
って、LEDの輝度が大きくなり、補正データが000
0(H)のときはLEDがオフの状態と同じであると仮
定する。
【0022】すると、階調データ生成回路50にて生成さ
れる階調データは以下の通りとなる。即ち、表示データ
が1(H)のとき、この表示データと対となった補正デ
ータがそのまま階調データとなる。一方、表示データが
0(H)のとき、補正データに関係なく、階調データは
0000(H)となる。
【0023】次に、制御回路20について説明する。制御
回路20はここではマイクロコンピュータを用いており、
LEDマトリクスユニット10上の各LEDを走査するに
必要な同期信号を生成する構成となっている。ここでい
う同期信号としては、上記したタイミング信号の他、SC
K 信号、LATCH 信号、DCK 信号、ENABLE信号、A0 〜A
3 信号がある( 詳しいことは後述する) 。
【0024】階調データ生成回路50にて生成された階調
データ、制御回路20から出力されたSCK 信号等の同期信
号は、LED表示パネル1の裏面に取り付けられたLE
D通電回路60に導かれている。LED通電回路60は図3
に示すような回路構成となっている。
【0025】LED通電回路60はシフトレジスタ61、ダ
ウンカウンタ62、ゲート回路63、アドレスデゴータ64、
バッファ回路65から構成されており、LEDマトリクス
ユニット10上の各LEDの通電を上記した同期信号に従
って順次切り替え、階調データに見合った時間だけLE
Dを点灯させるような構成となっている。以下、更に詳
しく説明する。
【0026】シフトレジスタ61の入力には階調データが
導入されており、シフトクロック入力にはSCK 信号が導
入されている。即ち、SCK 信号が示すタイミングで4ビ
ットの階調データが順次シフトするようになっている。
シフトレジスタ61では16個の階調データが保持できる
ようになっており、各階調データは合計16個あるダウ
ンカウンタ62の各入力に導かれている。
【0027】各ダウンカウンタ62のLD端子にはLATCH 信
号が夫々導入されている。即ち、LATCH 信号がアクティ
ブになると、シフトレジスタ61から出力された16個の
階調データを各ダウンカウンタ62で夫々保持するように
なっている。
【0028】また各ダウンカウンタ62のCK端子にはDCK
信号が、EN端子にはENABLE信号が夫々導入されている。
即ち、ENABLE信号がアブティブである状態で、DCK 信号
に従って、各ダウンカウンタ62上が個別にディクリメン
ト動作する。各ダウンカウンタ62の出力は、階調データ
がカウントしているときはLレベルであるが、オーバフ
ローすると又は最初から階調データが0(H)のとき
は、Hレベルである。各ダウンカウンタ62の出力は16
個あるゲート回路63の一方の入力に夫々導かれている。
【0029】ゲート回路63の他方の入力にはENABLE信号
が導入されている。即ち、ENABLE信号がアクティブであ
るときに限り、各ダウンカウンタ62の出力がゲート回路
63を介してLEDマトリクスユニット10の各LEDのカ
ソードに夫々導かれる。なお、LEDマトリクスユニッ
ト10上の同じ列の各LEDのカソードは互いに接続され
ている。
【0030】一方、アドレスデコーダ64の入力にはA0
〜A3 信号が導入されている。A0〜A3 信号が切り替
わると、アドレスデコーダ64の出力が♯0から♯15へ
と切り換わって順次アクティブとなる。出力♯0がアク
ティブとなると、バッファ回路65のトランジスタがオン
となり、LEDマトリクスユニット10上の0行目の各L
EDのアノードを同時に通電するようになっている。出
力♯1〜♯15についても上記と全く同様である。
【0031】なお、LEDマトリクスユニット11、12を
ドライブする回路は上記した回路と全く同様であるので
その説明は省略する。
【0032】以上のように構成されたLED表示パネル
ドライバ回路の動作について説明する。
【0033】まず、上記した方法で予め用意した補正デ
ータを補正データメモリ40に書き込む。この状態で、L
ED表示パネルドライバ回路を動作させると、図1に示
す制御回路20から同期信号が出力される。
【0034】すると、アドレス発生回路21によって、表
示データメモリ30、補正データメモリ40において図2中
示す〜の順序で同時に走査され、表示データ及び補
正データが同期して読み出される(なお、図2中に示す
表示データメモリ30、補正データメモリ40のアドレス空
間とLEDマトリクスユニット10上の各LEDの配列と
は対応しているとする)。そして読み出された表示デー
タ及び補正データは、階調データ生成回路50により階調
データに変換される。階調データはLED通電回路60に
逐次導かれ、SCK 信号が示すタイミングでシフトレジス
タ61に逐次保持される。
【0035】表示データメモリ30等において図2中示す
からへと走査された結果、16個分の階調データ( 第
0行目の16個のLEDについての各階調データ) がシフ
トレジスタ61に保持され、LATCH 信号がアクティブとな
ると、各階調データが各ダウンカウンタ62にラッチされ
る。その後、ENABLE信号がアクティブとなり、DCK 信号
の示すタイミングで各ダウンカウンタ62上の階調データ
が個別にディクリメントされる( この間、表示データメ
モリ30等において図2中示すからへと走査され、第
1行目の16個のLEDについての各階調データがシフト
レジスタ61に保持される)。
【0036】一方、A0 〜A3 信号が切り替わってアド
レスデコーダ64の出力♯0 がアクティブとなり、第0行
目の各LEDのアノードが通電される。ENABLE信号がア
クティブであるので、ゲート回路63が開状態であり、各
ダウンカウンタ62の出力がLEDマトリクスユニット10
上の各LEDのカソードに導かれる。ダウンカウンタ62
の出力がLレベルであれば、LEDがオンとなって点灯
する。ただ、その後、ダウンカウンタ62のオーバフロー
すると、LEDがオフとなり消灯する。即ち、階調デー
タに応じた時間だけLEDが通電されて点灯する。一
方、ダウンカウンタ62の出力が最初からHレベルであれ
ば、LEDも最初からオフであり点灯しない。
【0037】LEDマトリクスユニット10上の第0列目
の各LEDの走査はこのようにして終わり、ENABLE信号
が非アクティブに戻る。その後、シフトレジスタ61に次
の16個分の階調データ( 第1行目の16個のLEDについ
ての各階調データ) が保持される時間になると、LATCH
信号が再びアクティブとなる他、A0 〜A3 信号が切り
替わってアドレスデコーダ64の出力♯1がアクティブと
なり、第1行目の各LEDのアノードが通電される。以
後は上記と全く同様である。
【0038】以上の動作が繰り返し行われて、第0行目
から第15行目の各LEDが順次走査され、その結果、
表示データメモリ30上の表示データに対応した画面がL
EDマトリクスユニット10上に表示される。またLED
マトリクスユニット10上の個々のLEDの通電時間も補
正データメモリ40上の補正データが示す通りとなるの
で、補正データの内容が適切である限り、LEDマトリ
クスユニット10上の各LEDの輝度のバラツキが完全に
補正される。上記したことはLEDマトリクスユニット
11、12についても全く同様であるので、LED表示パネ
ル1に色ずれのない鮮明なカラー画像が表示される。
【0039】特に、製品検査時又はメンテナンス時、L
EDマトリクスユニット10、11、12上の各LEDの輝度
のバラツキを調整するに当たり、表示データメモリ30上
の表示データの内容を書き直すだけで良いので、非常に
簡単に行うことができる。従って、フルカラーのLED
表示パネルの性能を高めることができることは勿論のこ
と、コストダウンを図る上でも非常に大きな意義があ
る。
【0040】なお、本実施例は補正データを4ビットと
したので、16階調の補正が可能であったが、ビット数
を増加すれば、より細かな補正が可能となる。また本案
は多階調表示や単色のLED表示パネルにも適用可能で
ある。
【0041】
【発明の効果】以上、本発明にかかるLED表示パネル
ドライバ回路は、補正データメモリ上の補正データの内
容を書き換えるだけで、LED表示パネル上の各LED
の輝度を補正できる構成となっているので、生産性を低
下させることなく、LEDの輝度のバラツキを簡単に調
整することができる。特に、LEDの輝度のバラツキが
画質に顕著に現れ、しかもLEDの数が多いフルカラー
のLED表示パネルにとっては非常に大きな意義があ
る。
【図面の簡単な説明】
【図1】本発明の実施例を説明するための図であって、
LED表示パネルドライバ回路のブロック図である。
【図2】表示データメモリ、補正データメモリの模式図
である。
【図3】LED通電回路の回路図である。
【符号の説明】 1 LED表示パネル 10 LEDマトリクスユニット 20 制御回路 30 表示データメモリ 40 補正データメモリ 50 階調データ生成回路 60 LED通電回路

Claims (1)

    【特許請求の範囲】
  1. 【請求項1】 複数のLEDをマトリクス状に配列した
    LED表示パネルをドライブする回路において、LED
    表示パネル上の各LEDに対応した表示データを夫々保
    持する第1のメモリと、LED表示パネル上の各LED
    の輝度のバラツキを均一にするためのデータであって、
    当該各LEDに対応した補正データを夫々保持する第2
    のメモリと、LED表示パネル上の各LEDを走査する
    に必要な同期信号を生成し、当該同期信号を用いて第
    1、第2のメモリから表示データ、補正データを同期し
    て読み出す制御回路と、表示データ及び補正データが逐
    次導入されており、当該表示データを当該補正データで
    重みを付けて階調データとして逐次出力する階調データ
    生成回路と、LED表示パネル上の各LEDの通電を前
    記同期信号に従って順次切り替え、前記階調データに見
    合った時間だけLEDを点灯させるLED通電回路とを
    具備したことを特徴とするLED表示パネルドライバ回
    路。
JP24572892A 1992-08-21 1992-08-21 Led表示パネルドライバ回路 Pending JPH0667622A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP24572892A JPH0667622A (ja) 1992-08-21 1992-08-21 Led表示パネルドライバ回路

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP24572892A JPH0667622A (ja) 1992-08-21 1992-08-21 Led表示パネルドライバ回路

Publications (1)

Publication Number Publication Date
JPH0667622A true JPH0667622A (ja) 1994-03-11

Family

ID=17137923

Family Applications (1)

Application Number Title Priority Date Filing Date
JP24572892A Pending JPH0667622A (ja) 1992-08-21 1992-08-21 Led表示パネルドライバ回路

Country Status (1)

Country Link
JP (1) JPH0667622A (ja)

Cited By (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2001057835A1 (fr) * 2000-02-03 2001-08-09 Nichia Corporation Afficheur d'images et procede de controle associe
US6545652B1 (en) 1999-07-08 2003-04-08 Nichia Corporation Image display apparatus and its method of operation
JP2004311461A (ja) * 2003-04-01 2004-11-04 Hunet Inc Ledの駆動電圧設定装置及びその方法
JP2006039169A (ja) * 2004-07-27 2006-02-09 Tatsuo Nakano 発光ダイオード表示装置
CN115424578A (zh) * 2022-11-03 2022-12-02 惠科股份有限公司 显示驱动电路及显示装置

Cited By (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6545652B1 (en) 1999-07-08 2003-04-08 Nichia Corporation Image display apparatus and its method of operation
US6847342B2 (en) 1999-07-08 2005-01-25 Nichia Corporation Image display apparatus
SG119173A1 (en) * 1999-07-08 2006-02-28 Nichia Corp Image display apparatus and its method of operation
WO2001057835A1 (fr) * 2000-02-03 2001-08-09 Nichia Corporation Afficheur d'images et procede de controle associe
EP1361562A2 (en) * 2000-02-03 2003-11-12 Nichia Corporation Image display apparatus using light emitting elements and control method thereof
EP1361562A3 (en) * 2000-02-03 2005-03-16 Nichia Corporation Image display apparatus using light emitting elements and control method thereof
JP2004311461A (ja) * 2003-04-01 2004-11-04 Hunet Inc Ledの駆動電圧設定装置及びその方法
JP2006039169A (ja) * 2004-07-27 2006-02-09 Tatsuo Nakano 発光ダイオード表示装置
CN115424578A (zh) * 2022-11-03 2022-12-02 惠科股份有限公司 显示驱动电路及显示装置
US11783756B1 (en) 2022-11-03 2023-10-10 HKC Corporation Limited Display driving circuit and display device

Similar Documents

Publication Publication Date Title
US5093652A (en) Display device
JP4068317B2 (ja) 液晶表示装置
CN100505021C (zh) 显示设备及其驱动装置和驱动方法
US8957840B2 (en) Liquid crystal display device for compensating a pixel data in accordance with areas of a liquid crystal display panel and sub-frames, and driving method thereof
US5731794A (en) Color panel display device
JPH0830231A (ja) Ledドットマトリクス表示器及びその調光方法
JP2612475B2 (ja) カラー表示パネルの表示制御装置
TW527501B (en) High-definition liquid crystal display
US20040212632A1 (en) Driving circuit for color image display and display device provided with the same
JPH07175454A (ja) 表示制御装置および表示制御方法
US7864139B2 (en) Organic EL device, driving method thereof, and electronic apparatus
JP2002333863A (ja) 液晶表示装置及びその駆動方法
JPH10143111A (ja) 液晶コントローラおよび液晶表示装置
JP3268001B2 (ja) Ledドットマトリックス型表示装置
JPH032722A (ja) 表示装置の駆動方法
US20120182329A1 (en) Low grey enhancement in the field emission display (FED) based on sub-Row driving (SRD) technology
JP3133414B2 (ja) カラー液晶表示方式
US6028588A (en) Multicolor display control method for liquid crystal display
JPH0667622A (ja) Led表示パネルドライバ回路
US20020135604A1 (en) Display drive circuit, semiconductor integrated circuit, display panel, and display drive method
JP2004240428A (ja) 液晶表示装置、液晶表示装置の駆動装置及び方法
JP3619973B2 (ja) カラーパネルディスプレイ装置及び画像情報の処理方法
TW491956B (en) Liquid crystal display device
JPH08320673A (ja) 液晶表示装置における階調制御方法
JP2003084719A (ja) 表示パネル駆動装置