JPH066315A - Voice processing circuit for subscription broadcast voice decoder - Google Patents

Voice processing circuit for subscription broadcast voice decoder

Info

Publication number
JPH066315A
JPH066315A JP4159454A JP15945492A JPH066315A JP H066315 A JPH066315 A JP H066315A JP 4159454 A JP4159454 A JP 4159454A JP 15945492 A JP15945492 A JP 15945492A JP H066315 A JPH066315 A JP H066315A
Authority
JP
Japan
Prior art keywords
circuit
audio
data
muse
signal
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP4159454A
Other languages
Japanese (ja)
Inventor
Yoshihiro Hori
吉宏 堀
Kazuo Osanawa
一男 長縄
Hideji Yanase
秀治 柳瀬
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Sanyo Electric Co Ltd
Original Assignee
Sanyo Electric Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Sanyo Electric Co Ltd filed Critical Sanyo Electric Co Ltd
Priority to JP4159454A priority Critical patent/JPH066315A/en
Publication of JPH066315A publication Critical patent/JPH066315A/en
Pending legal-status Critical Current

Links

Landscapes

  • Television Receiver Circuits (AREA)
  • Television Systems (AREA)
  • Two-Way Televisions, Distribution Of Moving Picture Or The Like (AREA)
  • Transmission Systems Not Characterized By The Medium Used For Transmission (AREA)

Abstract

PURPOSE:To prevent generation of distortion due to released scramble and to simplify the circuit configuration. CONSTITUTION:Scramble data inputted to a 2nd voice processing circuit are subjected to interleave release by a bit de-interleave circuit 18 and subjected to error correction by a BCH error correction circuit 20 and the result is fed to an exclusive Or circuit 24, in which scrambling is released based on a control signal for scramble release. The data whose scramble is released are subjected to data processing for a MUSE voice signal via a mute circuit 26.

Description

【発明の詳細な説明】Detailed Description of the Invention

【0001】[0001]

【産業上の利用分野】本発明は、MUSE方式の有料放
送音声デコーダにおける音声処理回路に関する。
BACKGROUND OF THE INVENTION 1. Field of the Invention The present invention relates to an audio processing circuit in a pay broadcast audio decoder of the MUSE system.

【0002】[0002]

【従来の技術】高品位映像信号を帯域圧縮する技術とし
て、多重サブナイキストサンプリングエンコード方式
(以下MUSE方式という)(Multiple Sub-Nyquist Sa
mpling Encoding)がNHK(日本放送協会)により開発
され、放送衛星を用いて定時放送が為されている。
2. Description of the Related Art As a technique for band-compressing a high-definition video signal, a multiple sub-Nyquist sampling encoding method (hereinafter referred to as MUSE method)
mpling Encoding) was developed by NHK (Japan Broadcasting Corporation) and is used for scheduled broadcasting using broadcasting satellites.

【0003】また、前記MUSE方式にスクランブルを
施た有料放送が検討されている。以下、図4ないし図8
に図示する従来の有料放送音声デコーダの構成について
説明する。図4は、入力端子1にスクランブルされたM
USE信号を入力し、スクランブル解除後のMUSE信
号を出力端子15に出力する有料放送デコーダの回路ブ
ロック図である。スクランブルを施されたMUSE信号
は入力端子1より入力され、入力用ローパスフィルタ2
において帯域制限され、A/D変換回路3でデジタル信
号に変換された後、波形等化回路4において伝送路で発
生した波形歪を除去すべく等化処理される。
Further, pay broadcasting which is a scrambled version of the MUSE system is under consideration. Hereinafter, FIGS.
The structure of the conventional pay broadcast audio decoder shown in FIG. FIG. 4 shows the M scrambled to the input terminal 1.
FIG. 3 is a circuit block diagram of a pay broadcast decoder that inputs a USE signal and outputs a MUSE signal after descrambling to an output terminal 15. The scrambled MUSE signal is input from the input terminal 1, and the input low pass filter 2
After being band-limited in (1) and converted into a digital signal by the A / D conversion circuit 3, the waveform equalization circuit 4 performs equalization processing to remove the waveform distortion generated in the transmission path.

【0004】等化処理後の前記MUSE信号は、同期検
出回路5、デスクランブルユニット7、第1音声処理回
路8に印加される。同期検出回路5では、MUSE信号
に多重されているフレームパルスを検出し、フレーム開
始タイミングをタイミング発生回路6に伝える。タイミ
ング発生回路6は、前記フレーム開始タイミングに基づ
いて図4の各部で使用する各種タイミング信号を発生
し、各部に供給する。
The MUSE signal after the equalization processing is applied to the synchronization detection circuit 5, the descramble unit 7 and the first audio processing circuit 8. The synchronization detection circuit 5 detects the frame pulse multiplexed in the MUSE signal and transmits the frame start timing to the timing generation circuit 6. The timing generation circuit 6 generates various timing signals used in each section of FIG. 4 based on the frame start timing and supplies them to each section.

【0005】デスクランブルユニット7は、MUSE信
号の映像信号部分(以下MUSE映像信号という)のス
クランブル解除すると共に、第2音声処理回路9より音
声データを入力し、スクランブル解除のための制御信号
と音声チャネル単位のミュート制御信号とを形成して、
第2音声処理回路9に供給する。MUSE信号の音声信
号部分(以下MUSE音声信号という)は、第1音声処
理回路8、デスクランブルユニット7、第2音声処理回
路9、第3音声処理回路10をそれぞれ介して、インタ
ーリーブ解除、スクランブルの解除、音声信号への再
生、更に再生された音声信号よりMUSE音声信号への
再変換の処理が為される。前記スクランブル解除後のM
USE映像信号は、デスクランブルユニット7から出力
され、遅延回路11において音声系とのタイミング補償
が為される。音声多重回路12は、スクランブル解除後
の前記MUSE映像信号の垂直帰線期間に、スクランブ
ルを解除した音声処理データを多重する。
The descramble unit 7 descrambles the video signal portion of the MUSE signal (hereinafter referred to as the MUSE video signal), inputs the audio data from the second audio processing circuit 9, and outputs the control signal and audio for the descramble. By forming a mute control signal for each channel,
It is supplied to the second audio processing circuit 9. The audio signal portion of the MUSE signal (hereinafter referred to as the MUSE audio signal) is deinterleaved and scrambled through the first audio processing circuit 8, the descramble unit 7, the second audio processing circuit 9, and the third audio processing circuit 10, respectively. Release, reproduction into an audio signal, and reconversion of the reproduced audio signal into a MUSE audio signal are performed. M after descrambling
The USE video signal is output from the descramble unit 7, and the delay circuit 11 performs timing compensation with the audio system. The audio multiplexing circuit 12 multiplexes the descrambled audio processing data in the vertical blanking period of the MUSE video signal after descramble.

【0006】次いで、多重出力は出力用ローパスフィル
タ13で伝送帯域を帯域制限された後、D/A変換回路
14でアナログ信号に変換され、スクランブルを解除さ
れたMUSE信号として出力端子15より出力される。
以下、デインターリーブ処理をする第1音声処理回路8
の構成例に付いて図6に従い説明する。図より明らかな
様に16.2MHzのレートのMUSE(音声)信号を
端子44に入力されると、前記MUSE映像信号の垂直
帰線期間に多重された3値形式の音声データは、周波数
変換回路45に於て16.2MHzから12.15MH
zへサンプルレートの変換が行われ、更に3値−2値変
換回路46で2値信号に変換される。この2値の音声デ
ータは時間軸伸長回路47で1.35Mb/secの連
続的なベースバンド信号に変換され、フレーム間デイン
タリーブ回路48で正規のフレームの順序に戻され、連
続する音声ビットストリームとして端子49より出力さ
れる。
Next, the multiplex output is band-limited by the output low-pass filter 13, converted into an analog signal by the D / A conversion circuit 14, and output from the output terminal 15 as a descrambled MUSE signal. It
Hereinafter, the first audio processing circuit 8 that performs deinterleave processing
An example of the configuration will be described with reference to FIG. As is apparent from the figure, when a MUSE (voice) signal having a rate of 16.2 MHz is input to the terminal 44, the ternary format voice data multiplexed in the vertical blanking period of the MUSE video signal is converted into a frequency conversion circuit. 45 at 16.2 MHz to 12.15 MH
The sample rate is converted to z, and is further converted to a binary signal by the ternary / binary conversion circuit 46. This binary audio data is converted into a continuous baseband signal of 1.35 Mb / sec by the time axis decompression circuit 47, restored by the inter-frame deinterleave circuit 48 to the regular frame order, and a continuous audio bit stream is obtained. Is output from the terminal 49.

【0007】次にディスクランブル処理をする第2音声
処理回路9の構成に付いて図5に従い説明する。音声ビ
ットストリームは入力端子16を介して、音声フレーム
同期検出回路17と、ビットデインタリーブ回路18
と、制御符号検出回路19に入力される。音声フレーム
同期検出回路17は、前記音声ビットストリームより音
声フレームパルス(同期パターン)を検出し、音声フレ
ームタイミング信号を端子21より、デスクランブルユ
ニット7や音声フレームパルス発生回路29に送出す
る。この音声フレームパルス発生回路29は、各回路に
対し各種タイミング信号を供給している。制御符号検出
回路19は、音声フレーム毎に多重されている制御符号
を検出し、各部に制御信号を供給している。この制御符
号の構成は図8に図示する通りである。ビットデインタ
リーブ回路18は、音声ビットストリームのビットイン
タリーブの解除を行い、各1フレームの行方向(サンプ
ルワード方向)に整列した音声データに戻し、BCH誤
り訂正回路20に供給する。BCH誤り訂正回路20で
は前記制御符号の第17ビットで示される誤り訂正モー
ドに従って、BCH符号に基づく誤り訂正を行う。訂正
された音声データは端子22よりデスクランブルユニッ
ト7に供給される。制御信号入力端子23には、デスク
ランブルユニット7より制御信号が入力さる。この制御
信号に基づいて排他的論理和ゲート24において、前記
音声データを反転または非反転することにより、スクラ
ンブルを解除する。スクランブル解除された音声データ
は、ワードデインタリーブ回路35で正規のサンプル順
序に並べ変えられる。同時に、レンジビットBCH誤り
訂正回路36において検出されたレンジビットに基づい
て、準瞬時伸長回路37において、DPCMデータに戻
す。前記DPCMデータはDPCMデコード回路38に
おいてベースバンド音声信号に再生される。この時、B
CH誤り訂正回路20において誤り検出されたデータ列
に関わるDPCMデータについては、誤りDPCMデー
タの前後のDPCMデータに基づいて、前値補間、平均
値補間等の補間処理を行う。
Next, the configuration of the second audio processing circuit 9 for performing the descrambling process will be described with reference to FIG. The audio bit stream is supplied via an input terminal 16 to an audio frame synchronization detection circuit 17 and a bit deinterleave circuit 18.
Is input to the control code detection circuit 19. The voice frame synchronization detection circuit 17 detects a voice frame pulse (synchronization pattern) from the voice bit stream and sends a voice frame timing signal from the terminal 21 to the descramble unit 7 and the voice frame pulse generation circuit 29. The audio frame pulse generation circuit 29 supplies various timing signals to each circuit. The control code detection circuit 19 detects the control code multiplexed for each audio frame and supplies a control signal to each unit. The structure of this control code is as shown in FIG. The bit deinterleave circuit 18 removes the bit interleave of the audio bitstream, restores the audio data aligned in the row direction (sample word direction) of each frame, and supplies the audio data to the BCH error correction circuit 20. The BCH error correction circuit 20 performs error correction based on the BCH code according to the error correction mode indicated by the 17th bit of the control code. The corrected audio data is supplied to the descramble unit 7 from the terminal 22. A control signal is input from the descramble unit 7 to the control signal input terminal 23. Based on this control signal, the exclusive OR gate 24 inverts or non-inverts the audio data to cancel the scramble. The descrambled audio data is rearranged in the normal sample order by the word deinterleave circuit 35. At the same time, based on the range bits detected by the range bit BCH error correction circuit 36, the quasi-instantaneous expansion circuit 37 restores the DPCM data. The DPCM data is reproduced by the DPCM decoding circuit 38 into a baseband audio signal. At this time, B
The DPCM data relating to the data string in which the error is detected in the CH error correction circuit 20 is subjected to interpolation processing such as previous value interpolation and average value interpolation based on the DPCM data before and after the error DPCM data.

【0008】再生されたベースバンド音声信号は、ミュ
ート回路26’においてデスクランブルユニット7か
ら、ミュート制御信号入力端子25を介して、入力され
るチャネル毎のミュート制御信号に基づいて、ベースバ
ンド再生音声信号をミュート(振幅0)する。以後、D
PCMエンコード回路40、準瞬時圧縮回路41、ワー
ドインタリーブ回路42、レンジビットBCHエンコー
ド回路43、BCHエンコード回路27、ビットインタ
リーブ回路28を介して、ビットデインタリーブ回路1
8、BCH誤り訂正回路20、ワードデインタリーブ回
路35、レンジビットBCH誤り訂正回路36、準瞬時
圧伸長回路37、DPCMデコード回路38の逆処理を
順次行い、混合回路30において、音声フレームパルス
発生回路29からのフレームパルス(同期パターン)
と、制御符号検出回路19からの検出された22ビット
の制御符号列とを接続して、スクランブルを解除した音
声ビットストリームを出力端子31から出力し、図1の
第3音声処理回路10に供給する。
The reproduced baseband audio signal is reproduced in the mute circuit 26 'from the descramble unit 7 via the mute control signal input terminal 25 based on the mute control signal for each channel, and the baseband reproduced audio signal is reproduced. Mutes the signal (amplitude 0). After that, D
The bit deinterleave circuit 1 is passed through the PCM encode circuit 40, the quasi-instantaneous compression circuit 41, the word interleave circuit 42, the range bit BCH encode circuit 43, the BCH encode circuit 27, and the bit interleave circuit 28.
8, the BCH error correction circuit 20, the word deinterleave circuit 35, the range bit BCH error correction circuit 36, the quasi-instantaneous pressure expansion circuit 37, and the DPCM decoding circuit 38 are sequentially reverse-processed, and the mixing circuit 30 outputs a voice frame pulse generation circuit. Frame pulse from 29 (synchronous pattern)
And the 22-bit control code string detected by the control code detection circuit 19 are connected to each other to output the descrambled audio bit stream from the output terminal 31 and supply it to the third audio processing circuit 10 in FIG. To do.

【0009】図4の第3音声処理回路10の構成例を図
7に示す。第3音声処理回路10は、第1音声処理回路
8の逆処理をするもので、端子50より入力されたイン
タリーブ解除後の音声ビットストリームは、フレーム間
インタリーブ回路51で25フレーム単位でインターリ
ーブされ、時間軸圧縮回路52、2値−3値変換回路5
3を経て、12.15MHzレートの3値音声データに
変換された後、周波数変換回路54で12.15MHz
から16.2MHzに変換され、出力端子55より出力
される。この出力MUSE音声信号をMUSE映像信号
の垂直帰線期間に多重して、スクランブル解除後のMU
SE信号が形成される。
FIG. 7 shows a configuration example of the third voice processing circuit 10 of FIG. The third audio processing circuit 10 performs reverse processing of the first audio processing circuit 8. The interleaved audio bit stream input from the terminal 50 is interleaved by the interframe interleaving circuit 51 in units of 25 frames. Time axis compression circuit 52, binary-to-three-value conversion circuit 5
After being converted to ternary audio data at a rate of 12.15 MHz, the frequency conversion circuit 54 performs conversion to 12.15 MHz.
Is converted to 16.2 MHz and output from the output terminal 55. This output MUSE audio signal is multiplexed in the vertical blanking period of the MUSE video signal, and the MU after descrambling is multiplexed.
The SE signal is formed.

【0010】[0010]

【発明が解決しようとする課題】スクランブル解除後の
MUSE信号を出力する端子を備える有料放送デコーダ
から出力されたスクランブル解除後のMUSE信号の音
声には、準瞬時伸長回路37、DPCMデコード回路3
8における準瞬時圧伸DPCMデコード処理、DPCM
エンコード回路40、準瞬時圧縮回路41における準瞬
時圧伸DPCMエンコード処理を行うことによる歪が含
まれる。従って、前記スクランブル解除MUSE信号を
MUSEデーコダに接続し、再生された音声出力に影響
を及ぼす。また、回路規模も大きくなる。
The audio of the descrambled MUSE signal output from the pay broadcast decoder having a terminal for outputting the descrambled MUSE signal is included in the quasi-instantaneous expansion circuit 37 and the DPCM decoding circuit 3.
8 quasi-instantaneous companding DPCM decoding process, DPCM
The distortion due to the quasi-instantaneous companding DPCM encoding process in the encoding circuit 40 and the quasi-instantaneous compression circuit 41 is included. Therefore, the descrambling MUSE signal is connected to the MUSE decoder to affect the reproduced audio output. Also, the circuit scale becomes large.

【0011】[0011]

【課題を解決するための手段】そこで、本発明では、有
料音声放送デコーダ内でスクランブル解除後のデータを
直接ミュート回路を介してMUSE音声データに再変換
することを特徴とする。
Therefore, the present invention is characterized in that the data after descrambling is reconverted into MUSE audio data directly through the mute circuit in the pay audio broadcast decoder.

【0012】[0012]

【作用】従って、本発明によれば、スクランブル解除後
のワードインターリーブ処理データがミュート回路を介
して直ちにMUSE音声データに再変換される。
According to the present invention, therefore, the word interleave processing data after descrambling is immediately reconverted to MUSE voice data via the mute circuit.

【0013】[0013]

【実施例】以下、本発明を第2音声処理回路に適用した
3実施例に付いて、図1〜図3に従い説明する。尚、従
来例と同一部分については、符号を共通にして説明を省
略する。まず、図1に図示する第1実施例は、従来例に
おけるミュート回路26’を除き、ワードデインタリー
ブ回路35と、レンジビットBCH誤り訂正回路26
と、準瞬時伸長回路37と、DPCMデコード回路38
と、DPCMエンコード回路40と、準瞬時圧縮回路4
1と、ワードインタリーブ回路42と、レンジビットB
CHエンコード回路43を省略するものである。
DETAILED DESCRIPTION OF THE PREFERRED EMBODIMENT A third embodiment in which the present invention is applied to a second voice processing circuit will be described below with reference to FIGS. The same parts as those of the conventional example are designated by the same reference numerals and the description thereof will be omitted. First, in the first embodiment shown in FIG. 1, except for the mute circuit 26 'in the conventional example, the word deinterleave circuit 35 and the range bit BCH error correction circuit 26 are provided.
, Quasi-instantaneous expansion circuit 37, and DPCM decoding circuit 38
, DPCM encoding circuit 40, and quasi-instantaneous compression circuit 4
1, the word interleave circuit 42, and the range bit B
The CH encode circuit 43 is omitted.

【0014】この第1実施例によれば、入力端子16か
ら入力されたスクランブルされた音声ビットストリーム
は、ビットデインタリーブ回路18と、BCH誤り訂正
回路20とを介して、端子22よりデスクランブルユニ
ット7に送られる。制御信号入力端子23には、デスク
ランブルユニット7より制御信号が入力され、排他的論
理和ゲート24でBCH誤り訂正回路20の出力データ
を、前記制御信号に基づいて反転もしくは非反転し、ス
クランブルを解除する。ミュート回路26は、排他的論
理和ゲート24の出力をミュート制御信号端子25から
入力されるミュート制御信号に基づき、該当チャネルの
音声データを全て0とすることでミュートを実施する。
ミュート回路26の出力は、BCHエンコード回路27
で、誤り訂正モード制御符号に従ってBCH符号を付加
された後、ビットインタリーブ回路28、混合回路3
0、出力端子31を介して、スクランブルを解除された
音声ビットストリームとして出力される。
According to the first embodiment, the scrambled voice bit stream input from the input terminal 16 is descrambled from the terminal 22 via the bit deinterleave circuit 18 and the BCH error correction circuit 20. Sent to 7. The control signal is input to the control signal input terminal 23 from the descramble unit 7, and the output data of the BCH error correction circuit 20 is inverted or non-inverted by the exclusive OR gate 24 to scramble the data. To release. The mute circuit 26 performs mute by setting the output of the exclusive OR gate 24 to 0 for all the audio data of the corresponding channel based on the mute control signal input from the mute control signal terminal 25.
The output of the mute circuit 26 is the BCH encode circuit 27.
Then, after the BCH code is added in accordance with the error correction mode control code, the bit interleave circuit 28 and the mixing circuit 3 are added.
0, output terminal 31 outputs a descrambled audio bit stream.

【0015】しかし、上述する第1実施例ではBCH誤
り訂正回路20が誤り訂正困難な状態でも何らかのデー
タを出力し、BCHエンコード回路27は入力されるデ
ータが正しいものとしてBCH符号を付加する。従っ
て、MUSEデコーダは正しく誤り訂正が為されていな
いデータを正しいものとしてデコードする。その結果、
誤った音声信号が形成される。そこで、図2に図示する
第2実施例では、第1実施例に誤り付加回路32を追加
している。この誤り付加回路32は、スクランブル解除
前のBCH誤り訂正回路20に於て、誤りの存在を検出
できるが、誤り位置の特定ができない音声データ列に対
して、誤り位置の特定ができないことを示す情報を付加
すべく機能し、結果的にMUSEデコーダ内で行われる
誤り訂正が出来ないデータに変換している。この誤り情
報の付加は、誤り訂正モードがノーマルの時にはデータ
列の中の2データを反転することで、誤り訂正モードが
強化の時にはデータ列の中の3データを反転することで
実現される。
However, in the above-described first embodiment, the BCH error correction circuit 20 outputs some data even when the error correction is difficult, and the BCH encoding circuit 27 adds the BCH code assuming that the input data is correct. Therefore, the MUSE decoder decodes data that has not been corrected correctly as correct data. as a result,
False audio signals are formed. Therefore, in the second embodiment shown in FIG. 2, the error adding circuit 32 is added to the first embodiment. The error adding circuit 32 can detect the presence of an error in the BCH error correction circuit 20 before descrambling, but indicates that the error position cannot be specified for the voice data string in which the error position cannot be specified. It functions to add information and, as a result, converts it into data that cannot be error-corrected in the MUSE decoder. The addition of the error information is realized by inverting 2 data in the data string when the error correction mode is normal, and inverting 3 data in the data string when the error correction mode is strengthening.

【0016】従って、本発明によれば伝送によるデータ
の誤りを忠実に伝達することができ、有料放送デコーダ
から出力されるスクランブル解除のMUSE音声信号へ
の影響を最小限に抑えることが可能になる。MUSE音
声信号の場合、通常BCH符号は各ライン8ビット付加
されているが、訂正強化モードでは独立データ領域にB
CH符号を及ばしめてBCH符号を15ビットにするこ
とが可能である。そこで、独立データの伝送を不要と
し、以降の伝送系で誤りが発生し易い場合には、誤り訂
正能力をアップした訂正強化モードのBCH符号を付加
する方が望ましい。そこで、図3に図示する第3実施例
ででは、第2実施例に更に誤り訂正モード選択入力端子
33と制御符号設定回路34を加えている。
Therefore, according to the present invention, it is possible to faithfully transmit a data error due to transmission, and it is possible to minimize the influence of descrambling output from the pay broadcast decoder on the MUSE audio signal. . In the case of a MUSE voice signal, the BCH code is usually added with 8 bits for each line, but in the correction enhancement mode, B is added to the independent data area.
It is possible to extend the CH code to make the BCH code 15 bits. Therefore, when the transmission of independent data is unnecessary and an error is likely to occur in the subsequent transmission system, it is preferable to add the BCH code in the correction enhancement mode with improved error correction capability. Therefore, in the third embodiment shown in FIG. 3, an error correction mode selection input terminal 33 and a control code setting circuit 34 are further added to the second embodiment.

【0017】従って、誤り訂正モード選択入力端子33
には、BCH符号を通常モードで生成するか、強化モー
ドで生成するかを選択する選択信号が入力される。この
選択信号に従いBCH符号を生成するBCHエンコード
回路27は、スクランブル解除後の音声データに、選択
したモードに対応するBCH符号を付加する。更に、制
御符号設定回路34は、制御符号検出回路19より出力
された22ビットの制御符号の内の誤り訂正モードに関
わる第17ビットを、選択信号に応じて再設定する。そ
の結果、MUSE音声データの誤り訂正モードは選択的
に変更される。
Therefore, the error correction mode selection input terminal 33
A selection signal for selecting whether to generate the BCH code in the normal mode or the enhanced mode is input to the. The BCH encoding circuit 27, which generates a BCH code according to this selection signal, adds a BCH code corresponding to the selected mode to the descrambling voice data. Further, the control code setting circuit 34 resets the 17th bit related to the error correction mode of the 22-bit control code output from the control code detection circuit 19 according to the selection signal. As a result, the error correction mode of MUSE audio data is selectively changed.

【0018】[0018]

【発明の効果】よって、本発明によれば、有料放送デコ
ーダの音声処理回路による音声信号への影響を軽減する
とともに、回路規模を削減することができ、その効果は
大である。
As described above, according to the present invention, it is possible to reduce the influence on the audio signal by the audio processing circuit of the pay broadcast decoder and to reduce the circuit scale, which is a great effect.

【図面の簡単な説明】[Brief description of drawings]

【図1】本発明の第1実施例を示す回路ブロック図であ
る。
FIG. 1 is a circuit block diagram showing a first embodiment of the present invention.

【図2】本発明の第2実施例を示す回路ブロック図であ
る。
FIG. 2 is a circuit block diagram showing a second embodiment of the present invention.

【図3】本発明の第3実施例を示す回路ブロック図であ
る。
FIG. 3 is a circuit block diagram showing a third embodiment of the present invention.

【図4】従来のデコーダ回路の全体回路ブロック図であ
る。
FIG. 4 is an overall circuit block diagram of a conventional decoder circuit.

【図5】従来回路による第1音声処理回路の回路ブロッ
ク図である。
FIG. 5 is a circuit block diagram of a first audio processing circuit according to a conventional circuit.

【図6】従来回路による第2音声処理回路の回路ブロッ
ク図である。
FIG. 6 is a circuit block diagram of a second audio processing circuit according to a conventional circuit.

【図7】従来回路による第3音声処理回路の回路ブロッ
ク図である。
FIG. 7 is a circuit block diagram of a third audio processing circuit according to a conventional circuit.

【図8】音声ビットストリーム中の制御符号の内容を示
す説明図である。
FIG. 8 is an explanatory diagram showing the contents of control codes in an audio bitstream.

【符号の説明】[Explanation of symbols]

26 ミュート回路 26 Mute circuit

───────────────────────────────────────────────────── フロントページの続き (51)Int.Cl.5 識別記号 庁内整理番号 FI 技術表示箇所 H04N 7/16 A 8943−5C 7/20 8943−5C ─────────────────────────────────────────────────── ─── Continuation of the front page (51) Int.Cl. 5 Identification code Office reference number FI technical display location H04N 7/16 A 8943-5C 7/20 8943-5C

Claims (1)

【特許請求の範囲】[Claims] 【請求項1】 音声データをDPCM変換し、準瞬時圧
伸してワードインターリーブ処理を施した後に、該ワー
ドインターリーブ処理データをスクランブル処理を施し
た上で、MUSE音声データに変換して成る放送音声信
号を受信し、スクランブルを解除したMUSE音声デー
タに変換して、MUSEデコーダに入力する有料放送音
声デコーダに於て、 スクランブル解除後のワードインターリーブ処理データ
をミュート回路を介してMUSE音声データに再変換す
ることを特徴とする音声処理回路。
1. Broadcast sound obtained by DPCM converting audio data, performing quasi-instantaneous companding to perform word interleave processing, scrambling the word interleave processing data, and converting the word data to MUSE audio data. Receives a signal, converts it to descrambled MUSE audio data, and inputs it to the MUSE decoder. In the pay broadcasting audio decoder, re-converts the word interleave processing data after descrambling to MUSE audio data via the mute circuit. An audio processing circuit characterized by:
JP4159454A 1992-06-18 1992-06-18 Voice processing circuit for subscription broadcast voice decoder Pending JPH066315A (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP4159454A JPH066315A (en) 1992-06-18 1992-06-18 Voice processing circuit for subscription broadcast voice decoder

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP4159454A JPH066315A (en) 1992-06-18 1992-06-18 Voice processing circuit for subscription broadcast voice decoder

Publications (1)

Publication Number Publication Date
JPH066315A true JPH066315A (en) 1994-01-14

Family

ID=15694118

Family Applications (1)

Application Number Title Priority Date Filing Date
JP4159454A Pending JPH066315A (en) 1992-06-18 1992-06-18 Voice processing circuit for subscription broadcast voice decoder

Country Status (1)

Country Link
JP (1) JPH066315A (en)

Similar Documents

Publication Publication Date Title
JP3762428B2 (en) Digital video transmission system
US4745476A (en) Television sound signal processing apparatus
US6084730A (en) Information transmission system using data compression and/or error detection
US5400305A (en) Audio-visual information signal reproducing apparatus that mutes output audio upon input audio signal interruption
KR950009455B1 (en) Soumd decoder
JPH066315A (en) Voice processing circuit for subscription broadcast voice decoder
JP3674726B2 (en) Transmission device, reception device, and transmission / reception device
JP2922974B2 (en) Decoder adapter for audio descrambling
JP3040856B2 (en) Decoder adapter for digital signal descrambling
JP2597873B2 (en) Audio decoder
JP3049074B2 (en) Descramble / decoder adapter
KR940000449B1 (en) Pcm sound signal multiplexing and out-put system
JP3271119B2 (en) Signal transmission system and receiving device
JP2542584B2 (en) Subscription broadcasting system
JP2722653B2 (en) Data transmission equipment
JPH05191784A (en) Muse audio decoder and muse transmission system
JPH0775072A (en) Transmission system for digital audio signal
JPH089940Y2 (en) Digital signal decoder
JPH06261024A (en) Signal transmission method, encoder, signal transmitter, decoder and signal receiver
JPH02113728A (en) Sound signal demodulation circuit
JPH0568264A (en) Signal recording and reproducing device
JPH02274033A (en) Data transmission equipment
JP3246084B2 (en) MUSE decoder that prevents remaining images
JPS6384283A (en) Video scrambling processor
JPH01213036A (en) Voice decoder