JPH0652366B2 - Camera exposure display - Google Patents

Camera exposure display

Info

Publication number
JPH0652366B2
JPH0652366B2 JP54052470A JP5247079A JPH0652366B2 JP H0652366 B2 JPH0652366 B2 JP H0652366B2 JP 54052470 A JP54052470 A JP 54052470A JP 5247079 A JP5247079 A JP 5247079A JP H0652366 B2 JPH0652366 B2 JP H0652366B2
Authority
JP
Japan
Prior art keywords
output
circuit
photometric
display
value
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Lifetime
Application number
JP54052470A
Other languages
Japanese (ja)
Other versions
JPS55146435A (en
Inventor
隆 三枝
修 米田
透 福原
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Nikon Corp
Original Assignee
Nikon Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Nikon Corp filed Critical Nikon Corp
Priority to JP54052470A priority Critical patent/JPH0652366B2/en
Priority to DE19803016084 priority patent/DE3016084A1/en
Publication of JPS55146435A publication Critical patent/JPS55146435A/en
Priority to US06/396,060 priority patent/US4448506A/en
Publication of JPH0652366B2 publication Critical patent/JPH0652366B2/en
Anticipated expiration legal-status Critical
Expired - Lifetime legal-status Critical Current

Links

Landscapes

  • Exposure Control For Cameras (AREA)
  • Indication In Cameras, And Counting Of Exposures (AREA)

Description

【発明の詳細な説明】 本発明はカメラの自動露出制御装置に関する。The present invention relates to an automatic exposure control device for a camera.

撮影画面を複数の領域に分割し、その各測光領域につい
ての各測光出力を処理して、画面全体の露出を決定する
ための測光出力を演算する測光装置(以下、マルチ測光
装置という。)は特開昭52−12828号公報、特開
昭53−52419号公報等により既に公知である。ま
た、本件出願人はこれの類似技術として特願昭54−2
3019号、特願昭54−23020号、特願昭54−
23021号等を出願している。このマルチ測光装置
は、被写体各部の輝度差が比較的小さい一般の被写体は
もちろんのこと例えば逆光下の人物やスポツトライト照
明下の人物等に代表されるような被写体各部の輝度差が
大きい特殊な被写体の撮影に際して、これを自動的に判
別してそれぞれに適合する露出を得られるという利点が
ある。
A photometric device (hereinafter referred to as a multi-photometric device) that divides a shooting screen into a plurality of regions, processes each photometric output for each of the photometric regions, and calculates a photometric output for determining the exposure of the entire screen. It is already known from JP-A-52-1828, JP-A-53-52419 and the like. In addition, the applicant of the present invention discloses a technique similar to this in Japanese Patent Application No. 54-2.
3019, Japanese Patent Application No. 54-23020, Japanese Patent Application No. 54-
No. 23021 is applied. This multi-metering device is a special subject having a large difference in brightness between parts of a subject, such as a general subject having a relatively small difference in brightness between parts of a subject, as well as a person under backlight or a person under spotlight illumination. When photographing a subject, there is an advantage that this can be automatically discriminated and an exposure suitable for each can be obtained.

本発明は、この利点を生しつつ更に機能を付加するため
にマルチ測光装置の測光出力とモニター用測定手段の出
力との差を表示し、もつて撮影者の意図を露出に反映で
きるカメラの露出表示装置を提供するものである。
The present invention displays the difference between the photometric output of the multi-photometric device and the output of the measuring means for the monitor in order to add the function while taking advantage of this advantage, and thus, the exposure of the photographer's intention can be reflected. An exposure display device is provided.

以下、本発明の実施例を図面を参照して詳述する。Hereinafter, embodiments of the present invention will be described in detail with reference to the drawings.

第1図は本発明の実施例の基本的構成を表わすブロツク
図である。第1図において、測光回路100は複数の光
電素子を有し、画面を分割して測光する。この光電出力
は処理回路101に印加される。回路101は該複数の
光電出力に基づき画面全体の露出を決定する第1の測光
出力Pを発生する。前記複数の光電素子のうち例えば
画面の中央を測光する光電素子の出力P(第2の測光
出力という。)と、第1の測光出力とは差動回路102
に入力され、ここで第1の測光出力と第2の測光出力と
の差が検出される。この差は、第1の表示回路103に
より表示される。ここで第1の測光出力P、第2の測
光出力Pがアペツクス表示値で表わされているなら、
その差は画面中央に対して第1の測光出力によつて露出
を合される画面がどのくらい露出がオーバーあるいはア
ンダーになるかを表示することになる。また、この差動
回路102は、処理回路101から得られる複数の測光
出力の平均的な値(例えば平均値、中央値)Pmeanと第
1の測光出力Pとの差をとつて表示してもよい。この
ときには、画面がハイキーであるかローキーであるかの
判断ができる。
FIG. 1 is a block diagram showing the basic configuration of the embodiment of the present invention. In FIG. 1, the photometric circuit 100 has a plurality of photoelectric elements and divides the screen to perform photometry. This photoelectric output is applied to the processing circuit 101. The circuit 101 generates a first photometric output P 6 that determines the exposure of the entire screen based on the plurality of photoelectric outputs. Of the plurality of photoelectric elements, for example, the output P 1 (referred to as a second photometric output) of the photoelectric element that measures the center of the screen and the first photometric output are the differential circuit 102.
, And the difference between the first photometric output and the second photometric output is detected. This difference is displayed by the first display circuit 103. Here, if the first photometric output P 6 and the second photometric output P 1 are represented by the apex display value,
The difference indicates how much the screen, which is exposed by the first photometric output to the center of the screen, is overexposed or underexposed. The differential circuit 102 also displays the difference between the average value (for example, average value, median value) Pmean of the plurality of photometric outputs obtained from the processing circuit 101 and the first photometric output P 6. Good. At this time, it can be determined whether the screen is the high key or the low key.

アペツクス演算回路104は第1の測光出力Pと、情
報設定回路105からの露出因子、例えばシヤツタ優先
モードであればシヤツタ速度とフイルム感度とを入力と
し、また絞り優先モードであれば絞り値とフイルム感度
とを入力として、それぞれ適正絞り値又は適正シヤツタ
速度を演算する。その演算出力は第2の表示回路107
によつて、絞り値又はシヤツタ速度として具体的に表示
される。第1の表示回路103に前述の差を具体的に絞
り値又はシヤツタ速度として表示するには、差動回路1
02の出力とアペツクス演算回路104の出力とを減算
する演算回路106を設けこの減算回路106の出力を
第1の表示回路103が表示する必要がある。つまり、
アペツクス演算出力を差動回路の出力で前述の差分だけ
補正するのである。
The apex operation circuit 104 receives the first photometric output P 6 and the exposure factor from the information setting circuit 105, for example, the shutter speed and the film sensitivity in the shutter priority mode, and the aperture value in the aperture priority mode. An appropriate aperture value or an appropriate shutter speed is calculated using the film sensitivity as an input. The calculation output is the second display circuit 107.
Accordingly, the aperture value or the shutter speed is specifically displayed. In order to specifically display the above difference on the first display circuit 103 as an aperture value or a shutter speed, the differential circuit 1
It is necessary to provide an arithmetic circuit 106 for subtracting the output of 02 from the output of the apex arithmetic circuit 104 and to display the output of the subtraction circuit 106 on the first display circuit 103. That is,
The output of the apex operation is corrected by the output of the differential circuit by the above difference.

第2図は測光光学系を示す概略図であり、撮影レンズ2
0、絞り21を通つた被写体光は、ミラー22で反射さ
れて焦点板23上に結像される。この被写体像はコンデ
ンサレンズ24、ペンタダハプリズム25、接眼レンズ
26を介して観察される。また、焦点板23上の被写体
像はペンタダハプリズム25のダハ面に貼付したプリズ
ム27、リレーレンズ28によつて光電素子PDの受光
面上に結像される。この光電素子PDは第3図に示すよ
うな分割された受光面パターンをもつている。つまり、
基板B上には、画面中央領域を測光する光電素子P
、画面右上、下方領域を測光する光電素子PD
PD、及び画面左上、下方領域を測光する光電素子P
、PDがそれぞれ形成されている。そして、光電
素子PD〜PDはマルチ測光用に作動し、光電素子
PDは先に述べたモニター用光電素子としても作動す
ることもできるし、又ミラーのハーフミラー22aを通
過したフイルム面及び/又はシヤツタ幕面fで反射した
光を受光する光電素子PD100でモニター用することも
できる。
FIG. 2 is a schematic view showing the photometric optical system, and the taking lens 2
The subject light that has passed through 0 and the diaphragm 21 is reflected by the mirror 22 and imaged on the focusing screen 23. This subject image is observed through the condenser lens 24, the penta roof prism 25, and the eyepiece lens 26. Further, the subject image on the focusing screen 23 is formed on the light receiving surface of the photoelectric element PD by the prism 27 and the relay lens 28 attached to the roof surface of the penta roof prism 25. This photoelectric element PD has a divided light receiving surface pattern as shown in FIG. That is,
On the substrate B, a photoelectric element P for photometrically measuring the central area of the screen
D 1 , a photoelectric element PD 2 for photometry on the upper right and lower areas of the screen,
PD 3 , and photoelectric element P for photometry of the upper left and lower areas of the screen
D 4 and PD 5 are formed respectively. The photoelectric elements PD 1 to PD 5 operate for multi-photometry, the photoelectric element PD 1 can also operate as the above-described monitor photoelectric element, and the film surface that has passed through the half mirror 22a of the mirror. And / or the photoelectric device PD 100 that receives the light reflected by the shutter curtain surface f can be used for monitoring.

第4図、第5図は自動露出制御装置における絞り制御装
置の機械的構成を示す説明図である。以下、絞り制御の
作動シーケンスを知るために動作を述べる。
4 and 5 are explanatory views showing the mechanical configuration of the aperture control device in the automatic exposure control device. Hereinafter, the operation will be described in order to know the operation sequence of the aperture control.

尚、撮影に際して絞りを最小絞りまで絞り込めるような
状態にレンズ鏡筒を設定しておく。第4図の状態からシ
ヤツタ押釦(不図示)を押圧すると、レリーズ部材7は
図中上方に移動してレリーズ連動レバー6の一端を突き
上げる。このときスイツチSWはレリーズ部材7の移
動初期にオフとなり、絞り制御装置の作動タイミングが
レリーズ動作時と絞り込動作時との間にあることを検知
する。よつてレリーズ連動レバー6は時計方向へ回動
し、他端は面カム4の係止を解除する。そのためばね9
によつて扇形歯車8は反時計方向に回動し、これに連動
して面カム4は時計方向へ回動する。一方、絞り制御レ
バー3は、ばね2によつて時計方向に付勢されるのでピ
ン3dはカム面に当接している。従つて扇形歯車8の回
転によつて面カム4は制御レバー3を時計方向に回転さ
せる。こうして制御レバー3が時計方向に回転するとば
ね2の付勢力により絞りレバー1も第4図示の絞り開放
位置から絞り込み方向へ(図中下方)移動する。またこ
れと同時にラチエツト歯車12も扇形歯車3cによつて
反時計方向に回動されることになる。絞りレバー1が絞
り込み方向へ移動し、絞り21が所定絞り開口まで絞り
込まれると絞り制御回路により複合電磁石(Mg)のコイ
ルに瞬間的な通電がなされ、電磁石は永久磁石の磁力を
打ち消してアマーチヤ13bの吸引を解除する。したが
つて係止レバー13は付勢力によつて時計方向に回動し
係止爪13aがラチエツト歯車12と噛み合いその状態
が維持される。またこの噛み合いによつて制御レバー3
及び絞りレバー1も停止されることになる。こうして適
正露出を得る為の絞り値に絞りが調定される。一方、扇
形歯車8はその後も反時計方向の回動を続け、その回動
終端で露光信号レバー10と係合し、これを左方へ移動
する。このとき、スイツチSWはレバー10の移動初
期にオンされ、絞り制御装置の作動タイミングが絞り込
終了時とシヤツタレリーズ時との間にあることを検出す
る。そしてレバー10の移動終了時に不図示の機構によ
つてミラーが撮影光路外へ退避し、続いてシヤツタ幕が
レリーズされ、予め設定したシヤツタ速度に従つてシヤ
ツタ幕は開閉する。
It should be noted that the lens barrel is set so that the aperture can be narrowed down to the minimum aperture during shooting. When the shutter push button (not shown) is pressed from the state shown in FIG. 4, the release member 7 moves upward in the figure and pushes up one end of the release interlocking lever 6. At this time, the switch SW 1 is turned off at the initial stage of the movement of the release member 7, and detects that the operation timing of the aperture control device is between the release operation and the aperture operation. Therefore, the release interlocking lever 6 rotates clockwise, and the other end releases the engagement of the surface cam 4. Therefore spring 9
As a result, the sector gear 8 rotates counterclockwise, and in conjunction with this, the surface cam 4 rotates clockwise. On the other hand, the aperture control lever 3 is biased clockwise by the spring 2, so that the pin 3d is in contact with the cam surface. Accordingly, the rotation of the sector gear 8 causes the surface cam 4 to rotate the control lever 3 in the clockwise direction. When the control lever 3 rotates clockwise in this way, the diaphragm lever 1 also moves from the diaphragm open position shown in FIG. 4 in the diaphragm closing direction (downward in the drawing) by the urging force of the spring 2. At the same time, the ratchet gear 12 is also rotated counterclockwise by the sector gear 3c. When the diaphragm lever 1 moves in the diaphragm direction and the diaphragm 21 is diaphragmed to a predetermined diaphragm opening, the diaphragm control circuit instantaneously energizes the coil of the composite electromagnet (Mg), and the electromagnet cancels the magnetic force of the permanent magnet and the armature 13b. Release the suction of. Therefore, the locking lever 13 is rotated clockwise by the urging force, and the locking claw 13a meshes with the ratchet gear 12 and the state is maintained. In addition, the engagement of the control lever 3
The diaphragm lever 1 is also stopped. In this way, the aperture is adjusted to the aperture value for obtaining the proper exposure. On the other hand, the sector gear 8 continues to rotate counterclockwise thereafter, engages with the exposure signal lever 10 at the end of the rotation, and moves it to the left. In this case, switch SW 2 is turned on initial movement of the lever 10, detects that there is between the time aperture control device operation timing narrowing down end and shear ivy release of. At the end of the movement of the lever 10, the mirror retreats out of the photographing optical path by a mechanism (not shown), the shutter curtain is subsequently released, and the shutter curtain opens and closes according to the preset shutter speed.

シヤツタ先幕走行信号発生レバー16はシヤツタ先幕走
行開始時に左方へ移動し、、スイツチSWをオンす
る。このオンによつて、露光開始の作動タイミングが検
出される。こうして露光動作が終了する。この状態が第
5図示の状態である。露光動作が終了するとミラーが下
降して原位置すなわち観察位置に戻りこれに連動して不
図示の機構がミラー連動レバー14を右下方向へ移動す
る(第5図二点鎖線図示)。したがつて復元レバー15
は付勢力に抗して反時計方向に回転することになりピン
15aが板ばね13cを押し上げることにより係止レバ
ー13はその付勢力に抗して反時計方向に回動する。係
止レバー13が回転してアマーチヤ13bが複合電磁石
(Mg)上へ復帰すると、再びアマーチヤ13bは複合電磁
石(Mg)の永久磁石により吸引保持される(第5図二点
鎖線図示)。また復元レバー15の反時計方向の回転に
よりピン15bは制御レバー3を押し上げ、絞りレバー
1は絞り開放位置へ復帰する(第5図二点鎖線図示)。
その後、巻上レバー(不図示)を操作しフイルム巻上、
シヤツタチヤージ、ミラーチヤージ等の巻上動作を行な
うとチヤージレバー11は右方向へ移動し、付勢力に抗
して扇形歯車8は時計方向へ回転される。この回転に従
い、面カム4は反時計方向に回転し、その最大半径部が
レリーズ連動レバー6を乗り越えると、レリーズ連動レ
バー6は面カム4の最小半径部に落ち込む。したがつて
その後面カム4の時計方向の回転は阻止される。こうし
て巻上動作が完了し第4図示の状態となる。
Shutter front curtain signaling lever 16 to turn on the switch ,, SW 3 moves to the left at the start shutter front curtain. By this turning on, the operation timing of the exposure start is detected. Thus, the exposure operation is completed. This state is the state shown in FIG. When the exposure operation is completed, the mirror descends and returns to the original position, that is, the observation position, and in conjunction with this, a mechanism (not shown) moves the mirror interlocking lever 14 in the lower right direction (shown by the two-dot chain line in FIG. 5). Therefore, restoration lever 15
Is rotated counterclockwise against the biasing force, and the pin 15a pushes up the leaf spring 13c, whereby the locking lever 13 rotates counterclockwise against the biasing force. When the locking lever 13 rotates and the armature 13b returns to above the composite electromagnet (Mg), the armature 13b is again attracted and held by the permanent magnet of the composite electromagnet (Mg) (shown by the two-dot chain line in FIG. 5). When the restoring lever 15 rotates counterclockwise, the pin 15b pushes up the control lever 3 and the aperture lever 1 returns to the aperture open position (shown by the two-dot chain line in FIG. 5).
Then, operate the hoist lever (not shown) to hoist the film,
When a hoisting operation such as a shutter charge or a mirror charge is performed, the charge lever 11 moves to the right, and the sector gear 8 is rotated clockwise against the biasing force. According to this rotation, the surface cam 4 rotates counterclockwise, and when the maximum radius portion thereof surmounts the release interlocking lever 6, the release interlocking lever 6 falls to the minimum radius portion of the surface cam 4. Therefore, the rear surface cam 4 is prevented from rotating in the clockwise direction. In this way, the winding operation is completed and the state shown in FIG.

第6図は、本発明の電気回路構成を表わすブロツク図で
ある。尚以下の説明において測光装置はTTL開放測光
方式のものとする。
FIG. 6 is a block diagram showing the electric circuit configuration of the present invention. In the following description, the photometric device is of the TTL open photometric system.

測光回路Aは、前述の光電素子PD1〜PD5を含み、レリ
ーズ前においては光電素子PD1〜PD5によつて画面を複数
の領域に分割して測光し、レリーズ後はモニター用光電
素子PD1によつて絞り込測光を行なう。各光電素子PD1
PD5の測光出力P〜Pは処理回路Aに入力される
と共にモニター用光電素子PD1の測光出力Pは分岐さ
れて後述の第1、第2の演算回路Aに入力される。こ
の測光出力P〜Pは、これらをPで代表して表わ
すと、Pn=Bv.n−Av0(但し、Bvは被写体輝度の
アペツクス表示値、Av0はレンズの開放F値のアペツク
ス表示値である。)なる出力である。処理回路Aは各
測光出力P〜Pを所定のプログラムに従つて処理
し、結果として被写体条件に最適の測光出力を演算し、
これを出力する(この出力は前述したマルチ測光出力で
ある。)。ところで、処理回路Aがどのような動作に
よつてマルチ測光出力を発生するかは前に引用した特開
昭52−12828号公報、同53−52419号公報
等に詳述されているが、理解のために概説すると;各測
光出力のうち最大値Pmaxと最小値Pminとを検出して、
Pmax−Pminを演算する。そして、Pmax−Pmin≦δの
ときには被写体各部の輝度差があまり大きくない(一般
の被写体)と判定し、Pmax−Pmin≦δのときには被写
体各部の輝度差が大きい(逆光下の人物のように特殊な
被写体)と判定する(δは所定の基準値である)。その
結果、Pmax−Pmin≦δのときには各測光出力の平均値
Pmeanが出力され、Pmax−Pmin≧δのときには白バツ
ク(逆光下の人物のように背景が明るい画面)が、黒バ
ツク(スポツトライト照明下の人物のように背景が暗い
画面)かを決定してPmaxあるいはPminを出力する。白
バツクか黒バツクかの決定は複数の測光出力の最大値と
最小値の中央値Pmax+Pmin/2と複数の測光出力の平
均値Pmeanとを比較することにより行なわれる。即ち、
中央値が平均値より大のときには黒バツクとし、逆の場
合には白バツクとする。
Metering circuit A 1 includes a photoelectric element PD 1 -PD 5 described above, by dividing the by connexion screen the photoelectric element PD 1 -PD 5 into a plurality of areas and metering in pre-release, photoelectric for later release the monitor The element PD 1 is used to perform aperture metering. Each photoelectric element PD 1 ~
Photometric output P 1 to P 5 of the PD 5 is inputted photometric output P 1 of the monitoring photoelectric element PD 1 is input to the processing circuit A 2 is branched into the first, second arithmetic circuit A 3 below It The photometric outputs P 1 to P 5 are represented by P n as a representative, and Pn = Bv.n−Av 0 (where Bv is the aperture display value of the subject brightness and A v0 is the open F value of the lens). This is the output value of the apex display.). The processing circuit A 2 processes each of the photometric outputs P 1 to P 5 in accordance with a predetermined program, and as a result, calculates the optimum photometric output for the subject condition,
This is output (this output is the multi-photometric output described above). By the way, the operation of the processing circuit A 2 to generate the multi-photometric output is described in detail in Japanese Patent Laid-Open Nos. 52-12828 and 53-52419 cited above. For the sake of understanding, the maximum value Pmax and the minimum value Pmin of each photometric output are detected,
Calculate Pmax-Pmin. Then, when Pmax-Pmin≤δ, it is determined that the difference in luminance between the subject parts is not so large (general subject), and when Pmax-Pmin≤δ, the difference in luminance between the subject parts is large (a special subject such as a person under backlight). Subject) (δ is a predetermined reference value). As a result, when Pmax-Pmin ≤ δ, the average value Pmean of each photometric output is output, and when Pmax-Pmin ≥ δ, a white background (a screen with a bright background like a person under backlight) and a black background (spotlight). It is determined whether the background is dark like a person under illumination) and Pmax or Pmin is output. The determination of white back or black back is made by comparing the median value Pmax + Pmin / 2 of the maximum and minimum values of a plurality of photometric outputs with the average value Pmean of the plurality of photometric outputs. That is,
When the median value is larger than the average value, it is black back, and when it is opposite, it is white back.

以上が処理回路Aの一例であるが、ここで重要なこと
は処理回路が、複数の光電出力を入力とし、所定のプロ
グラムに従つてこれを処理することによつて、画面に最
適の測光出力を演算するということである。
The above is one example of the processing circuit A 2 , but what is important here is that the processing circuit takes a plurality of photoelectric outputs as inputs and processes them according to a predetermined program, thereby providing optimum photometry for the screen. It means to calculate the output.

情報設定回路Aは露出因子をカメラボデイあるいはレ
ンズ(例えば交換レンズ)から取り入れ、フイルム感度
情報に応じた出力P=Sv(但しSvはフイルム感度
のアペツクス表示値)を第1の演算回路Aに、またレ
ンズの開放R値に応じた出力P=Av0を処理回路A
と第1の演算回路Aとに、それぞれ伝達し、更に、
予め設定されたシヤツタ速度に応じた出力P…Tv,
preset(但し、Tvはシヤツタ速度のアペツクス表示
値)を絞り制御回路Aに伝達する。
The information setting circuit A 4 takes in an exposure factor from a camera body or a lens (for example, an interchangeable lens), and outputs an output P 7 = Sv (Sv is an apex display value of the film sensitivity) according to the film sensitivity information as a first arithmetic circuit A. 3 and the output P 8 = Av0 corresponding to the open R value of the lens is processed by the processing circuit A.
2 and the first arithmetic circuit A 3 , respectively, and further,
Output P 9 ... Tv according to a preset shutter speed,
The preset (where Tv is the shutter speed apex display value) is transmitted to the aperture control circuit A 6 .

第1の表示回路A10は第1の演算回路Aのもうひとつ
の出力Bvans−Bv1(=P−P−P)を入力とし
て、マルチ測光出力Pとモニター用光電素子の出力P
との差を、例えば補正段数で表示する。(ここで、B
vansはPのアペツクス表示値である)従つてマルチ測
光出力によつて制御される絞り値が、画面中央部に換算
すると何段分ズレているかを確認でき、その結果画面内
のどの明るさの被写体に露出が合うかを把握できる。ま
た第2の表示回路A11は処理回路Aからマルチ測光出
力Pを、また情報設定回路Aから予め定められたシ
ヤツカ速度に応じた出力Pとフイルム感度に応じた出
力Pとをそれぞれ入力として、これらの出力P、P
、Pによつて定まる適正絞り値を演算し、これを表
示する。
The first display circuit A 10 receives the other output Bvans−Bv 1 (= P 6 −P 1 −P 8 ) of the first arithmetic circuit A 3 as an input, and outputs the multiphotometric output P 6 and the monitor photoelectric element. Output P
The difference from 1 is displayed, for example, as the number of correction steps. (Where B
vans can check the aperture value, which is by connexion control to a Apetsukusu display value is) follow go-between multi-photometric output of P 6 is, what are stages of shift in terms of the central portion of the screen, which the brightness of the result in the screen You can see if the exposure is suitable for the subject. The second display circuit A 11 outputs the multi-photometric output P 6 from the processing circuit A 2 , the output P 9 according to the predetermined shutter speed and the output P 7 according to the film sensitivity from the information setting circuit A 4. , Respectively, and these outputs P 6 , P
9 , the proper aperture value determined by P 7 is calculated and displayed.

次に第6図を参照して本実施例の動作を説明する。シー
ケンス制御回路Aは第4、5図で述べたスイツチSW
〜SWのオン、オフ信号を入力として、自動露出制
御装置の各作動タイミングを判別し、回路A、A
5〜8、の動作をこの作動タイミングに応じて制御す
る。
Next, the operation of this embodiment will be described with reference to FIG. The sequence control circuit A 9 is the switch SW described in FIGS.
The ON-OFF signals of 1 to SW 3 are input to determine the respective operation timings of the automatic exposure control device, and the circuits A 3 and A 3 are connected .
The operations of 5 to 8 are controlled according to this operation timing.

まず、カメラのレリーズ動作以前においては、測定回路
からのTTL開放測光による測光出力P〜P
入力とする処理回路Aは、被写体の条件に最適のマル
チ測光出力P=Bv.ansを出力している。このとき処
理回路は、測光出力P〜Pが含んでいる開放F値A
v0の成分を情報設定回路Aからの出力Pによつて既
に相殺している。続いて、第1の演算回路Aは情報設
定回路Aからの出力P、P、P、Pから Pans.1=P−P+P−P =Bv.ans−(Bv.1−Av0)+Sv−Av0 =Bv.ans−Bv.1+Sv ………(1) を演算し、その出力Pans.1を第2の演算回路Aに印
加する。
First, before the release operation of the camera, the processing circuit A 2 which receives the photometric outputs P 1 to P 5 by the TTL open photometry from the measurement circuit A 1 as input is the multiphotometric output P 6 = Bv which is optimum for the condition of the subject. It outputs .ans. At this time, the processing circuit displays the open F value A included in the photometric outputs P 1 to P 5.
The component of v0 has already been canceled by the output P 8 from the information setting circuit A 4 . Subsequently, the first arithmetic circuit A 3 is output P 1 from the information setting circuit A 4, P 6, P 7 , P 8 from Pans.1 = P 6 -P 1 + P 7 -P 8 = Bv.ans- (Bv. 1 -Av 0) + Sv-Av 0 = Bv.ans-Bv. 1 + Sv ......... (1) is calculated, and applies the output Pans.1 to the second arithmetic circuit a 5.

まず、第2の表示回路A11は、マルチ測光出力Pと、
予め設定されたシヤツタ速度に応じた出力Pと、フイ
ルム感度に応じた出力Pとをそれぞれ入力として、 P+P−P=Bv.ans+Sv−Tv.preset =Av.ans ………(2) (但し、Av.ansはBv.ansに応じた適正絞り値) の演算を行ない、Av.ansの表示を行なう。一方第1の
表示回路A10は、第1の演算回路Aのもう一つの出力
つまりBv.ans−Bv(Bv.diff)を入力し、それを
直接表示すれば画面中央に対する露出表補正段数の表示
が可能である(第12図a、b)。
First, the second display circuit A 11 has a multi-photometric output P 6 and
The output P 9 according to the preset shutter speed and the output P 7 according to the film sensitivity are respectively used as inputs, and P 6 + P 7 −P 9 = Bv.ans + Sv−Tv.preset = Av.ans ……. (2) (However, Av.ans is an appropriate aperture value according to Bv.ans) is calculated and Av.ans is displayed. On the other hand, the first display circuit A 10 inputs another output of the first arithmetic circuit A 3 , that is, Bv.ans-Bv 1 (Bv.diff), and directly displays it, so that the exposure table correction for the center of the screen is performed. It is possible to display the number of steps (FIGS. 12a and 12b).

又第2の表示回路の出力A11の出力Av.ansを入力し、 Av.ans−(Bv.ans−Bv) =Bv+Sv−Tv.preset=Av.com ……(3) (但し、Av.comはBvに応じた絞り値) を演算すれば、第12図(c)のようにAv.ansとAv.com
を同一の表示方法をさせることが出来る。
The inputs the output Av.ans output A 11 of the second display circuit, Av.ans- (Bv.ans-Bv 1) = Bv 1 + Sv-Tv.preset = Av.com ...... (3) ( where , Av.com calculates the aperture value according to Bv 1 ), Av.ans and Av.com are calculated as shown in Fig. 12 (c).
Can be displayed in the same way.

このようにして、適正絞り値と、画面中央の被写体に対
する絞り値とこの適正絞り値との差(Pの代りにPme
anを用いれば平均的輝度に基づく絞り値との差)が表示
され、撮影者は画面に対する露出制御の状況を事前に知
ることができる。そして、もし必要があればフイルム感
度を変更すること等の操作により、撮影意図を露出制御
に反映させることができる。
In this way, the appropriate aperture value and the difference between the aperture value for the subject in the center of the screen and the appropriate aperture value (Pme instead of P 1
If an is used, the difference from the aperture value based on the average brightness) is displayed, and the photographer can know the status of exposure control for the screen in advance. If necessary, the shooting intention can be reflected in the exposure control by an operation such as changing the film sensitivity.

次に、レリーズ動作後、スイツチSWがオフになる
と、シーケンス制御回路Aの制御のもとに第1の演算
回路AはスイツチSオフ時の出力Pans.1をホール
ドされ、絞り制御回路Aが作動開始する。そして、絞
り制御機構によつて絞り21が絞り込まれると、モニタ
ー用光電素子PDの測光出力は、 P=Bv−Av ……(4) (但し、Avは絞り込み途中のF値) となり、その出力はAvに応じて変化することになる。
第2の演算回路Aは、、この出力Pと第1の演算回
路Aによりホールドされている出力Pans.1とを入力
として、 Pans.2=Pans.1+P =Bv.ans−Av.n+Sv=Tv.n……
(5) (但し、Tv.nは絞り込途中における絞りのF値A
v.nの変化により定まるシヤツタ速度のアペツクス表
示値である。) を演算し、その出力Pans.2を絞り制御回路Aに印加
する。ここで、この出力Pans.2に着目すると、第1、
第2の演算回路A、Aにより2通りの演算を行なつ
た結果、出力Pans.2はマルチ測光出力Bv.ansと絞り
込中の絞り値Avとによつて定まるシヤツタ速度を表わ
すことになる。つまり、モニター用光電素子の出力P
とマルチ測光出力Pとの差が補正されたことになる。
Next, after the release operation, when the switch SW 1 is turned off, the first arithmetic circuit A 3 holds the output Pans.1 when the switch S 1 is off under the control of the sequence control circuit A 9 , and the aperture control is performed. Circuit A 6 is activated. Then, when the diaphragm 21 is narrowed down by the diaphragm control mechanism, the photometric output of the monitor photoelectric element PD 1 becomes P 1 = Bv 1 −Av (4) (where Av is the F value during the narrowing). , Its output will change according to Av.
The second arithmetic circuit A 5 receives the output P 1 and the output Pans.1 held by the first arithmetic circuit A 3 as inputs, and Pans.2 = Pans.1 + P 1 = Bv.ans-Av . n + Sv = Tv. n ……
(5) (However, Tv.n is the F value A of the diaphragm during the narrowing process.
v. It is an apex display value of the shutter speed determined by the change of n. ) Is calculated and its output Pans.2 is applied to the diaphragm control circuit A 6 . Here, focusing on this output Pans.2,
As a result of performing two kinds of calculations by the second calculation circuits A 3 and A 5 , the output Pans.2 represents the shutter speed determined by the multi-photometric output Bv.ans and the diaphragm value Av being narrowed down. become. That is, the output P 1 of the monitor photoelectric element
And the difference between the multi-photometric output P 6 is corrected.

絞り制御回路AはTv.nとTv.presetを比較し、絞
り込みが進んでTv.n=Tv.presetとなると、絞り制
御回路Aは先に述べたように複合電磁石Mgを作動して
絞り込みを阻止する。このときの絞り21のFナンバー
はTv.preset,Bv.ans,Svとによつて定まる適正絞
り値である。
The aperture control circuit A 6 has a Tv. n and Tv.preset are compared, the narrowing down progresses, and Tv. When n = Tv.preset, the aperture control circuit A 6 operates the composite electromagnet Mg to prevent the aperture from narrowing down, as described above. The F number of the diaphragm 21 at this time is an appropriate diaphragm value determined by Tv.preset, Bv.ans, and Sv.

その後、絞り制御のための作動シーケンスが終了してス
イツチSWがオンされると、シーケンス制御回路A
によつてメモリ回路Aは絞り制御後の第2演算回路A
の出力Pans.2を記憶する。そしてシヤツタがレリー
ズされて、SWがオンするとシーケンス制御回路A
はシヤツタ制御回路Aを作動させる。シヤツタ制御回
路Aはシヤツタ先幕走行による露出開始時からの露光
時間を積分し、その積分出力が出力Pans.2と所定の関
係になるとシヤツタ後幕を走行させる。以上の作動によ
つて露出制御動作が完了する。
After that, when the operation sequence for diaphragm control is completed and the switch SW 2 is turned on, the sequence control circuit A 9
Therefore, the memory circuit A 8 is the second arithmetic circuit A 8 after the aperture control.
The output Pans.2 of 5 is stored. When the shutter is released and SW 3 is turned on, the sequence control circuit A 9
Activates the shutter control circuit A 7 . The shutter control circuit A 7 integrates the exposure time from the start of exposure due to the traveling of the shutter front curtain, and when the integrated output has a predetermined relationship with the output Pans.2, the shutter rear curtain is driven. With the above operation, the exposure control operation is completed.

ところで、以上の構成においてフイルム感度Svは、第
1の演算回路Aに入力したが、これは第2の演算回路
に入力してもよいし、また絞り制御回路に入力して
もよい。それは、Tv.presetと比較される段階において
Tv.nが生じていれば足りるからである。
By the way, in the above configuration, the film sensitivity Sv is input to the first arithmetic circuit A 3 , but this may be input to the second arithmetic circuit A 5 or may be input to the aperture control circuit. . It is Tv.preset at the stage where it is compared with Tv.preset. This is because it is sufficient if n is generated.

第7図は本発明のより具体的な実施回路例であり、第8
図は各回路の出力波形を示すタイミングチヤートであ
る。
FIG. 7 shows an example of a more specific implementation circuit of the present invention.
The figure is a timing chart showing the output waveform of each circuit.

以下の説明では、まずシヤツタ優先による露出制御動作
をのべる。タイミングパルス発生回路30は、一定周期
のクロツクパルス(第8図a)とリセツトパルス(第8
図a′)とを発生する。リセツトパルスはクロツクパル
スの発生直前に発生する。制御回路29は、回路を絞り
込制御の作動シーケンスに従つて動作させるように、所
定の回路をシーケンス制御する。回路29、30でシー
ケンス制御回路Aを構成する。
In the following description, the exposure control operation based on the shutter priority will be described first. The timing pulse generating circuit 30 includes a clock pulse (FIG. 8a) and a reset pulse (8th cycle) having a constant cycle.
Figure a '). The reset pulse is generated immediately before the clock pulse is generated. The control circuit 29 sequence-controls a predetermined circuit so that the circuit operates according to the operation sequence of the narrowing control. The circuits 29 and 30 form a sequence control circuit A 9 .

さて、測光回路Aにおいて画面の測光領域の分割数に
応じてフオトダイオードPDの数Nが決まり(ここでは
N=5とする。)、それぞれがOPアンプOP〜P
に接続されている。各OPアンプはログダイオードD
〜Dによつて対数圧縮された各フオトダイオードの測
光出力P.A、P.A……P.A(添字Aはアナ
ログを意味する。)を発生する。この測光出力は、第7
図(b)にフオトダイオードPDの出力P.Aで代表
して示されている。以上は光電変換系Iを構成する。
尚、このとき、絞りを絞り込んでも線形性の良好な測光
出力に着目すると、それは画面中央部を測光するフオト
ダイオード(ここではPDとする。)が当てはまる。
そしてこのフオトダイオードPDはモニター用の光電
素子を兼ねる。続いて、フオトダイオードPD〜PD
のアナログ測光出力はA/D変換系IIの各A/D変換
器AD〜ADに入力され、デジタル出力P.D〜
.D(添字Dはデジタルを意味する)に変換され
る。A/D変換系IIはタイミングパルス発生回路30か
らの一定周期のクロツクパルス(第8図a)によつて、
一定周期毎にA/D変換を繰り返す。説明上、0.08lx
を0〔Bv〕として、P.A=12.5〔Bv〕で、8ビ
ツトのA/D変換をすれば、デジタル測光出力P.D
はバイナリーコード0110.100で表わされる。第
8図(c)にはこのデジタル出力が示されている。フオト
ダイオードPD〜PDも同様に処理される。光電変
換系I、A/D変換系IIは測光回路Aを構成する。そ
して、出力P.A〜P.A、P.D〜P.Dは
TTL開放測光の場合、レンズの開放F値情報Av
含んでいる。
Now, in the photometric circuit A 1 , the number N of the photodiodes PD is determined according to the number of divisions of the photometric area of the screen (here, N = 5), and the OP amplifiers OP 1 to P 5 respectively.
It is connected to the. Each OP amplifier is a log diode D 1
~ D 5 photometric output of each photodiode logarithmically compressed by P 1 . A, P 2 . A ... P 5 . A (subscript A means analog) is generated. This photometric output is the 7th
The output P 1 .. of the photodiode PD 1 is shown in FIG. Representatively represented by A. The above constitutes the photoelectric conversion system I.
At this time, focusing on the photometric output with good linearity even if the aperture is narrowed down, this applies to the photodiode (here, PD 1 ) for photometrically measuring the central portion of the screen.
The photodiode PD 1 also serves as a photoelectric device for monitoring. Then, the photodiodes PD 1 to PD
5 is input to each of the A / D converters AD 1 to AD 5 of the A / D conversion system II, and the digital output P 1 . D ~
P 5. D (subscript D means digital). The A / D conversion system II uses a clock pulse (FIG. 8a) having a constant period from the timing pulse generation circuit 30.
A / D conversion is repeated at regular intervals. For explanation, 0.08lx
Is set to 0 [Bv] and P 1 . If A = 12.5 [Bv] and A / D conversion of 8 bits is performed, digital photometric output P 1 . D
Is represented by the binary code 0110.100. This digital output is shown in FIG. 8 (c). The photodiodes PD 2 to PD 5 are processed in the same manner. The photoelectric conversion system I and the A / D conversion system II form a photometric circuit A 1 . Then, the output P 1 . A to P 5 . A, P 1 . D to P 5 . In the case of TTL full-aperture photometry, D includes full-aperture F-number information Av 0 of the lens.

次に、A/D変換された測光出力P.D〜P.Dは
処理回路Aに入力される。一方、情報設定回路A
は、レンズの開放F値情報Avをデジタル化した出
力P.D(例えばAv=2とするバイナリーコード
00010.000で表わされる)を処理回路Aに印
加している。処理回路Aは、第8図(a)の第1番目の
クロツクパルスで測光出力P.D〜P.Dを一度メ
モリし、次のクロツクパルスで所定のプログラムに応じ
てこれを処理し、デジタル化されたマルチ測光出力
.D=Bvans.Dを発生するという動作を繰り返
す。このマルチ測光出力Bvans.D=11.5とすると、バ
イナリーコード01011.100で表わされる。これ
が第8図(d)に示されている。
Next, the A / D converted photometric output P 1 . D to P 5 . D is input to the processing circuit A 2 . On the other hand, the information setting circuit A
4 is an output P 8 .4 obtained by digitizing the open F-number information Av 0 of the lens. D (for example, represented by a binary code 000010000 where Av 0 = 2) is applied to the processing circuit A 2 . The processing circuit A 2 outputs the photometric output P 1 . D to P 5 . The D once memory, multi-metering output P 6 to handle this in accordance with a predetermined program with the following clock pulses were digitized. The operation of generating D = Bvans.D is repeated. If this multi-photometric output Bvans.D = 11.5, it is represented by the binary code 01011.100. This is shown in FIG. 8 (d).

補正値算出回路31には、処理回路Aからのマルチ測
光出力Bvans.Dと情報設定回路Aからの開放F値情
報P.D=Av.D及びA/D変換器ADからモ
ニター用フオトダイオードPDのデジタル測光出力P
.D=Bv.D−Av.Dがそれぞれ入力され、
.D+P.D−P.D=Bv.ans.D−Bv
D(=Bv.diff)を算出する。前述のようにAv=2
なので、この出力は−3〔Bv〕となりバイナリーコー
ド1101.0000で表わされる(1ビツト目はマイ
ナスを表わす。)。この出力は第8図(e)に示されてい
る。
In the correction value calculation circuit 31, the multi-photometric output Bvans.D from the processing circuit A 2 and the open F value information P 8 .. from the information setting circuit A 4 . D = Av 0 . Digital photometric output P of the monitoring photodiode PD 1 from the D and A / D converter AD 1.
1 . D = Bv 1 . D-Av 0 . D is input respectively,
P 6. D + P 8 . D-P 1 . D = Bv.ans.D-Bv 1 .
Calculate D (= Bv.diff). As described above, Av 0 = 2
Therefore, this output becomes -3 [Bv] and is represented by the binary code 1101.00000 (the first bit represents minus). This output is shown in FIG. 8 (e).

加算回路33は、情報設定回路Aからのデジタル化さ
れたフイルム感度情報P.D=Sv.Dと、この回路
31からの出力を加算して、結果的に上述の(1)式をデ
ジタル加算した出力Pans1.Dを発生する。このとき
フイルム感度がASA100ならばSv=0であるから
この加算回路33の出力は補正値算出回路31の出力と
同じである。以上の動作は第8図(a)の第1と第2番目
のクロツクパルスの周期内において完了する。そして、
第2番目のクロツクパルスが発生すると、Pans1.Dは
ホールド回路34によつてホールドされる。今、加算回
路33の出力はバイナリーコード1101.0000で
表わされているから、ホールド回路の1、2、4ビツト
目に対応するパラレル出力は1であり他は0である。第
8図(f)の波形が1である区間は、ホールド回路34が一
区間前の(e)の波形をホールドする区間を示す。即ち、
この出力はクロツクパルスの入る直前のリセツトパルス
(a′)でリセツトされ続くクロツクパルスで新しい情
報によつてセツトされる。
Adder circuit 33, the film sensitivity information P 7 digitized from information setting circuit A 4. D = Sv. D and the output from this circuit 31 are added, and as a result, the output Pans1. Generate D. At this time, if the film sensitivity is ASA100, Sv = 0, so the output of the adder circuit 33 is the same as the output of the correction value calculation circuit 31. The above operation is completed within the period of the first and second clock pulses in FIG. 8 (a). And
When the second clock pulse is generated, Pans1.D is held by the hold circuit 34. Since the output of the adder circuit 33 is represented by the binary code 1101.0000, the parallel output corresponding to the 1st, 2nd and 4th bits of the hold circuit is 1 and the others are 0. The section in which the waveform in FIG. 8 (f) is 1 indicates the section in which the hold circuit 34 holds the waveform in (e) one section before. That is,
This output is reset by the reset pulse (a ') immediately before the clock pulse enters and is set by the new information by the following clock pulse.

これらのホールド回路の各ビツト出力をD/A変換器3
5によつてD/A変換することにより第7図(g)に示す
ようにBvans.A−Bv.A+Sv.Aのリアルタイ
ムのアナログ出力を発生する。以上の回路31、33〜
35は第1の演算回路Aを構成する。今−3〔EV〕を
アナログ量で示している。この出力とモニター用フオト
ダイオードPDの出力P.Aがアナログ加算回路3
6(第2の演算回路A)に入力するとここで(3)式の
演算(但し、Av.n=Av)が行なわれ、第7図
(h)に示す出力が得られる。絞り開放状態ではTv.n
=9.5である。ただし測光を開始してから第2番目のク
ロツクパルスが発生するまでのt区間は補正値の加わら
ない状態なので、適正露出値を出力することは出来な
い。そのためレリーズ操作の第1のストローク等による
電源の印加により回路が安定しクロツクパルスを2ケカ
ウントするまではシヤツタレリーズが出来ないようなシ
ーケンス制御にしておく。以上のステツプで測光までの
ステツプは完了する。
Each bit output of these hold circuits is converted into a D / A converter 3
As shown in FIG. 7 (g), the D / A conversion of Bvans.A-Bv 1 . A + Sv. Generates a real-time analog output of A. The above circuits 31, 33-
Reference numeral 35 constitutes the first arithmetic circuit A 3 . Now, -3 [EV] is shown as an analog amount. Output P 1 of the output and the monitor photodiode PD 1. A is analog adder circuit 3
6 (second arithmetic circuit A 5 ), the arithmetic operation of the equation (3) (where Av.n = Av 0 ) is performed, and FIG.
The output shown in (h) is obtained. Tv. n
= 9.5. However, since the correction value is not applied during the period t from the start of photometry to the occurrence of the second clock pulse, the proper exposure value cannot be output. Therefore, the sequence control is performed so that the shutter release cannot be performed until the circuit is stabilized by the application of power by the first stroke of the release operation or the like and the clock pulse counts two times. With the above steps, the steps up to photometry are completed.

一方、表示演算回路39は、シヤツタ優先モードのとき
に、情報設定回路AからのSv、Tvに対応した出力
と、処理回路Aからのマルチ測光出力Bv.ansとを入
力として、(2)式に表した演算を行ないAv.ansを減算回
路43と表示回路44に印加する。減算回路43は補正
値算出回路の出力Bv.ans−Bv.とAv.ansとを減算
して(3)式の演算を行なう。そしてBv.に基づく絞
り値Av.comは表示回路45によつて表示される。減算
回路43がない構成では直接、補正段数としてBv.ans
−Bv.を表示する。また出力Av.ansは表示回路4
4によつて表示される。回路43、45は第1の表示回
路A10を、回路39、44は第2の表示回路A11をそれ
ぞれ構成する。
On the other hand, the display arithmetic circuit 39 receives the output corresponding to Sv and Tv from the information setting circuit A 4 and the multi-photometric output Bv.ans from the processing circuit A 2 as inputs in the shutter priority mode (2 Then, Av.ans is applied to the subtraction circuit 43 and the display circuit 44. The subtraction circuit 43 outputs the output of the correction value calculation circuit Bv.ans-Bv. 1 and Av.ans are subtracted, and the operation of equation (3) is performed. And Bv. The aperture value Av.com based on 1 is displayed by the display circuit 45. In the configuration without the subtraction circuit 43, the Bv.ans
-Bv. 1 is displayed. The output Av.ans is the display circuit 4.
4 is displayed. The circuits 43 and 45 form a first display circuit A 10 , and the circuits 39 and 44 form a second display circuit A 11 .

今、例えばシヤツタ速度が1/60 sec.(Tv=6)に予
め設定されているとすると、Tv.presetはバイナリーコ
ード0110.0000で表わされる。従つてAv.ansは
(2)式よりバイナリーコード0101.1000で表わさ
れ、またAv.comは(3)式よりバイナリーコード100
0.1000となり、これらバイナリーコードが表示回
路44、45によつてデコードされ視認可能に表示され
る。
Now, for example, if the shutter speed is preset to 1/60 sec. (Tv = 6), Tv.preset is represented by the binary code 0110.00000. Therefore, Av.ans
It is represented by the binary code 0101.1000 from the equation (2), and Av.com is the binary code 100 from the equation (3).
The value becomes 0.1000, and these binary codes are decoded by the display circuits 44 and 45 and displayed visually.

尚、表示演算回路39は、シヤツタ優先モードのときT
v.presetをA/D変換器41に印加する。
It should be noted that the display calculation circuit 39 is set to T when in the shutter priority mode.
The v.preset is applied to the A / D converter 41.

次にレリーズされると、(第2ストローク)補正値表示
回路45や表示回路44への電源の供給を停止する。そ
して制御回路29はタイミングパルス発生回路30のク
ロツクパルスとリセツトパルスの発生を停止させる。す
るとホールド回路34の出力はメモリされる。次に、レ
ンズの絞りが上述の絞り制御機構によつて絞り込まれ、
モニター用フオトダイオードPDの出力は(4)式の如
く低下する。同様に、アナログ加算回路36の出力もこ
れに応じて低下する。これは、第8図(a)、(h)において
レリーズから絞り込係止までのZで示された期間内に
生ずる。
Next, when the shutter is released, the supply of power to the (second stroke) correction value display circuit 45 and the display circuit 44 is stopped. Then, the control circuit 29 causes the timing pulse generating circuit 30 to stop generating the clock pulse and the reset pulse. Then, the output of the hold circuit 34 is stored. Next, the diaphragm of the lens is narrowed down by the diaphragm control mechanism described above,
The output of the monitor photodiode PD 1 drops as shown in equation (4). Similarly, the output of the analog addition circuit 36 also decreases accordingly. This occurs within the period indicated by Z 1 from the release to the stop locking in FIGS. 8 (a) and 8 (h).

シヤツタ速度優先方式の場合、絞り制御回路Aは、情
報設定回路Aから導入された、予め設定したシヤツタ
速度に対応したアナログ出力Tvpreset.Aとアナログ加
算回路36の出力とを比較し、(5)式の関係が成立する
と絞り込みを係止する。実際には機械的な遅れによつて
設定したTv値と若干異なるが、その分測光値が変化す
るので、これは、メモリ回路Aに入力し、ミラーの上
昇の直前に記憶され、その値でシヤツタの開閉がシヤツ
タ制御回路Aにおいて制御される。
In the case of the shutter speed priority method, the aperture control circuit A 6 compares the analog output Tvpreset.A introduced from the information setting circuit A 4 and corresponding to the preset shutter speed with the output of the analog addition circuit 36, When the relation of formula (5) is established, the narrowing is locked. Actually, the Tv value is slightly different from the set value due to mechanical delay, but since the photometric value changes by that amount, this is input to the memory circuit A 8 and is stored immediately before the raising of the mirror. The opening / closing of the shutter is controlled by the shutter control circuit A 7 .

この実施回路例においては更にプログラム露出制御も可
能である。それは、モードセレクタがプログラムモード
を選択していることを検出すると情報設定回路Aは、
表示回路44及びD/A変換器41に対して露出制御の
プログラムに従つたシヤツタ速度を印加するよう演算回
路39を制御する。この露出制御のプログラムは被写体
輝度、ここでは処理回路Aより得られる出力Bvans.
Dに応じてシヤツタ速度と絞りとの組合せを決定するた
めのものであり、ある被写体輝度に対してはひとつのシ
ヤツタ速度と絞りとの組合せしか得られない。つまり、
手動により予め設定されるシヤツタ速度が輝度によつて
自動的に設定されるのである。そして、表示回路44は
プログラムに従つたシヤツタ速度の表示を行ない、絞り
制御回路Aはアナログ加算回路36の出力とD/A変
換器41の出力とが所定の関係になるまで絞りを絞り込
む。その他の動作は前述同様である。
Programmed exposure control is also possible in this example implementation. When the mode selector detects that the program mode is selected, the information setting circuit A 4
The arithmetic circuit 39 is controlled so that the shutter speed according to the exposure control program is applied to the display circuit 44 and the D / A converter 41. This exposure control program is the subject brightness, here the output Bvans. Obtained from the processing circuit A 2 .
This is for determining the combination of the shutter speed and the aperture according to D, and only one combination of the shutter speed and the aperture can be obtained for a certain subject brightness. That is,
The shutter speed set manually beforehand is automatically set according to the brightness. Then, the display circuit 44 displays the shutter speed according to the program, and the diaphragm control circuit A 6 narrows the diaphragm until the output of the analog adder circuit 36 and the output of the D / A converter 41 have a predetermined relationship. Other operations are the same as described above.

第9図は表示回路44、45の実施例を示す。表示回路
45はデコーダ/ドライバ50とセグメント表示器51
とから成る。デコーダ/ドライバ50は補正値算出回路
31からBv.diffを入力として、これをデコードする。
そしてセグメント表示器51を駆動して、Av.comがA
v.ansに対して何段オーバーであるか、又はアンダーで
あるかを表示させる。このセグメント表示器51の表示
のオン、オフは制御回路29からの信号によつて先に述
べたように制御される。
FIG. 9 shows an embodiment of the display circuits 44 and 45. The display circuit 45 includes a decoder / driver 50 and a segment display 51.
It consists of and. The decoder / driver 50 receives Bv.diff from the correction value calculation circuit 31 and decodes it.
Then, drive the segment display 51 and Av.com
Display how many steps are over or under for v.ans. Display on / off of the segment display 51 is controlled by a signal from the control circuit 29 as described above.

表示回路44はデコーダ/ドライバ53とセグメント表
示器54とから成る。デコーダ/ドライバ53は、情報
設定回路Aからのモードセレクト信号によつて絞り値
あるいはプログラムシヤツタ速度を表示できるように、
演算回路39からの入力を変換し、各モードに応じてセ
グメント表示器54を駆動する。この表示のオン、オフ
は制御回路29からの信号によつて制御される。
The display circuit 44 comprises a decoder / driver 53 and a segment display 54. The decoder / driver 53 is capable of displaying the aperture value or the program shutter speed according to the mode select signal from the information setting circuit A 4 .
The input from the arithmetic circuit 39 is converted and the segment display 54 is driven according to each mode. The on / off of this display is controlled by a signal from the control circuit 29.

この表示器51、54のセグメント表示は、第12図
(a)のようにフアインダ内に表示される。ここで符号
〔5.6〕はセグメント表示器54による表示であり、
符号〔+2〕はセグメント表示器51による表示であ
る。尚、符号〔60〕はプリセツトシヤツタ速度を表わ
す。
The segment display of these indicators 51 and 54 is shown in FIG.
Displayed in the finder as in (a). Here, the code [5.6] is the display by the segment display 54,
Reference numeral [+2] is a display by the segment display 51. Reference numeral [60] indicates the preset shutter speed.

第10図は表示回路45の別の実施例である。補正値算
出回路31の出力Bv.diffはデコーダ/ドライバ55に
入力する。この出力Bv.diffが絞り値の1段分に対応す
るときには、端子Tが論理値“1”となり、以下2
段、3段のときにはそれぞれ端子T、T…が論理値
“1”となる。端子TはBv.diffが正のときには論理
値“1”、また負のときには論理値“0”となる。制御
回路29が表示動作を指令する信号(論理値“1”)を
受けるとトランジスタTrはオンになり、またT
“1”のときにはアンドゲート56は“1”を出力して
トランジスタTrをオンにする。
FIG. 10 shows another embodiment of the display circuit 45. The output Bv.diff of the correction value calculation circuit 31 is input to the decoder / driver 55. When this output Bv.diff corresponds to one aperture value, the terminal T 1 has the logical value “1”, and the following 2
When the number of stages is three, the terminals T 2 , T 3, ... Have logical values “1”, respectively. The terminal T 5 has a logical value “1” when Bv.diff is positive and a logical value “0” when Bv.diff is negative. Transistor Tr AND gate 56 outputs "1" when the signal control circuit 29 instructs the display operation transistor Tr 1 receives the logic value "1" is turned on, also T 5 is "1" Turn 2 on.

さて、回路31の出力Bv.diffが正であれば、トランジ
スタTr、、Trがオンになり、デコーダ/ドライ
バ55の各出力端子とトランジスタTrのコレクタ間
に接続されている2個で1組の発光ダイオードLE
、LED、LED、LEDと、各出力端子と
トランジスタTrのコレクタに接続された、2個で1
個の発光ダイオードLED、LED、LED、L
EDとがすべて発光し、プラス(+)を、“1”を出
力している端子数に応じて表示する。また、Bv.diffが
負であればトランジスタTrのみがオンになり、発光
ダイオードLED、LED、、LED、LED
が、“1”を出力している端子数に応じてマイナス
(−)を表示する。表示回路44は第8図と同じであ
る。この発光ダイオードLED〜LEDの表示はカ
メラのフアインダ内では第12図(b)のように表示され
る。つまり符号(+)あるいは(−)がオーバー、アンダ
ーを表わし、その数が段数を表示する。
Now, if the output Bv.diff of the circuit 31 is positive, the transistors Tr 1 and Tr 2 are turned on, and two transistors connected between the output terminals of the decoder / driver 55 and the collector of the transistor Tr 2 are used. 1 set of light emitting diode LE
D 1, LED 3, the LED 5, LED 7, which is connected to the collector of the output terminals and the transistor Tr 1, 1 in two
Light emitting diodes LED 2 , LED 4 , LED 6 , L
ED 8 and all emit light, and a plus (+) is displayed according to the number of terminals outputting “1”. If Bv.diff is negative, only the transistor Tr 1 is turned on, and the light emitting diodes LED 2 , LED 4 , LED 6 , LED 8
Displays a minus (-) depending on the number of terminals outputting "1". The display circuit 44 is the same as in FIG. The display of the light emitting diodes LED 1 to LED 8 is displayed as shown in FIG. 12 (b) in the finder of the camera. That is, the sign (+) or (-) represents over or under, and the number indicates the number of stages.

第11図は表示回路44、45の別の実施例である。こ
の実施例ではAv.ans、Bv.diffを4ビツト表示として
少数点以上を切り捨ている。
FIG. 11 shows another embodiment of the display circuits 44 and 45. In this embodiment, Av.ans and Bv.diff are displayed as 4 bits and the decimal points or more are truncated.

さて、アンドゲートAND〜ANDには減算回路4
3からバイナリーコード化された出力Av.comの各ビツ
ト出力がそれぞれ入力される。アンドゲートAND
ANDには表示演算回路39からバイナリーコード化
された出力Av.ansの各ビツト出力がそれぞれ入力され
る。オアゲートOR〜ORはアンドゲートAN
、AND;AND、AND……の1組の出力
をそれぞれ入力としてそのオア出力をデコーダ/ドライ
バ60に印加する。デコーダ/ドライバ60には、第1
2図(c)のようにレンズの絞り値目盛にそれぞれ対置さ
れた発光ダイオードLED10〜LED17が接続されてい
る。分周期61はアンドゲートAND〜ANDとA
ND〜ANDのゲートを開く周期を異ならせる。
Now, the AND gates AND 1 to AND 4 have subtraction circuits 4
Each bit output of the output Av.com that has been binary coded from 3 is input. AND gate AND 5 ~
Each bit output of the binary-coded output Av.ans is input from the display operation circuit 39 to the AND 8 . OR gates OR 1 to OR 4 are AND gates AN
The OR output is applied to the decoder / driver 60 by using a pair of outputs of D 1 , AND 5, AND 2 , AND 6, ... As inputs. The decoder / driver 60 has a first
Light-emitting diode LED 10 ~LED 17 which are opposed respectively to the aperture value scale of the lens is connected to the Figure 2 (c). The division cycle 61 is AND gate AND 1 to AND 4 and A
The period of opening the gates of ND 5 to AND 8 is made different.

いま、Av.comがバイナリーコード0110で表わされ
てアンドゲートAND、ANDの一方入力が“1”
となつており、かつAv.ansがバイナリーコード010
1で表わされてアンドゲートAND、ANDの一方
入力が“1”となつているとするとき;回路30からの
クロツクパルスを入力されて、端子T10が“1”のとき
アンドゲートAND〜ANDはゲートを開くからオ
アゲートOR、ORが“1”を出力する。デコーダ
60はオアゲートOR〜ORの出力であるバイナリ
ーコード0101を受けて、第12図(c)において絞り
値(F=5.6)に対応する発光ダイオードLED14
発光させる。このとき、インバータINVは“0”を
出力しているのでアンドゲートAND10の出力は“0”
である。そのためアンドゲートAND〜ANDのゲ
ートは閉じている。
Now, Av.com is represented by binary code 0110, and one input of AND gates AND 2 and AND 3 is “1”.
And, Av.ans has a binary code of 010
If one of the inputs of the AND gates AND 6 and AND 8 is represented by 1, and the clock pulse from the circuit 30 is input and the terminal T 10 is "1", the AND gate AND 6 Since 5 to AND 8 open the gate, the OR gates OR 2 and OR 4 output “1”. The decoder 60 receives the binary code 0101 which is the output of the OR gates OR 1 to OR 4 , and causes the light emitting diode LED 14 corresponding to the aperture value (F = 5.6) in FIG. 12 (c) to emit light. At this time, since the inverter INV 1 outputs “0”, the output of the AND gate AND 10 is “0”.
Is. Therefore, the gates of AND gates AND 1 to AND 4 are closed.

次に、端子T10へのクロツクパルスの印加が止んで
“0”となると、インバータINVの出力は“1”と
なりまた分周器61の出力は“1”とすると、アンドゲ
ートAND10は“1”を出力してアンドゲートAND
〜ANDのゲートを開く。そのため、オアゲートOR
、ORの出力は“1”となり、従つてオアゲートO
〜ORのバイナリーコード0110を入力とする
デコーダ/ドライバ60は第12図(c)の絞り値(F=
8)に対応する発光ダイオードLED15を発光させる。
Next, when the application of the clock pulse to the terminal T 10 is stopped and becomes "0", the output of the inverter INV 1 becomes "1" and the output of the frequency divider 61 becomes "1", and the AND gate AND 10 becomes "1". 1 "is output and AND gate AND 1
~ Open the gate of AND 4 . Therefore, OR gate OR
2 and the output of OR 3 become “1”, and accordingly OR gate O
The decoder / driver 60 to which the binary code 0110 of R 1 to OR 4 is input is the aperture value (F = F =
The light emitting diode LED 15 corresponding to 8) is caused to emit light.

この動作はクロツクパルスの印加によつて繰り返される
が、分周期61の作用によつてアンドゲートAND
ANDのゲートを開く周期の方がアンドゲートAND
〜ANDのそれより長くなるため、、Av.ans(F
=5.6)の表示のための発光ダイオードLED14は視
覚的に連続して観察され、一方Av.com(F=8)の表
示のための発光ダイオードLED15は視覚的に点滅して
観察される。このように、Av.ansとAv.comを絞り値目
盛に対応させて表示することによつて、その差の絞り段
数が視覚的に判断可能となる。尚、スイツチSW60を閉
じるとアンドゲートにはスイツチSW60を介して常に
“0”の出力が印加されることになるので、Av.comの
表示を消すことができる。トランジスタTr60は制御回
路29が表示指令を出しているときにはオンとなつて発
光ダイオードの点灯を可能にし、表示中止指令がくると
オフとなつて発光ダイオードの点灯を不可能にする。
This operation is repeated by the application of the clock pulse, but by the action of the division cycle 61, the AND gates AND 1 to
AND 4 AND gate is more open cycle
Since it is longer than that of 5 to AND 8 , Av.ans (F
= 5.6), the light emitting diode LED 14 is visually observed continuously, while the Av.com (F = 8) light emitting diode LED 15 is visually blinking and observed. To be done. In this way, by displaying Av.ans and Av.com in association with the aperture value scale, the aperture step number of the difference can be visually judged. Incidentally, when the switch SW 60 is closed, the output of "0" is always applied to the AND gate via the switch SW 60 , so that the display of Av.com can be erased. The transistor Tr 60 is turned on when the control circuit 29 issues a display command to enable lighting of the light emitting diode, and is turned off when a display stop command is issued to disable lighting of the light emitting diode.

以上のように本発明では、被写界の画面全体に対する適
正測光出力、すなわちマルチ測光出力と、従来カメラに
よく使用されていた。いわゆる中央重点測光方式(被写
界画面の中央領域を測光する方式)により得られた測光
出力とに注目し、両測光出力を比較してその差を表示す
るようにしたので、マルチ測光出力と中央重点測光出力
との違いの程度が確認できる。このため、従来の中央重
点測光方式に慣れている使用者でも、マルチ測光出力を
用いた測光方式に早く慣れることができる。
As described above, according to the present invention, proper photometric output for the entire screen of the object scene, that is, multi-photometric output, and the conventional camera are often used. Focusing on the so-called center-weighted metering method (a method that measures the central area of the screen of the scene), the two metering outputs were compared and the difference between them was displayed. You can check the difference from the center-weighted metering output. Therefore, even a user who is accustomed to the conventional center-weighted metering system can quickly become accustomed to the metering system using multi-metering output.

具体的に言うと、逆光シーンを撮影する場合において、
中央重点測光方式のカメラでは中央領域のみを測光する
ので、使用者(熟練者)は適性露出を得るために、露出
の設定を例えば2段オーバーにして撮影をしていた。こ
れに対して本発明では、このような場合(逆光シーン撮
影の場合)に、中央領域とマルチ測光出力との差が2段
であることを表示するため、熟練者には、マルチ測光出
力に基づいて撮影すれば適性露出を得られることが理解
でき、マルチ測光出力を安心して利用することができ
る。そして、熟練者が経験したことのないシーンを撮影
する場合には、マルチ測光を積極的に利用することがで
きる。
Specifically, when shooting a backlit scene,
Since a center-weighted metering camera measures only the central area, the user (expert) has taken an exposure setting of, for example, two oversteps to obtain an appropriate exposure. On the other hand, in the present invention, in such a case (in the case of backlit scene shooting), since it is displayed that the difference between the central region and the multi-photometric output is two steps, the skilled worker is informed of the multi-photometric output. You can understand that you can get proper exposure if you shoot based on this, and you can use the multi-photometric output with confidence. Then, when shooting a scene that has not been experienced by a skilled person, multi-photometry can be positively used.

また、両測光出力の差そのものを表示するため、使用者
は、中央領域の測光値とマルチ測光値(適正値)との差
の程度をダイレクトに視認することができ、使い勝手が
良い。
Further, since the difference between the two photometric outputs itself is displayed, the user can directly visually recognize the degree of difference between the photometric value of the central region and the multi-photometric value (appropriate value), which is convenient.

更に、シーケンス制御手段が、A/D変換手段マルチ測
光出力発生手段、演算手段、表示手段を、該記載の順に
動作させるため、光電出力がA/D変換される前にマル
チ測光出力発生手段に入力され、その結果、マルチ測光
出力発生手段が誤つた出力を発生するおそれが全くな
い。
Further, since the sequence control means operates the A / D conversion means multi-photometric output generation means, the arithmetic means, and the display means in the order described, the multi-photometric output generation means is operated before the photoelectric output is A / D converted. There is no possibility that the multi-photometric output generating means will generate an erroneous output as a result.

【図面の簡単な説明】[Brief description of drawings]

第1図は本発明の実施例の基本構成を示すブロツク図、
第2図は測光光学系を示す概略図、第3図は第2図の光
電素子PDの受光面パターンを示す図、第4図、第5図
は本実施例に係る絞り制御装置の機械的構成を示す図、
第6図は本実施例の電気回路構成のブロツク図、第7図
は第6図のより具体的な回路ブロツク図、第8図は第7
図の回路のタイミングチヤートを示す図、第9図は表示
回路44、45の実施例を示す図、第10図は表示回路
45の別の実施例を示す図、第11図は表示回路44、
45の別の実施例を示す図、第12図は補正段数、絞り
値の視覚的表示方法を示す図である。 〔主要部分の符号の説明〕 第1の測光手段……100(PD〜PD)、101 第2の測光手段……100(PD)、PD100 第1の測光出力……P 第2の測光出力……P、P100 第1の表示手段……102、106、103 第2の表示手段……104、107
FIG. 1 is a block diagram showing the basic configuration of the embodiment of the present invention,
FIG. 2 is a schematic diagram showing a photometric optical system, FIG. 3 is a diagram showing a light receiving surface pattern of the photoelectric element PD of FIG. 2, and FIGS. 4 and 5 are mechanical diagrams of an aperture control device according to this embodiment. Diagram showing the configuration,
FIG. 6 is a block diagram of the electric circuit configuration of this embodiment, FIG. 7 is a more specific circuit block diagram of FIG. 6, and FIG.
FIG. 9 is a diagram showing a timing chart of the circuit shown in FIG. 9, FIG. 9 is a diagram showing an embodiment of the display circuits 44 and 45, FIG. 10 is a diagram showing another embodiment of the display circuit 45, and FIG. 11 is a display circuit 44.
FIG. 12 is a view showing another embodiment of 45, and FIG. 12 is a view showing a visual display method of the number of correction steps and the aperture value. [Explanation of Signs of Main Parts] First photometric means ... 100 (PD 1 to PD 5 ), 101 Second photometric means ... 100 (PD 1 ), PD 100 First photometric output ... P 6 Photometric output 2 ... P 1 , P 100 First display means 102, 106, 103 Second display means 104, 107

───────────────────────────────────────────────────── フロントページの続き (56)参考文献 特開 昭50−80129(JP,A) 特開 昭53−20323(JP,A) 特開 昭52−12828(JP,A) 特開 昭53−118127(JP,A) ─────────────────────────────────────────────────── ─── Continuation of the front page (56) Reference JP-A-50-80129 (JP, A) JP-A-53-20323 (JP, A) JP-A-52-12828 (JP, A) JP-A-53- 118127 (JP, A)

Claims (1)

【特許請求の範囲】[Claims] 【請求項1】被写界画面を、中央領域と、該中央領域の
周辺に位置する複数の周辺領域とに分割して一度に測光
し、各領域の輝度に対応する複数の光電出力を発生する
分割測光手段と、 前記複数の光電出力をそれぞれA/D変換し、複数のA
/D変換出力を得るA/D変換手段と、 該A/D変換手段から発せられる全てのA/D変換出力
を処理して被写界画面の輝度分布状態を自動的に判別
し、該被写界画面に対して適性露出を得る適性測光出力
を算出するマルチ測光出力発生手段と、 前記マルチ測光出力発生手段の算出した適正測光出力に
基づいて露出制御を行なう露出制御手段と、 前記中央領域に対応するA/D変換出力と、前記適正測
光出力との差を演算して、該中央領域の出力と該適正測
光出力との段数差を算出する演算手段と、 前記演算手段の出力に基づいて、前記段数差に対応した
表示を行なう表示手段と、 前記A/D変換手段による前記A/D変換後に前記マル
チ測光出力発生手段を動作させ、その後、前記演算手
段、前記表示手段の順に作動せしめるシーケンス制御手
段とを有することを特徴とするカメラの露出制御手段。
1. A field of view screen is divided into a central region and a plurality of peripheral regions located around the central region to perform photometry at a time, and a plurality of photoelectric outputs corresponding to the brightness of each region are generated. And a plurality of A / D converters for A / D converting the photoelectric outputs.
A / D conversion means for obtaining the A / D conversion output, and all the A / D conversion outputs emitted from the A / D conversion means are processed to automatically determine the luminance distribution state of the field scene screen, A multi-photometric output generating means for calculating an appropriate photometric output for obtaining an appropriate exposure for a scene screen, an exposure control means for performing exposure control based on the proper photometric output calculated by the multi-photometric output generating means, and the central region Calculating means for calculating the difference between the A / D converted output corresponding to the above and the appropriate photometric output, and calculating the difference in the number of stages between the output of the central area and the appropriate photometric output; Then, the display means for displaying the difference in the number of steps and the multi-photometric output generation means after the A / D conversion by the A / D conversion means are operated, and then the calculation means and the display means are operated in this order. Sequencing Exposure control means of the camera, characterized by a control unit.
JP54052470A 1979-04-27 1979-05-01 Camera exposure display Expired - Lifetime JPH0652366B2 (en)

Priority Applications (3)

Application Number Priority Date Filing Date Title
JP54052470A JPH0652366B2 (en) 1979-05-01 1979-05-01 Camera exposure display
DE19803016084 DE3016084A1 (en) 1979-04-27 1980-04-25 EXPOSURE CONTROL DEVICE FOR A CAMERA
US06/396,060 US4448506A (en) 1979-04-27 1982-07-07 Exposure control device of a camera

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP54052470A JPH0652366B2 (en) 1979-05-01 1979-05-01 Camera exposure display

Related Child Applications (1)

Application Number Title Priority Date Filing Date
JP61231104A Division JPS63278041A (en) 1986-10-01 1986-10-01 Photometry display device for camera

Publications (2)

Publication Number Publication Date
JPS55146435A JPS55146435A (en) 1980-11-14
JPH0652366B2 true JPH0652366B2 (en) 1994-07-06

Family

ID=12915594

Family Applications (1)

Application Number Title Priority Date Filing Date
JP54052470A Expired - Lifetime JPH0652366B2 (en) 1979-04-27 1979-05-01 Camera exposure display

Country Status (1)

Country Link
JP (1) JPH0652366B2 (en)

Families Citing this family (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2586004B2 (en) * 1983-07-26 1997-02-26 株式会社ニコン Camera photometer
JPH0820663B2 (en) * 1983-09-20 1996-03-04 株式会社ニコン Automatic metering exposure control device
JPH0670298B2 (en) * 1985-02-28 1994-09-07 東洋紡績株式会社 Non-woven fabric with elasticity for poultice

Family Cites Families (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS5212828A (en) * 1975-07-21 1977-01-31 Konishiroku Photo Ind Co Ltd Exposure control process for the object of a non-uniform distribution of brightness
JPS5858608B2 (en) * 1977-03-25 1983-12-26 旭光学工業株式会社 Detection and display device for sky backlight, ground backlight amount, and correct field light

Also Published As

Publication number Publication date
JPS55146435A (en) 1980-11-14

Similar Documents

Publication Publication Date Title
JPS6235072Y2 (en)
JP2592904B2 (en) camera
JPH0772781B2 (en) camera
US4448506A (en) Exposure control device of a camera
US4035815A (en) Display unit for luminous data of a single lens reflex camera
US4754296A (en) Method of and apparatus for displaying alphanumeric range in camera viewfinder
JPH0652366B2 (en) Camera exposure display
US5291237A (en) Flash synchronizing device
JPS62160428A (en) Measuring instrument for flash light
JPH08146484A (en) Camera
US4146319A (en) Single lens reflex camera with automatic exposure control circuit
JP2000155349A (en) Single lens reflex camera
JPS63278041A (en) Photometry display device for camera
JPH0621908B2 (en) Flash photography
JPS59149334A (en) Automatic camera
JPS6332173B2 (en)
JPH035569B2 (en)
JP2604913B2 (en) Camera with built-in strobe
JPH0336989Y2 (en)
JPS61267747A (en) Interval photographing device for camera
JP3509933B2 (en) Exposure control method
JPH06250254A (en) Flash controller
JP2003259196A (en) Camera
JPS63170625A (en) Exposure controller for camera
JP2006243187A (en) Camera