JPH0645994Y2 - LCD display evaluation circuit - Google Patents

LCD display evaluation circuit

Info

Publication number
JPH0645994Y2
JPH0645994Y2 JP10503588U JP10503588U JPH0645994Y2 JP H0645994 Y2 JPH0645994 Y2 JP H0645994Y2 JP 10503588 U JP10503588 U JP 10503588U JP 10503588 U JP10503588 U JP 10503588U JP H0645994 Y2 JPH0645994 Y2 JP H0645994Y2
Authority
JP
Japan
Prior art keywords
drive signal
light emitting
output
circuit
comparator
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Lifetime
Application number
JP10503588U
Other languages
Japanese (ja)
Other versions
JPH0227193U (en
Inventor
信宏 荒井
真一郎 柴野
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Sanyo Electric Co Ltd
Original Assignee
Sanyo Electric Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Sanyo Electric Co Ltd filed Critical Sanyo Electric Co Ltd
Priority to JP10503588U priority Critical patent/JPH0645994Y2/en
Publication of JPH0227193U publication Critical patent/JPH0227193U/ja
Application granted granted Critical
Publication of JPH0645994Y2 publication Critical patent/JPH0645994Y2/en
Anticipated expiration legal-status Critical
Expired - Lifetime legal-status Critical Current

Links

Landscapes

  • Testing Electric Properties And Detecting Electric Faults (AREA)
  • Liquid Crystal Display Device Control (AREA)

Description

【考案の詳細な説明】 (イ)産業上の利用分野 本考案は、複数のコモン電極にコモン駆動信号を印加す
ると共に複数のセグメント電極にセグメント駆動信号を
印加することによって表示される液晶の表示評価回路に
関するものである。
DETAILED DESCRIPTION OF THE INVENTION (a) Field of Industrial Application The present invention relates to a liquid crystal display that is displayed by applying a common drive signal to a plurality of common electrodes and a segment drive signal to a plurality of segment electrodes. It relates to an evaluation circuit.

(ロ)従来の技術 一般に、ダイナミック駆動される液晶表示装置は複数の
コモン電極及び複数のセグメント電極を有し、これ等コ
モン電極及びセグメント電極に各々コモン駆動信号及び
セグメント駆動信号を印加することによって、液晶は種
々の文字、数字等を表示すべく駆動されている。ここで
ダイナミック駆動方式の駆動回路を内蔵した1チップマ
イクロコンピュータにおいて、セグメント駆動信号は、
内蔵されたROMに書き込まれたプログラムによって制御
されていることから、この1チップマイクロコンピュー
タを量産する以前に、プログラマーが意図した文字、数
字等が液晶に表示されているか否かを確認しなければな
らず、即ち文字、数字等を液晶に表示させる為のプログ
ラム命令が実行されているか否かを確認すべく、プログ
ラム評価をしなければならなかった。評価に際しては、
評価する者にとって評価し易い形とする為に、液晶表示
装置は使用せずに、発光ダイオードを表示装置に使用し
ている。その為、液晶駆動信号から発光ダイオードを駆
動する信号を作成する表示評価回路が必要であった。
(B) Conventional Technology Generally, a dynamically driven liquid crystal display device has a plurality of common electrodes and a plurality of segment electrodes. By applying a common drive signal and a segment drive signal to these common electrodes and segment electrodes, respectively. , The liquid crystal is driven to display various characters, numbers and the like. In a one-chip microcomputer that incorporates a dynamic drive type drive circuit, the segment drive signal is
Since it is controlled by the program written in the built-in ROM, it is necessary to confirm whether the characters, numbers, etc. intended by the programmer are displayed on the liquid crystal before mass-producing this one-chip microcomputer. No, that is, the program had to be evaluated in order to confirm whether or not the program command for displaying characters, numbers, etc. on the liquid crystal was executed. When evaluating,
The liquid crystal display device is not used, but the light emitting diode is used for the display device in order to make it easy for the person to evaluate. Therefore, a display evaluation circuit that creates a signal for driving a light emitting diode from a liquid crystal drive signal is necessary.

第3図は1チップマイクロコンピュータに使用される従
来の液晶の表示評価回路を示す回路図であり、符号及び
構成を説明すると、(1)(2)は直列接続された分圧
抵抗であって、前記分圧抵抗(1)の一端に電源電圧Vd
dが印加され、前記分圧抵抗(2)の一端は接地され
る。(3)はコンパレータであって、−(反転入力)端
子には前記分圧抵抗(1)(2)によって分圧された電
圧Vrefが印加され、+(非反転入力)端子にはコモン駆
動信号COM1が印加される。電圧Vrefは、コモン駆動信号
COM1が非選択状態にある時に出力される中間電圧と選択
状態にある時に出力される電源電圧Vddの中間に設定さ
れ、従ってコンパレータ(3)は、コモン駆動信号COM1
が選択状態のハイレベルの時にハイレベルを出力する。
(4)はトランジスタであって、ベースには前記コンパ
レータ(3)の出力が印加されると共にコレクタには電
源電圧Vddが印加される。一点鎖線の(5)は前記構成
要素を含む回路である。ここで該回路(5)は他に2回
路設けられ、各々の前記コンパレータ(3)の+端子に
コモン駆動信号COM2,COM3が印加されている。(6)
(7)(8)は各々前記トランジスタ(4)のエミッタ
に接続された出力ラインであって、前記出力ライン
(6)(7)(8)には各々発光ダイオードa,d,g、発
光ダイオードb,e、発光ダイオードc,fのアノードが接続
される。更に前記発光ダイオードa,b,cのカソードには
バッファ(9)及び抵抗(10)を介してセグメント駆動
信号SEG1が印加され、前記発光ダイオードd,e,fのカソ
ードにはバッファ(11)及び抵抗(12)を介してセグメ
ント駆動信号SEG2が印加され、前記発光ダイオードgの
カソードにはバッファ(13)及び抵抗(14)を介してセ
グメント駆動信号SEG3が印加される。
FIG. 3 is a circuit diagram showing a conventional liquid crystal display evaluation circuit used in a one-chip microcomputer. Describing the symbols and the configuration, (1) and (2) are voltage dividing resistors connected in series. , The power supply voltage Vd at one end of the voltage dividing resistor (1)
d is applied, and one end of the voltage dividing resistor (2) is grounded. (3) is a comparator, the voltage Vref divided by the voltage dividing resistors (1) and (2) is applied to the- (inverting input) terminal, and the common drive signal is applied to the + (non-inverting input) terminal. COM1 is applied. The voltage Vref is the common drive signal
COM1 is set to an intermediate value between the intermediate voltage output when it is in the non-selected state and the power supply voltage Vdd output when it is in the selected state. Therefore, the comparator (3) is set to the common drive signal COM1.
Outputs high level when is high level in selected state.
Reference numeral (4) is a transistor, the output of the comparator (3) is applied to the base, and the power supply voltage Vdd is applied to the collector. A dashed line (5) is a circuit including the above-mentioned components. Here, the circuit (5) is provided with two other circuits, and common drive signals COM2 and COM3 are applied to the + terminal of each of the comparators (3). (6)
(7) and (8) are output lines connected to the emitters of the transistors (4), and the output lines (6), (7) and (8) are respectively light emitting diodes a, d, g and light emitting diodes. The anodes of b and e and the light emitting diodes c and f are connected. Further, the segment drive signal SEG1 is applied to the cathodes of the light emitting diodes a, b, c via a buffer (9) and a resistor (10), and the cathodes of the light emitting diodes d, e, f are buffered (11) and The segment drive signal SEG2 is applied via the resistor (12), and the segment drive signal SEG3 is applied to the cathode of the light emitting diode g via the buffer (13) and the resistor (14).

第4図は第3図の各部波形を示すタイミングチャートで
ある。
FIG. 4 is a timing chart showing the waveforms at various points in FIG.

コモン駆動信号COM1,COM2,COM3の信号レベルが交互にハ
イレベルとローレベルになる選択期間の各々に於いて、
ハイレベルとなる期間のみコンパレータ(3)の出力に
よりトランジスタ(4)がオンし、出力ライン(6)
(7)(8)が第4図に示される如くハイレベルとな
る。従って出力ライン(6)(7)(8)の各々が選択
されるデューティは1/6となっている。発光ダイオード
が点灯するのは、出力ライン(6)(7)(8)が選択
された時、即ちハイレベルにある時、セグメント駆動信
号SEG1,SEG2,SEG3がローレベルにある時である。例えば
第4図の如きセグメント駆動信号SEG1,SEG2,SEG3が出力
されている場合、出力ライン(6)が選択された時に発
光ダイオードa,d,gが発光し、出力ライン(7)が選択
された時に発光ダイオードeが発光し、出力ライン
(8)が選択された時に発光ダイオードfが発光する。
In each of the selection periods in which the signal levels of the common drive signals COM1, COM2, COM3 alternate between high level and low level,
The transistor (4) is turned on by the output of the comparator (3) only during the high level period, and the output line (6)
(7) and (8) become high level as shown in FIG. Therefore, the duty for selecting each of the output lines (6), (7) and (8) is 1/6. The light emitting diodes are turned on when the output lines (6), (7) and (8) are selected, that is, at the high level, and when the segment drive signals SEG1, SEG2, SEG3 are at the low level. For example, when the segment drive signals SEG1, SEG2, SEG3 as shown in FIG. 4 are output, when the output line (6) is selected, the light emitting diodes a, d, g emit light and the output line (7) is selected. The light emitting diode e emits light when the output line (8) is selected, and the light emitting diode f emits light when the output line (8) is selected.

発光ダイオードa,b,c,d,e,f,gが第5図に示される如く
8の字セグメントの表示パターンを形成している場合、
上述の例では、数字の「3」が表示されることになる。
従って表示を確認することによって、意図したプログラ
ムが正しく実行されているか否かが評価できる。
When the light emitting diodes a, b, c, d, e, f, g form a display pattern of 8-shaped segments as shown in FIG. 5,
In the above example, the number "3" is displayed.
Therefore, by checking the display, it is possible to evaluate whether or not the intended program is correctly executed.

(ハ)考案が解決しようとする課題 しかしながら前記従来の技術の場合、各発光ダイオード
はコモン駆動信号のハイレベル期間しか点灯せず、各発
光ダイオードの発光時間が短いことから、各発光ダイオ
ードは点灯しても暗く見にくく、これよりコモン駆動信
号及びセグメント駆動信号に対応した文字、数字等を液
晶に表示させる為のプログラム命令の実行の確認が困難
となる問題点があった。
(C) Problems to be Solved by the Invention However, in the case of the above-mentioned conventional technique, each light emitting diode lights up only during the high level period of the common drive signal, and the light emitting time of each light emitting diode is short, so that each light emitting diode lights up. However, there is a problem in that it is difficult to see because it is dark and it is difficult to confirm the execution of the program command for displaying characters, numbers, etc. corresponding to the common drive signal and the segment drive signal on the liquid crystal.

(ニ)課題を解決するための手段 本考案は、複数のコモン電極にコモン駆動信号を印加す
ると共に複数のセグメント電極にセグメント駆動信号を
印加することによって表示される液晶の表示評価回路に
おいて、コモン駆動信号の電圧レベルを、第1所定電圧
と比較する第1コンパレータ及び第2所定電圧と比較す
る第2コンパレータより成る複数の比較回路と、前記複
数の比較回路に各々設けられ、前記第1及び第2コンパ
レータの出力が印加される複数の第1OR回路と、前記複
数の第2コンパレータの各出力が印加される第2OR回路
と、該第2OR回路の出力及びセグメント駆動信号が印加
される複数のEXOR回路と、前記複数の第1OR回路の出力
及び前記複数のEXOR回路の出力間に接続された複数の発
光ダイオードとを備え、前記コモン駆動信号及び前記セ
グメント駆動信号に基づいて、前記複数の発光ダイオー
ドを駆動することによって、前記問題点を解決する。
(D) Means for Solving the Problems The present invention provides a liquid crystal display evaluation circuit in which a common drive signal is applied to a plurality of common electrodes and a segment drive signal is applied to a plurality of segment electrodes. A plurality of comparison circuits each including a first comparator for comparing the voltage level of the drive signal with a first predetermined voltage and a second comparator for comparing the second predetermined voltage with each other, and a plurality of comparison circuits respectively provided in the plurality of comparison circuits. A plurality of first OR circuits to which outputs of the second comparator are applied, a second OR circuit to which outputs of the plurality of second comparators are applied, and a plurality of outputs of the second OR circuit and segment drive signals An EXOR circuit and a plurality of light emitting diodes connected between the outputs of the plurality of first OR circuits and the outputs of the plurality of EXOR circuits, wherein the common drive signal and the front Based on the segment drive signal, by driving the plurality of light emitting diodes, to solve the above problems.

(ホ)作用 本考案は、複数のコモン電極にコモン駆動信号を印加す
ると共に複数のセグメント電極にセグメント駆動信号を
印加することによって表示される液晶の表示評価回路に
設けて以下の如く有効である。即ちコモン駆動信号の非
選択状態に出力される中間レベルと選択状態に出力され
るハイレベルの間に第1所定電圧を設定し、前記中間レ
ベルと選択状態に出力されるローレベルの間に第2所定
電圧を設定することにより、第1コンパレータが選択状
態のハイレベルを検出し、第2コンパレータが選択状態
のローレベルを検出する。第1及び第2コンパレータの
出力が複数の第1OR回路に印加されると、コモン駆動信
号の選択期間と等しい期間の選択信号出力が得られる。
一方、複数の第2コンパレータの各出力が第2OR回路に
印加され、第2OR回路によるOR出力がセグメント駆動信
号の印加された複数のEXOR回路に印加されると、WXOR回
路は、セグメント駆動信号を第1OR回路の出力に応じた
点灯信号或いは消灯信号に変えて出力する。これより複
数の発光ダイオードが、複数の第1OR回路によるOR出力
及び複数のEXOR回路によるEXOR出力に基づいて、コモン
駆動信号のハイレベル期間のみならずローレベル期間ま
でも駆動されることになる。
(E) Operation The present invention is effective as follows when provided in a liquid crystal display evaluation circuit which is displayed by applying a common drive signal to a plurality of common electrodes and a segment drive signal to a plurality of segment electrodes. . That is, the first predetermined voltage is set between the intermediate level of the common drive signal output in the non-selected state and the high level output in the selected state, and the first predetermined voltage is set between the intermediate level and the low level output in the selected state. 2 By setting the predetermined voltage, the first comparator detects the high level in the selected state, and the second comparator detects the low level in the selected state. When the outputs of the first and second comparators are applied to the plurality of first OR circuits, the selection signal output for the period equal to the selection period for the common drive signal is obtained.
On the other hand, when the outputs of the plurality of second comparators are applied to the second OR circuit and the OR outputs of the second OR circuit are applied to the plurality of EXOR circuits to which the segment drive signal is applied, the WXOR circuit outputs the segment drive signal. The light-up signal or the light-off signal is output according to the output of the first OR circuit. As a result, the plurality of light emitting diodes are driven not only in the high level period but also in the low level period of the common drive signal based on the OR outputs of the plurality of first OR circuits and the EXOR outputs of the plurality of EXOR circuits.

(ヘ)実施例 本考案の詳細を図示の実施例により具体的に説明する。(F) Embodiment The details of the present invention will be specifically described with reference to the illustrated embodiment.

第1図は本考案の液晶の表示評価回路を示す回路図であ
り、符号及び構成を説明すると、(15)(16)(17)は
分圧抵抗であって、前記分圧抵抗(15)の一端には電源
電圧Vddが印加され、前記分圧抵抗(17)の一端は接地
される。(18)は第1コンパレータであって、−端子に
は前記分圧抵抗(15)(16)(17)によって電源電圧Vd
dを分圧した第1所定電圧が印加され、+端子にはコモ
ン駆動信号COM1が印加される。(19)は第2コンパレー
タであって、−端子にはコモン駆動信号COM1が印加さ
れ、+端子には前記分圧抵抗(15)(16)(17)によっ
て電源電圧Vddを分圧した第2所定電圧(<第1所定電
圧)が印加される。第1所定電圧はコモン駆動信号の非
選択状態に出力される中間レベルと選択状態に出力され
るハイレベル(電源電圧レベル)の間に設定され、また
第2所定電圧は前記中間レベルと選択状態に出力される
ローレベル(接地レベル)の間に設定される。これによ
り、第1コンパレータ(18)は、コモン駆動信号が選択
時にハイレベルとなる期間ハイレベルを出力し、また第
2コンパレータ(19)は、コモン駆動信号が選択時にロ
ーレベルとなる期間ハイレベルを出力する。一点鎖線の
(20)は比較回路である。ここで前記比較回路(20)は
他に2回路設けられており、他の1つの比較回路(20)
内の第1コンパレータ(18)の+端子及び第2コンパレ
ータ(19)の−端子にはコモン駆動信号COM2が印加さ
れ、更に他のもう1つの比較回路(20)内のそれ等には
コモン駆動信号COM3が印加されている。(21)(22)は
ダイオードであって、前記ダイオード(21)は、そのア
ノードに前記第1コンパレータ(18)の出力が印加され
ると共に前記第2コンパレータ(19)の出力の逆流を阻
止し、且つ前記ダイオード(22)は、そのアノードに前
記第2コンパレータ(19)の出力が印加されると共に前
記第1コンパレータ(18)の出力の逆流を阻止する。
(23)はトランジスタであって、ベースには前記ダイオ
ード(21)(22)によるOR出力が印加されると共にコレ
クタには電源電圧Vddが印加される。従ってトランジス
タ(23)は、コモン駆動信号の選択期間オンし、エミッ
タに接続された出力ライン(29)(30)(31)にハイレ
ベルの選択信号を出力する。一点鎖線の(24)は第1OR
回路である。ここで前記第1OR回路(24)は他に2回路
設けられる。(25)は第2OR回路であって、前記第2コ
ンパレータ(19)の各出力が印加される。(26)(27)
(28)はEXOR回路であって、各々一方の入力端子に前記
第20R回路(25)の出力が共通印加され、且つ各々の他
方の入力端子にセグメント駆動信号SEG1,SEG2,SEG3が印
加される。即ち、EXOR回路(26)(27)(28)は、コモ
ン駆動信号COM1,COM2,COM3の各々の選択期間において、
ハイレベルにある期間はセグメント駆動信号SEG1,SEG2,
SEG3を各々そのまま出力し、ローレベルにある期間はセ
グメント駆動信号SEG1,SEG2,SEG3を反転して出力するこ
とにより、交流化されたセグメント駆動信号を、出力ラ
イン(29)(30)(31)に出力される選択信号に応じた
点灯信号或いは消灯信号にする。また出力ライン(29)
(30)(31)には各々発光ダイオードa,d,g、発光ダイ
オードb,e、及び発光ダイオードc,fのアノードが接続さ
れている。更に前記発光ダイオードa,b,c、前記発光ダ
イオードd,e,f、及び前記発光ダイオードgのカソード
は各々抵抗(32)(33)(34)を介して前記EXOR回路
(26)(27)(28)の出力と接続されている。
FIG. 1 is a circuit diagram showing a liquid crystal display evaluation circuit according to the present invention. The reference numerals and configurations will be explained. (15), (16) and (17) are voltage dividing resistors, and the voltage dividing resistors (15) A power supply voltage Vdd is applied to one end of the voltage dividing resistor (17), and one end of the voltage dividing resistor (17) is grounded. Reference numeral (18) is a first comparator, and the power supply voltage Vd is applied to the negative terminal by the voltage dividing resistors (15), (16) and (17).
A first predetermined voltage obtained by dividing d is applied, and the common drive signal COM1 is applied to the + terminal. (19) is a second comparator, the common drive signal COM1 is applied to the − terminal, and the power supply voltage Vdd is divided to the + terminal by the voltage dividing resistors (15), (16) and (17). A predetermined voltage (<first predetermined voltage) is applied. The first predetermined voltage is set between an intermediate level of the common drive signal that is output in the non-selected state and a high level (power supply voltage level) that is output in the selected state, and the second predetermined voltage is the intermediate level and the selected state. It is set during the low level (ground level) output to. As a result, the first comparator (18) outputs a high level during a period when the common drive signal is at a high level when selected, and the second comparator (19) outputs a high level during a period when the common drive signal is at a low level when selected. Is output. The dashed-dotted line (20) is a comparison circuit. Here, the comparison circuit (20) is provided with two other circuits, and another one comparison circuit (20) is provided.
The common drive signal COM2 is applied to the + terminal of the first comparator (18) and the-terminal of the second comparator (19) in the above, and the common drive signal is applied to those in the other comparator circuit (20). Signal COM3 is applied. (21) and (22) are diodes, the diode (21) blocking the reverse flow of the output of the second comparator (19) while applying the output of the first comparator (18) to its anode. The diode (22) has its anode applied with the output of the second comparator (19) and blocks the reverse flow of the output of the first comparator (18).
(23) is a transistor, the OR output of the diodes (21) and (22) is applied to the base, and the power supply voltage Vdd is applied to the collector. Therefore, the transistor (23) is turned on during the selection period of the common drive signal and outputs a high level selection signal to the output lines (29) (30) (31) connected to the emitters. The one-dot chain line (24) is the first OR
Circuit. Here, the first OR circuit (24) is provided with two other circuits. (25) is a second OR circuit, to which each output of the second comparator (19) is applied. (26) (27)
(28) is an EXOR circuit, in which the output of the 20th R circuit (25) is commonly applied to one input terminal and the segment drive signals SEG1, SEG2, SEG3 are applied to the other input terminal of each . That is, the EXOR circuits (26), (27) and (28), in the selection period of each of the common drive signals COM1, COM2, COM3,
The segment drive signals SEG1, SEG2,
SEG3 is output as it is and the segment drive signals SEG1, SEG2, SEG3 are inverted and output during the period of low level to output the AC segment drive signals on the output lines (29) (30) (31). The lighting signal or the extinguishing signal according to the selection signal output to the. Output line (29)
The anodes of the light emitting diodes a, d, g, the light emitting diodes b, e, and the light emitting diodes c, f are connected to (30) and (31), respectively. Further, the cathodes of the light emitting diodes a, b, c, the light emitting diodes d, e, f, and the light emitting diode g are respectively connected to the EXOR circuits (26) (27) via resistors (32) (33) (34). It is connected to the output of (28).

第2図は第1図の各部波形を示すタイミングチャートで
ある。
FIG. 2 is a timing chart showing the waveform of each part in FIG.

以下、従来と同様に、第5図のセグメントa′,d′,
e′,f′,g′を点灯させるプログラム命令、即ち「3」
を液晶表示させるプログラム命令が実行されているか否
かを確認すべくプログラム評価をする場合について、第
1図及び第2図を用いて動作を説明する。
Thereafter, as in the conventional case, the segments a ′, d ′,
Program command to turn on e ', f', g ', ie "3"
The operation will be described with reference to FIGS. 1 and 2 in the case where the program is evaluated to confirm whether or not the program command for displaying the liquid crystal is executed.

まず電源電圧Vddを分圧抵抗(15)(16)(17)によっ
て分圧した第1所定電圧が第1コンパレータ(18)の−
端子に印加され、且つ同様に分圧した第2所定電圧が第
2コンパレータ(19)の+端子に印加された状態におい
て、コモン駆動信号COM1,COM2,COM3が各々第1コンパレ
ータ(18)の+端子及び第2コンパレータ(19)の−端
子に印加されると、コモン駆動信号COM1,COM2,COM3が第
1所定電圧レベル以上の時、即ちコモン駆動信号COM1,C
OM2,COM3がハイレベルの時に信号A,D,Gが第1コンパレ
ータ(18)から出力され、一方コモン駆動信号COM1,COM
2,COM3が第2所定電圧レベル以下の時、即ちコモン駆動
信号COM1,COM2,COM3がローレベルの時に信号B,E,Hが第
2コンパレータ(19)から出力され、両者より信号AB,D
E,GHを各々加算した信号C,F,IがOR出力として得られ
る。これよりコモン駆動信号COM1,COM2,COM3がハイレベ
ル及びローレベルの時にトランジスタ(23)はオンし、
出力ライン(29)(30)(31)が各々コモン駆動信号CO
M1,COM2,COM3のハイレベル及びローレベル期間に電圧Vd
dとされる。更に信号B,E,Hが第2OR回路(25)に印加さ
れ、信号B,E,HのOR出力として信号Jが第2OR回路(25)
から出力されてEXOR回路(26)(27)(28)の一方の入
力端子に共通印加される。セグメント駆動信号SEG1がEX
OR回路(26)に印加されると、信号J及びセグメント駆
動信号SEG1のEXOR出力として信号Kが得られ、該信号K
が抵抗(32)を介して発光ダイオードa,b,cのカソード
に印加され、発光ダイオードaのみがコモン駆動信号CO
M1のハイレベル及びローレベル期間に点灯する。またセ
グメント駆動信号SEG2がEXOR回路(27)に印加される
と、信号J及びセグメント駆動信号SEG2のEXOR出力とし
て信号Lが得られ、該信号Lが抵抗(33)を介して発光
ダイオードd,e,fのカソードに印加され、発光ダイオー
ドd,e,fが各々コモン駆動信号COM1,COM2,COM3のハイレ
ベル及びローレベル期間に点灯する。またセグメント駆
動信号SEG3がEXOR回路(28)に印加されると、信号J及
びセグメント駆動信号SEG3のEXOR出力として信号Mが得
られ、該信号Mが抵抗(34)を介して発光ダイオードg
のカソードに印加され、発光タイオードgがコモン駆動
信号COM1のハイレベル及びローレベル期間に点灯する。
First, the first predetermined voltage obtained by dividing the power supply voltage Vdd by the voltage dividing resistors (15), (16) and (17) is the − of the first comparator (18).
The common drive signals COM1, COM2, COM3 are respectively applied to the + of the first comparator (18) in the state where the second predetermined voltage applied to the terminal and similarly divided is applied to the + terminal of the second comparator (19). When applied to the terminal and the-terminal of the second comparator (19), when the common drive signals COM1, COM2, COM3 are above the first predetermined voltage level, that is, the common drive signals COM1, C
When OM2 and COM3 are high level, signals A, D and G are output from the first comparator (18), while common drive signals COM1 and COM
When 2, COM3 is lower than the second predetermined voltage level, that is, when the common drive signals COM1, COM2, COM3 are at low level, the signals B, E, H are output from the second comparator (19), and the signals AB, D from both.
The signals C, F, I obtained by adding E and GH respectively are obtained as the OR output. From this, when the common drive signals COM1, COM2, COM3 are high level and low level, the transistor (23) turns on,
Output lines (29) (30) (31) are each common drive signal CO
Voltage Vd during high level and low level of M1, COM2, COM3
d. Further, the signals B, E, H are applied to the second OR circuit (25), and the signal J is the OR output of the signals B, E, H, and the signal J is the second OR circuit (25).
And is commonly applied to one of the input terminals of the EXOR circuits (26) (27) (28). Segment drive signal SEG1 is EX
When applied to the OR circuit (26), a signal K is obtained as an EXOR output of the signal J and the segment drive signal SEG1.
Is applied to the cathodes of the light emitting diodes a, b, and c via the resistor (32), and only the light emitting diode a receives the common drive signal CO
Lights during the high level and low level periods of M1. Further, when the segment drive signal SEG2 is applied to the EXOR circuit (27), a signal L is obtained as an EXOR output of the signal J and the segment drive signal SEG2, and the signal L is transmitted through the resistor (33) to the light emitting diode d, e. , f are applied to the cathodes of the common drive signals COM1, COM2, COM3, and the light emitting diodes d, e, f are lit during the high level and low level periods, respectively. When the segment drive signal SEG3 is applied to the EXOR circuit (28), a signal M is obtained as an EXOR output of the signal J and the segment drive signal SEG3, and the signal M is transmitted through the resistor (34) to the light emitting diode g.
Is applied to the cathode of the common drive signal COM1 and the light emitting diode g lights up during the high level and low level periods of the common drive signal COM1.

以上より発光ダイオードa,d,e,f,gが各々1/3デューティ
で発光し、セグメントa′,d′,e′,f′,g′を点灯させ
るプログラム命令の実行が確認されたことになる。
From the above, it was confirmed that the light emitting diodes a, d, e, f, and g each emit light at 1/3 duty, and the execution of the program command for lighting the segments a ', d', e ', f', and g 'is confirmed. become.

(ト)考案の効果 本考案によれば、各発光ダイオードはコモン駆動信号の
ハイレベル期間のみならずローレベル期間も点灯し、各
発光ダイオードの発光時間が長くなることから、各発光
ダイオードは点灯すると明るく見易くなり、これよりコ
モン駆動信号及びセグメント駆動信号に対応した文字、
数字等を液晶に表示させる為のプログラム命令の実行の
確認が容易となり、プログラム評価が確実に行える利点
が得られる。
(G) Effect of the Invention According to the present invention, each light emitting diode lights up not only during the high level period of the common drive signal but also during the low level period, and the light emitting time of each light emitting diode becomes long, so that each light emitting diode lights up. Then it becomes bright and easy to see, and from this, characters corresponding to the common drive signal and segment drive signal,
It is easy to confirm the execution of the program command for displaying the numbers and the like on the liquid crystal, and the advantage that the program evaluation can be surely obtained is obtained.

【図面の簡単な説明】[Brief description of drawings]

第1図は本考案の液晶の表示評価回路を示す回路図、第
2図は第1図の各部波形を示すタイミングチャート、第
3図は従来の液晶の表示評価回路を示す回路図、第4図
は第3図の各部波形を示すタイミングチャート、第5図
は8の字セグメントの表示パターンを示す図である。 (20)……比較回路、(24)……第1OR回路、(25)…
…第2OR回路、(26)(27)(28)……EXOR回路。
FIG. 1 is a circuit diagram showing a liquid crystal display evaluation circuit of the present invention, FIG. 2 is a timing chart showing waveforms of respective parts of FIG. 1, FIG. 3 is a circuit diagram showing a conventional liquid crystal display evaluation circuit, and FIG. FIG. 5 is a timing chart showing waveforms at various parts in FIG. 3, and FIG. 5 is a diagram showing a display pattern of 8-shaped segments. (20) …… Comparison circuit, (24) …… First OR circuit, (25)…
… Second OR circuit, (26) (27) (28) …… EXOR circuit.

Claims (1)

【実用新案登録請求の範囲】[Scope of utility model registration request] 【請求項1】複数のコモン電極にコモン駆動信号を印加
すると共に複数のセグメント電極にセグメント駆動信号
を印加することによって表示される液晶の表示評価回路
において、 コモン駆動信号の電圧レベルを、第1所定電圧と比較す
る第1コンパレータ及び第2所定電圧と比較する第2コ
ンパレータより成る複数の比較回路と、 前記複数の比較回路に各々設けられ、前記第1及び第2
コンパレータの出力が印加される複数の第1OR回路と、 前記複数の第2コンパレータの各出力が印加される第2O
R回路と、 該第2OR回路の出力及びセグメント駆動信号が印加され
る複数のEXOR回路と、 前記複数の第1OR回路の出力及び前記複数のEXOR回路の
出力間に接続された複数の発光ダイオードとを備え、 前記コモン駆動信号及び前記セグメント駆動信号に基づ
いて、前記複数の発光ダイオードを駆動することを特徴
とした液晶の表示評価回路。
1. In a display evaluation circuit of a liquid crystal displayed by applying a common drive signal to a plurality of common electrodes and a segment drive signal to a plurality of segment electrodes, a voltage level of the common drive signal is set to a first level. A plurality of comparison circuits each including a first comparator for comparing with a predetermined voltage and a second comparator for comparing with a second predetermined voltage, and the first and second comparison circuits respectively provided in the plurality of comparison circuits.
A plurality of first OR circuits to which the outputs of the comparators are applied, and a second O2 to which the outputs of the plurality of second comparators are applied
An R circuit, a plurality of EXOR circuits to which the output of the second OR circuit and the segment drive signal are applied, and a plurality of light emitting diodes connected between the outputs of the plurality of first OR circuits and the outputs of the plurality of EXOR circuits A display evaluation circuit for a liquid crystal, comprising: driving the plurality of light emitting diodes based on the common drive signal and the segment drive signal.
JP10503588U 1988-08-09 1988-08-09 LCD display evaluation circuit Expired - Lifetime JPH0645994Y2 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP10503588U JPH0645994Y2 (en) 1988-08-09 1988-08-09 LCD display evaluation circuit

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP10503588U JPH0645994Y2 (en) 1988-08-09 1988-08-09 LCD display evaluation circuit

Publications (2)

Publication Number Publication Date
JPH0227193U JPH0227193U (en) 1990-02-22
JPH0645994Y2 true JPH0645994Y2 (en) 1994-11-24

Family

ID=31337292

Family Applications (1)

Application Number Title Priority Date Filing Date
JP10503588U Expired - Lifetime JPH0645994Y2 (en) 1988-08-09 1988-08-09 LCD display evaluation circuit

Country Status (1)

Country Link
JP (1) JPH0645994Y2 (en)

Also Published As

Publication number Publication date
JPH0227193U (en) 1990-02-22

Similar Documents

Publication Publication Date Title
JP2003241711A (en) Digitally driven type display device
JPH10207438A (en) Liquid crystal device
CN102006696B (en) Light-emitting diode backlight drive circuit, method and constant current source thereof
US20220223099A1 (en) Light Emitting Device Array Circuit Capable of Reducing Ghost Image and Driver Circuit and Control Method Thereof
JPH0645994Y2 (en) LCD display evaluation circuit
JP2000004048A (en) Battery drive circuit for light-emitting element
CN114863856A (en) Display panel driving method and display device
JP2538300Y2 (en) Lightning display
JP2001083936A (en) Driving device of on-vehicle display
JPH01266595A (en) Lighting brightness controller for light emission diode matrix display
CN210442669U (en) Compensation circuit for LCD display contrast
JPH0230925Y2 (en)
JP2897267B2 (en) Display device
US4037153A (en) Digital meters
JPS63175889A (en) Driving of active matrix type liquid crystal panel
JP2000122593A (en) Display device
JPH0427011Y2 (en)
JP2003126371A (en) Dimming apparatus for game machine
JPH0125985Y2 (en)
JPS60129793A (en) El display driving system
JP2006098821A (en) Liquid crystal display controller and liquid crystal display device
JPH05232447A (en) Semiconductor device
JPH0648431B2 (en) EL panel drive
JPS6318046Y2 (en)
JPH0526633Y2 (en)