JPH0638641B2 - 画像処理方法 - Google Patents
画像処理方法Info
- Publication number
- JPH0638641B2 JPH0638641B2 JP62141013A JP14101387A JPH0638641B2 JP H0638641 B2 JPH0638641 B2 JP H0638641B2 JP 62141013 A JP62141013 A JP 62141013A JP 14101387 A JP14101387 A JP 14101387A JP H0638641 B2 JPH0638641 B2 JP H0638641B2
- Authority
- JP
- Japan
- Prior art keywords
- video signal
- memory
- composite video
- image
- level
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Lifetime
Links
Landscapes
- Studio Circuits (AREA)
- Color Television Systems (AREA)
- Processing Of Color Television Signals (AREA)
Description
【発明の詳細な説明】 技術分野 本発明は、画像処理方法に関し、特にメモリを使用して
画像の処理を行なう方法に関する。
画像の処理を行なう方法に関する。
背景技術 複合映像信号をディジタル化してメモリに書き込み、こ
のメモリからディジタル化した複合映像信号を書込時と
は異なるアドレス指定を行なって読み出すことにより画
像の縮小、拡大、移動等の画像処理が行なえる。また、
複合映像信号の一部のみをメモリに書き込むようにして
当該一部と既に書き込まれている他の部分とを合成して
出力することにより残像効果が得られるようにすること
ができる。
のメモリからディジタル化した複合映像信号を書込時と
は異なるアドレス指定を行なって読み出すことにより画
像の縮小、拡大、移動等の画像処理が行なえる。また、
複合映像信号の一部のみをメモリに書き込むようにして
当該一部と既に書き込まれている他の部分とを合成して
出力することにより残像効果が得られるようにすること
ができる。
ところが、例えばNTSC方式の映像信号のカラーサブ
キャリヤの周波数FSCは、水平同期周波数をFHとし
て、垂直同期周波数をfVとすると次式に示す如き周波
数に設定されている。
キャリヤの周波数FSCは、水平同期周波数をFHとし
て、垂直同期周波数をfVとすると次式に示す如き周波
数に設定されている。
このため、任意の期間に書き込まれた複合映像信号を合
成して出力しようとする出力映像信号のカラーサブキャ
リヤの連続性が失われて正常なカラー画像が得られなく
なることとなる。
成して出力しようとする出力映像信号のカラーサブキャ
リヤの連続性が失われて正常なカラー画像が得られなく
なることとなる。
そこで、正常なカラー画像が得られるようにした第7図
に示す如き画像処理装置が考案された。同図において、
複合映像信号は、Y−C分離回路1に供給されて輝度信
号Yと色信号Cとに分離される。輝度信号Yは、A/D
変換器2によってディジタル信号に変換されたのちメモ
リ3に供給される。色信号Cは、色復調器4に供給され
て色差信号R−Y及びB−Yが復調される。これら色差
信号R−Y及びB−Yは、それぞれA/D変換器5及び
6によってディジタル信号に変換されたのちメモリ3に
供給される。
に示す如き画像処理装置が考案された。同図において、
複合映像信号は、Y−C分離回路1に供給されて輝度信
号Yと色信号Cとに分離される。輝度信号Yは、A/D
変換器2によってディジタル信号に変換されたのちメモ
リ3に供給される。色信号Cは、色復調器4に供給され
て色差信号R−Y及びB−Yが復調される。これら色差
信号R−Y及びB−Yは、それぞれA/D変換器5及び
6によってディジタル信号に変換されたのちメモリ3に
供給される。
メモリ3は、メモリコントローラ7によってアドレス制
御等がなされ、ディジタル化された輝度信号Y並びに色
差信号R−Y及びB−Yが書き込まれる。輝度信号Y並
びに色差信号R−Y及びB−Yは、メモリ3から読み出
されると、D/A変換器8、9及び10に供給されてア
ナログ信号に変換される。アナログ信号に変換された色
差信号R−Y及びB−Yは、変調器11に供給されてカ
ラーサブキャリヤが変調され、色信号Cが形成される。
この色信号Cは、加算回路12に供給されてD/A変換
器8から出力された輝度信号Yと加算されて複合映像信
号が合成される。
御等がなされ、ディジタル化された輝度信号Y並びに色
差信号R−Y及びB−Yが書き込まれる。輝度信号Y並
びに色差信号R−Y及びB−Yは、メモリ3から読み出
されると、D/A変換器8、9及び10に供給されてア
ナログ信号に変換される。アナログ信号に変換された色
差信号R−Y及びB−Yは、変調器11に供給されてカ
ラーサブキャリヤが変調され、色信号Cが形成される。
この色信号Cは、加算回路12に供給されてD/A変換
器8から出力された輝度信号Yと加算されて複合映像信
号が合成される。
以上の如き回路においては、構成が複雑であると共に色
信号が復調器及び変調器を通ることにより画質が劣化す
るという欠点がある。
信号が復調器及び変調器を通ることにより画質が劣化す
るという欠点がある。
発明の概要 そこで、本発明の目的は簡単な構成の回路によって画質
を劣化させることなく残像効果が得られる画像処理方法
を提供することである。
を劣化させることなく残像効果が得られる画像処理方法
を提供することである。
本発明による画像処理方法は、複合映像信号によって画
像が形成される画面を複数の領域に分割し、これら複数
の領域の各点の画像データのそれぞれ対応するメモリの
各記憶位置への書込を4フィールド周期で存在する複数
の期間のうちから複数の領域毎に選択した期間において
のみ行なうことを特徴としている。
像が形成される画面を複数の領域に分割し、これら複数
の領域の各点の画像データのそれぞれ対応するメモリの
各記憶位置への書込を4フィールド周期で存在する複数
の期間のうちから複数の領域毎に選択した期間において
のみ行なうことを特徴としている。
実施例 以下、本発明の実施例につき第1図乃至第6図を参照し
て詳細に説明する。
て詳細に説明する。
第1図において、複合映像信号が入力端子INを介して
A/D(アナログ・ディジタル)変換器21、フィール
ド周期処理回路22及びレベル比較回路23に供給され
る。A/D変換器21において、所定のサンプリング周
波数で複合映像信号のサンプリングが行なわれ、得られ
たサンプル値に応じた画像データが生成される。このA
/D変換器21から出力された画像データは、メモリ2
5に供給される。メモリ25は、例えば1フィールド期
間に発生する画像データ全てを格納し得るだけの記憶容
量を有し、かつ複合映像信号によって画像が形成される
画面の各点にそれぞれ対応する複数の記憶位置を有して
いる。
A/D(アナログ・ディジタル)変換器21、フィール
ド周期処理回路22及びレベル比較回路23に供給され
る。A/D変換器21において、所定のサンプリング周
波数で複合映像信号のサンプリングが行なわれ、得られ
たサンプル値に応じた画像データが生成される。このA
/D変換器21から出力された画像データは、メモリ2
5に供給される。メモリ25は、例えば1フィールド期
間に発生する画像データ全てを格納し得るだけの記憶容
量を有し、かつ複合映像信号によって画像が形成される
画面の各点にそれぞれ対応する複数の記憶位置を有して
いる。
フィールド周期処理回路22は、複合映像信号中の垂直
同期信号によって4フィールド周期で発生しかつ1フィ
ールド期間に相当するパルス幅を有する第2図に示す如
き正極性のパルスを生成するように構成されている。こ
のフィールド周期処理回路22の出力パルスは、2入力
のAND(論理積)ゲート24の一方の入力端子に供給
される。ANDゲート24の他方の入力端子にはレベル
比較回路23の出力が供給されている。レベル比較回路
23は、複合映像信号と基準レベルVrとを比較して複
合映像信号の瞬時レベルが基準レベルVr以上になった
とき高レベル信号を出力する構成となっている。
同期信号によって4フィールド周期で発生しかつ1フィ
ールド期間に相当するパルス幅を有する第2図に示す如
き正極性のパルスを生成するように構成されている。こ
のフィールド周期処理回路22の出力パルスは、2入力
のAND(論理積)ゲート24の一方の入力端子に供給
される。ANDゲート24の他方の入力端子にはレベル
比較回路23の出力が供給されている。レベル比較回路
23は、複合映像信号と基準レベルVrとを比較して複
合映像信号の瞬時レベルが基準レベルVr以上になった
とき高レベル信号を出力する構成となっている。
ANDゲート24の出力は、メモリコントローラ26に
供給される。メモリコントローラ26は、メモリ25に
順次供給される画像データが対応する記憶位置に順次書
き込まれ、かつメモリ25の各記憶位置の記憶データが
所定の順序で順次読み出されるようにメモリ25の制御
を行なう。このメモリコントローラ26において、AN
Dゲート24から出力される高レベル信号は、書込指令
信号として作用するようになされており、ANDゲート
24から高レベル信号が出力されているときのみメモリ
25の各記憶位置への画像データの書込が行なわれるよ
うになされている。
供給される。メモリコントローラ26は、メモリ25に
順次供給される画像データが対応する記憶位置に順次書
き込まれ、かつメモリ25の各記憶位置の記憶データが
所定の順序で順次読み出されるようにメモリ25の制御
を行なう。このメモリコントローラ26において、AN
Dゲート24から出力される高レベル信号は、書込指令
信号として作用するようになされており、ANDゲート
24から高レベル信号が出力されているときのみメモリ
25の各記憶位置への画像データの書込が行なわれるよ
うになされている。
メモリ25から読み出された画像データは、D/A変換
器27に供給されてアナログ信号に変換されたのち出力
端子OUTに供給され、カラーモニタ等の映像再生装置
に送出される。
器27に供給されてアナログ信号に変換されたのち出力
端子OUTに供給され、カラーモニタ等の映像再生装置
に送出される。
以上の構成において、12フィールド期間に亘って第3
図(A)に示す如き画像に対応する複合映像信号が供給
された場合の各部の動作について説明する。今、レベル
比較回路23に印加されている基準レベルVrが複合映
像信号の明るい領域A及びBに対応する部分の瞬時レベ
ル以下でありかつ領域A及びB以外の領域に対応する部
分の瞬時レベルより大となるように設定されているもの
とする。そうすると、複合映像信号の明るい領域A及び
Bに対応する部分がレベル比較回路23に供給されたと
き、レベル比較回路23から高レベル信号が出力されて
ANDゲート24から4フィールド周期で1フィールド
期間に亘って高レベル信号が出力される。また、領域A
及びB以外の領域に対応する部分がレベル比較回路23
に供給されたときは、レベル比較回路23の出力は、低
レベルとなるので、ANDゲート24の出力も低レベル
となる。
図(A)に示す如き画像に対応する複合映像信号が供給
された場合の各部の動作について説明する。今、レベル
比較回路23に印加されている基準レベルVrが複合映
像信号の明るい領域A及びBに対応する部分の瞬時レベ
ル以下でありかつ領域A及びB以外の領域に対応する部
分の瞬時レベルより大となるように設定されているもの
とする。そうすると、複合映像信号の明るい領域A及び
Bに対応する部分がレベル比較回路23に供給されたと
き、レベル比較回路23から高レベル信号が出力されて
ANDゲート24から4フィールド周期で1フィールド
期間に亘って高レベル信号が出力される。また、領域A
及びB以外の領域に対応する部分がレベル比較回路23
に供給されたときは、レベル比較回路23の出力は、低
レベルとなるので、ANDゲート24の出力も低レベル
となる。
ANDゲート24から高レベル信号が出力されたときの
みメモリ25の各記憶位置への画像データの書込が行な
われるので、明るい領域A及びBの各点の画像データの
対応するメモリ25の各記憶位置への書込が連続する4
フィールド期間のうちの1フィールド期間においてのみ
行なわれる。また、領域Aは移動しているので、この領
域Aの移動前に領域Aの各点の画像データが書き込まれ
た記憶位置には新たな画像データの書込は行なわれない
こととなる。この結果、第3図(B)に示す如く残像の
ある画像が得られることとなる。また、それと同時に残
像を形成する部分の画像データは、4フィールド周期で
書き込まれているので、残像を形成する部分とそれ以外
の部分のカラーサブキャリヤの位相の連続性が保たれる
こととなり、良好なカラー再生が可能である。
みメモリ25の各記憶位置への画像データの書込が行な
われるので、明るい領域A及びBの各点の画像データの
対応するメモリ25の各記憶位置への書込が連続する4
フィールド期間のうちの1フィールド期間においてのみ
行なわれる。また、領域Aは移動しているので、この領
域Aの移動前に領域Aの各点の画像データが書き込まれ
た記憶位置には新たな画像データの書込は行なわれない
こととなる。この結果、第3図(B)に示す如く残像の
ある画像が得られることとなる。また、それと同時に残
像を形成する部分の画像データは、4フィールド周期で
書き込まれているので、残像を形成する部分とそれ以外
の部分のカラーサブキャリヤの位相の連続性が保たれる
こととなり、良好なカラー再生が可能である。
尚、4フィールド期間のうちの3フィールド分の画像が
間引かれるが、1秒間に15フィールド分の再生画像が
出力されるので、通常の画像では動画として知覚するこ
とができる。
間引かれるが、1秒間に15フィールド分の再生画像が
出力されるので、通常の画像では動画として知覚するこ
とができる。
第4図は、本発明の他の実施例を示すブロック図であ
り、A/D変換器21、フィールド周期処理回路22、
レベル比較回路23、ANDゲート24、メモリ25、
メモリコントローラ26及びD/A変換器27は、第1
図の装置と同様に接続されている。しかしながら、本例
においてはレベル比較回路23に供給される基準レベル
は、積分回路28から出力されている。積分回路28に
は、入力複合映像信号が供給されている。
り、A/D変換器21、フィールド周期処理回路22、
レベル比較回路23、ANDゲート24、メモリ25、
メモリコントローラ26及びD/A変換器27は、第1
図の装置と同様に接続されている。しかしながら、本例
においてはレベル比較回路23に供給される基準レベル
は、積分回路28から出力されている。積分回路28に
は、入力複合映像信号が供給されている。
以上の構成においては、レベル比較回路23に供給され
る基準レベルが入力複合映像信号の平均輝度レベルに応
じて変化するので、輝度レベルが全体的に高い場合や逆
に低い場合においても適度な残像効果が得られるという
利点がある。
る基準レベルが入力複合映像信号の平均輝度レベルに応
じて変化するので、輝度レベルが全体的に高い場合や逆
に低い場合においても適度な残像効果が得られるという
利点がある。
尚、上記実施例においては複合映像信号の瞬時レベルが
高い領域の各点の画像データの書込み行なっていたが、
複合映像信号の瞬時レベルが低い領域の各点の画像デー
タの書込を行なうようにしてもよい。また、上記実施例
においては画面を複合映像信号の瞬時レベルによって分
割していたが、第5図に示す如く画面を9分割し、領域
Aにおいては第6図(A)に示す如く4フィールド周期
で書込を行ない、領域Bにおいては第6図(B)に示す
如く16フィールド周期で書込を行なうようにすること
も考えられる。また、領域A及びBにおける書込周期を
適当な間隔で変化させるようにしてもよい。
高い領域の各点の画像データの書込み行なっていたが、
複合映像信号の瞬時レベルが低い領域の各点の画像デー
タの書込を行なうようにしてもよい。また、上記実施例
においては画面を複合映像信号の瞬時レベルによって分
割していたが、第5図に示す如く画面を9分割し、領域
Aにおいては第6図(A)に示す如く4フィールド周期
で書込を行ない、領域Bにおいては第6図(B)に示す
如く16フィールド周期で書込を行なうようにすること
も考えられる。また、領域A及びBにおける書込周期を
適当な間隔で変化させるようにしてもよい。
発明の効果 以上詳述した如く本発明による画像処理方法は、複合映
像信号によって画像が形成される画面を複数の領域に分
割し、これら複数の領域の各点の画像データのそれぞれ
対応するメモリの各記憶位置への書込を4フィールド周
期で存在する複数の期間のうちから複数の領域毎に選択
した期間においてのみ行なうので、カラーサブキャリヤ
の連続性が保たれて色信号を変復調処理する変調器及び
復調器を設けなくても色の再生が良好に行なえることと
なり、簡単な構成の回路によって画質を劣化させること
なく残像効果が得られるのである。
像信号によって画像が形成される画面を複数の領域に分
割し、これら複数の領域の各点の画像データのそれぞれ
対応するメモリの各記憶位置への書込を4フィールド周
期で存在する複数の期間のうちから複数の領域毎に選択
した期間においてのみ行なうので、カラーサブキャリヤ
の連続性が保たれて色信号を変復調処理する変調器及び
復調器を設けなくても色の再生が良好に行なえることと
なり、簡単な構成の回路によって画質を劣化させること
なく残像効果が得られるのである。
第1図は、本発明の一実施例を示すブロック図、第2図
は、第1図の装置におけるフィールド周期処理回路22
の出力を示す波形図、第3図は、第1図の装置の作用を
示す図、第4図は、本発明の他の実施例を示すブロック
図、第5図は、画面の分割方法を示す図、第6図は、第
5図に示す如く分割した場合の各領域の各点に対応する
メモリの各記憶位置の書込タイミングを示す図、第7図
は、従来の画像処理方法を示すブロック図である。 主要部分の符号の説明 22……フィールド周期処理回路 23……レベル比較回路 25……メモリ 26……メモリコントローラ
は、第1図の装置におけるフィールド周期処理回路22
の出力を示す波形図、第3図は、第1図の装置の作用を
示す図、第4図は、本発明の他の実施例を示すブロック
図、第5図は、画面の分割方法を示す図、第6図は、第
5図に示す如く分割した場合の各領域の各点に対応する
メモリの各記憶位置の書込タイミングを示す図、第7図
は、従来の画像処理方法を示すブロック図である。 主要部分の符号の説明 22……フィールド周期処理回路 23……レベル比較回路 25……メモリ 26……メモリコントローラ
Claims (2)
- 【請求項1】複合映像信号によって画像が形成される画
面上の各点に対応する複数の記憶位置を有するメモリに
前記複合映像信号のサンプリングを行なって得られかつ
前記画面上の各点の複合映像信号のレベルに応じた複数
の画像データを順次供給して対応する前記複数の記憶位
置の各々に書き込んだのち前記複数の記憶位置の記憶デ
ータを所定の順序で順次読み出すことにより画像の処理
を行なう画像処理方法であって、前記画面を複数の領域
に分割し、前記複数の領域の各点の画像データのそれぞ
れ対応する前記メモリの各記憶位置への書込を4フィー
ルド期間を周期として存在する複数の期間のうちから前
記複数の領域毎に選択した期間においてのみ行なうこと
を特徴とする画像処理方法。 - 【請求項2】前記複合映像信号の瞬時レベルと所定基準
レベルとの比較を行ない、得られた比較結果によって前
記画面を複数の領域に分割することを特徴とする特許請
求の範囲第1項記載の画像処理方法。
Priority Applications (4)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP62141013A JPH0638641B2 (ja) | 1987-06-05 | 1987-06-05 | 画像処理方法 |
US07/193,744 US5005080A (en) | 1987-05-15 | 1988-05-13 | Method and apparatus of image processing |
DE88304384T DE3886814T2 (de) | 1987-05-15 | 1988-05-13 | Verfahren und Einrichtung zur Bildverarbeitung. |
EP88304384A EP0291347B1 (en) | 1987-05-15 | 1988-05-13 | Image processing method and apparatus |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP62141013A JPH0638641B2 (ja) | 1987-06-05 | 1987-06-05 | 画像処理方法 |
Publications (2)
Publication Number | Publication Date |
---|---|
JPS63304790A JPS63304790A (ja) | 1988-12-13 |
JPH0638641B2 true JPH0638641B2 (ja) | 1994-05-18 |
Family
ID=15282165
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP62141013A Expired - Lifetime JPH0638641B2 (ja) | 1987-05-15 | 1987-06-05 | 画像処理方法 |
Country Status (1)
Country | Link |
---|---|
JP (1) | JPH0638641B2 (ja) |
-
1987
- 1987-06-05 JP JP62141013A patent/JPH0638641B2/ja not_active Expired - Lifetime
Also Published As
Publication number | Publication date |
---|---|
JPS63304790A (ja) | 1988-12-13 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US4498098A (en) | Apparatus for combining a video signal with graphics and text from a computer | |
JPH0686297A (ja) | テレビモードの自動変換装置 | |
CA1332461C (en) | Image signal processor | |
US5005080A (en) | Method and apparatus of image processing | |
EP0725534B1 (en) | Image processing method and apparatus | |
EP0232824B1 (en) | Video signal processing method and apparatus therefor | |
JPH0638641B2 (ja) | 画像処理方法 | |
US4644412A (en) | Video signal recording and reproducing apparatus | |
US5166803A (en) | Image signal recording and reproducing system | |
JPH06339107A (ja) | スチルビデオ装置 | |
EP0524618B1 (en) | Image signal processing device | |
US4689662A (en) | Method of recording and reproducing line sequential color video signal | |
JP2520605B2 (ja) | コンポジットテレビジョン信号処理装置 | |
JP2608933B2 (ja) | テレビジョン信号の記録再生処理装置 | |
JP2520606B2 (ja) | コンポジットテレビジョン信号処理装置 | |
JP2692128B2 (ja) | 画像処理回路 | |
JPH0364193A (ja) | 静止画表示方式 | |
KR920002472B1 (ko) | 영상신호 프로세서 | |
EP0418569B1 (en) | Image signal reproducing apparatus | |
JP2974364B2 (ja) | 磁気記録再生装置 | |
JP3105530B2 (ja) | 映像信号記録再生処理装置 | |
JP2959329B2 (ja) | 映像信号記録方法 | |
JPH01112888A (ja) | 映像信号記録装置 | |
JPS628693A (ja) | 画像信号記録装置 | |
JPS6310985A (ja) | ビデオ信号再生装置 |