JPH0638507Y2 - Receiver - Google Patents

Receiver

Info

Publication number
JPH0638507Y2
JPH0638507Y2 JP1984198506U JP19850684U JPH0638507Y2 JP H0638507 Y2 JPH0638507 Y2 JP H0638507Y2 JP 1984198506 U JP1984198506 U JP 1984198506U JP 19850684 U JP19850684 U JP 19850684U JP H0638507 Y2 JPH0638507 Y2 JP H0638507Y2
Authority
JP
Japan
Prior art keywords
code
variable attenuator
amplifier
output
signal
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Lifetime
Application number
JP1984198506U
Other languages
Japanese (ja)
Other versions
JPS61113440U (en
Inventor
博 春原
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Toshiba Corp
Original Assignee
Toshiba Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Toshiba Corp filed Critical Toshiba Corp
Priority to JP1984198506U priority Critical patent/JPH0638507Y2/en
Publication of JPS61113440U publication Critical patent/JPS61113440U/ja
Application granted granted Critical
Publication of JPH0638507Y2 publication Critical patent/JPH0638507Y2/en
Anticipated expiration legal-status Critical
Expired - Lifetime legal-status Critical Current

Links

Landscapes

  • Control Of Amplification And Gain Control (AREA)
  • Cable Transmission Systems, Equalization Of Radio And Reduction Of Echo (AREA)

Description

【考案の詳細な説明】 〔考案の技術分野〕 この考案は、AGC動作領域内外で位相トラッキングが取
れるようにした受信装置に関する。
[Detailed Description of the Invention] [Technical Field of the Invention] The present invention relates to a receiver capable of performing phase tracking inside and outside the AGC operation region.

〔考案の技術的背景〕[Technical background of the invention]

一般に入力信号のダイナミックレンジが広い受信機など
においては、AGCが不可欠であり、増幅器などの利得を
入力信号に応じて変化させて出力信号の一定化を計って
いる。
Generally, AGC is indispensable in a receiver having a wide dynamic range of an input signal, and the output signal is kept constant by changing the gain of an amplifier or the like according to the input signal.

〔背景技術の問題点〕[Problems of background technology]

しかしながら、増幅器の利得を変化させる手段として、
増幅器を構成する半導体などのパラメータをAGC電圧に
よって変化させて行なっているために、複数の受信機間
の位相偏差を極端に少なくしたいような場合において、
各受信機の増幅器を構成する半導体などの位相特性は一
致しておらず、仮に一致していたとしても特定の条件の
ときであり、全AGC領域内で各受信機間の位相偏差を少
なくすることは困難であった。また、各受信機出力間の
位相情報を使用するようなシステムでは、位相偏差が機
器誤差に基づくシステム誤差となる欠点があった。
However, as a means to change the gain of the amplifier,
Since the parameters such as semiconductors that compose the amplifier are changed by the AGC voltage, it is necessary to minimize the phase deviation between multiple receivers.
The phase characteristics of the semiconductors that make up the amplifier of each receiver do not match, and even if they match, it is under certain conditions, and the phase deviation between each receiver is reduced within the entire AGC region. It was difficult. Further, in the system that uses the phase information between the outputs of the receivers, there is a drawback that the phase deviation becomes a system error based on the device error.

〔考案の目的〕[Purpose of device]

この考案は、上記従来の欠点を除去するためになされた
もので、AGC動作領域内外で位相トラッキングの取れた
受信装置を提供することを目的とする。
The present invention has been made in order to eliminate the above-mentioned conventional drawbacks, and an object thereof is to provide a receiving device capable of phase tracking inside and outside the AGC operation region.

〔考案の概要〕[Outline of device]

この考案の受信装置は、抵抗器による複数の減衰回路を
備え、これらの減衰回路を制御信号に応じた段数だけ入
出力端間に直列接続することで入力信号の減衰量を変化
させる可変減衰供給を用い、この可変減衰供給の出力信
号を増幅器で所定のレベルに増幅した後、ディジタルコ
ードに変換し、このディジタルコードが所定の基準レベ
ルに相当するコード以上のとき所定時間それをピークホ
ールドし、このホールド出力を制御信号として上記可変
減衰供給に供給するようにしたものであって、さらに上
記可変減衰供給の各減衰回路に減衰量ごとの位相差を揃
える位相補正回路を設けておくことで、AGC動作全領域
において位相偏差を零もしくは極端に少ない値にするよ
うにしたものである。
The receiving device of the present invention comprises a plurality of attenuating circuits by resistors, and by connecting these attenuating circuits in series between the input and output terminals by the number of stages corresponding to the control signal, a variable attenuating supply that changes the amount of attenuation of the input signal is provided. The output signal of the variable attenuation supply is amplified by an amplifier to a predetermined level and then converted into a digital code, and when this digital code is equal to or higher than a code corresponding to a predetermined reference level, it is peak-held for a predetermined time, This hold output is supplied as a control signal to the variable attenuation supply, and by further providing a phase correction circuit for aligning the phase difference for each attenuation amount in each attenuation circuit of the variable attenuation supply, The phase deviation is set to zero or an extremely small value in the entire AGC operation region.

〔考案の実施例〕[Example of device]

以下、この考案の受信装置の実施例について図面に基づ
き説明する。第1図はその一実施例の構成を示すブロッ
ク図である。この第1図において、入力信号INは増幅器
1を通して可変減衰器2に入力されるようになってい
る。
An embodiment of the receiving device of the present invention will be described below with reference to the drawings. FIG. 1 is a block diagram showing the configuration of the embodiment. In FIG. 1, the input signal IN is input to the variable attenuator 2 through the amplifier 1.

この可変減衰器2はピークホールド器3からの所定のデ
ィジタルコードで増幅器1の出力の減衰量を可変するも
のであり、たとえば、第2図に示すように構成されてい
る。
The variable attenuator 2 is for varying the amount of attenuation of the output of the amplifier 1 with a predetermined digital code from the peak hold device 3, and is configured, for example, as shown in FIG.

この第2図において、入力端子T1には、増幅器1の出力
が入力されるようになっている。入力端子T1はスイッチ
S1〜Snを介して出力端子T2に接続されている。出力端子
T2は第1図の増幅器4を通して出力端子T3に接続されて
いる。
In FIG. 2, the output of the amplifier 1 is input to the input terminal T1. Input terminal T1 is a switch
It is connected to the output terminal T2 via S1 to Sn. Output terminal
T2 is connected to the output terminal T3 through the amplifier 4 of FIG.

各スイッチS1〜Snは可動端子cと二つの固定端子a,bを
有しており、各可動端子cはピークホールド器3から出
力される制御用のディジタルコードに応じて切換制御さ
れる。各固定端子a側は隣接するスイッチの固定端子a
側に接続され、隣接するスイッチの固定端子b間には、
抵抗R1〜R3で「T」型に接続した減衰回路に接続されて
いる。各減衰回路の抵抗R3の一端は…アースされてい
る。各減衰回路の出力は遅延素子による位相補正回路を
介して固定端子bに導出される。位相補正回路は減衰回
路間に生じる減衰量ごとの位相差を揃えるものである。
Each of the switches S1 to Sn has a movable terminal c and two fixed terminals a and b, and each movable terminal c is switch-controlled in accordance with a control digital code output from the peak hold unit 3. Each fixed terminal a side is the fixed terminal a of the adjacent switch.
Connected between the fixed terminals b of the adjacent switches,
The resistors R1 to R3 are connected to a damping circuit connected in a "T" shape. One end of the resistance R3 of each attenuation circuit is grounded. The output of each attenuating circuit is led to the fixed terminal b via the phase correcting circuit by the delay element. The phase correction circuit aligns the phase difference for each attenuation amount generated between the attenuation circuits.

ここで、説明を第1図に戻す。増幅器4の出力はA/D
(アナログ/ディジタル)変換器5に入力されるように
なっており、このA/D変換器5の出力はコード変動緩和
器6に入力されるようになっている。
Here, the description returns to FIG. Output of amplifier 4 is A / D
It is adapted to be inputted to the (analog / digital) converter 5, and the output of this A / D converter 5 is adapted to be inputted to the code fluctuation easing device 6.

コード変動緩和器6はコード変動を緩和するものであ
り、その出力はピークホールド器3に送出するようにな
っている。ピークホールド器3はあらかじめ設定されて
いる基準レベル以上に相当するディジタルコードに対し
てのみ、所定時間ピークホールドして、可変減衰器2を
制御するようになっている。
The code variation reducer 6 is for reducing code variations, and its output is sent to the peak hold unit 3. The peak hold unit 3 controls the variable attenuator 2 by peak-holding a digital code corresponding to a preset reference level or higher for a predetermined time.

次に、以上のように構成されたこの考案の受信装置の動
作について説明する。入力信号INは増幅器1で所定レベ
ルまで増幅され、制御入力コードに応じて減衰量が変化
する可変減衰器2を介して増幅器4に供給される。
Next, the operation of the receiving apparatus of the present invention constructed as above will be described. The input signal IN is amplified to a predetermined level by the amplifier 1 and supplied to the amplifier 4 via the variable attenuator 2 whose attenuation amount changes according to the control input code.

増幅器4に供給された信号は所定レベルまで増幅された
後、2分岐し、一方はそのまま出力端子T3に出力され
る。
The signal supplied to the amplifier 4 is amplified to a predetermined level and then branched into two, one of which is directly output to the output terminal T3.

また、増幅器4の出力の他方はA/D変換器5に供給さ
れ、アナログ信号のレベルに応じたディジタルコードに
変換される。このディジタルコードはコード変化点近辺
でのコード変動等を緩和するためのコード変動緩和器6
を介してピークホールド器3に供給される。
The other output of the amplifier 4 is supplied to the A / D converter 5 and converted into a digital code according to the level of the analog signal. This digital code is a code variation easing device 6 for easing code variation near the code change point.
It is supplied to the peak hold device 3 via.

ピークホールド器3は、あらかじめ用意されている基準
レベルに相当するコード以上の入力コードに対してのみ
ピークホールドし、所定時間ホールドしたまま可変減衰
器2の制御入力として供給する。
The peak hold unit 3 peak-holds only an input code equal to or higher than a code corresponding to a reference level prepared in advance, and supplies it as a control input of the variable attenuator 2 while holding it for a predetermined time.

すなわち、ピークホールド器3の基準レベルに相当する
コード以上の入力コードがピークホールド器3に入力さ
れると、ピークホールド器3の出力が可変減衰器2の制
御入力として供給され、可変減衰器2の減衰量を制御し
てAGCとして動作する訳である。
That is, when an input code equal to or higher than the code corresponding to the reference level of the peak hold device 3 is input to the peak hold device 3, the output of the peak hold device 3 is supplied as the control input of the variable attenuator 2 and the variable attenuator 2 is supplied. It operates as an AGC by controlling the attenuation amount of.

ここで、第1図の回路が複数存在している場合の各回路
間の位相偏差について考えてみる。
Now, let us consider the phase deviation between the circuits shown in FIG. 1 when there are a plurality of circuits.

まず、AGC非動作領域での絶対的な位相差は、遅延素子
などによって補正することが可能であるので、位相偏差
を零にすることができる。
First, since the absolute phase difference in the AGC non-operation area can be corrected by a delay element or the like, the phase deviation can be made zero.

次に、AGC動作領域での位相差は可変減衰器2の位相偏
差がそのまま全体としての位相偏差となるから、可変減
衰器2が第2図のような抵抗器で構成される減衰回路が
多段接続されているものとすると、各各の減衰量ごとの
位相差を揃えることにより位相偏差を零にすることが可
能となる。
Next, as for the phase difference in the AGC operation region, the phase deviation of the variable attenuator 2 becomes the phase deviation as a whole as it is. Therefore, the variable attenuator 2 has a multistage attenuation circuit composed of resistors as shown in FIG. If they are connected, the phase deviation can be made zero by aligning the phase difference for each attenuation amount.

この場合、抵抗器で構成される減衰回路では、リアクタ
ンス分が完全に零でないため、入力が高周波になると、
位相変化が起こる。この位相変化が各減衰回路間で減衰
量ごとに位相差を生じさせ、さらに各受信機出力間に位
相差を生じさせる一つの原因である。
In this case, in the attenuation circuit composed of resistors, the reactance component is not completely zero, so when the input becomes high frequency,
Phase change occurs. This phase change is one of the causes of causing a phase difference between the attenuation circuits for each attenuation amount and further causing a phase difference between the outputs of the receivers.

そこで、この考案は、たとえば、第2図の可変減衰器の
各抵抗R2と各スイッチの固定端子bとの間に位相偏差を
補償する遅延素子を挿入することにより補正するように
した。
Therefore, in the present invention, for example, a delay element for compensating for the phase deviation is inserted between each resistor R2 of the variable attenuator shown in FIG. 2 and the fixed terminal b of each switch to perform the correction.

この位相差合わせを各減衰量ごとに行なうことを実施す
れば、AGC動作全領域において位相偏差が零もしくは極
端に少ない値にすることが可能となる。
If this phase difference adjustment is performed for each attenuation amount, the phase deviation can be set to zero or an extremely small value in the entire AGC operation region.

なお、A/D変換器5の入力は検波した直流でもよく、可
変減衰器2の多段接続される減衰回路の各減衰量および
制御入力としてのディジタルコードのビット数などは、
扱う信号のダイナミックレンジおよび分解能などによっ
て決めることができるので、特に説明はしない。
The input of the A / D converter 5 may be a detected direct current, and the attenuation amount of each of the attenuation circuits connected in multiple stages of the variable attenuator 2 and the number of bits of a digital code as a control input are
Since it can be determined according to the dynamic range and resolution of the signal to be handled, it will not be described in particular.

コード変動緩和器6はA/D変換する前にアナログ量で行
なっても何んら効果的な差異はない。
The code variation easing device 6 does not make any effective difference even if it is performed with an analog amount before A / D conversion.

〔考案の効果〕[Effect of device]

以上述べたように、この考案によれば、可変減衰器で入
力信号を減衰させた後、増幅器で増幅し、その出力の一
部をディジタルコードに変換してディジタルコードが所
定の基準レベルに相当するコード以上のときのみピーク
ホールド器において所定時間ホールドして可変減衰器に
よる減衰量を制御し、制御した減衰量ごとの位相差を揃
えてAGCとして動作するようにしたので、受信機などに
おいて、AGC動作領域でも位相偏差を極端に少なくで
き、位相トラッキングをとることができる。
As described above, according to the present invention, after the input signal is attenuated by the variable attenuator, it is amplified by the amplifier and a part of the output is converted into a digital code so that the digital code corresponds to a predetermined reference level. Only when the code is equal to or more than the code to be held in the peak hold device for a predetermined period of time to control the attenuation amount by the variable attenuator, and the phase difference for each controlled attenuation amount is aligned to operate as an AGC. Even in the AGC operating region, the phase deviation can be extremely reduced and the phase tracking can be achieved.

【図面の簡単な説明】[Brief description of drawings]

第1図はこの考案の受信装置の一実施例のブロック図、
第2図は同上受信装置における可変減衰器の回路図であ
る。 1,4……増幅器、2……可変減衰器、3……ピークホー
ルド器、5……A/D変換器、6……コード変動緩和器。
FIG. 1 is a block diagram of an embodiment of the receiving device of the present invention,
FIG. 2 is a circuit diagram of a variable attenuator in the same receiver. 1,4 ... Amplifier, 2 ... Variable attenuator, 3 ... Peak hold device, 5 ... A / D converter, 6 ... Code fluctuation reducer.

Claims (1)

【実用新案登録請求の範囲】[Scope of utility model registration request] 【請求項1】抵抗器による複数の減衰回路を備え、これ
らの減衰回路を制御信号に応じた段数だけ入出力端間に
直列接続することで入力信号の減衰量を変化させるもの
であって、各減衰回路に減衰量ごとの位相差を揃える位
相補正回路を設けてなる可変減衰器と、この可変減衰器
の出力信号を所定のレベルに増幅する増幅器と、この増
幅器のアナログ出力信号をディジタルコードに変換する
アナログ/ディジタル変換器と、このディジタルコード
が所定の基準レベルに相当するコード以上のとき所定時
間それをピークホールドしこのホールド出力を上記可変
減衰器に制御信号として供給するピークホールド器とを
具備する受信装置。
1. A plurality of attenuating circuits formed by resistors, wherein the attenuating amount of an input signal is changed by connecting these attenuating circuits in series between the input and output terminals by the number of stages corresponding to a control signal. A variable attenuator having a phase correction circuit for equalizing the phase difference for each attenuation amount, an amplifier for amplifying the output signal of this variable attenuator to a predetermined level, and an analog output signal of this amplifier as a digital code. An analog / digital converter for converting into a digital signal, and a peak-hold device for peak-holding the digital code for a predetermined time when the digital code is equal to or more than a code corresponding to a predetermined reference level and supplying the hold output to the variable attenuator as a control signal. A receiver comprising the.
JP1984198506U 1984-12-26 1984-12-26 Receiver Expired - Lifetime JPH0638507Y2 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP1984198506U JPH0638507Y2 (en) 1984-12-26 1984-12-26 Receiver

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP1984198506U JPH0638507Y2 (en) 1984-12-26 1984-12-26 Receiver

Publications (2)

Publication Number Publication Date
JPS61113440U JPS61113440U (en) 1986-07-17
JPH0638507Y2 true JPH0638507Y2 (en) 1994-10-05

Family

ID=30757555

Family Applications (1)

Application Number Title Priority Date Filing Date
JP1984198506U Expired - Lifetime JPH0638507Y2 (en) 1984-12-26 1984-12-26 Receiver

Country Status (1)

Country Link
JP (1) JPH0638507Y2 (en)

Family Cites Families (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS59134952A (en) * 1983-01-22 1984-08-02 Nec Corp Demodulating circuit

Also Published As

Publication number Publication date
JPS61113440U (en) 1986-07-17

Similar Documents

Publication Publication Date Title
EP0523718B1 (en) Output level control circuit for use in RF transmitter
AU567931B2 (en) Stabilized microwave power amplifier system
JP2743492B2 (en) Transmission output power control device
US5313172A (en) Digitally switched gain amplifier for digitally controlled automatic gain control amplifier applications
US4479052A (en) Avalanche photo-diode bias circuit
US4638507A (en) Audio amplifier switch-on control circuit
EP0526241B1 (en) Linear compensating circuit
US4883991A (en) Circuit arrangement for adjusting a reference level in a periodic signal
US4743861A (en) Frequency response compensation circuit
JPH0638507Y2 (en) Receiver
US3448393A (en) Means for error correction
US4188587A (en) Linear gain control apparatus utilizing feed forward level control
US5812008A (en) Logarithmic converter
US4412189A (en) Switchable signal compressor/signal expander
JP2973717B2 (en) Output level control circuit of high frequency transmitter
GB2128856A (en) Automatically adjustable equalizing network
KR100211057B1 (en) Temperature compensating circuit for satellite repeater
US7057452B2 (en) Method and circuit for correcting the offset of an amplification chain
JPS6057768B2 (en) Electronic channel selection device
JP2739796B2 (en) Transmission signal level control device for wireless transmitter
JPH0514588Y2 (en)
JP2773516B2 (en) Transmission signal level control device
JPS6056322B2 (en) Wideband balanced amplifier with gain switching function
SU868595A1 (en) Digital stroboscopic converter of electric signals
SU762132A1 (en) Amplification regulator