JPH0634155B2 - Liquid crystal display drive circuit - Google Patents
Liquid crystal display drive circuitInfo
- Publication number
- JPH0634155B2 JPH0634155B2 JP58100578A JP10057883A JPH0634155B2 JP H0634155 B2 JPH0634155 B2 JP H0634155B2 JP 58100578 A JP58100578 A JP 58100578A JP 10057883 A JP10057883 A JP 10057883A JP H0634155 B2 JPH0634155 B2 JP H0634155B2
- Authority
- JP
- Japan
- Prior art keywords
- liquid crystal
- crystal display
- circuit
- display state
- drive circuit
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Lifetime
Links
Landscapes
- Liquid Crystal Display Device Control (AREA)
- Liquid Crystal (AREA)
Description
【発明の詳細な説明】 本発明は液晶表示駆動回路に関するものである。The present invention relates to a liquid crystal display drive circuit.
従来、液晶表示ドライバは工業用計測機器やゲーム等の
民生用機器のディスプレイの駆動装置として、多様なア
プリケーションが行なわれてきた。第1図に、従来の液
晶表示ドライバのブロック図の列を示す。1は表示デー
タ記憶回路、2はXアドレスデコーダ、3はYアドレス
デコーダ、4はセグメントドライバ、5はコモンドライ
バ、6は表示データ記憶回路の制御回路、7はデータ入
出力バッファ、8はコマンドレジスタ、9はアドレスラ
ッチ、10は発振回路、11はタイミング発生回路、1
2は液晶駆動電源である。このようなドットマトリクス
液晶表示ドライバの論理回路系の電源Vssの電圧範囲
は3.5〜10V程度であり、5V動作が標準となって
いる。2. Description of the Related Art Conventionally, liquid crystal display drivers have been used for various applications as a drive device for displays of industrial measuring instruments and consumer instruments such as games. FIG. 1 shows a sequence of block diagrams of a conventional liquid crystal display driver. 1 is a display data storage circuit, 2 is an X address decoder, 3 is a Y address decoder, 4 is a segment driver, 5 is a common driver, 6 is a control circuit for the display data storage circuit, 7 is a data input / output buffer, and 8 is a command register. , 9 is an address latch, 10 is an oscillation circuit, 11 is a timing generation circuit, 1
2 is a liquid crystal drive power supply. The voltage range of the power supply Vss of the logic circuit system of such a dot matrix liquid crystal display driver is about 3.5 to 10 V, and 5 V operation is standard.
最近になって、電子腕時計の表示容量の増加にともな
い、1/16デューティーのマルチプレックス駆動を行
なうために、このようなドットマトリックス液晶表示ド
ライバ専用の集積回路の使用に対する市場の要求が急速
に高まってきた。第2図に液晶表示ドライバを使用する
場合の電子腕時計のブロック図の例を示す。13はマイ
クロコンピュータ、14は第1の液晶表示ドライバ、1
5は第2の液晶表示ドライバ、16は外部記憶回路、1
7はデータバス、18はアドレスバス、19は読み出し
信号、20は書き込み信号、21は第1の液晶表示ドラ
イバのチップセレクト信号、22は外部記憶回路のチッ
プセレクト信号、23は第2の液晶表示ドライバのチッ
プセレクト信号、24,26はコモン信号、25,27
はセグメント信号、28の一点鎖線の内側は液晶パネル
である。Recently, as the display capacity of electronic wrist watches has increased, the market demand for the use of such an integrated circuit dedicated to the dot matrix liquid crystal display driver has rapidly increased in order to perform 1/16 duty multiplex driving. Came. FIG. 2 shows an example of a block diagram of an electronic wrist watch when a liquid crystal display driver is used. 13 is a microcomputer, 14 is a first liquid crystal display driver, 1
5 is a second liquid crystal display driver, 16 is an external storage circuit, 1
7 is a data bus, 18 is an address bus, 19 is a read signal, 20 is a write signal, 21 is a chip select signal of the first liquid crystal display driver, 22 is a chip select signal of an external storage circuit, and 23 is a second liquid crystal display. Driver chip select signal, 24 and 26 are common signals, 25 and 27
Is a segment signal, and the inside of the chain line of 28 is a liquid crystal panel.
このような構成の電子腕時計は、単に計時機能を有する
ばかりでなく、大きな表示容量を生かして、パーソナル
コンピュータからのデータ受信機としても用いることが
でき、腕情報機器として新しい機能を提供することがで
きる。第2図に示すようなリチウムまたは銀電池(ボタ
ン電池)をベースとするシステムにおいては、液晶表示
ドライバは従来にない低電圧,低消費電流が要求される
ため特性変更が必要になるのはもちろんであるが、これ
を行なっても、なお下記のような問題があるために、液
晶表示ドライバを腕時計のシステムの中に組み込むのは
困難であった。The electronic wrist watch having such a configuration not only has a timekeeping function, but can also be used as a data receiver from a personal computer by taking advantage of a large display capacity, and can provide a new function as an arm information device. it can. In a system based on a lithium or silver battery (button battery) as shown in FIG. 2, the liquid crystal display driver is required to have a low voltage and a low current consumption, which are not required in the past. However, even if this is done, it is difficult to incorporate the liquid crystal display driver into the wristwatch system because of the following problems.
(1) 一般に電子腕時計においては、歩度測定を行なう
ための機能が不可欠であり、通常液晶をスタティック駆
動させた時のフレーム周波数ごとの電界の変化を電界マ
イクにより検知することにより歩度測定を行なっている
が、汎用の液晶表示ドライバにはスタティック駆動を行
なわせる機能がない。(1) Generally, the function for measuring the rate is indispensable in electronic wrist watches, and normally the rate is measured by detecting the change in the electric field for each frame frequency when the liquid crystal is statically driven by the electric field microphone. However, a general-purpose liquid crystal display driver does not have a function to perform static drive.
(2) 上記のスタティック駆動を行なわせるための回路
手段の追加を行なったとしても、液晶表示ドライバ及び
マイクロコンピュータに歩度測定命令用の信号線を備え
る必要があるため、高密度実装の要求される電子腕時計
においては著しく不利である。(2) Even if the circuit means for performing the static drive is added, it is necessary to provide the liquid crystal display driver and the microcomputer with the signal line for the rate measurement instruction, so that high density mounting is required. This is a significant disadvantage in electronic wrist watches.
本発明は、かかる点に鑑みてなされたもので、特別の外
部信号線を追加することなしに、簡単な回路構成によ
り、歩度測定が可能な液晶表示駆動回路を提供すること
を目的としている。The present invention has been made in view of the above circumstances, and an object thereof is to provide a liquid crystal display drive circuit capable of measuring a rate with a simple circuit configuration without adding a special external signal line.
また、本発明の実施例によるドットマトリックス液晶表
示ドライバは、通常表示時には、マルチプレックス駆動
波形をコモン端子及びセグメント端子から出力する手段
を、試験表示時には、全てのドットを点燈状態とするス
タティック駆動波形をコモン端子及びセグメント端子か
ら出力する手段を併せ持ち、前記2つの表示モードは、
外部データバスを通じて書き込まれコマンドレジスタの
内容により切換え可能としたことを特徴としている。In addition, the dot matrix liquid crystal display driver according to the embodiment of the present invention includes means for outputting the multiplex drive waveform from the common terminal and the segment terminal during normal display, and static drive for turning on all dots during test display. With a means for outputting a waveform from the common terminal and the segment terminal, the two display modes are:
It is characterized in that it is written through an external data bus and can be switched according to the contents of the command register.
第3図は、本発明の実施例によるドットマトリックス液
晶表示ドライバの出力回路の実施例である。29はコモ
ンドライバ、30はセグメントドライバ、31はコマン
ドレジスタの試験表示フラグ、32はコモン入力信号、
33はコマンドレジスタの全消燈フラグ、34は表示デ
ータ記憶回路の出力信号、35はインバータ、36は
Rゲート、37はNANDゲート、38はトランスミッ
ションゲート、39はクロックドインバータ、40はレ
ベルインターフェース、41〜44は出力バッファを構
成するMOSトランジスタ、45はインバータである。FIG. 3 shows an embodiment of the output circuit of the dot matrix liquid crystal display driver according to the embodiment of the present invention. 29 is a common driver, 30 is a segment driver, 31 is a command register test display flag, 32 is a common input signal,
33 is an all-off flag of the command register, 34 is an output signal of the display data storage circuit, 35 is an inverter, 36 is an R gate, 37 is a NAND gate, 38 is a transmission gate, 39 is a clocked inverter, 40 is a level interface, Reference numerals 41 to 44 are MOS transistors forming an output buffer, and 45 is an inverter.
この回路の動作を第4図のタイムチャートにより説明す
る。(1)は通常表示状態、(2)は試験表示状態におけるコ
モン及びセグメント出力波形の例である。通常表示状態
においては、試験表示フラグと全消燈フラグがLoレベ
ルであるために、第3図の35〜37の論理ゲートの作
用により、38と39にはコモン信号がそのまま供給さ
れる。一方、45のインバータには表示データ記憶回路
の出力信号が供給され、第4図(1)のような波形とな
る。ところが、歩度測定時には、試験表示フラグがHi
レベルとなるので、37のNANDゲートの出力はLo
レベルに固定され、あらかじめ表示データ記憶回路に
「点燈」の情報が書き込まれていれば、第4図(2)のよ
うな波形となり、液晶パネルは全点燈試験表示状態とな
る。The operation of this circuit will be described with reference to the time chart of FIG. (1) is an example of the common and segment output waveforms in the normal display state and (2) in the test display state. In the normal display state, since the test display flag and the all extinguishing flag are at the Lo level, the common signals are supplied as they are to 38 and 39 by the action of the logic gates 35 to 37 in FIG. On the other hand, the output signal of the display data storage circuit is supplied to the inverter 45, and the waveform is as shown in FIG. 4 (1). However, when measuring the rate, the test display flag is set to Hi.
Since it becomes the level, the output of the NAND gate of 37 is Lo.
When the level is fixed and the information of "lighting" is written in the display data storage circuit in advance, the waveform becomes as shown in FIG. 4 (2), and the liquid crystal panel becomes the all lighting test display state.
第1図の8で示されるコマンドレジスタは従来外部デー
タバス及びアドレスバスの転送方式の切換えを行なうの
に使用していたが、本発明においては新たにコマンドレ
ジスタ内に試験表示フラグを設けているのである。The command register 8 shown in FIG. 1 has been conventionally used to switch the transfer system of the external data bus and the address bus, but in the present invention, a test display flag is newly provided in the command register. Of.
本発明による液晶表示駆動回路は、コマンドレジスタ内
部に設けられた試験表示フラグに基づく信号に基づき通
常表示状態と試験表示状態を切換えているので、特別の
外部信号線を必要とせず、また、回路構成も簡単な論理
ゲートの追加だけですむので、実際に応用することが容
易である。また、全点燈スタティック駆動モードが追加
されたことにより、歩度測定が可能になり、電子腕時計
用のドットマトリックス液相表示ドライバとして使用で
きる。Since the liquid crystal display drive circuit according to the present invention switches between the normal display state and the test display state based on the signal based on the test display flag provided inside the command register, no special external signal line is required, and the circuit Since it is only necessary to add a simple logic gate to the configuration, it is easy to actually apply. In addition, the addition of the all-light static drive mode enables rate measurement and can be used as a dot matrix liquid phase display driver for electronic wrist watches.
第1図は、従来の液晶表示ドライバのブロック図、第2
図は、本発明の実施例によるドットマトリックス液晶表
示ドライバを使用した電子腕時計のシステム図、第3図
は、本発明の実施例によるドットマトリックス液晶表示
ドライバの出力回路の回路図、第4図(1),(2)は、第3
図の出力回路の動作タイミングチャートである。 1……表示データ記憶回路 2……Xアドレスデコーダ 3……Yアドレスデコーダ 4……セグメントドライバ 5……コモンドライバ 6……表示データ記憶回路の制御回路 7……データ入出力バッファ 8……コマンドレジスタ 9……アドレスラッチ 10……発振回路 11……タイミング発生回路 12……液晶駆動電源 13……マイクロコンピュータ 14……第1の液晶表示ドライバ 15……第2の液晶表示ドライバ 16……外部記憶回路 17……データバス 18……アドレスバス 19……読み出し信号 20……書き込み信号 21……第1の液晶表示ドライバのチップセレクト信号 22……外部記憶回路のチップセレクト信号 23……第2の液晶表示ドライバのチップセレクト信号 24,26……コモン信号 25,27……セグメント信号 28……液晶パネル 29……コモンドライバ 30……セグメントドライバ 31……試験表示フラグ 32……コモン入力信号 33……全消燈フラグ 34……表示データ記憶回路の出力信号 35……インバータ 36……Rゲート 37……NANDゲート 38……トランスミッションゲート 39……クロックドインバータ 40……レベルインターフェース 41,42,43,44……MOSトランジスタ 45……インバータFIG. 1 is a block diagram of a conventional liquid crystal display driver, and FIG.
FIG. 1 is a system diagram of an electronic wristwatch using a dot matrix liquid crystal display driver according to an embodiment of the present invention, FIG. 3 is a circuit diagram of an output circuit of a dot matrix liquid crystal display driver according to an embodiment of the present invention, and FIG. 1) and (2) are the third
7 is an operation timing chart of the output circuit shown in FIG. 1 ... Display data storage circuit 2 ... X address decoder 3 ... Y address decoder 4 ... Segment driver 5 ... Common driver 6 ... Display data storage circuit control circuit 7 ... Data input / output buffer 8 ... Command Register 9 ... Address latch 10 ... Oscillation circuit 11 ... Timing generation circuit 12 ... Liquid crystal driving power supply 13 ... Microcomputer 14 ... First liquid crystal display driver 15 ... Second liquid crystal display driver 16 ... External Memory circuit 17 ... Data bus 18 ... Address bus 19 ... Read signal 20 ... Write signal 21 ... First liquid crystal display driver chip select signal 22 ... External memory circuit chip select signal 23 ... Second Liquid crystal display driver chip select signals 24, 26 ... common signals 25, 27 ... segment Signal 28. Liquid crystal panel 29. Common driver 30. Segment driver 31 .. Test display flag 32 .. Common input signal 33 .. All extinguishing flag 34 .. Output signal of display data storage circuit 35 .. Inverter 36 ... R gate 37 ... NAND gate 38 ... Transmission gate 39 ... Clocked inverter 40 ... Level interface 41, 42, 43, 44 ... MOS transistor 45 ... Inverter
Claims (1)
歩度測定をおこなう試験表示状態との2つの表示駆動を
する液晶表示駆動回路において、 (a)外部データバス及びアドレスバスの転送方式の切
換えをおこなうとともに、その内部に試験表示フラグが
設けられているコマンドレジスタ、(b)前記通常表示
状態においては、コモン入力信号が印加され、かつ前記
試験表示状態においては、前記外部データバスからの入
力信号に応じて前記コマンドレジスタの内部に設けられ
た前記試験表示フラグに基づく信号が印加されるコモン
ドライバ、 を有し、前記コモンドライバに前記試験表示フラグに基
づく信号が印加されることで前記通常表示状態から前記
試験表示状態への切換えをおこなうことを特徴とする液
晶表示駆動回路。1. A liquid crystal display drive circuit for driving two displays, a normal display state in which multiplex drive is performed and a test display state in which rate measurement is performed, wherein (a) the transfer method of an external data bus and an address bus is switched. And a command register having a test display flag therein, (b) a common input signal is applied in the normal display state, and an input signal from the external data bus is applied in the test display state. A common driver provided inside the command register to which a signal based on the test display flag is applied, and by applying a signal based on the test display flag to the common driver, the normal display state To a test display state described above, a liquid crystal display drive circuit.
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP58100578A JPH0634155B2 (en) | 1983-06-06 | 1983-06-06 | Liquid crystal display drive circuit |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP58100578A JPH0634155B2 (en) | 1983-06-06 | 1983-06-06 | Liquid crystal display drive circuit |
Related Child Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP13051595A Division JPH0850276A (en) | 1995-05-29 | 1995-05-29 | Liquid crystal display driving circuit |
Publications (2)
Publication Number | Publication Date |
---|---|
JPS59226389A JPS59226389A (en) | 1984-12-19 |
JPH0634155B2 true JPH0634155B2 (en) | 1994-05-02 |
Family
ID=14277769
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP58100578A Expired - Lifetime JPH0634155B2 (en) | 1983-06-06 | 1983-06-06 | Liquid crystal display drive circuit |
Country Status (1)
Country | Link |
---|---|
JP (1) | JPH0634155B2 (en) |
Family Cites Families (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS50134340A (en) * | 1974-04-10 | 1975-10-24 | ||
JPS57100477A (en) * | 1980-12-15 | 1982-06-22 | Suwa Seikosha Kk | Liquid crystal display electronic watch |
-
1983
- 1983-06-06 JP JP58100578A patent/JPH0634155B2/en not_active Expired - Lifetime
Also Published As
Publication number | Publication date |
---|---|
JPS59226389A (en) | 1984-12-19 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JPS59107B2 (en) | Portable electronic device with electrochromic display | |
US4074256A (en) | Driver circuit for driving electrochromic display device | |
JP3919877B2 (en) | Display control circuit, image display device, and electronic apparatus including the same | |
JPH0634155B2 (en) | Liquid crystal display drive circuit | |
US4531194A (en) | Tape recorder drive system in a programmable electronic calculator | |
JPH0850276A (en) | Liquid crystal display driving circuit | |
JPH07181928A (en) | Dot lcd display system | |
JPS5823637B2 (en) | liquid crystal display device | |
JPS5886591A (en) | Liquid crystal display | |
JPS6039910Y2 (en) | liquid crystal display device | |
JPH0798644A (en) | Character display data write device | |
JPS6239427Y2 (en) | ||
JPH0634156B2 (en) | LCD segment drive circuit | |
JPS59154493A (en) | Integrated circuit board for memory type active panel | |
JPS59993U (en) | Electronic wristwatch with calculator | |
JP3355979B2 (en) | LCD drive circuit | |
JPS5841476B2 (en) | electrochromic display clock | |
JPS5857118B2 (en) | Electrochromism Hiyoji Souchino Kudo Cairo | |
JPS6024953B2 (en) | Electrochromic display electronic equipment | |
JPS595880B2 (en) | Electronic clock with electrochromic display | |
JPS59155895A (en) | Display system for memory type active panel | |
JPS6231894A (en) | Liquid crystal driving circuit | |
JPH0254117A (en) | Meter for vehicle | |
JPH10333647A (en) | Microcomputer system | |
JPS6040048B2 (en) | Keyboard input circuit |