JPH06276734A - Overcurrent protective circuit - Google Patents

Overcurrent protective circuit

Info

Publication number
JPH06276734A
JPH06276734A JP5367293A JP5367293A JPH06276734A JP H06276734 A JPH06276734 A JP H06276734A JP 5367293 A JP5367293 A JP 5367293A JP 5367293 A JP5367293 A JP 5367293A JP H06276734 A JPH06276734 A JP H06276734A
Authority
JP
Japan
Prior art keywords
current
load
set value
overcurrent protection
overcurrent
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP5367293A
Other languages
Japanese (ja)
Inventor
Hideaki Saito
秀昭 斎藤
Osamu Kinoshita
治 木下
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Fujitsu Telecom Networks Ltd
Original Assignee
Fujitsu Telecom Networks Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Fujitsu Telecom Networks Ltd filed Critical Fujitsu Telecom Networks Ltd
Priority to JP5367293A priority Critical patent/JPH06276734A/en
Publication of JPH06276734A publication Critical patent/JPH06276734A/en
Pending legal-status Critical Current

Links

Landscapes

  • Protection Of Static Devices (AREA)
  • Control Of Voltage And Current In General (AREA)
  • Dc-Dc Converters (AREA)

Abstract

PURPOSE:To supply load with pulse-shaped current at a specified level within a fixed time without limiting the pulse-shaped current, and to conduct positive protection from overcurrents at a level lower than the specified level within a time longer than the fixed time regarding an overcurrent protective circuit having two-stage constitution. CONSTITUTION:A current supply section 2 is controlled when detecting current by a current detecting section 3 exceed a first set value, and a first overcurrent protective section 4 limiting current fed to load 1 to the first set value or less and the current supply section 2 at working speed slower than working speed controlling the current supply section 2 by the first overcurrent protective circuit 4 when the detecting currents by the current detecting section 3 exceed a second set value smaller than the first set value are controlled. A second over current protective section 5 limiting current fed to the load 2 to the second set value or less is further provided.

Description

【発明の詳細な説明】Detailed Description of the Invention

【0001】[0001]

【産業上の利用分野】本発明は、2段構成で過電流保護
を行う過電流保護回路に関する。スイッチング電源等の
電源部から各種の電子機器等の負荷に、安定化した直流
電圧を印加する構成に於いて、負荷に供給する電流を検
出し、その電流が予め設定した電流以上となった時に、
出力電圧を垂下させて電流を制御するか、或いは電流を
遮断する過電流保護回路が用いられている。このような
過電流保護回路に於いて、負荷の特性に対応して最適な
過電流の保護を可能とすることが要望されている。
BACKGROUND OF THE INVENTION 1. Field of the Invention The present invention relates to an overcurrent protection circuit having a two-stage structure for overcurrent protection. When a stabilized DC voltage is applied from a power supply such as a switching power supply to a load of various electronic devices, the current supplied to the load is detected, and when the current exceeds a preset current ,
An overcurrent protection circuit is used that controls the current by dropping the output voltage or cuts off the current. In such an overcurrent protection circuit, it is desired to enable optimum overcurrent protection corresponding to the characteristics of the load.

【0002】[0002]

【従来の技術】図4は従来例の説明図であり、41は各
種の電子機器等の負荷、42はスイッチング電源からな
る電流供給部、43はカレントトランスからなる電流検
出部、44は過電流保護部、45は比較器、46はメイ
ントランス、47はスイッチングトランジスタ、48は
パルス幅制御回路、49は基準電圧である。
2. Description of the Related Art FIG. 4 is an explanatory view of a conventional example, in which 41 is a load of various electronic equipments, 42 is a current supply section composed of a switching power supply, 43 is a current detection section composed of a current transformer, and 44 is an overcurrent A protection unit, 45 is a comparator, 46 is a main transformer, 47 is a switching transistor, 48 is a pulse width control circuit, and 49 is a reference voltage.

【0003】メイントランス46の一次巻線に、図示を
省略した直流電源からスイッチングトランジスタ47を
介して直流電流が断続して供給され、それによるメイン
トランス46の二次巻線の誘起電圧は、ダイオードとチ
ョークコイルとコンデンサとからなる整流平滑回路によ
り整流されて平滑化される。その直流出力電圧は負荷4
1に印加される。この直流出力電圧はパルス幅制御回路
48の入力端子INに加えられ、この直流出力電圧が設
定値となるように、パルス幅制御回路48の出力端子O
UTからスイッチングトランジスタ47が制御される。
それによって、負荷41に安定化直流出力電圧を印加す
ることができる。
A direct current (not shown) is intermittently supplied to the primary winding of the main transformer 46 via a switching transistor 47, and the induced voltage in the secondary winding of the main transformer 46 is a diode. Is rectified and smoothed by a rectifying / smoothing circuit including a choke coil and a capacitor. The DC output voltage is load 4
1 is applied. This DC output voltage is applied to the input terminal IN of the pulse width control circuit 48, and the output terminal O of the pulse width control circuit 48 is set so that this DC output voltage becomes a set value.
The switching transistor 47 is controlled by the UT.
Thereby, the stabilized DC output voltage can be applied to the load 41.

【0004】又負荷41に供給される電流は、電流検出
部43により検出されて過電流保護部44の比較器45
に加えられる。電流検出部43は、カレントトランスの
一次巻線に流れる電流に比例した電圧が二次巻線に誘起
され、それを整流,平滑化して電流の検出値とする場合
を示しているが、抵抗の電圧降下として電流を検出する
構成とすることもできる。
The current supplied to the load 41 is detected by the current detector 43 and the comparator 45 of the overcurrent protector 44.
Added to. The current detection unit 43 shows a case where a voltage proportional to the current flowing in the primary winding of the current transformer is induced in the secondary winding and rectifies and smoothes it to obtain a detected value of the current. It is also possible to adopt a configuration in which the current is detected as a voltage drop.

【0005】又過電流保護部44は、電流検出部43に
よる検出電流値と、基準電圧49による過電流保護の為
の電流の設定値とを比較器45により比較し、検出電流
値が設定値を超えた時の比較出力信号が、パルス幅制御
回路48のデッドタイム制御端子DTに加えられ、パル
ス幅制御回路48のデッドタイムが延長される。即ち、
スイッチングトランジスタ47のオフ時間が長くなるよ
うに制御され、出力電圧が垂下され、負荷41に供給す
る電流が制限される。
Further, the overcurrent protection unit 44 compares the detected current value by the current detection unit 43 and the set value of the current for the overcurrent protection by the reference voltage 49 with the comparator 45, and the detected current value is the set value. The comparison output signal when the pulse width is exceeded is added to the dead time control terminal DT of the pulse width control circuit 48, and the dead time of the pulse width control circuit 48 is extended. That is,
The off time of the switching transistor 47 is controlled to be long, the output voltage droops, and the current supplied to the load 41 is limited.

【0006】図5はパルス幅制御回路の説明図であり、
51は発振器、52,53は比較器、54,55は誤差
増幅器、56はフリップフロップ、57はオア回路、5
8,59はノア回路、60はインバータ、61,62は
アンド回路、63,64は出力トランジスタ、65はバ
イアス電圧、66はダイオードである。
FIG. 5 is an explanatory diagram of the pulse width control circuit.
51 is an oscillator, 52 and 53 are comparators, 54 and 55 are error amplifiers, 56 is a flip-flop, 57 is an OR circuit, 5
Reference numerals 8 and 59 are NOR circuits, 60 is an inverter, 61 and 62 are AND circuits, 63 and 64 are output transistors, 65 is a bias voltage, and 66 is a diode.

【0007】又RTは抵抗Rを接続する端子、CTはコ
ンデンサCを接続する端子、DTはデッドタイム制御端
子、+IN,−INは図4の入力端子INに対応し、出
力直流電圧或いはそれを分圧した電圧を加える入力端
子、FBはフィードバック端子、OCは出力制御端子、
C1,C2,E1,E2は出力トランジスタ63,64
のコレクタ及びエミッタに接続された出力端子であり、
これらの出力端子は、図4の出力端子OUTに対応す
る。
RT is a terminal for connecting a resistor R, CT is a terminal for connecting a capacitor C, DT is a dead time control terminal, and + IN and -IN correspond to the input terminal IN of FIG. Input terminal for applying divided voltage, FB for feedback terminal, OC for output control terminal,
C1, C2, E1, E2 are output transistors 63, 64
Is an output terminal connected to the collector and emitter of
These output terminals correspond to the output terminal OUT in FIG.

【0008】このパルス幅制御回路は、1石式と2石式
との何れに対しても使用できるように、2個の出力トラ
ンジスタ63,64を設けた場合を示す。出力制御端子
OCを“0”とすると、アンド回路61,62の出力信
号は“0”となり、出力トランジスタ63,64はオア
回路57の出力信号に従って同相でオン,オフ制御され
る。従って、図4に示す1石式の場合には、出力トラン
ジスタ63,64の何れか一方により、直接的或いはド
ライバを介してスイッチングトランジスタ47を駆動す
るように接続する。
This pulse width control circuit shows a case where two output transistors 63 and 64 are provided so that the pulse width control circuit can be used for both the one-stone type and the two-stone type. When the output control terminal OC is set to "0", the output signals of the AND circuits 61 and 62 become "0", and the output transistors 63 and 64 are on / off controlled in phase according to the output signal of the OR circuit 57. Therefore, in the case of the one-stone type shown in FIG. 4, either one of the output transistors 63 and 64 is connected so as to drive the switching transistor 47 directly or via a driver.

【0009】又出力制御端子OCを“1”とすると、フ
リップフロップ56の出力信号に従ってアンド回路6
1,62は交互に“1”,“0”となるから、出力トラ
ンジスタ63,64は、フリップフロップ56の反転動
作に対応し、且つオア回路57の出力信号に従って逆相
でオン,オフ制御される。従って、2石式のスイッチン
グトランジスタを駆動することができる。
When the output control terminal OC is set to "1", the AND circuit 6 operates according to the output signal of the flip-flop 56.
Since 1 and 62 are alternately "1" and "0", the output transistors 63 and 64 correspond to the inverting operation of the flip-flop 56 and are controlled to be turned on and off in reverse phase according to the output signal of the OR circuit 57. It Therefore, it is possible to drive the two-transistor switching transistor.

【0010】又発振器51は、例えば、コンデンサCを
定電流充電し、このコンデンサCの端子電圧が設定値ま
で上昇すると、急速放電させることにより、鋸歯状波信
号を発生するものであり、端子RT,CTに接続した抵
抗R〔kΩ〕とコンデンサC〔μF〕とにより、発振周
波数fは、 f≒1.2/(R・C) 〔kHz〕 と表すことができる。
Further, the oscillator 51, for example, charges the capacitor C with a constant current and, when the terminal voltage of the capacitor C rises to a set value, rapidly discharges it to generate a sawtooth wave signal. , CT connected to the resistor R [kΩ] and the capacitor C [μF], the oscillation frequency f can be expressed as f≈1.2 / (RC) [kHz].

【0011】比較器53は、反転した鋸歯状波信号と、
誤差増幅器54,55の出力信号とを比較し、その比較
出力信号をオア回路57,ノア回路58,59を介して
出力トランジスタ63,64のベースに加える。出力ト
ランジスタ63,64がオンすることにより、図4のス
イッチングトランジスタ47がオンとなって、メイント
ランス46の一次巻線に直流電流が流れる。
The comparator 53 has an inverted sawtooth wave signal and
The output signals of the error amplifiers 54 and 55 are compared, and the comparison output signal is added to the bases of the output transistors 63 and 64 via the OR circuit 57 and the NOR circuits 58 and 59. When the output transistors 63 and 64 are turned on, the switching transistor 47 shown in FIG. 4 is turned on and a direct current flows through the primary winding of the main transformer 46.

【0012】又デッドタイム制御端子DTに制御信号が
加えられない場合でも、バイアス電圧65がダイオード
66を介して比較器52に加えられて、発振器51から
の反転した鋸歯状波信号と比較される。それにより、出
力トランジスタ63,64のオン,オフのデューティが
100%とならないように構成されている。
Even when no control signal is applied to the dead time control terminal DT, the bias voltage 65 is applied to the comparator 52 via the diode 66 and compared with the inverted sawtooth wave signal from the oscillator 51. . As a result, the ON / OFF duty of the output transistors 63 and 64 is not 100%.

【0013】過電流状態に於いて、デッドタイム制御端
子DTに過電流保護部44の比較器45の比較出力信号
が加えられると、反転した鋸歯状波信号とのレベル差が
殆どなくなるか、或いは比較出力信号のレベルの方が高
くなり、比較器52の出力信号は“1”の期間が長くな
る。それによって、出力トランジスタ63,64のオフ
期間が長くなり、スイッチングトランジスタ47のオフ
期間が長くなるから、直流出力電圧は垂下する。即ち、
負荷41に供給される電流が制限或いは遮断される。
In the overcurrent state, when the comparison output signal of the comparator 45 of the overcurrent protection unit 44 is applied to the dead time control terminal DT, there is almost no level difference from the inverted sawtooth wave signal, or The level of the comparison output signal becomes higher, and the output signal of the comparator 52 has a longer "1" period. As a result, the OFF period of the output transistors 63 and 64 becomes longer, and the OFF period of the switching transistor 47 becomes longer, so that the DC output voltage droops. That is,
The current supplied to the load 41 is limited or cut off.

【0014】[0014]

【発明が解決しようとする課題】従来例の過電流保護部
44は、検出電流値と基準電圧49とを比較器45で比
較し、基準電圧49の電圧値を設定することにより、保
護すべき過電流値を定めることができるものである。従
って、負荷41が消費する電流が比較的変動が少ない場
合は、負荷41の最大負荷電流に従った過電流値を定め
ることができる。しかし、負荷41がパルス状の電流を
消費する特性を有し、そのパルス状の電流のピーク値
が、負荷41の定常負荷電流分に比較して大きな値とな
る場合、過電流値を定めることが容易でなくなる。
The overcurrent protection unit 44 of the conventional example should be protected by comparing the detected current value and the reference voltage 49 with the comparator 45 and setting the voltage value of the reference voltage 49. The overcurrent value can be determined. Therefore, when the current consumed by the load 41 has a relatively small fluctuation, the overcurrent value according to the maximum load current of the load 41 can be determined. However, if the load 41 has a characteristic of consuming a pulsed current and the peak value of the pulsed current becomes a large value compared to the steady load current of the load 41, the overcurrent value should be determined. Will not be easy.

【0015】例えば、図6に示すように、パルス負荷電
流a,bと異常電流c,dとに対して過電流値をOA1
に定めると、電流a,b,c,dの斜線を施した部分が
制限され、c,dで示す負荷短絡等の異常電流を制限す
ることができるが、a,bで示すパルス負荷電流も制限
されることになり、パルス状の電流を消費する負荷に対
して必要な電流を供給できなくなる。そこで、過電流値
をOA2に定めると、パルス負荷電流a,bを供給し、
異常電流cを制限することができる。しかし、過電流値
をOA2に設定することは、常時連続して過電流値OA
2までの電流を出力可能とするものであるから、過電流
値をOA1に設定した場合に比較して電源の出力容量を
非常に大きくする必要があり、又負荷側も連続して過電
流値のOA2までの電流に耐えられるように構成しなけ
ればならない。
For example, as shown in FIG. 6, the overcurrent value is OA1 for the pulse load currents a and b and the abnormal currents c and d.
According to the above, the shaded portions of the currents a, b, c, d are limited, and abnormal currents such as load short circuits indicated by c, d can be limited, but the pulse load currents indicated by a, b are also limited. As a result, the load cannot be supplied with the necessary current for the load that consumes the pulsed current. Therefore, if the overcurrent value is set to OA2, the pulse load currents a and b are supplied,
The abnormal current c can be limited. However, setting the overcurrent value to OA2 means that the overcurrent value OA is always continuous.
Since the current up to 2 can be output, it is necessary to make the output capacity of the power supply much larger than when the overcurrent value is set to OA1. Must be configured to withstand currents up to OA2.

【0016】以上のように、負荷41及び電流供給部4
2の容量からみて、長時間の過電流値はOA1に設定す
ることが望ましいが、その場合にはパルス負荷電流a,
bは斜線を施した部分が総て制限される欠点がある。又
過電流値をOA2に設定すると、パルス負荷電流a,b
はそのまま負荷に供給されることになるが、異常電流c
に対してはOA2の電流に制限し、異常電流dについて
は、OA2を超えないことから、過電流保護を行うこと
ができなく、非常に大きな電流が連続して電流供給部4
2から負荷41へ流れることになる。
As described above, the load 41 and the current supply unit 4
Considering the capacity of 2, it is desirable to set the overcurrent value for a long time to OA1, but in that case, the pulse load current a,
b has the drawback that all the shaded parts are restricted. If the overcurrent value is set to OA2, pulse load currents a and b
Will be supplied to the load as it is, but the abnormal current c
However, since the abnormal current d is limited to the current of OA2 and the abnormal current d does not exceed OA2, overcurrent protection cannot be performed, and a very large current continues to flow.
2 to the load 41.

【0017】又過電流保護部44の応答を遅くし、例え
ば、過電流値をOA1に設定して、パルス負荷電流a,
bのパルス幅以上の遅延時間後に、過電流値OA1を超
えた電流を制限する構成が考えられる。しかし、その遅
延時間内に於ける過電流値OA2を超えるような非常に
大きな電流、例えば、cで示すような異常電流に対して
保護を行うことができない欠点がある。本発明は、パル
ス状の電流を制限することなく負荷に供給すると共に、
そのパルス状の電流より長い時間にわたって流れる過電
流についても確実に保護することを目的とする。
Further, the response of the overcurrent protection unit 44 is delayed, and for example, the overcurrent value is set to OA1, and the pulse load current a,
A configuration is conceivable in which the current exceeding the overcurrent value OA1 is limited after a delay time equal to or larger than the pulse width of b. However, there is a drawback that it is impossible to protect against a very large current that exceeds the overcurrent value OA2 within the delay time, for example, an abnormal current as indicated by c. The present invention supplies a pulsed current to a load without limiting, and
The purpose is to reliably protect an overcurrent flowing over a longer time than the pulsed current.

【0018】[0018]

【課題を解決するための手段】本発明の過電流保護回路
は、図1を参照して説明すると、電流検出部3による検
出電流が第1の設定値を超えた時に、電流供給部2を制
御して、負荷1に供給する電流を第1の設定値以下に制
限する第1の過電流保護部4と、電流検出部3による検
出電流が、第1の設定値より小さい第2の設定値を超え
た時に、第1の過電流保護部4により電流供給部2を制
御する動作速度に比較して遅い動作速度で電流供給部2
を制御して、負荷1に供給する電流を第2の設定値以下
に制限する第2の過電流保護部5とを備えている。
The overcurrent protection circuit of the present invention will be described with reference to FIG. 1. When the current detected by the current detection section 3 exceeds a first set value, the current supply section 2 is turned on. A second setting in which a current that is controlled by the first overcurrent protection unit 4 that limits the current supplied to the load 1 to a first set value or less and a current detected by the current detection unit 3 is smaller than the first set value. When the value exceeds the value, the current supply unit 2 is operated at a slower operation speed than the operation speed at which the first overcurrent protection unit 4 controls the current supply unit 2.
And a second overcurrent protection unit 5 that limits the current supplied to the load 1 to a second set value or less.

【0019】[0019]

【作用】第1の過電流保護部4は、電流検出部3からの
検出電流値と第1の設定値とを比較し、検出電流値が設
定値を超えた時に、電流供給部2から負荷1に供給して
いる電流を、第1の設定値以下に制限する。又第2の過
電流保護部5は、電流検出部3からの検出電流値と第2
の設定値とを比較し、検出電流値が設定値を超えた時
に、電流供給部2から負荷1に供給している電流を、第
2の設定値以下に制限するものであるが、この第2の過
電流保護部5の動作速度を遅くするものである。従っ
て、第1の設定値を超えないようなピーク値のパルス電
流は、制限されることなく負荷1に供給され、第1の設
定値を超えるような過大な電流は直ちに第1の設定値以
下となるように制限される。又第1の設定値以下である
が、第2の設定値を超える電流が流れる場合は、第1の
設定値を超えた場合より遅い応答で電流を制限する。
The first overcurrent protection unit 4 compares the detected current value from the current detection unit 3 with the first set value, and when the detected current value exceeds the set value, the current supply unit 2 loads the load. The current supplied to 1 is limited to the first set value or less. In addition, the second overcurrent protection unit 5 detects the value of the detected current from the current detection unit 3 and the second
When the detected current value exceeds the set value, the current supplied from the current supply unit 2 to the load 1 is limited to the second set value or less. The operation speed of the overcurrent protection unit 5 of 2 is slowed down. Therefore, a pulse current having a peak value that does not exceed the first set value is supplied to the load 1 without limitation, and an excessive current that exceeds the first set value is immediately below the first set value. Is limited to. When the current is less than the first set value but exceeds the second set value, the current is limited with a slower response than when the current exceeds the first set value.

【0020】[0020]

【実施例】図2は本発明の実施例の説明図であり、11
は各種電子機器等の負荷、12はスイッチング電源等に
よる電流供給部、13は電流検出部、14,15は第
1,第2の過電流保護部、16はメイントランス、17
はスイッチングトランジスタ、18はパルス幅制御回
路、19,20はダイオード、21はチョークコイル、
22はコンデンサ、23はカレントトランス、24は抵
抗、25はダイオード、26はコンデンサ、28,31
は比較器、29,32は基準電圧、30,35はダイオ
ード、33は抵抗、34はコンデンサである。
EXAMPLE FIG. 2 is an explanatory view of an example of the present invention.
Is a load of various electronic devices, 12 is a current supply unit such as a switching power supply, 13 is a current detection unit, 14 and 15 are first and second overcurrent protection units, 16 is a main transformer, 17
Is a switching transistor, 18 is a pulse width control circuit, 19 and 20 are diodes, 21 is a choke coil,
22 is a capacitor, 23 is a current transformer, 24 is a resistor, 25 is a diode, 26 is a capacitor, 28, 31
Is a comparator, 29 and 32 are reference voltages, 30 and 35 are diodes, 33 is a resistor, and 34 is a capacitor.

【0021】電流供給部12及び電流検出部13は、従
来例のスイッチング電源及びカレントトランスからなる
構成と同様の場合を示し、負荷11に印加する直流出力
電圧或いはそれを分圧した電圧をパルス幅制御回路18
の入力端子INに加えて設定値と比較し、その比較結果
に応じてスイッチングトランジスタ17のオン期間を制
御し、直流出力電圧を安定化するものである。なお、電
流供給部12は各種の構成を採用することができるもの
である。又電流検出部13は、抵抗とすることも可能で
あり、又メイントランス16の一次巻線に流れる電流を
検出する構成とすることも可能である。
The current supply unit 12 and the current detection unit 13 have the same configuration as the conventional switching power supply and current transformer. The DC output voltage applied to the load 11 or a voltage obtained by dividing the DC output voltage has a pulse width. Control circuit 18
In addition to the input terminal IN, the ON period of the switching transistor 17 is controlled according to the comparison result, and the DC output voltage is stabilized. It should be noted that the current supply unit 12 can adopt various configurations. The current detector 13 may be a resistor, or may be configured to detect the current flowing through the primary winding of the main transformer 16.

【0022】第1の過電流保護部14は、第1の設定値
を比較器28の−端子に加える基準電圧29を有し、比
較器28の比較出力信号はダイオード30を介してパル
ス幅制御回路18のデッドタイム制御端子DTに加えら
れる。又第2の過電流保護部15は、第2の設定値を比
較器31の−端子に加える基準電圧32を有し、この比
較器31の出力信号は、抵抗33とコンデンサ34とか
らなる積分回路とダイオード35とを介してパルス幅制
御回路18のデッドタイム制御端子DTに加えられる。
The first overcurrent protection unit 14 has a reference voltage 29 for applying the first set value to the negative terminal of the comparator 28, and the comparison output signal of the comparator 28 is pulse width controlled via the diode 30. It is applied to the dead time control terminal DT of the circuit 18. Further, the second overcurrent protection unit 15 has a reference voltage 32 for applying the second set value to the negative terminal of the comparator 31, and the output signal of the comparator 31 is an integral signal composed of a resistor 33 and a capacitor 34. It is applied to the dead time control terminal DT of the pulse width control circuit 18 via the circuit and the diode 35.

【0023】パルス幅制御回路18は例えば図5に示す
構成を有し、デッドタイム制御端子DTに、第1の過電
流保護部14又は第2の過電流保護部15から比較出力
信号が加えられると、デッドタイムが延長されることに
なり、スイッチングトランジスタ17のオフ期間が長く
なる。それによって、直流出力電圧が垂下するから、負
荷11に供給する電流を制限することができる。
The pulse width control circuit 18 has, for example, the configuration shown in FIG. 5, and the comparison output signal is added to the dead time control terminal DT from the first overcurrent protection unit 14 or the second overcurrent protection unit 15. Then, the dead time is extended, and the off period of the switching transistor 17 is extended. Thereby, the DC output voltage droops, so that the current supplied to the load 11 can be limited.

【0024】図3は本発明の実施例の動作説明図であ
り、(a)の点線で示す電流が負荷に流れようとする場
合、第1の過電流保護部14に於ける基準電圧29によ
る第1の設定値をL1、第2の過電流保護部15に於け
る基準電圧32による第2の設定値をL2(<L1)と
し、第1の過電流保護部14の動作速度をt1、第2の
過電流保護部15の動作速度をt2(<t1)とする。
この第2の過電流保護部15の動作速度t2は、第2の
過電流保護部15の抵抗33とコンデンサ34とからな
る時定数に対応する。この遅い動作速度t2は、他の手
段によって実現することも可能である。又第1の過電流
保護部14の動作速度t1は、比較器28の動作速度等
を含むことになるが、第2の過電流保護部15の動作速
度t2に比較して高速である。
FIG. 3 is a diagram for explaining the operation of the embodiment of the present invention. When the current shown by the dotted line in FIG. 3A is about to flow into the load, the reference voltage 29 in the first overcurrent protection unit 14 is used. The first set value is L1, the second set value by the reference voltage 32 in the second overcurrent protection unit 15 is L2 (<L1), the operating speed of the first overcurrent protection unit 14 is t1, The operating speed of the second overcurrent protection unit 15 is t2 (<t1).
The operating speed t2 of the second overcurrent protection unit 15 corresponds to the time constant composed of the resistor 33 and the capacitor 34 of the second overcurrent protection unit 15. This slow operation speed t2 can be realized by other means. The operating speed t1 of the first overcurrent protection unit 14 includes the operating speed of the comparator 28 and the like, but is higher than the operating speed t2 of the second overcurrent protection unit 15.

【0025】従って、負荷11に流れる電流が第1の設
定値L1を超えるまでは、第1の過電流保護部14は動
作しないことになり、第1の設定値L1を超えた部分の
電流は第1の設定値L1以下となるように制限される。
そして、第2の設定値L2を超えてから、動作時間t2
後に、第2の過電流保護部15が動作することになり、
それによって、負荷11に流れる電流は、第2の設定値
L2以下となるように制限される。即ち、点線で示す電
流が負荷に流れようとする場合、実線で示すように制限
された電流が負荷に流れることになり、斜線で示す範囲
の電流が制限されることになる。従って、第1の設定値
L1を超えるような短時間の過電流に対して、負荷11
及び電流供給部12を確実に保護することができる。又
第2の設定値L2を超えるような比較的長い時間にわた
って流れる過電流に対しても、負荷11及び電流供給部
12を保護することができる。
Therefore, the first overcurrent protection unit 14 does not operate until the current flowing through the load 11 exceeds the first set value L1, and the current in the portion exceeding the first set value L1 is It is limited to be equal to or less than the first set value L1.
The operation time t2 is exceeded after the second set value L2 is exceeded.
After that, the second overcurrent protection unit 15 operates,
As a result, the current flowing through the load 11 is limited to the second set value L2 or less. That is, when the current shown by the dotted line is about to flow into the load, the limited current shown by the solid line flows into the load, and the current in the range shown by the diagonal line is limited. Therefore, the load 11 is not affected by a short-time overcurrent that exceeds the first set value L1.
Also, the current supply unit 12 can be reliably protected. Further, the load 11 and the current supply unit 12 can be protected against an overcurrent that flows for a relatively long time that exceeds the second set value L2.

【0026】又図3の(b)の点線で示す動作時間t2
より短い幅のパルス状の電流が負荷11に流れようとす
る場合は、第1の設定値L1を超えた電流に対して、斜
線を施して示す部分が制限される。しかし、第1の設定
値L1を超えない電流は、パルス幅が動作時間t2以下
であれば、制限されることなく、負荷11に供給され
る。従って、点線で示す電流が負荷11に流れようとす
る場合、実線で示す電流として負荷11に供給される。
即ち、第2の設定値L2を超えても、動作時間t2以下
のパルス幅であれば、制限されることなく、負荷11に
電流を供給することができる。又第2の設定値L2を動
作時間t2以上継続して超える場合は、第2の設定値L
2以下となるように、負荷11に供給される電流は制限
される。
The operating time t2 shown by the dotted line in FIG.
When a pulsed current having a shorter width is about to flow through the load 11, the hatched portion is limited for the current exceeding the first set value L1. However, the current that does not exceed the first set value L1 is supplied to the load 11 without being limited as long as the pulse width is the operation time t2 or less. Therefore, when the current indicated by the dotted line is about to flow into the load 11, the current indicated by the solid line is supplied to the load 11.
That is, even if the second set value L2 is exceeded, if the pulse width is the operation time t2 or less, the current can be supplied to the load 11 without being limited. When the second set value L2 is continuously exceeded by the operation time t2 or more, the second set value L2 is set.
The current supplied to the load 11 is limited so as to be 2 or less.

【0027】従って、負荷11の特性に対応して、第1
の過電流保護部14の基準電圧29と、第2の過電流保
護部15の基準電圧32とを調整することにより、第1
の設定値L1と第2の設定値L2とを定め、負荷11に
所定レベルのパルス状の電流を安定に供給し、且つその
所定レベル以下の連続する過電流を確実に制限して、負
荷11及び電流供給部12を保護することができる。な
お、本発明は、前述の実施例にのみ限定されるものでは
なく、種々付加変更することができるものである。
Therefore, according to the characteristics of the load 11, the first
By adjusting the reference voltage 29 of the overcurrent protection unit 14 and the reference voltage 32 of the second overcurrent protection unit 15.
Set value L1 and second set value L2 of the load 11 are stably supplied to the load 11 at a predetermined level, and the continuous overcurrent below the predetermined level is surely limited, so that the load 11 Also, the current supply unit 12 can be protected. It should be noted that the present invention is not limited to the above-described embodiment, but various additions and modifications can be made.

【0028】[0028]

【発明の効果】以上説明したように、本発明は、第1の
設定値L1を超えた時に、負荷1に供給される電流を第
1の設定値L1以下に制限するように制御する第1の過
電流保護部4と、第2の設定値L2(<L1)を超えた
時に、負荷1に供給される電流を第2の設定値L2以下
に、第1の過電流保護部4より遅い動作速度で制限する
ように制御する第2の過電流保護部5とを備えた2段構
成を有するもので、第1の設定値L1を超えるような過
大な電流に対しては、その第1の設定値L1以下となる
ように制限し、第2の設定値L2を超え且つ第1の設定
値L1以下の電流に対しては、動作時間t2以下のパル
ス状の場合に、電流を制限することなく負荷1に供給
し、第2の設定値L2を超えて動作時間t2以上継続す
る電流に対しては、この第2の設定値L2以下に制限す
ることができる。即ち、ランダム的にパルス状の電流を
消費する負荷に対しても、スイッチング電源等からなる
電流供給部2から安定に電流を供給し、且つ異常状態の
過電流に対しては確実に保護を行うことができる利点が
ある。
As described above, according to the present invention, when the first set value L1 is exceeded, the current supplied to the load 1 is controlled to be limited to the first set value L1 or less. Of the overcurrent protection unit 4 and the second set value L2 (<L1), the current supplied to the load 1 is lower than the second set value L2 and slower than the first overcurrent protection unit 4. It has a two-stage configuration including a second overcurrent protection unit 5 which is controlled so as to limit the operating speed, and when the excessive current exceeds the first set value L1, the first Is set to be equal to or less than the set value L1 of the above, and for a current that exceeds the second set value L2 and is equal to or less than the first set value L1, the current is limited in the case of a pulse shape of the operation time t2 or less. For the current that is supplied to the load 1 without exceeding the second set value L2 and continues for the operation time t2 or more, It can be limited to a second set value L2 following. That is, even for a load that randomly consumes a pulsed current, the current is stably supplied from the current supply unit 2 including a switching power supply and the overcurrent in an abnormal state is surely protected. There is an advantage that can be.

【図面の簡単な説明】[Brief description of drawings]

【図1】本発明の原理説明図である。FIG. 1 is a diagram illustrating the principle of the present invention.

【図2】本発明の実施例の説明図である。FIG. 2 is an explanatory diagram of an example of the present invention.

【図3】本発明の実施例の動作説明図である。FIG. 3 is an operation explanatory diagram of the embodiment of the present invention.

【図4】従来例の説明図である。FIG. 4 is an explanatory diagram of a conventional example.

【図5】パルス幅制御回路の説明図である。FIG. 5 is an explanatory diagram of a pulse width control circuit.

【図6】従来例の過電流保護動作説明図である。FIG. 6 is an explanatory diagram of an overcurrent protection operation of a conventional example.

【符号の説明】[Explanation of symbols]

1 負荷 2 電流供給部 3 電流検出部 4 第1の過電流保護部 5 第2の過電流保護部 1 Load 2 Current Supply Section 3 Current Detection Section 4 First Overcurrent Protection Section 5 Second Overcurrent Protection Section

Claims (1)

【特許請求の範囲】[Claims] 【請求項1】 負荷(1)に電流供給部(2)から供給
する電流を電流検出部(3)により検出し、該電流検出
部(3)の検出電流が設定値を超えた時に、前記電流供
給部(2)から前記負荷(1)に供給する電流を制限す
る過電流保護回路に於いて、 前記電流検出部(3)による検出電流が第1の設定値を
超えた時に、前記電流供給部(2)を制御して、前記負
荷(1)に供給する電流を前記第1の設定値以下に制限
する第1の過電流保護部(4)と、 前記電流検出部(3)による検出電流が、前記第1の設
定値より小さい第2の設定値を超えた時に、前記第1の
過電流保護部(4)により前記電流供給部(2)を制御
する動作速度に比較して遅い動作速度で前記電流供給部
(2)を制御し、前記負荷(1)に供給する電流を前記
第2の設定値以下に制限する第2の過電流保護部(5)
とを備えたことを特徴とする過電流保護回路。
1. A current detection unit (3) detects a current supplied from a current supply unit (2) to a load (1), and when the current detected by the current detection unit (3) exceeds a set value, In an overcurrent protection circuit that limits the current supplied from the current supply unit (2) to the load (1), when the current detected by the current detection unit (3) exceeds a first set value, the current A first overcurrent protection unit (4) for controlling the supply unit (2) to limit the current supplied to the load (1) to the first set value or less; and the current detection unit (3). When the detected current exceeds a second set value that is smaller than the first set value, it is compared with an operating speed at which the current supply section (2) is controlled by the first overcurrent protection section (4). The current supply unit (2) is controlled at a slow operation speed, and the current supplied to the load (1) is supplied to the second setting unit. Second over-current protection unit that limits a value below (5)
And an overcurrent protection circuit.
JP5367293A 1993-03-15 1993-03-15 Overcurrent protective circuit Pending JPH06276734A (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP5367293A JPH06276734A (en) 1993-03-15 1993-03-15 Overcurrent protective circuit

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP5367293A JPH06276734A (en) 1993-03-15 1993-03-15 Overcurrent protective circuit

Publications (1)

Publication Number Publication Date
JPH06276734A true JPH06276734A (en) 1994-09-30

Family

ID=12949328

Family Applications (1)

Application Number Title Priority Date Filing Date
JP5367293A Pending JPH06276734A (en) 1993-03-15 1993-03-15 Overcurrent protective circuit

Country Status (1)

Country Link
JP (1) JPH06276734A (en)

Cited By (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2001286137A (en) * 2000-03-31 2001-10-12 Densei Lambda Kk Power device
JP2005261168A (en) * 2004-03-15 2005-09-22 Sony Corp Power control device, power supply unit, control method for power circuit
CN103795277A (en) * 2012-10-30 2014-05-14 康舒科技股份有限公司 Power supply with output protection function and control method thereof
CN114172114A (en) * 2021-11-08 2022-03-11 北京卫星制造厂有限公司 Module power output protection circuit

Cited By (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2001286137A (en) * 2000-03-31 2001-10-12 Densei Lambda Kk Power device
JP2005261168A (en) * 2004-03-15 2005-09-22 Sony Corp Power control device, power supply unit, control method for power circuit
CN103795277A (en) * 2012-10-30 2014-05-14 康舒科技股份有限公司 Power supply with output protection function and control method thereof
CN114172114A (en) * 2021-11-08 2022-03-11 北京卫星制造厂有限公司 Module power output protection circuit

Similar Documents

Publication Publication Date Title
US4447841A (en) Overcurrent protection circuit for a multiple output switching power supply and method therefor
US7876587B2 (en) Method and apparatus providing a multi-function terminal for a power supply controller
US7161783B2 (en) Overcurrent protection circuit for switching power supply
EP0794607B1 (en) Switching power source apparatus
JP2784136B2 (en) Switching power supply overload and short circuit protection circuit
US3947752A (en) Circuit for converting alternating current voltages to a constant magnitude direct current voltage
US6256179B1 (en) Switching power supply apparatus
JPH06276734A (en) Overcurrent protective circuit
JPH0746828A (en) Switching power-supply circuit
JPH08251915A (en) Switching regulator
JPH0785648B2 (en) Switching regulator power supply circuit
US20040169977A1 (en) Overcurrent protection switched mode power supply
KR200156377Y1 (en) Overload cut-off circuit of power supply
JP2001145338A (en) Switching power supply
KR940006978Y1 (en) Pulse width control smps with over current detect circuit
JP3391201B2 (en) DC-DC converter
RU2180464C2 (en) Power supply incorporating overload protective gear
JP3129036B2 (en) Switching power supply
JPH09182425A (en) Dc-dc converter
JPS6387173A (en) Power unit
JP3287039B2 (en) Switching power supply
JP3198347B2 (en) Overcurrent protection circuit
JPH0336222Y2 (en)
JPH05336743A (en) Switching power supply
JPH0127427Y2 (en)