JPH06101204B2 - PCM signal reproduction device - Google Patents

PCM signal reproduction device

Info

Publication number
JPH06101204B2
JPH06101204B2 JP62199863A JP19986387A JPH06101204B2 JP H06101204 B2 JPH06101204 B2 JP H06101204B2 JP 62199863 A JP62199863 A JP 62199863A JP 19986387 A JP19986387 A JP 19986387A JP H06101204 B2 JPH06101204 B2 JP H06101204B2
Authority
JP
Japan
Prior art keywords
signal
area
circuit
rotary head
reproducing
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
JP62199863A
Other languages
Japanese (ja)
Other versions
JPS6443868A (en
Inventor
宏夫 岡本
俊一郎 坂元
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Hitachi Ltd
Pioneer Corp
Original Assignee
Hitachi Ltd
Pioneer Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Hitachi Ltd, Pioneer Corp filed Critical Hitachi Ltd
Priority to JP62199863A priority Critical patent/JPH06101204B2/en
Publication of JPS6443868A publication Critical patent/JPS6443868A/en
Publication of JPH06101204B2 publication Critical patent/JPH06101204B2/en
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Landscapes

  • Signal Processing For Digital Recording And Reproducing (AREA)

Description

【発明の詳細な説明】 〔産業上の利用分野〕 本発明はPCM信号の再生装置に係り、特に回転ヘッド形P
CMレコーダに好適なPCM信号の再生装置に関する。
The present invention relates to a PCM signal reproducing apparatus, and more particularly to a rotary head type P
The present invention relates to a PCM signal reproducing device suitable for a CM recorder.

〔従来の技術〕[Conventional technology]

従来の回転ヘッド形PCM信号再生装置は、特開昭58−224
415号に記載のように、PCM信号の再生区間に相当したエ
リア信号を設け、そのエリア内でのみ再生動作を行なう
ようにしていた。
A conventional rotary head type PCM signal reproducing device is disclosed in Japanese Patent Laid-Open No. 58-224.
As described in No. 415, an area signal corresponding to the reproduction section of the PCM signal is provided and the reproduction operation is performed only in that area.

〔発明が解決しようとする問題点〕 回転ヘッド形PCM信号再生装置では、高速サーチを行な
う時に、再生信号の伝送レートを一致させるために回転
ヘッドの回転数を変化させる必要がある。例えば、通常
再生時の回転数が2000rpmとすると、200倍速サーチでは
早送り時に約3000rpm,巻戻し時に約1000rpmにする必要
がある。このように回転ヘッドの回転数が変化する場合
には、エリア信号を生成するのが困難である。従来技術
では、高速サーチについては考慮されていなかった。
[Problems to be Solved by the Invention] In a rotary head type PCM signal reproducing apparatus, it is necessary to change the number of rotations of the rotary head in order to match the transmission rate of the reproduced signal when performing a high speed search. For example, if the number of revolutions during normal reproduction is 2000 rpm, it is necessary to set about 3000 rpm for fast forward and about 1000 rpm for rewind in 200 × speed search. When the rotational speed of the rotary head changes in this way, it is difficult to generate the area signal. In the prior art, high speed search was not considered.

本発明の目的は、高速サーチ時にも対応したPCM信号再
生装置を実現することにある。
An object of the present invention is to realize a PCM signal reproducing device that is compatible with high speed search.

〔問題点を解決するための手段〕[Means for solving problems]

上記目的は、ヘッド再生信号のエンベロープまたは回転
ヘッドのFGよりエリア信号を生成することにより達成さ
れる。
The above object is achieved by generating an area signal from the envelope of the head reproduction signal or the FG of the rotary head.

〔作用〕[Action]

再生信号のエンベロープからエリア信号を生成すれば、
再生信号以外の雑音による誤動作を防止できる。また、
回転ヘッドのFGも回転ヘッドの回転に同期しているた
め、回転数が変化しても再生信号に対応したエリア信号
を生成できる。
If you generate an area signal from the envelope of the playback signal,
It is possible to prevent malfunction due to noise other than the reproduced signal. Also,
Since the FG of the rotary head is also synchronized with the rotation of the rotary head, the area signal corresponding to the reproduction signal can be generated even if the rotation speed changes.

〔実施例〕〔Example〕

以下、本発明の一実施例を第1図により説明する。 An embodiment of the present invention will be described below with reference to FIG.

第1図は本発明のPCM信号再生装置である。1は磁気テ
ープ、2は回転ヘッド、3はキャプスタン、4は再生ア
ンプ、5は再生信号をディジタル信号に変換するデータ
ストローブ回路、6は同期信号検出回路、7はPCM信号
の復調を行なう復調回路、8は回転ヘッド2及びキャプ
スタン3の制御を行なうサーボ回路、9は再生信号中の
トラッキング信号を検出する検出回路、10は再生エリア
を生成するエリア生成回路、11はパリティテェック回
路、12は再生信号を記憶回路13へ書込む時の書込み制御
回路、13はPCM信号を記憶しておく記憶回路、14は誤り
訂正回路、15はD/A変換器、16はタイミング生成回路、1
7はマスタークロックを発振する発振器、37はコンパレ
ータ、38は切換回路である。
FIG. 1 shows a PCM signal reproducing apparatus of the present invention. 1 is a magnetic tape, 2 is a rotary head, 3 is a capstan, 4 is a reproduction amplifier, 5 is a data strobe circuit for converting a reproduction signal into a digital signal, 6 is a sync signal detection circuit, and 7 is demodulation for demodulating a PCM signal. A circuit, 8 is a servo circuit for controlling the rotary head 2 and the capstan 3, 9 is a detection circuit for detecting a tracking signal in a reproduction signal, 10 is an area generation circuit for generating a reproduction area, 11 is a parity check circuit, and 12 is a parity check circuit. Is a write control circuit for writing the reproduced signal to the storage circuit 13, 13 is a storage circuit for storing the PCM signal, 14 is an error correction circuit, 15 is a D / A converter, 16 is a timing generation circuit, 1
Reference numeral 7 is an oscillator that oscillates a master clock, 37 is a comparator, and 38 is a switching circuit.

18は高速サーチモード切換信号の入力端子である。切換
回路38は、通常再生時にはエリア生成回路10の出力を選
択し、高速サーチ時にはコンパレータ37の出力を選択す
る。
Reference numeral 18 is an input terminal for a high speed search mode switching signal. The switching circuit 38 selects the output of the area generation circuit 10 during normal reproduction, and selects the output of the comparator 37 during high speed search.

まず、通常再生時の動作を説明する。First, the operation during normal reproduction will be described.

磁気テープ1上に記録されている信号は、回転ヘッド2
によって再生される。第2図はテープ1の巻付角が90°
とした時の再生信号である。24はプログラム番号等のサ
ブコード、25はトラッキング信号、26はPCM信号であ
る。PCM信号26及びサブコード24は、ブロック単位に分
割されており、例えば、PCM信号が128ブロック,サブコ
ードが16ブロックで構成されている。23は1ブロックの
構成である。27はブロックの先頭を示す同期信号、28は
サブリング周波数等のPCM信号に関連した制御コード、2
9はブロックアドレス、30は制御コード28及びブロック
アドレス29の誤りを検出するためのパリティ、31はPCM
信号またはサブコードである。なお、31にはPCM信号ま
たはサブコードの誤りを訂正するための誤り訂正符号も
含まれる。以下の説明では、PCM信号、サブコード及び
誤り訂正符号を総称してPCM信号と呼ぶ。
The signal recorded on the magnetic tape 1 is transmitted to the rotary head 2
Played by. Figure 2 shows that the winding angle of tape 1 is 90 °.
It is a reproduction signal at the time. 24 is a subcode such as a program number, 25 is a tracking signal, and 26 is a PCM signal. The PCM signal 26 and the subcode 24 are divided into blocks, and for example, the PCM signal is composed of 128 blocks and the subcode is composed of 16 blocks. 23 is a one-block configuration. 27 is a sync signal indicating the beginning of a block, 28 is a control code related to a PCM signal such as a sub-ring frequency, 2
9 is a block address, 30 is a parity for detecting an error in the control code 28 and the block address 29, and 31 is a PCM.
It is a signal or subcode. It should be noted that 31 also includes an error correction code for correcting an error in the PCM signal or the sub code. In the following description, the PCM signal, the subcode, and the error correction code are collectively referred to as the PCM signal.

回転ヘッド2で再生された信号は、再生アンプ4で増幅
された後にデータストローブ回路5でディジタル信号に
変換される。データストローブ回路5の出力は、同期信
号検出回路6及び復調回路7に入力される。同期信号検
出回路6では、同期信号27を検出し、この同期信号を基
準にして再生タイミングを生成する。復調回路7では、
同期信号検出回路6で生成されたタイミングにより第2
図28〜31のデータの復調を行なう。制御コード28は、出
力端子19より出力される。また、制御コード28,ブロッ
クアドレス29及びパリティ30はパリティチェック回路11
に入力され、パリティ30により制御コード28及びブロッ
クアドレス29の誤り検出を行なう。チェック結果は、出
力端子20より出力され、出力端子19より出力される制御
コード28が正しいかどうかの判断に用いられる。PCM信
号31は、復調回路7よりバスライン32に出力され、記憶
回路13に記憶される。そして、誤り訂正回路14で誤り訂
正が行なわれた後にD/A変換器15でアナログ信号に変換
され、出力端子21より出力される。サーボ回路8は、ト
ラッキング信号検出回路9で検出されたトラッキング信
号25及びタイミング生成回路16で生成された基準信号に
より回転ヘッド2及びキャプスタン3の制御を行なう。
The signal reproduced by the rotary head 2 is amplified by the reproduction amplifier 4 and then converted into a digital signal by the data strobe circuit 5. The output of the data strobe circuit 5 is input to the sync signal detection circuit 6 and the demodulation circuit 7. The sync signal detection circuit 6 detects the sync signal 27 and generates a reproduction timing based on this sync signal. In the demodulation circuit 7,
According to the timing generated by the sync signal detection circuit 6, the second
The data shown in FIGS. 28 to 31 is demodulated. The control code 28 is output from the output terminal 19. Further, the control code 28, the block address 29, and the parity 30 are the parity check circuit 11
The error is detected in the control code 28 and the block address 29 by the parity 30. The check result is output from the output terminal 20 and used to determine whether the control code 28 output from the output terminal 19 is correct. The PCM signal 31 is output from the demodulation circuit 7 to the bus line 32 and stored in the storage circuit 13. Then, after error correction is performed by the error correction circuit 14, it is converted into an analog signal by the D / A converter 15 and output from the output terminal 21. The servo circuit 8 controls the rotary head 2 and the capstan 3 based on the tracking signal 25 detected by the tracking signal detection circuit 9 and the reference signal generated by the timing generation circuit 16.

エリア生成回路10は、トラッキング信号25を基準にして
エリア信号を生成する。エリア信号のタイミングを第3
図に示す。33はトラッキング信号25の検出信号、34はエ
リア信号、35はPCM信号のエリア信号、36はサブコード
のエリア信号である。エリア信号生成回路10では、トラ
ッキング信号検出信号33を基準にしてエリア信号を生成
する。なお、再生信号中のブロックアドレス29もエリア
信号の位置決定に利用できる。復調回路7及びパリティ
チェック回路11では、エリア信号34がHレベルの時のみ
復調動作を行なう。また、パリティチェック回路11で
は、ブロックアドレスのチェックも行なう。ブロックア
ドレスは、例えば、8ビットを用いPCM信号に対して0
〜127、サブコードに対して128〜143とすると、エリア
信号35,36とブロックアドレスの最上位を比較すれば、
ブロックアドレスが正しいかどうか判断できる。このよ
うに、エリア信号を用いることにより、正常な再生信号
以外の雑音等による誤動作を防止することができ、より
正確な再生を行なうことができる。
The area generation circuit 10 generates an area signal based on the tracking signal 25. Set the area signal timing to third
Shown in the figure. Reference numeral 33 is a detection signal of the tracking signal 25, 34 is an area signal, 35 is an area signal of a PCM signal, and 36 is an area signal of a sub code. The area signal generation circuit 10 generates an area signal based on the tracking signal detection signal 33. The block address 29 in the reproduced signal can also be used to determine the position of the area signal. The demodulation circuit 7 and the parity check circuit 11 perform the demodulation operation only when the area signal 34 is at the H level. The parity check circuit 11 also checks the block address. The block address uses, for example, 8 bits and is 0 for the PCM signal.
~ 127, 128 to 143 for the subcode, if you compare the area signals 35 and 36 with the top of the block address,
Can determine whether the block address is correct. As described above, by using the area signal, it is possible to prevent malfunction due to noise or the like other than the normal reproduction signal, and it is possible to perform more accurate reproduction.

書込み制御回路12では、エリア信号及びブロックアドレ
ス29により記憶回路13へのPCM信号の書込みの制御を行
なう。すなわち、エリア内において、ブロックアドレス
29を基準にして書込みアドレスを生成し、データの書込
みを行なう。
The write control circuit 12 controls writing of the PCM signal to the memory circuit 13 by the area signal and the block address 29. That is, within the area, the block address
A write address is generated based on 29, and data is written.

タイミング生成回路16は、発振器17で発振されたクロッ
クにより、誤り訂正及びD/A変換のタイミング信号及び
サーボ回路8の基準信号を生成する。
The timing generation circuit 16 generates a timing signal for error correction and D / A conversion and a reference signal for the servo circuit 8 by the clock oscillated by the oscillator 17.

次に、高速サーチ時の動作について説明する。高速アー
チ時には、コンパレータ37の出力をエリア信号として用
いている。
Next, the operation during high speed search will be described. At the time of high speed arch, the output of the comparator 37 is used as an area signal.

第4図は高速サーチ時のエリア信号のタイミングであ
る。高速サーチ時にはヘッドの軌跡が複数のトラックに
またがるため、再生信号は第4図22のようになる。そこ
で、コンパレータ37により再生信号のある区間を検出
し、この検出信号をエリア信号34及び36に用いることに
より、雑音時による誤動作を防止することができる。な
お、高速サーチ時にはPCM信号を出力する必要はないの
で、サブコードのみ再生できればよい。そこで、全エリ
アをサブコードエリアとし、再生データ中のブロックア
ドレスがサブコードブロックのもののみを再生するよう
にしている。もちろん、PCMブロックについてもブロッ
クアドレスで識別すれば再生可能である。
FIG. 4 shows the timing of area signals during high-speed search. At the time of high-speed search, the locus of the head extends over a plurality of tracks, so the reproduced signal becomes as shown in FIG. Therefore, by detecting a certain section of the reproduction signal by the comparator 37 and using this detection signal for the area signals 34 and 36, malfunction due to noise can be prevented. Since it is not necessary to output the PCM signal during high-speed search, only the subcode needs to be reproduced. Therefore, the entire area is set as a subcode area, and only the subcode block having the block address in the reproduction data is reproduced. Of course, PCM blocks can also be reproduced if they are identified by block addresses.

第5図は、本発明の他の実施例である。第5図のPCM信
号再生装置では、高速サーチ時のエリア信号の生成を第
2のエリア生成回路39で行なっている。
FIG. 5 shows another embodiment of the present invention. In the PCM signal reproducing apparatus of FIG. 5, the second area generating circuit 39 generates the area signal at the time of high speed search.

第6図はエリア生成回路39の構成である。40はPLL、41
はカウンタ、42はデコード回路、43は回転ヘッドのFGの
入力端子、44は回転ヘッドの位置の基準となるタック信
号の入力端子、45はエリア信号の出力端子である。回転
ヘッドのFGの周波数は、例えば回転ヘッドの回転数を20
00rpmとすると800Hz程度である。したがって、PLLにお
いて、FGを基準にして12kHz(800Hz×15)程度のクロッ
クを生成し、このクロックでカウンタ41の出力をデコー
ドしてエリア信号を生成すれば、1°程度の精度でエリ
ア信号を生成することができる。もちろん、FGをそのま
まカウンタ41のクロックとして用いてもよいが、この場
合にはエリア信号の精度が悪くなる。入力端子44より入
力されたタック信号は、回転ヘッドの1回転に1度カウ
ンタ41のセットを行ないエリア信号が正しい位置に生成
されるようにする。
FIG. 6 shows the configuration of the area generation circuit 39. 40 is PLL, 41
Is a counter, 42 is a decoding circuit, 43 is an input terminal of the FG of the rotary head, 44 is an input terminal of a tack signal serving as a reference of the position of the rotary head, and 45 is an output terminal of an area signal. The frequency of the FG of the rotary head is, for example, 20 rpm.
At 00 rpm, it is about 800 Hz. Therefore, in the PLL, if a clock of about 12 kHz (800 Hz × 15) is generated with FG as a reference, and the output of the counter 41 is decoded by this clock to generate the area signal, the area signal is generated with an accuracy of about 1 °. Can be generated. Of course, FG may be used as it is as the clock of the counter 41, but in this case, the accuracy of the area signal becomes poor. The tack signal input from the input terminal 44 sets the counter 41 once for each rotation of the rotary head so that the area signal is generated at the correct position.

第7図は、第6図のエリア生成回路で生成したエリア信
号のタイミングである。46はタック信号である。第7図
ではサブコードエリアのみを生成しているが、PCMエリ
アも生成して、サブコードとPCM信号の両方を再生して
もよい。
FIG. 7 shows the timing of the area signal generated by the area generation circuit of FIG. 46 is a tack signal. Although only the subcode area is generated in FIG. 7, a PCM area may also be generated to reproduce both the subcode and the PCM signal.

このように、回転ヘッドのFGを基準にしてエリア信号を
生成することにより、回転ヘッドの回転数が変化して
も、正確なエリアを生成することができる。
In this way, by generating the area signal with the FG of the rotary head as a reference, it is possible to generate an accurate area even if the rotation speed of the rotary head changes.

第8図は、エリア生成回路10と39を共用した場合の例で
ある。47は切換回路、48は同期検出回路6で生成された
カウントクロックの入力端子、49はトラッキング信号検
出回路9で生成されたトラッキング信号検出信号の入力
端子である。このように、通常再生時のエリア信号生成
用カウンタと高速サーチ時のエリア信号生成用カウンタ
を共用することにより、エリア生成回路の規模を低減す
ることができる。
FIG. 8 shows an example in which the area generation circuits 10 and 39 are shared. Reference numeral 47 is a switching circuit, 48 is an input terminal of the count clock generated by the synchronization detection circuit 6, and 49 is an input terminal of the tracking signal detection signal generated by the tracking signal detection circuit 9. Thus, by sharing the area signal generation counter during normal reproduction and the area signal generation counter during high-speed search, the size of the area generation circuit can be reduced.

〔発明の効果〕〔The invention's effect〕

本発明によれば、高速サーチ時等回転ヘッドの回転数が
変化する場合においても正しくエリア信号を生成するこ
とができ、再生信号以外の雑音等による誤動作を防止す
ることができる。
According to the present invention, it is possible to correctly generate an area signal even when the rotational speed of the rotary head changes during high-speed search, and to prevent malfunction due to noise other than the reproduced signal.

【図面の簡単な説明】[Brief description of drawings]

第1図は本発明の一実施例のPCM信号再生装置のブロッ
ク図、第2図は再生信号の構成図、第3図は通常再生時
のエリア信号のタイミング図、第4図は高速サーチ時の
エリア信号のタイミング図第5図は本発明の他の実施例
のPCM信号再生装置のブロック図、第6図はエリア生成
回路の構成図第7図は第6図のエリア生成回路のエリア
信号のタイミング図、第8図は他のエリア生成回路の構
成図である。 6……同期検出回路 7……復調回路 8……サーボ回路 9……トラッキング信号検出回路 10……エリア生成回路 11……パリティチェック回路 12……書込み制御回路 13……記憶回路 14……誤り訂正回路 15……D/A変換器 37……コンパレータ 38……切換回路 39……エリア生成回路 40……PLL 41……カウンタ 42……デコード回路 47……切換回路
FIG. 1 is a block diagram of a PCM signal reproducing apparatus according to an embodiment of the present invention, FIG. 2 is a configuration diagram of a reproducing signal, FIG. 3 is a timing diagram of an area signal during normal reproduction, and FIG. FIG. 5 is a block diagram of a PCM signal reproducing apparatus according to another embodiment of the present invention, FIG. 6 is a block diagram of an area generation circuit, and FIG. 7 is an area signal of the area generation circuit of FIG. FIG. 8 is a block diagram of another area generation circuit. 6 ... Sync detection circuit 7 ... Demodulation circuit 8 ... Servo circuit 9 ... Tracking signal detection circuit 10 ... Area generation circuit 11 ... Parity check circuit 12 ... Write control circuit 13 ... Memory circuit 14 ... Error Correction circuit 15 …… D / A converter 37 …… Comparator 38 …… Switching circuit 39 …… Area generating circuit 40 …… PLL 41 …… Counter 42 …… Decoding circuit 47 …… Switching circuit

Claims (2)

【特許請求の範囲】[Claims] 【請求項1】磁気テープ上に記録されているPCM信号を
回転ヘッドにより再生するPCM信号再生装置において、
上記回転ヘッドの再生信号が所定レベル以上であるかど
うかを検出するレベル検出手段と、少なくとも上記レベ
ル検出手段で上記回転ヘッドの再生信号が所定レベル以
上であると検出されたエリアを示すエリア信号を生成す
るエリア生成手段と、上記エリア生成手段に接続され、
上記エリア内でのみ再生動作を行う再生手段を備えたこ
とを特徴としたPCM信号再生装置。
1. A PCM signal reproducing apparatus for reproducing a PCM signal recorded on a magnetic tape by a rotary head,
Level detection means for detecting whether or not the reproduction signal of the rotary head is above a predetermined level, and an area signal indicating an area in which at least the reproduction signal of the rotary head is detected by the level detection means. Area generating means for generating, and connected to the area generating means,
A PCM signal reproducing device characterized by comprising reproducing means for performing reproducing operation only in the above area.
【請求項2】磁気テープ上に記録されているPCM信号を
回転ヘッドにより再生するPCM信号再生装置において、
上記回転ヘッドのFG信号の周波数にほぼ比例したクロッ
クまたは上記FG信号と同一のクロックを生成するクロッ
ク生成手段と、上記回転ヘッドのタック信号を基準にし
て上記クロック生成手段で生成された上記クロックを用
いて上記PCM信号の再生区間に相当したエリアを示すエ
リア信号を生成するエリア生成手段と、上記エリア生成
手段に接続され、上記エリア内でのみ再生動作を行う再
生手段を備えたことを特徴とするPCM信号再生装置。
2. A PCM signal reproducing apparatus for reproducing a PCM signal recorded on a magnetic tape by a rotary head,
A clock generating means for generating a clock substantially proportional to the frequency of the FG signal of the rotary head or the same clock as the FG signal, and the clock generated by the clock generating means on the basis of the tack signal of the rotary head. An area generating means for generating an area signal indicating an area corresponding to a reproduction section of the PCM signal using the reproducing means, and a reproducing means connected to the area generating means and performing a reproducing operation only in the area. PCM signal playback device.
JP62199863A 1987-08-12 1987-08-12 PCM signal reproduction device Expired - Fee Related JPH06101204B2 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP62199863A JPH06101204B2 (en) 1987-08-12 1987-08-12 PCM signal reproduction device

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP62199863A JPH06101204B2 (en) 1987-08-12 1987-08-12 PCM signal reproduction device

Publications (2)

Publication Number Publication Date
JPS6443868A JPS6443868A (en) 1989-02-16
JPH06101204B2 true JPH06101204B2 (en) 1994-12-12

Family

ID=16414900

Family Applications (1)

Application Number Title Priority Date Filing Date
JP62199863A Expired - Fee Related JPH06101204B2 (en) 1987-08-12 1987-08-12 PCM signal reproduction device

Country Status (1)

Country Link
JP (1) JPH06101204B2 (en)

Family Cites Families (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS61107506A (en) * 1984-10-31 1986-05-26 Hitachi Ltd Digital signal reproducing device

Also Published As

Publication number Publication date
JPS6443868A (en) 1989-02-16

Similar Documents

Publication Publication Date Title
EP0209141B1 (en) Pcm signal recording and reproducing apparatus
US20010001266A1 (en) Disk reproducing apparatus controlling read signal from a disk by using demodulated identifying signal and stored identifying signal in a memory
JPH0580749B2 (en)
JP2778169B2 (en) Digital signal processing circuit
JP2822507B2 (en) Digital signal recording device
JPH06101204B2 (en) PCM signal reproduction device
JPH077577B2 (en) PCM signal reproduction device
JPH0650870Y2 (en) Information recording / reproducing device
JP2600152B2 (en) Block address detection circuit
JPS6390075A (en) Digital signal demodulator
JP4051378B2 (en) Disk reproducing apparatus and integrated circuit thereof
JP3670758B2 (en) CD-ROM decoder
JP2822511B2 (en) Phase locked loop circuit
JP2519297Y2 (en) Digital recording / playback device
JP3582528B2 (en) Disc reproducing apparatus and disc reproducing method
JP2852290B2 (en) Digital signal reproduction device
JPH0782713B2 (en) PCM signal recording / reproducing apparatus and reproducing apparatus
JP3582440B2 (en) Disc reproducing method, disc reproducing apparatus and integrated circuit
JP2616938B2 (en) Rotating head type recording / reproducing device
JP2615684B2 (en) Digital signal reproduction device
JP2948445B2 (en) Rotary head digital data recording / reproducing method and apparatus
JPH06101205B2 (en) PCM signal reproduction device
JPH0782712B2 (en) Digital signal recording / reproducing device
JPH06189250A (en) Magnetic recording and reproducing device
JPS6390076A (en) Code error correcting system

Legal Events

Date Code Title Description
LAPS Cancellation because of no payment of annual fees