JPH0588031B2 - - Google Patents

Info

Publication number
JPH0588031B2
JPH0588031B2 JP57174976A JP17497682A JPH0588031B2 JP H0588031 B2 JPH0588031 B2 JP H0588031B2 JP 57174976 A JP57174976 A JP 57174976A JP 17497682 A JP17497682 A JP 17497682A JP H0588031 B2 JPH0588031 B2 JP H0588031B2
Authority
JP
Japan
Prior art keywords
color
memory device
image
buffer memory
address
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Lifetime
Application number
JP57174976A
Other languages
English (en)
Other versions
JPS5965372A (ja
Inventor
Mitsuhiko Yamada
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Dainippon Screen Manufacturing Co Ltd
Original Assignee
Dainippon Screen Manufacturing Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Dainippon Screen Manufacturing Co Ltd filed Critical Dainippon Screen Manufacturing Co Ltd
Priority to JP57174976A priority Critical patent/JPS5965372A/ja
Priority to US06/532,106 priority patent/US4625234A/en
Priority to DE19833334190 priority patent/DE3334190A1/de
Priority to GB08325736A priority patent/GB2131647B/en
Priority to FR838315811A priority patent/FR2534047B1/fr
Publication of JPS5965372A publication Critical patent/JPS5965372A/ja
Publication of JPH0588031B2 publication Critical patent/JPH0588031B2/ja
Granted legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N1/00Scanning, transmission or reproduction of documents or the like, e.g. facsimile transmission; Details thereof
    • H04N1/46Colour picture communication systems
    • H04N1/64Systems for the transmission or the storage of the colour picture signal; Details therefor, e.g. coding or decoding means therefor
    • H04N1/648Transmitting or storing the primary (additive or subtractive) colour signals; Compression thereof

Landscapes

  • Engineering & Computer Science (AREA)
  • Multimedia (AREA)
  • Signal Processing (AREA)
  • Storing Facsimile Image Data (AREA)
  • Color Image Communication Systems (AREA)
  • Image Processing (AREA)
  • Facsimiles In General (AREA)
  • Facsimile Image Signal Circuits (AREA)
  • Color, Gradation (AREA)
  • Editing Of Facsimile Originals (AREA)

Description

【発明の詳細な説明】 本発明は、印刷製版用カラースキヤナにおい
て、種数の色分解版並びにマスク版等の同時記録
を容易とするために、複数画像信号を記憶するバ
ツフアーメモリ装置の使用方法に関する。
従来、ある種のカラースキヤナは、色分解版を
作製する場合に、カラースキヤナの稼動効率を向
上するため、作製する色分解版の大きさに応じ
て、2色同時又は4色同時の記録モードで、1枚
の記録フイルム上に複数種の色分解版を、同時に
記録できるようになつている。
このような記録モードで色分解版を作製できる
ようにするためには、同時記録が行なわれる複数
種の色分解版それぞれの記録用画像信号を、メモ
リ装置に予め記憶させておき、その記憶された各
色分解画像信号を、画像複製記録装置が分割記録
するのに必要とするタイミングで、所要の色分解
画像信号を読出すようにした、バツフアーメモリ
装置が必要となる。
この目的のために、従来は、第1図により説明
するようなバツフアーメモリ装置の使用方法が実
施されている。
すなわち、原画を走査して得られる画像信号
を、予め、シアン、マゼンタ、イエロー、墨等の
インキ色に対応した各色分解信号に分解し、か
つ、色分解版作製のために、必要とされる各種の
補正、修正、並びに、その他の調整項目の調整制
御を施し、それぞれ修正済の色分解画像信号C,
M,Y,Kとして、バツフアーメモリ装置の前後
に送る。
バツフアーメモリ装置において、各色分解画像
信号C〜Kは、記録モードに応じて適宜開閉制御
されるアナログスイツチ回路Aを介して、第1〜
第4のA/D(アナログ・デイジタル)変換器B1
〜B4のいずれかに送られる。
たとえば、第1のA/D変換器B1は、メモリ
装置Pにおいて、4つに分割された第1〜第4の
メモリブロツクP1〜P4のいずれにも、データが
書込めるように接続されている。
第2のA/D変換器B2は、第2と第4のメモ
リブロツクP2,P4にデータが書込めるように接
続されている。
第3のA/D変換器B3は、第3のメモリブロ
ツクP3へ、また第4のA/D変換器B4は、第4
のメモリブロツクP4へ、それぞれにデータが書
込めるように接続されている。
メモリ装置Pは、記録画像の解像力と1主走査
長(記録シリンダの周長)に応じたメモリ容量と
アドレス空間を有し、そのアドレス空間は、各メ
モリブロツクP1〜P4をもつて、それぞれに4等
分されている。このアドレス空間は、記録モード
に応じて、ブロツク個々の各アドレス空間ごとに
それぞれのアドレス番号を定めることができ、か
つブロツク間に、連番のアドレス番号を定めるこ
ともできる。
このようなアドレス制御は、記録モードに応じ
て制御される書込み、並びに読出し用アドレス切
替回路EW,ERと、アドレス発生器Fによつて行
なわれる。
各メモリブロツクP1〜P4から読出されたデー
タは、記録モード切替用出力ゲート回路Gを介し
て、D/A(デイジタル・アナログ)変換器Hに
送られる。
上述の構成からなるバツフアーメモリ手段にお
いては、色分解信号C〜Kのいずれか1つが、単
色モードで記録される場合、第1のA/D変換器
B1に必要な画像信号を入力するように、アナロ
グスイツチAを制御し、そのA/D変換器B1
出力データは、全メモリブロツクP1〜P4に対し
て、一連の連番のアドレス番号をもつて、メモリ
装置Pに記憶される。
2色同時記録モードの場合、第1と第2のA/
D変換器B1〜B2へ、それぞれ所要の画像信号を
入力し、かつ、第1のA/D変換器B1の出力デ
ータを、第1と第3のメモリブロツクP1〜P3へ、
また第2のA/D変換器B2の出力データを、第
2と第4のメモリブロツクP2,P4へ、それぞれ、
アドレス番号を上記2個ずつのメモリブロツク間
で連番させて記憶させる。
さらに、4色同時記録モードの場合、各A/D
変換器B1〜B4にそれぞれの画像信号を入力し、
かつ、各A/D変換器B1〜B4の出力データを、
各メモリブロツクP1〜P4に、メモリブロツク
個々のアドレス番号をもつて、それぞれ記憶させ
る。
記憶されたデータの読出しに際しては、単色モ
ードでは、全メモリブロツクにわたるアドレス番
号順に、また2色同時記録モードでは、2個のメ
モリブロツクの各組のアドレス番号順に、さらに
4色同時記録モードでは、4個のメモリブロツク
毎のアドレス番号順に、それぞれ、メモリ装置P
からデータを読出して、D/A変換器Hへ送り出
す。
上述のバツフアーメモリ装置によれば、個々に
アドレスが独立して与えられるメモリブロツクに
対応して、カラースキヤナにおける記録シリンダ
の周長を分割することにより、シリンダ回転の一
周ごとに、同一走査露光線上で複数の色分解画像
を、順次に(実質的には同時に)記録するという
同時多色記録モードを得ることができる。
しかし、メモリ装置Pを複数のメモリブロツク
P1〜P4に分割するためには、各メモリブロツク
のデータ入力ライン、並びにデータ出力ラインを
分離しなければならないという欠点がある。
しかも、アドレスラインは、各ブロツクのアド
レス番号を個々に与えたり、又は、ブロツク間で
アドレス番号を連番させたり等の制御を要するた
め、各ブロツク間を分離する必要があり、従つ
て、アドレス制御が複雑となる欠点がある。
さらに、各メモリブロツクP1〜P4のデータ入
力ラインが分離されるため、A/D変換器は、
個々のメモリブロツク毎に、それぞれ必要となる
という欠点がある。
また、上述の基本インキ色4版に加えて、特色
分離版並びにマスク版等を同時記録したいという
要求もあるので、それに応えようとすると、上述
の形式のバツフアーメモリ装置の使用方法では、
同時記録できる版数を4版以上に増すと、装置が
ますます複雑化する。
すなわち、同時3色、同時5色、同時6色、同
時7色記録モード、および、それ以上記録モード
では、メモリ装置を2とか4以外の数に分割する
ため、バツフアーメモリ装置を所要のメモリブロ
ツクP1〜Poに均等に分割することはできない。
しかも、1チツプ(IC1個)のメモリユニツト、
または、それと同等のメモリ装置の単位ユニツト
では、同時に2つのデータを記憶することはでき
ないので、必要とする同時記録する版数(マスク
なども含む)とか、必要とする同時記録する版数
の種類などを勘案して、本来なら記録シリンダの
周長と画素ピツチで定まるメモリ容量以上の冗長
度をもつメモリ容量が必要となる。
また、同時記録する版数、および、版数に応じ
て、メモリブロツクP1〜Poの内の使用するメモ
リ容量が変化するため、読み書きのアドレスの制
御や、入出力データの制御が複雑化することは防
げなかつた。
本発明は、上述の欠点を除去して、バツフアー
メモリ装置をブロツクに分離することなく、デー
タの入出力ライン、書込み、読出し、アドレスラ
イン、並びに、アドレス制御を単純化し、かつ、
A/D変換器を1個しか用いないので、同時多色
記録モードを容易に得るようにした、複数の画像
信号を実質的に同時処理するバツフアーメモリ装
置の使用方法を提供するものである。
また、本発明は、バツフアーメモリ装置の使用
方法が異るだけで、処理する画像信号のデータフ
オーマツトは、原則として従来と同一であるた
め、従来から提案されている倍率変換方式(たと
えば、特願昭46−62480(特公昭52−26413号公
報)、特願昭52−101976(特開昭54−35613号公
報)、特願昭39−73924(特公昭41−16972号公報)、
特願昭42−29095(特公昭44−23651号公報))は、
全て利用できるものである。
以下、本発明の実施例を、第2図以下に基づい
て詳述する。
第2図においては、原画シリンダ1と、記録シ
リンダ2と、両シリンダを回転させるモータ3
と、両シリンダ1,2の回転状態を計測するロー
タリーエンコーダ4と、原画を光電走査して、色
分解信号B,G,Rを得る走査ヘツド5と、記録
用感光フイルムに露光用光ビームを投射して、複
製画像を記録する記録ヘツド6と、前記色分解信
号B,G,Rを基にして、所要の色修正、マスキ
ング補正、階調補正、その他の各調整項目の設定
並びに演算等を施して、印刷製版の各インキ色で
あるイエロー、マゼンタ、シアン、及び墨色に対
応する修正済画像信号c,m,y,k,並びに、
必要に応じて得られる特色分離画像信号、もしく
は、マスク用画像信号a1,a2…等を出力する色演
算回路7と、該色演算回路7の出力する画像信号
c〜k,a1…のいずれか1つを、図示の如く入力
することによつて、記録ヘツド6の露光用ビーム
に変調を加える露光制御回路8とをもつて、カラ
ースキヤナの主要部が構成されている。
色演算回路7からアナログ値として出力される
各色、又は各種の画像信号c〜k,a1…は、本発
明の方法をもつて、バツフアーメモリ装置9へ入
力され、この入力画像信号c〜k,a1…をA/D
変換するとともに、その変換データを記憶させ、
かつ、選択使用される記録モードに応じた順に記
憶データを読出して、露光制御回路8へ送り出
す。
バツフアーメモリ装置9は、アドレス制御回路
10と記録モード指定手段11により、所望の記
録モードに応じて、画像信号c〜k,a1…のデー
タの読み書きを行なとともに、制御パルス発生回
路12と連係して、所望記録モードに対応して必
要とされるクロツクパルス、並びにタイミングパ
ルス等を発生するように、指示を与える。
制御パルス発生回路12は、ロータリーエンコ
ーダ4によつて、シリンダ1,2の予め定められ
た基準位置で発生される基準パルスg1と、シリン
ダ1,2の回転位相に応じて発生される回転位相
パルスg2とに基づいて、第4図に示すようなクロ
ツクパルスt1、サンプリングパルスt2、n相クロ
ツクパルスφ1〜φo、並びに第6図に示すような
第1のスタートパルスS1、第2のスタートパルス
S2をそれぞれに発生する。
第3図は、上述のバツフアーメモリ装置9の例
を示すもので、各画像信号c〜k,a1…は、アナ
ログマルチプレクサ13の各チヤンネルCH1
CHoに、そのチヤンネルCH1〜CHoに係る入力信
号e1〜eoとして、適宜の順序で入力される。
なお、アナログマルチプレクサ13のチヤンネ
ル数nは、同時記録を所望する画像の数に対応し
た使用チヤンネルの数で、予め設定するチヤンネ
ル数又は素子の入力端子数等ではない。
アナログマルチプレクサ13の共通接続出力ラ
インは、A/D変換器14の入力に接続され、該
A/D変換器14の出力は、メモリ装置15のデ
ータ入力端子DINに接続され、そのメモリ装置1
5のデータ出力端子DOUTは、D/A変換器16の
入力に接続される。
メモリ装置15の書込みアドレス端子AWは、
アドレス制御回路10の書込アドレスカウンタ1
Wに接続され、読出しアドレス端子ARは、アド
レス変換器17を介して、アドレス制御回路10
の読出しアドレスカウンタ10Rに接続される。
なお、書込みアドレス端子AWと読出しアドレ
ス端子ARは、実際のメモリ装置では同一端子で
あり、書込みと読出しは、リードライトイネーブ
ル信号で切替えられ、具体的にメモリ素子に接続
されたアドレスラインは、バス構造となつている
が、説明上、端子AW,ARは、別々に示してあ
る。
アナログマルチプレクサ13は、記録モード指
定手段11の設定値nに応じて、制御パルス発生
回路12で作られるn相クロツクパルスφ1〜φo
により開閉制御され、各チヤンネルCH1〜CHo
入力信号e1〜eoは時分割されて、チヤンネル番号
順に時間軸にシリースに並べられ、A/D変換器
14に送られる。
A/D変換器14は、n相クロツクパルスφ1
〜φoそれぞれの立ち上りと同期して作られたサ
ンプリングパルスt2により、時分割された各チヤ
ンネルCH1〜CH2の入力信号e1〜eoを、デイジタ
ル信号D1〜Doのデータに変換する。
信号e1〜eo,D1〜Doの附字1〜nは、チヤン
ネル番号と対応している。
また、n相クロツクパルスφ1〜φo並びにサン
プリングパルスt2は、回転位相パルスg2に同期し
て作られるクロツクパルスt1に同期している。
さらに、クロツクパルスt1の周期T1は、記録す
べき画像の分割能を定める画素ピツチT1に対応
している。
メモリ装置15の書込み時は、アドレスカウン
タ10Wがサンプリングパルスt2を順次計数して、
デイジタル信号D1〜Doのデータ入力順に、順次
アドレスを定め、第5図のメモリブロツクの如く
入力データを記憶する。
なお、データ(D11,(D12…(D1nは、第1
チヤンネルCH1の入力信号e1のデータD1であつ
て、第1回目のA/D変換器(D11から第m回
目のA/D変換器(D1nを示し、その他のチヤ
ンネルのデータD2〜Doについても同様である。
このように、メモリ装置15には、複数チヤン
ネルの時分割データD1〜Doが、データの出現順
に順次記憶されている。
したがつて、4色同時記録モードでは、たとえ
ば、D1がシアン版C信号、D2がマゼンタM版信
号、D3がイエローY版信号、および、D4がスミ
Bk版信号に相当し、バツフアーメモリ装置には、
走査して得られる各色分割版の信号を順次C1
M1,Y1,K1,C2,M2,Y2,K2,C3,M3,Y3
K3,……Ci,Mi,Yi,Kiのように記憶する。
また、2色同時記録モードでは、同様にして、
たとえば、C1,M1,C2,M2,C3,M3,……
C2i,M2iのように、また、単色記録モードでは、
同様にして、たとえば、C1,C2,C3,…,C4i
ようにバツフアーメモリ装置に記憶する(注、2
色および単色記録モードでは1回の記録分のみ記
述してある。)。
次に、具体的には、下記の手段によるが、上記
の如く記憶した画像信号のデータをバツフアーメ
モリ装置から読み出す順序は、たとえば、4色同
時記録モードでは、C1,C2,C3,C4,…Ci,M1
M2,M3,M4,…Mi,Y1,Y2,Y3,Y4,…Yi
K1,K2,K3,K4,…Kiであり、2色同時記録モ
ードでは、C1,C2,C3,C4,…C2i,M1,M2
M3,M4,…M2iでり、単色記録モードでは、C1
C2,C3,C4,…C4iである。また、4色以上の同
時記録モードの場合も同様である。
メモリ装置15からデータを読出すに際して
は、第6図に示す如く、各チヤンネルCH1〜CHo
毎に、そのチヤンネルに係るメモリ装置上のデー
タを画素ピツチに対応する所要のアドレス間隔で
読出す。
制御パルス発生回路12においては、基準パル
スg1と同期した高精度の第1のスタートパルスS1
が、シリンダ1,2の1回転につき1回の割合で
発生され、このパルスS1の周期T2は、シリンダ
1,2の周長に対応している。
同時記録モードにおいては、周長を複数に分
割して、各記録画像を分割された周長に割り当て
ることから、スタートパルスS1の周期T2をn等
分た第2のスタートパルスS2が発生される。
第2のスタートパルスS2は、メモリ装置15か
ら、所要のチヤンネルデータの第1番目のデータ
(D)1を読出す。
第7図及び第8図は、読出し用アドレス発生回
路の2つの例を示すものである。
第7図は、アドレスカウンタ10Rにイニシヤ
ルプリセツト用のカウンタ18を介在させて、該
カウンタ18の計数値をイニシヤルプリセツトす
る。
すなわちカウンタ18は、第2のスタートパル
スS2を、第1のスタートパルスS1から順次計数
し、その計数値は、第2のスタートパルスS2の出
力以後に必要とするチヤンネル番号に対応するこ
とから、アドレスカウンタ10Rが第2のスター
トパルスS2によつてクリヤされた直後に、当該ア
ドレスカウンタ10Rへロードされる。
アドレスカウンタ10Rは、書込み時と同様に、
サンプリングパルスt2を計数して、アドレス(複
数ビツトであるが図では1本線で代表している。)
を進める。その出力は、クロツクパルスt1と各々
アンドして、アンドゲート19の出力としてn番
毎にメモリ装置15に与えられる。
よつて、メモリ装置15から読出されるデータ
は、チヤンネル番号に対応したイニシヤルプリセ
ツト値1〜nを最初のアドレスとして、任意の一
定間隔で読み出したデータとなつて、各チヤンネ
ル毎に整列される。
第8図の場合は、常に第1チヤンネルCH1のデ
ータD1のアドレスにタイミングさせ、その第1
チヤンネル用のアドレス番号1,n+1,2n+
1……(m−1)n+1に、所望のnチヤンネル
に対して、n−1を加算するものである。
なお、アドレスカウンタ10R′はタイミングパ
ルスt2を計数し、その出力は、加算器20に送ら
れ、該加算器20の他の入力には、第2のスター
トパルスS2を計数するカウンタ21の出力が入力
している。
加算器20の出力は、アンドゲート22とクロ
ツクパルスt1によつて、アドレスカウンタ10
′が第1チヤンネルのアドレスを発生するタイミ
ングと同期されている。
アドレスカウンタ10R′は、第2スタートパル
スで一旦クリアされ、各チヤンネル毎に、新たに
計数を開始し、カウンタ21は、第1のスタート
パルスでクリアされ、第2のスタートパルスS2
計数する。
なお、カウンタ21をクリアするタイミング
を、第2のスタートパルスS2の最初のものを計数
しないようにし、該カウンタ21にn−1の計数
値を得るようにする。
また上述のアンドゲート19,22へ加えるク
ロツクパルスt1は、n相クロツクφ1〜φoのいずれ
かを用いてもよい。
各チヤンネルCH1〜CHoの入力信号e1〜eo′と
なる各画像信号c〜k,a1…は、1枚の原画を走
査して得られる複数の画像信号であつて、その各
画像信号によつて同時に記録された複製画像は、
互いに重合されて使用される。
従つて、第3図の実施例においては、アナログ
信号において時分割するために、各画像毎にA/
D変換する際のサンプリング位置が異つてしま
い、一画素以内の誤差ではあるが、各複製画像を
重合したとき、不整合したり、又は、正確なマス
ク版が得られなかつたりする。
第9図は、そのような不整合を除くための他の
例を示すもので、マルチプレクサ13の入力チヤ
ンネル前段に、それぞれサンプリングホールド回
路231〜23oを設け、常に同時にホールドされ
た同一位置の画像信号を、時分割してA/D変換
器14に送り込むようにしてある。
第10図は、クロツクパルスt1と、サンプリン
グパルスt2に対するサンプルホールドパルスt3
関係を示すものであり、該パルスt3は、制御パル
ス発生回路12によつて適宜に作られる。
上述の画像信号を処理するのに使用されるチヤ
ンネル数nは、記録モード指定手段11によつ
て、選択的に指定され、この際に、n相クロツク
パルスφ1〜φoの相数n、使用チヤンネル数等が
定まる。
このとき、アナログプレク13の未使用チヤン
ネルは、そのままであつて、何ら不都合を生じな
い。
よつて、同時記録可能な複製画像の数は、処理
し得る最大チヤンネル数によつて定まり、これは
A/D変換器14の処理速度で定まるため、メモ
リ装置15のアドレス手段とは無関係に定められ
る。
以上の如く、本発明によれば、バツフアーメモ
リ装置の書込み、並びに読出しのアドレス制御を
容易とし、かつ、多数の複製画像の同時記録モー
ドが容易に得られ、しかも、記録モードの切替が
簡単となるバツフアーメモリ装置の制御手段を提
供することができる。また、メモリ装置の容量
は、記録シリンダと画素ピツチで定まる容量でよ
く、冗長度をとる必要がない。
【図面の簡単な説明】
第1図は、従来のメモリシステムのブロツク
図、第2図〜第10図は、本発明の実施例を説明
するためのもので、第2図は、本発明によつて同
時多色記録モードで色分解版を複製記録し得るカ
ラースキヤナのブロツク図、第3図は、第2図の
バツフアーメモリ装置の具体的ブロツク図、第4
図は、クロツクパルスとサンプリングパルス並び
にn相クロツクパルスの関係を示すタイムチヤー
ト、第5図は、メモリ装置に書込まれたデータの
メモリマツプ、第6図は、第1と第2のスタート
パルスと読出されるデータの関係を示すタイムチ
ヤート、第7図は、読出し用アドレス発生手段の
1例を示すブロツク図、第8図は、同じく、他の
アドレス発生手段のブロツク図、第9図は、サン
プリング位置を整合させる他の実施例を示すブロ
ツク図、第10図は、クロツクパルスとサンプリ
ングパルスとサンプルホールドパルスの関係を示
すタイムチヤートである。 1……原画シリンダ、2……記録シリンダ、3
……モータ、4……ロータリーエンコーダ、5…
…走査ヘツド、6……記録ヘツド、7……色演算
回路、8……露光制御回路、9……バツフアーメ
モリ装置、10……アドレス制御回路、10W
10R,10R′……アドレスカウンタ、11……
記録モード指定手段、12……制御パルス発生回
路、13……アナログマルチプレクサ、14……
A/D変換器、15……メモリ装置、16……
D/A変換器、17……アドレス変換器、18,
21……カウンタ、19,22……アンドゲー
ト、20……加算器、231〜23o……サンプル
ホールド回路。

Claims (1)

  1. 【特許請求の範囲】 1 カラー原画の色分解走査により得られる複数
    種の色分解画像信号をバツフアーメモリ装置に記
    憶させ、かつ、適時に個々の色分解画像信号を読
    みだして、複数種の色分解された複製画像を記録
    するようにした画像複製装置におけるバツフアー
    メモリ装置の使用方法において、 前記バツフアーメモリ装置を連続アドレスの1
    ラインバツフアーメモリとし、 カラー原画の色分解走査により得られる複数種
    の色分解画像信号を、走査線に沿つた1画素単位
    の画素順次に、かつ、各画素ごとに一定の色順次
    で配列して、その色分解画像信号の配列順に、連
    続アドレスで前記1ラインバツフアーメモリに記
    憶させ、 これらの記憶された色分解画像信号の中、1つ
    の走査周期に含まれる第1分解色の画像信号を、
    走査線に沿つた所定のアドレス間隔で画素順次に
    読みだし、次いで、同じ走査周期に含まれる第2
    分解色以下の各色分解画像信号について同様の読
    みだしを行ない、各走査周期ごとに一定のタイミ
    ングにしたがつて、順次繰り返すようにした、複
    数画像信号を記憶するバツフアーメモリ装置の使
    用方法。
JP57174976A 1982-10-05 1982-10-05 複数画像信号を記憶するバツフア−メモリ装置の使用方法 Granted JPS5965372A (ja)

Priority Applications (5)

Application Number Priority Date Filing Date Title
JP57174976A JPS5965372A (ja) 1982-10-05 1982-10-05 複数画像信号を記憶するバツフア−メモリ装置の使用方法
US06/532,106 US4625234A (en) 1982-10-05 1983-09-14 Method of using a buffer memory device for storing a plurality of picture signals
DE19833334190 DE3334190A1 (de) 1982-10-05 1983-09-22 Verfahren zur verwendung eines pufferspeichers zum speichern einer mehrzahl von bildsignalen
GB08325736A GB2131647B (en) 1982-10-05 1983-09-26 Colour facsimile apparatus
FR838315811A FR2534047B1 (fr) 1982-10-05 1983-10-04 Procede d'utilisation d'une memoire-tampon pour stocker une multiplicite de signaux d'original

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP57174976A JPS5965372A (ja) 1982-10-05 1982-10-05 複数画像信号を記憶するバツフア−メモリ装置の使用方法

Publications (2)

Publication Number Publication Date
JPS5965372A JPS5965372A (ja) 1984-04-13
JPH0588031B2 true JPH0588031B2 (ja) 1993-12-20

Family

ID=15988031

Family Applications (1)

Application Number Title Priority Date Filing Date
JP57174976A Granted JPS5965372A (ja) 1982-10-05 1982-10-05 複数画像信号を記憶するバツフア−メモリ装置の使用方法

Country Status (5)

Country Link
US (1) US4625234A (ja)
JP (1) JPS5965372A (ja)
DE (1) DE3334190A1 (ja)
FR (1) FR2534047B1 (ja)
GB (1) GB2131647B (ja)

Families Citing this family (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
FR2542540B1 (fr) * 1983-03-08 1989-02-10 Canon Kk Systeme de traitement d'images
JPS6125392A (ja) * 1984-07-16 1986-02-04 Canon Inc カラ−ビデオ信号処理装置
GB2181617B (en) * 1985-09-11 1989-09-20 Adplates Ltd A video signal transmitter and processor
JP2501195B2 (ja) * 1986-04-30 1996-05-29 シャープ株式会社 カラ−画像処理装置
US5040031A (en) * 1986-05-10 1991-08-13 Canon Kabushiki Kaisha Image processing apparatus which can control output to multiple devices to accommodate differing operating timing of those devices
JP2688055B2 (ja) * 1987-11-11 1997-12-08 株式会社リコー 画像形成装置
JPH0248863A (ja) * 1988-08-10 1990-02-19 Nec Corp ディジタルビデオ信号処理回路
JPH0519734A (ja) * 1991-07-15 1993-01-29 Victor Co Of Japan Ltd 画像処理装置
US9786361B1 (en) * 2015-07-31 2017-10-10 Flex Logix Technologies, Inc. Programmable decoupling capacitance of configurable logic circuitry and method of operating same

Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS56116079A (en) * 1980-02-20 1981-09-11 Ricoh Kk Memory composition

Family Cites Families (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
GB1379053A (en) * 1972-04-28 1975-01-02 Crosfield Electronics Ltd Colour scanners for image reproduction
AT383240B (de) * 1978-02-02 1987-06-10 Indep Broadcasting Authority Schaltungsanordnung zum zusammensetzen digitaler, ein fernsehbild liefernder daten
US4305093A (en) * 1978-06-22 1981-12-08 International Electronic Photo Process Laboratory Co., Ltd. Method of producing multiple images in a scanning apparatus
JPS55145475A (en) * 1979-05-01 1980-11-13 Fuji Photo Film Co Ltd Color picture recording method
JPS5652968A (en) * 1979-10-08 1981-05-12 Canon Inc Multicolored picture forming method
CH648166A5 (en) * 1980-06-12 1985-02-28 Bbc Brown Boveri & Cie Method and device for time-division multiplex scanning
JPS57125590A (en) * 1981-01-28 1982-08-04 Nec Corp Still picture transmitter
US4415925A (en) * 1981-02-05 1983-11-15 Canon Kabushiki Kaisha Color original readout apparatus
JPS58157255A (ja) * 1982-03-13 1983-09-19 Dainippon Screen Mfg Co Ltd 画像走査記録方法

Patent Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS56116079A (en) * 1980-02-20 1981-09-11 Ricoh Kk Memory composition

Also Published As

Publication number Publication date
JPS5965372A (ja) 1984-04-13
DE3334190A1 (de) 1984-04-05
FR2534047B1 (fr) 1989-10-27
US4625234A (en) 1986-11-25
GB2131647B (en) 1986-11-05
GB2131647A (en) 1984-06-20
FR2534047A1 (fr) 1984-04-06
GB8325736D0 (en) 1983-10-26

Similar Documents

Publication Publication Date Title
US4931860A (en) Image data composing system and process for storing both monochrome and polychrome image data
JPH0123032B2 (ja)
US5305122A (en) Image reading and processing apparatus suitable for use as a color hand-held scanner
US4533942A (en) Method and apparatus for reproducing an image which has a coarser resolution than utilized in scanning of the image
JPH0588031B2 (ja)
JPS59164569A (ja) カラ−画像処理装置
US4350997A (en) Lay-out recording method in a picture scanning recording system
US4905079A (en) Color image processing apparatus for processing separated color signals
JPS615675A (ja) 画像走査記録方法
GB2139449A (en) Colour Image Processor
US5289270A (en) Image processing apparatus for performing density conversion
JPS603268A (ja) 画像走査記録装置における記憶装置への画像デ−タ書込み読出し方法
US5260777A (en) Apparatus for reproducing visible color image from color separations
JPH0354507B2 (ja)
US5426596A (en) Color signal correction circuit using a second-order correcting formula
JP5293517B2 (ja) 画像処理装置、カラー画像形成装置、画像処理方法、画像処理プログラム及び記録媒体
JP5257250B2 (ja) 画像処理デバイス、カラー画像形成装置、画像処理方法、画像処理プログラム及び記録媒体
JPS5824457A (ja) カラ−画像記録装置
EP0369779B1 (en) Image memory apparatus
JP2950829B2 (ja) デジタルカラー画像形成装置
JP2815962B2 (ja) 画像処理装置および画像処理方法
JPH0685572B2 (ja) 印画装置
JPS6041342B2 (ja) 画像走査記録装置におけるレジスタ−マ−ク記録方法
JP2901062B2 (ja) 画像形成装置
JP2561439B2 (ja) 画像処理装置