JPH0583983B2 - - Google Patents

Info

Publication number
JPH0583983B2
JPH0583983B2 JP4424584A JP4424584A JPH0583983B2 JP H0583983 B2 JPH0583983 B2 JP H0583983B2 JP 4424584 A JP4424584 A JP 4424584A JP 4424584 A JP4424584 A JP 4424584A JP H0583983 B2 JPH0583983 B2 JP H0583983B2
Authority
JP
Japan
Prior art keywords
signal
data
output
pcm
period
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
JP4424584A
Other languages
English (en)
Other versions
JPS60187973A (ja
Inventor
Kentaro Odaka
Shinya Ozaki
Tadashi Fukami
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Sony Corp
Original Assignee
Sony Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Sony Corp filed Critical Sony Corp
Priority to JP4424584A priority Critical patent/JPS60187973A/ja
Publication of JPS60187973A publication Critical patent/JPS60187973A/ja
Publication of JPH0583983B2 publication Critical patent/JPH0583983B2/ja
Granted legal-status Critical Current

Links

Classifications

    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11BINFORMATION STORAGE BASED ON RELATIVE MOVEMENT BETWEEN RECORD CARRIER AND TRANSDUCER
    • G11B20/00Signal processing not specific to the method of recording or reproducing; Circuits therefor
    • G11B20/10Digital recording or reproducing
    • G11B20/18Error detection or correction; Testing, e.g. of drop-outs
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11BINFORMATION STORAGE BASED ON RELATIVE MOVEMENT BETWEEN RECORD CARRIER AND TRANSDUCER
    • G11B20/00Signal processing not specific to the method of recording or reproducing; Circuits therefor
    • G11B20/10Digital recording or reproducing
    • G11B20/10527Audio or video recording; Data buffering arrangements
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11BINFORMATION STORAGE BASED ON RELATIVE MOVEMENT BETWEEN RECORD CARRIER AND TRANSDUCER
    • G11B27/00Editing; Indexing; Addressing; Timing or synchronising; Monitoring; Measuring tape travel
    • G11B27/005Reproducing at a different information rate from the information rate of recording

Landscapes

  • Engineering & Computer Science (AREA)
  • Signal Processing (AREA)
  • Multimedia (AREA)
  • Signal Processing For Digital Recording And Reproducing (AREA)

Description

【発明の詳細な説明】 産業上の利用分野 この発明は回転ヘツドによつて記録媒体上に斜
めトラツクとして記録されるPCMオーデイオ信
号等のPCM信号の倍速再生方法に関する。
背景技術とその問題点 情報信号、例えばオーデイオ信号を記録再生す
る場合、このオーデイオ信号をPCM化すれば高
品位の記録再生ができる。
情報信号をPCM化して磁気テープに記録再生
する方式としては、固定ヘツド方式と回転ヘツド
方式があるが、ヘツドのテープに対する相対速度
が速く、記録密度に容易に上げられる点で回転ヘ
ツド方式の方が有利である。
この回転ヘツド方式においては、放送局用等の
特殊用途を除き、通常、回転ヘツドは複数個例え
ば2個用い、これら回転ヘツドをほぼ360°/2=
180の角間隔で取り付けると共に、磁気テープを
案内ドラムに対して同じ角範囲(180°)に巻き付
け、2個の回転ヘツドによつて交互にそれぞれ1
本ずつのトラツクを形成して信号を記録するよう
にしている。
そして、この回転ヘツド方式によつてPCMオ
ーデイオデータを記録するにあたつては、一般的
には回転ヘツドのテープ上の1回の斜め走査によ
り1トラツクとして記録される信号(以下1セグ
メントと称す)分相当を単位時間として、アナロ
グオーデイオ信号を単位時間毎に区切り、この単
位時間内でインターリーブ及び訂正符号も完結す
る処理をして、PCMデータとし、この1単位時
間分のPCMデータ毎に1本のトラツクとして記
録するようにする。すなわち、1セグメント完結
のインターリーブとしていた。
ところがこのようにデータが1セグメント単位
で完結している場合には、再生時の編集やいわゆ
る可変速再生が容易になるという利点がある反
面、一方の回転ヘツドからの再生が良好に行なわ
れなくなつたとき、信号の再生が充分にできない
という欠点がある。
すなわち、2個の回転ヘツドの一方が目づまり
を起こして、かなり長いバーストエラーが発生し
たり、また、2個の回転ヘツドの特性にばらつき
があつたり、さらには2個の回転ヘツドの回転軸
方向の高さが異なつているため、トラツク幅が不
揃いになつた場合には、再生信号としては一方の
トラツクからの信号が全く再生できなくなつた
り、エラー訂正能力を越えてエラー訂正ができな
くなつたりする。
このようになつても、いわゆる誤り修整回路に
おいて、例えばその前の1トラツク分のデータを
用いて補間するいわゆる前置ホールド等の誤り修
整手法により修整することができるが、1セグメ
ント分のデータのすべてを前のデータで補間する
ようになるため、信号の劣化は免れないという欠
点がある。
情報信号が映像信号であれば1トラツクとして
1フイールドの信号を記録するようにすれば、隣
接フイールド間では画像の相関性が強いことから
上記のように補間をして信号の劣化は目立たない
が、情報信号がオーデイオ信号のような相関性の
ない信号である場合には、上記のような補間をす
ると、その信号劣化が比較的顕著になる。
そこで、インターリーブを複数セグメント完結
として記録したPCM信号の再生時に、ヘツドの
目づまり等により1セグメント分が欠落してしま
つた場合にも元のオーデイオ信号の単位時間分の
信号で見たときは、その単位時間分の信号が全く
欠落してしまわないようにした新規な記録再生装
置を出願人は先に提案した。
この新規な記録再生装置の一例として2セグメ
ント完結のインターリーブ方式の装置であつて、
オーデイオ信号をPCM記録再生するものを例に
とつて説明しよう。
第1図はこの例の場合の回転ヘツド装置の一例
で、これは回転磁気ヘツドが2個の場合である。
この2個の回転ヘツド1A及び1Bは180°の角間
隔を保つて配置される。一方、磁気テープ2がテ
ープ案内ドラム3の周面に沿つて、その180°角範
囲よりも小さい例えば90°の角範囲区間に巻き付
けられる。そして回転ヘツド1A及び1Bが例え
ば2000rpmで矢印5Hで示す方向に回転させられ
るとともにテープ2が矢印5Tで示す方向に所定
の速度で移送されて、回転ヘツド1A及び1Bに
より磁気テープ2上に第2図に示すような斜めの
1本ずつの磁気トラツク4A及び4Bが形成され
て信号が記録される。この場合、1本の磁気トラ
ツクには1/2回転の時間長分のPCMオーデイオが
記録される。つまり、時間的には1/2に圧縮され
て記録される。
なお、記録密度を高くするため、ヘツド1A及
び1Bのギヤツプの幅方向はその走査方向に直交
する方向に対して互いに異なる方向となるように
なされる。つまりいわゆるアジマス角が異なるよ
うにされている。
以上の回転ヘツド装置によれば、2個の回転ヘ
ツド1A及び1Bが磁気テープに対して共に対接
しない区間(これはこの例では90°の角範囲分の
期間である)が生じ、この期間を利用してPCM
データに対するパリテイ等の冗長データの付加の
処理をすれば、記録装置におけるバツフアメモリ
の減少が図れるものである。
次にこの回転ヘツド装置を用いたこの発明によ
る記録装置及びその再生装置の一実施例を説明し
よう。
第3図はその記録系で、オーデイオ信号を右チ
ヤネルと左チヤンネルの2チヤンネル信号として
記録する場合の例である。
すなわち第3図において、左チヤンネルのオー
デイオ信号SLが入力端子11を通じてスイツチ回
路13の一方の入力端子に供給され、また右チヤ
ンネルのオーデイオ信号SRが入力端子12を通じ
てスイツチ回路13の他方の入力端子に供給され
る。このスイツチ回路13はコントロール信号発
生回路14からの切換信号SWにより交互に切り
換えられ、その出力がA/Dコンバータ15に供
給される。
コントロール信号発生回路14はマスタークロ
ツク発生回路10からのマスタークロツク信号に
基づいて、この信号SWの他、後述のような各種
のコントロール信号を発生する。
スイツチ回路13の切換信号SWはA/Dコン
バータにおけるサンプリング周波数と同じ周波数
例えば48kHzとされ、これは第4図Aに示すよう
にデユーテイーフアクタ50%の矩形波信号で、例
えば同図Bに示すように、この信号SWがハイレ
ベルのときは左チヤンネルのオーデイオ信号を選
択し、この信号SWがローレベルのときは右チヤ
ンネルのオーデイオ信号を選択するようにスイツ
チ回路13は切り換えられる。
A/Dコンバータ15においては左又は右の1
チヤンネル当たりサンプリング周波数48kHzでサ
ンプリングされる。コントロール信号発生回路1
4からの信号SPはこのサンプリング信号であつ
て、この信号SPによつて左チヤンネル及び右チ
ヤンネルのオーデイオ信号がそれぞれサンプリン
グされるとともに、このサンプリングされたデー
タが1サンプ当たり例えば16ビツトのPCM信号
S0に変換される。第4図BはこのA/Dコンバー
タの出力信号S0を示し、L0,L1,L2……は左チ
ヤンネルのオーデイオPCM信号のそれぞれ1サ
ンプルを示しており、R0,R1,R2……は右チヤ
ンネルのオーデイオPCM信号のそれぞれ1サン
プルを示している。
A/Dコンバータ15の出力信号S0はスイツチ
回路16を介して冗長データの付加及びインター
リーブ処理のためのRAM17及び18の入力端
に供給される。スイツチ回路16はコントロール
信号発生回路14からのヘツド1A及び1Bの回
転に同期する信号RSW(第4図E)によつて1回
転毎に切り換えられる。
ここで、回転ヘツド1A,1Bには次のように
して位相サーボがかかつている。
すなわち、コントロール信号発生回路14から
ヘツドの回転周期に等しい同期の信号SSが得ら
れ、これが位相比較回路19に供給されるととも
に、ヘツド1A及び1Bの1回転に1つのパルス
を得るパルス発生器20からの信号PGがこの位
相比較回路19に供給されて両者が位相比較さ
れ、その比較誤差出力がヘツド1A及び1Bを回
転駆動するモータ21に供給されて回転ヘツド1
A及び1Bは信号Ssに位相同期して回転するよ
うに制御される。信号RSWは、この信号Ssと一
定位相関係にあるので、ヘツド1A,1Bの回転
位相にこの信号RSWの位相は同期する。
この場合、信号RSWの立ち上がり及び立ち下
がり時点を位相0°としたとき、90°〜180°の期間
HAでヘツド1Aがテープ2上を走査し、270°〜
360°(=0°)の期間HBでヘツド1Bがテープ2上
を走査するようにサーボがかかつている。
スイツチ回路16は信号RSWによつて一方及
び他方の出力端に切り換えられるが、この信号
RSWがローレベルである1回転分の期間TBは、
信号SoはRAM18データ入力端に供給され、信
号RSWがハイレベルである期間TAは、信号So
はRAM17のデータ入力端に供給される。
一方、コントロール信号発生回路14からは
RAM17及び18の書き込み制御信号RWと、
読み出し制御信号RRが得られ、これら信号RW
及びRRがスイツチ回路22及び23を通じて
RAM17及び18の制御端子に選択的に供給さ
れる。スイツチ回路22及び23もまた信号
RSWによつて切り換えられるもので、スイツチ
回路16と同様に期間TAでは図の状態に、期間
TBでは図の状態とは逆の状態にそれぞれ切り換
えられる。したがつて期間TBにおいては、信号
SoはRAM18に、書き込み制御信号RWによつ
て1回転の期間分書き込まれ、期間TAでは信号
Soは書き込み制御信号RWによつて、RAM17
に同じ期間分書き込まれることになる。
こうしてRAM17及び18に1回転の期間分
の右チヤンネル及び左チヤンネルのオーデイオ信
号データが交互に書き込まれることになる。ここ
でA/Dコンバータ15の出力信号Soを1トラ
ツク分相当の単位時間長毎に区切り、これを信号
D1,D2……(第4図C)とすると、2個の単位
時間の信号毎に、すなわち、信号D1,D2,D5
D6……がRAM17に、信号D3,D4,D7,D8
…がRAM18に書き込まれる。ここで単位時間
の信号D1,D2……のそれぞれに含まれるサンプ
ル数は1440個である。すなわち第4図Bに示すよ
うにそれは左チヤンネルのオーデイオ信号のサン
プルL0〜L159までの720サンプルと、右チヤンネ
ルのオーデイオ信号のサンプルR0〜R159までの
720サンプルの、合計1440サンプルである。
こうしてRAM17及び18に書き込まれた
PCMデータは、ヘツド1A及び1Bがテープ2
に対して対接する期間HA及びHBの手前の90°分
の期間PA及びPBにおいてパリテイの発生付加が
なされ、それぞれ期間HA及びHBにおいて、パ
リテイの付加されたPCMデータがヘツド1A及
び1Bにてテープ2に記録される。
この場合、期間TA及びTBで回転ヘツド1A,
1Bによつて形成される2本のトラツク4A,4
Bには、2個の単位時間の信号[D1,D2],[D3
D4],[D5,D6]……の、それぞれの偶数番目の
データと、奇数番目のデータが、第2図に示すよ
うに一方の単位時間の信号の偶数番目のデータ
と、他方の単位時間の信号の偶数番目のデータと
が同一の1本のトラツク4Aに、また、一方の単
位時間の信号の奇数番目のデータと、他方の単位
時間の信号の奇数番目のデータとが同一の1本の
トラツク4Bに、それぞれ記録されるようにされ
るとともに、この1本ずつのトラツクに記録され
る信号、すなわち1セグメントのデータ内で訂正
符号は完結するようにされる。つまり、インター
リーブは2セグメント完結で訂正符号は1セグメ
ント完結である。
すなわち、RAM17及び18の出力信号はス
イツチ回路24を通じてパリテイ発生付加回路2
5に選択的に供給される。そしてこのパリテイ発
生付加回路25の出力信号がスイツチ回路26を
介してRAM17及び18の入力端に戻される。
スイツチ回路24及び26もまた信号RSWによ
つてスイツチ回路16,22及び23と同期して
切り換えられる。そしてコントロール信号発生回
路14よりパリテイ発生付加回路25に第4図G
に示すようなそれぞれ期間PA及びPBでハイレベ
ルとなる制御信号CPが供給され、この信号PCが
ハイレベルとなつている期間、その入力PCMデ
ータに対してエラー訂正符号が発生され、付加さ
れるようにされるのである。つまり、期間TAに
おいてRAM17に書き込まれたデータは期間
TBになるとスイツチ回路23,24及び26が
図の状態とは逆の状態になることから、RAM1
7からデータがスイツチ回路24を通じてパリテ
イ発生付加回路25に供給される。そして、この
回路25においては、期間PA及びPBで信号CP
がハイレベルとなつているためこの期間、その入
力データに対してエラー訂正符号の発生付加がな
され、付加されたデータがスイツチ回路26を介
してRAM17に再び書き込まれるようになる。
この場合、RAM17からは期間PAでは例えば
信号D1の偶数番目のデータ1Eと信号D2の偶数
番目のデータ2Eとが読み出されてエンコーダ2
5に供給され、このデータ1Eと2Eとからなる
1セグメント分のデータに対してエラー訂正符号
の発生付加がされ期間PBでは信号D1の奇数番目
のデータ1Oの信号D2の奇数番目のデータ2O
とからなる1セグメント分のデータに対してエラ
ー訂正符号の発生付加がされる。
第5図は、1トラツクとして記録される、即ち
1セグメントのオーデイオPCM信号例えばデー
タ1Eと2O及びエラー訂正符号等の冗長データ
の符号構成を示すものである。
同図において、縦方向の1列が1ブロツクであ
り、0〜127のブロツクアドレスが付された
128個のブロツクが横方向に配列される。
エラー訂正の符号化は、8ビツトを1シンボル
として行われるので、1サンプルデータが上位8
ビツトと下位8ビツトに分割されているが、これ
らはそれぞれにサフイツクスA及びBを付して示
してある。
この2次元配列の縦方向に対して第1のエラー
訂正符号C1が施され、その横方向対して第2の
エラー訂正符号C2が施されている。エラー訂正
符号C1は、(32、30)のGF(28)上のリードソロ
モン符号で、符号系列は、2ブロツク完結のイン
ターリーブをとる。
例えば、ブロツクアドレス0及び1のそれぞれ
の偶数番目のブロツク内アドレスに位置する32シ
ンボルL0A,L0B,L2A,L2B,……L290A,L290B
L292A,L292B,……L580A,L580B,P20,P21によつ
てエラー訂正符号C1の1符号系列が形成される。
また、ブロツクアドレス0及び1の奇数番目のブ
ロツク内アドレスに位置する32シンボルR0A
R0B,……R290A,R290B,……R580A,R580B,P10
P11によつてエラー訂正符号C1の1符号系列が形
成される。このとき得られる4個のパリテイシン
ボルP10,P11,P20,P21は、ブロツクアドレスの
奇数番目のブロツクのブロツク内アドレス29〜
32に配される。
また、128個のブロツクが4ブロツクごとに32
個に分割され、各4ブロツクから取り出された32
個のシンボルによつて第2のエラー訂正符号C2
の符号系列が形成される。このエラー訂正符号
C2は、32,24のGF(28)上のリードソロモン
符号であり、ブロツクアドレスが0〜127の
128個のブロツクの4ブロツクごとのブロツク
(例えば0,4,8,……120,124のブロ
ツクアドレス)の同じブロツク内アドレスに位置
する32個のシンボルによつてエラー訂正符号C2
の1符号系列が形成される。
つまり、エラー訂正符号C2について4ブロツ
クのインターリーブが施されており、ブロツクア
ドレスが48〜79の32ブロツクには、エラー訂
正符号C2のパリテイシンボルが位置する。
こうして、期間PAでエラー訂正符号C1,C2
発生付加されたデータ1Eと2Eは、その直後の
ヘツド1Aがテープ2に対接する期間HAで読み
出され、これが記録プロセツサ27を通じてヘツ
ド1Aに供給され、第3図に示すようにトラツク
4Aとして、その前半の部分にデータ1Eが、後
半の部分にデータ2Eが、それぞれ記録される。
同様に期間PBでエラー訂正符号C1,C2の付加
されたデータ1O,2Oとはその直後のヘツド1
Bがテープ2に対接する期間HBで読み出され、
これが記録プロセツサ27を通じてヘツド1Bに
供給され、第3図に示すようにトラツク4Bとし
て、その前半の部分に今度はデータ2Oが、後半
の部分にデータ1Oがそれぞれ記録される。な
お、32ブロツク分のパリテイシンボルはトラツク
4A,4Bの中央部の斜線を付して示す領域6に
記録されることになる。
RAM18についても同様で、期間TBにおい
てこのRAM18に記憶されたデータは次の期間
TAの期間PA及びPBにおいてパリテイ発生付加
回路25においてエラー訂正符号が発生され、デ
ータに付加されてRAM18の所定のアドレスに
再び戻り記憶される。そして、期間TAの期間
HA及びHBにおいてヘツド1A及び1Bによつ
てトラツク4A及び4Bとして、データD3及び
D4の偶数番目のデータ3E及び4Eと奇数番目
のデータ3O及び4Oが前述と同様にしてトラツ
ク4A,4Bの前半と後半に割り当てられて記録
される(第4図H参照)。
この場合、データはRAM17及び18の書き
込みと読み出しの過程において1/2に時間圧縮さ
れる。
記録プロセツサ27においは、1ブロツクのデ
ータに対してブロツク同期信号、セグメントアド
レスデータ及びブロツクアドレスデータ等の付加
がなされるとともにPCMデータが記録再生に適
当となるような信号、例えば直流分ができるだけ
少なくなるような信号に変調される処理も行なわ
れる。第4図Iに1ブロツクのデータの構成を示
す。
以上のRAM17及び18における動作をそれ
ぞれ第4図D及びEに示す。
次に、このようにしてインターリーブは2セグ
メント完結、訂正符号は1セグメント完結の状態
で記録されたPCMオーデイオ信号の再生につい
て説明しよう。
第6図はその再生系の一例を示す。また第7図
A〜Gはその再生系の説明に用いるためのタイム
チヤートである。
この再生時においても記録時と同様に、ヘツド
1A及び1Bはコントロール信号発生回路3から
の1回転周期の信号SSPに同期して回転するよう
に制御される。すなわち、モータ21の1回転に
1個のパルスを発生するパルス発生器20からの
出力信号PGが位相比較回路32に供給され、こ
の信号とコントロール信号発生回路30からの信
号SSPが位相比較され、その位相比較出力によつ
てモータ21が位相制御される。この場合、再生
時のデータ処理のためRAM40及び41の切換
信号RSWP(第7図C)(これはコントロール信号
発生回路30から得られる)がハイレベルである
1回転分の期間TC及びローレベルである1回転
分の期間TD内のそれぞれ図に示す90°の回転角期
間HC及びHDにおいてそれぞれヘツド1A及び
1Bがテープ2に対接するように制御される。
すなわち、ヘツド1Aからは第7図Aに示すよ
うに期間HCにおいて再生信号が得られ、ヘツド
1Bからは同図Bに示すように期間HDにおいて
再生信号が得られる。こうして得られた再生ヘツ
ド出力はそれぞれアンプ33A及び33Bを通じ
てスイツチ回路34の一方及び他方の入力端に供
給される。このスイツチ回路34はヘツド切換信
号SHによつて切り換えられ、そのハイレベルの
期間では図の状態に、つまりアンプ33Aの出力
信号を選択する状態に、そのローレベルの期間で
はアンプ33Bの出力を選択する状態に交互に切
り換えられる。このヘツド出力の切換信号SHの
切換時点である立ち上がり及び立ち下がりの時点
は、ヘツド1A及び1Bがテープ2にともに対接
しない期間内であれば、いずれの時点でもよい。
こうしてスイツチ回路34からはヘツド1A及
び1Bの出力が交互に連続して並ぶようになされ
た信号が得られ、これがデジタル信号復元回路3
5に供給されて「0」「1」のデジタル信号に戻
され、RAM書き込み制御信号発生回路36に供
給される。
この回路36においてはブロツク毎のアドレス
データ等により2個のRAM40,41の書き込
みアドレス及び書き込みタイミング信号RWP
発生される。
スイツチ回路38はRAM40,41の書き込
み期間と誤り訂正の期間を切り換えるためのもの
で、これはコントロール信号発生回路30からの
期間HC及びHDでハイレベルとなり、期間HCの
後の90°回転角分の期間PC及び期間HDの後の90°
回転角分の期間PDでローレベルとなる信号WC
(第7図D)によつて切り換えられる。つまり、
スイツチ回路38は信号WCのハイレベルの期間
HC、HDでは回路36側に、ローレベルの期間
PC、PDでは誤り訂正回路37の出力端側に、そ
れぞれ切り換えられる。そして、このスイツチ回
路38の出力はスイツチ回路38を介してRAM
40及び41に選択的に入力される。
一方、回路36からの書き込みアドレス及び書
き込みタイミング信号RWPはこれらRAM40及
び41にスイツチ回路42を介して選択的に供給
される。またコントロール信号発生回路30から
RAM40及び41の読み出し制御信号RRPが得
られ、この読み出し制御信号RRPはスイツチ回路
43によつて選択的にRAM40及び41に供給
される。そしてRAM40及び41の出力信号は
スイツチ回路44によつて選択的に訂正回路37
の入力端に供給されるとともに、スイツチ回路4
5によつて選択的に修整回路46に供給される。
そしてこれらスイツチ回路39,42,43,4
4及び45が前述の切換信号RSWPによつて切り
換えられる。
すなわち、この場合、スイツチ回路39,4
2,43,44,45は、信号RSWPがハイレベ
ルである期間TCにおいては図の状態に、信号
RSWPがローレベルである期間TDにおいては図
の状態とは逆の状態に、それぞれ切り換えられ
る。
したがつてヘツド1Aの出力信号は期間TCの
うちの期間HC及びHDにおいてRAM40の所定
のアドレスに、回路36からの書き込みアドレス
及び書き込みタイミング信号によつて書き込まれ
る。そして、それぞれ期間HC及びHDの後の期
間PC及びPDになると、信号WCによつてスイツ
チ回路38が訂正回路37の出力をRAM40に
書き込む状態になる。このときRAM40の出力
が訂正回路37に供給される状態にスイツチ回路
44はなつており、訂正回路37においてパリテ
イC1,C2が用いられて誤り検出及び訂正され、
その訂正されたデータがRAM40に再び書き込
まれるようになる。RAM41においても同様に
して、期間TDの期間HC及びHDでデータが書き
込まれ、期間PC及びPDでそのデータが訂正され
るとともに訂正されたデータが再びRAM41に
書き込まれる。
こうしてRAM40,41に書き込まれた訂正
のなされた再生データはコントロール信号発生回
路30からの読み出し制御信号によつて2倍に伸
長されて読み出される。すなわち、スイツチ回路
43が信号RSWPによつて期間TCではRAM41
側、期間TDではRAM40側に切り換えられて
おり、このため書き込み状態でないRAMが常に
読み出し状態になるようにされ、期間TCで
RAM41より、期間TDでRAM40よりデータ
が読み出される。
なお、記録時、インターリーブ処理によつて1
セグメント内で分散されていたサンプルデータ
は、アドレスが制御されることにより、この再生
時のRAM40及び41から、読み出されたとき
はもとの配列のサンプルデータに戻されている。
しかも、左チヤンネルのサンプルと右チヤンネル
のサンプルが交互に連続する状態となつている。
読み出されたデータはスイツチ回路45によつ
て選択的に切り換えられて第7図Gに示すような
連続的な信号とされ、これが修整回路46に供給
され、誤り訂正のしきれなかつたデータがこの修
整回路46において誤り修整される。この修整
は、例えば平均値補間や前置ホールドの手法が用
いられる。
この修整回路46の出力は1サンプル毎に左右
チヤンネルのデータが交互に現れるものであり、
これがD/Aコンバータ47においてアナログ信
号に戻される。このアナログ信号に戻された信号
はスイツチ回路48に供給され、このスイツチ回
路48が記録時の切換信号SWと同様の切換信号
SWPによつて交互に一方及び他方の出力端に切り
換えられ、アンプ49A及び49Bをそれぞれ介
して出力端50A及び50Bにそれぞれ左チヤン
ネルのオーデイオ信号SL′及び右チヤンネルのオ
ーデイオ信号SR′が再生されて得られるものであ
る。
以上の再生時におけるRAM40及び41の動
作状態のタイムチヤートを第7図E及びFに示
す。
以上のようにして左右2チヤンネル分のオーデ
イオ信号をPCM化して2セグメント完結のイン
ターリーブ方式で、かつ、1セグメント完結の訂
正符号方式で記録再生がなされるものである。
ところで、上記のような記録再生装置において
は、情報検索や曲の頭出しのため2倍速再生、3
倍速再生等の倍速再生の要求がある。回転ヘツド
方式の場合、この倍速再生時には回転ヘツドは1
本おきのトラツク、2本おきのトラツクというよ
うにN倍速ではN−1本おきに1本のトラツクを
走査することになる。
この場合に、PCM信号が、インターリーブ及
び訂正符号が1セグメント完結方式で記録されて
いれば、N倍速再生時にN−1本おきに1本のト
ラツクの情報しか得られなくても1セグメントの
データが得られれば、その1セグメント分の時間
分の信号は完全に再生することができる。
しかしながら、上記のようにインターリーブが
複数セグメント完結の状態でPCM信号が記録さ
れている場合には、倍速再生時にはデータが完結
する複数セグメントのうちの1セグメント分のデ
ータしか読み出せない。以上の例の場合には、1
セグメント分の時間長としては、1/2のデータし
か得られないことになる。したがつて、従来の1
セグメント完結形で記録されたPCM信号の倍速
再生方法をそのまま適用することはできない。
しかし、この複数セグメント完結のインターリ
ーブ方式の場合には、1セグメント分の時間長の
データは例えば1/2しか得られないが、2セグメ
ント分の時間長のデータは得られるので、これを
利用してパフオーマンスの高い倍速再生が可能に
なる。
発明の目的 この発明は、インターリーブが複数セグメント
完結で回転ヘツドによつて記録されたPCM信号
の倍速再生方法として良好なものを提供しようと
するものである。
発明の概要 この発明は回転ヘツド式記録方式であつて、イ
ンターリーブが複数セグメント完結の状態で記録
されたPCM信号をノーマル再生のN倍の速度で
再生する場合において、再生出力として元のアナ
ログ出力で見たとき、時間的に連続する信号とな
る区間が複数単位時間分となるようにするととも
に、PCMデータの読み出しはノーマル再生時と
等しいクロツクピツチで行うようにしたものであ
る。
実施例 この発明方法の実施例として、上述した2セグ
メント完結のインターリーブ方式、1セグメント
完結の訂正符号方式で記録されたPCMオーデイ
オ信号を、2倍速及び3倍速で再生する場合を例
にとつて、以下説明する。
第8図は2倍速再生の場合の一例である。
この例の場合、回転ヘツドのギヤツプの幅方向
の中央位置の走査軌跡は、同図Aで矢印で示すよ
うに、トラツクの幅方向の中央を結ぶ直線と、こ
のトラツクの長手方向の中央位置で交叉するよう
にされる。つまり、回転ヘツドは1本のトラツク
上のみを走査する(以下オントラツクと称する)
ようにされる。このようにトラツキングさせる技
術としては、例えばテープの幅方向の一端側にお
いて固定ヘツドによつて記録再生されるコントロ
ール信号と回転ヘツドの回転位相を示す信号とを
用いてトラツキング位置を制御する技術を用いる
ことができる。
このオントラツクの2倍速再生では、2個の回
転ヘツド1A,1Bは、記録時、同じ回転ヘツド
で形成された1本おきのトラツク、例えばトラツ
ク4A1,4A2……を交互に走査する。したがつ
て、記録時と同じアジマスのヘツド1Aが第8図
aで実線矢印で示すようにトラツク4A1,4A3
4A5……を走査するときは再生信号は取り出さ
れるが、アジマスの異なるヘツド1Bが同図Aで
破線矢印で示すようにトラツク4A2,4A4……
を走査するときは、アジマスロスのため再生信号
は減衰されてしまい、データが正しく取り出せな
い。よつて、回転ヘツド出力は第8図B及びCに
示すように、回転ヘツド1Aからのみ正しい信号
が得られる。
この例においては、このヘツド1A,1Bの再
生信号は第6図の再生系において前述と同様に処
理する。すなわち、ヘツド1Aの出力は、第8図
D及びEに示す信号RSWP及び信号WCによつて、
期間TAの始めのヘツド1Aがテープ2上を走査
する90°の回転分の期間HCにおいては同図Fに示
すようにRAM40に、期間TBの期間HCでは同
図HCでは同図Gに示すようにRAM41に、そ
れぞれ書き込まれ、それぞれ、その後の期間PC
で誤り訂正される。
一方、ヘツド1Bの出力は、同様にして、この
ヘツド1Bがテープ2上を走査する90°の回転分
の期間HDにおいてRAM40又は41に書き込
まれ、その後の期間PDで誤り訂正されるが、デ
ータが正しく再生できないことから、このヘツド
1Bの出力のすべてのサンプルに対してはそれが
エラーであることを示すフラグが立つている。
RAM40及び41からはそれぞれ期間TB及
びTAの前半の期間で時間的に前の1単位時間分
の信号が読み出され、後半の期間では時間的に後
の1単位時間分の信号が読み出されるが、それぞ
れの1単位時間分のデータのうち正しいのは偶数
番目のデータだけで、奇数番目のデータは誤りで
あつてエラーフラグが立つている。
これらの信号は誤り修整回路46に供給される
と、正しいデータである偶数番目のデータ1E,
2E……から平均値補間や前置ホールドにより奇
数番目のデータの補間値1O′,1O′……が形成
される。したがつて、誤り修整回路46からは、
第8図Hに示すようにノーマル再生時の出力と等
しいクロツクピツチで元のデータに近似する単位
時間分のデータD1′,D2′及びD5′,D6′が得られ
る。
こうして誤り修整回路46からは、元のオーデ
イオ信号で見たとき時間的に連続する信号長さは
2単位時間分で、かつ、この2単位時間分のデー
タが、2単位時間分のデータおきに得られる。す
なわち、再生データはノーマル再生時と等しいク
ロツクピツチで得られるが、2単位時間分毎に、
2単位時間分のデータが間引かれることにより2
倍速再生が実現される。
この例によれば、時間的に連続する信号長さ、
オーデイオ信号であれば1音節の長さは2単位時
間分になるので、従来の1音節が1単位時間分の
場合に比べて明瞭度が上がる。しかも、データは
ノーマル再生と同じピツチで得られるので聞きや
すくなるものである。
また、この例の場合、回転ヘツドがオントラツ
クであり、訂正符号は1セグメント完結であるの
で、回転ヘツド出力に対する訂正能力は大きいと
いう特徴がある。
なお、上記の例で、ヘツド1Bの再生出力は
RAM40,41から読み出さずに、このRAM
40,41の対応するアドレスからデータを読み
出すときそのデータに代えて、特定の値例えば1
サンプル16ビツトがすべて「0」でデータを出力
するとともにエラーフラグを立てるようにしても
よい。
第9図は3倍速再生の場合の一例で、この例に
おいても回転ヘツド1A,1Bはオントラツクの
状態でトラツキングするようにされ、そのギヤツ
プの幅方向の中央位置の走査軌跡は、それぞれ同
図Aにおいて、ヘツド1Aのそれは実線矢印で示
すように、ヘツド1Bのそれは破線矢印で示すよ
うにされる。このトラツキング制御も前述と同様
にしてなされる。
この3倍速再生では、第9図Aからも明らかな
ように2個の回転ヘツド1A及び1Bのそれぞれ
対応するアジマスのトラツクをちようど走査する
ようにできる。しかし、2個の回転ヘツド1A,
1Bで走査されるトラツクは2本おきのトラツク
4A1,4B2,4A4,4B5…であるので、ヘツド
1A及び1Bの出力は第9図B及びCに示すよう
に、1回転で得られるヘツド1A,1Bの1組の
データは元のオーデイオデータの4単位時間分の
半分のデータとなるとともに、1組毎のデータ間
は2単位時間分のデータが間引かれた状態となつ
ている。
この回転ヘツド1A及び1Bの出力は前述と同
様にして、出力RSWP及び信号WC(第9図D及び
E)によりRAM40及び41に書き込まれ、訂
正される(同図F及びG参照)が、この例におい
ては読み出しに当たつては、ヘツド1Bの出力は
読み出さずに、そのサンプルデータに代えて特定
の値を出力するとともにそのサンプルに対してエ
ラーフラグを立てる。
すると2倍速再生の場合と同様にして、RAM
40及び41から1セグメント時間分のデータと
して読み出されるデータのうち、正しいのは偶数
番目のデータだけで、奇数番目のデータとしては
誤つている特定値のデータがエラーフラグととも
に得られる。
したがつて、誤り修整回路46からはヘツド1
Aの出力に対して奇数番目のデータが補間された
ノーマル再生出力と等しいクロツクピツチの出力
が得られる。
この場合、誤り修整回路46から得られる信号
は、元のオーデイオ信号で見たとき時間的に連続
する信号長さ(1音節)は2単位時間分で、この
2単位時間分のデータが4単位時間分おきに得ら
れることになる。
この3倍速再生の場合も前述の2倍速再生の場
合と同様の効果が得られることは容易に理解でき
よう。
次に、第10図は2倍速再生の場合の他の例
で、この例においては、回転ヘツドはオントラツ
クではなく、そのギヤツプの幅方向の中央位置の
走査軌跡は、同図Aで矢印で示すようにインター
リーブが完結する複数セグメントの互いの境界に
位置する2本のトラツクにまたがる(以下オフト
ラツクと称す)ようにされる。これは第8図に示
したオントラツクの場合に対して、回転ヘツドの
回転位相を90°進めたものに等しい。
このオントラツクの2倍速再生では、2個の回
転ヘツド1A及び1Bは、それぞれ第10図Aで
実線矢印及び点線矢印のように走査するが、オン
トラツクの2倍速再生の場合と異なり、必ず対応
するアジマスのトラツクの一部を走査する状態に
なる。従つて、これら回転ヘツド1A及び1Bか
らは第10図B及びCに示すように、それぞれ対
応するアジマスのトラツクからの信号が得られ
る。しかも、ヘツド1Aの出力と、これに続くヘ
ツド1Bの出力とで、インターリーブが完結する
2セグメント分のデータが得られる。ただし、そ
れは2セグメント分おきの2セグメントである。
したがつて、これらヘツド1A,1Bの再生出
力を第6図の再生系で処理すると、2セグメント
おきの2セグメント単位の処理ではあるがノーマ
ル再生とほぼ同様にして第10図D〜Gに示すよ
うにして処理され、誤り修整回路46からは同図
Hに示すように、時間的に連続する2単位時間分
ずつのデータが、2セグメント分おきに得られ
る。この場合、データは補間されることなく、ヘ
ツド1A及び1Bの再生出力が用いられて、ノー
マル再生と等しいクロツクピツチで得られる。
この例の場合も1音節2単位時間分の時間であ
り、ノーマル再生と等しいクロツクピツチで再生
出力が得られるものであり、上記2倍速及び3倍
速再生と同様の効果が得られる。しかも、この例
の場合には、データは補間されることはないので
エリアシングの発生が防止でるものである。な
お、データを補間する場合に、前置ホールド(0
次補間)や平均値補間(1次補間)ではなく、高
次の補間処理をしてももちろんよい。
なお、上記の例においてRAM17及び18に
書き込まれる2セグメント分のデータの時間的に
後の方の1セグメント分のデータの偶数番目のデ
ータと奇数番目のデータの記録位置を逆にしても
よい。例えばデータ2Eをトラツク4Bの前半
に、データ20をトラツク4Aの後半に、それぞ
れ記録する如くである。
また、オーデイオ信号をPCM記録する場合に
限らず、他のアナログ信号をPCM記録する場合
に適用できることは言うまでもない。
さらに、2セグメント以上のNセグメントにわ
たつて、Nセグメント分のデータを各1セグメン
ト分のデータの偶数番目のデータと奇数番目のデ
ータを別々のセグメント(トラツク)に割り振る
ようにしてもよい。すなわち、インターリーブを
N(Nは2以上の整数)セグメント完結の状態で
PCM信号を記録するようにしてもよい。ただし、
この場合にも上記のように訂正符号は1セグメン
ト完結であれば、再生信号を良好に再生できる効
果がある。
また、2以上のセグメント完結のインターリー
ブ方式とする場合に、1本のトラツクに、2以上
の複数単位時間分の信号を記録するようにすれ
ば、1音節が複数単位時間分となる再生信号が得
られる。
発明の効果 この発明においては、インターリーブが複数セ
グメント完結で記録された場合、倍速再生時に得
られる信号はインターリーブが完結していない1
セグメントずつしか得られないが、元の信号の複
数単位時間分の信号をその1セグメントに含むこ
とを利用して、オーデイオ信号を例にとれば1音
節が複数単位時間にわたる信号出力が得られるの
で、再生信号の明瞭度が向上する。
また、出力されたデータのクロツクピツチはノ
ーマル再生時のそれと同じであるので、オーデイ
オ信号の場合、再生音声が聞きやすくなるという
効果がある。
【図面の簡単な説明】
第1図はこの発明に用いる回転ヘツド装置の一
例を説明するための図、第2図はその記録トラツ
クパターンを示す図、第3図はその記録系の一例
の系統図、第4図及び第5図はその説明のための
タイムチヤートを示す図、第6図はその再生系の
一例の系統図、第7図はその説明のためのタイム
チヤートを示す図、第8図はこの発明方法の一例
を説明するための図、第9図はこの発明方法の他
の例を説明するための図、第10図はこの発明方
法のさらに他の例を説明するための図である。 1A及び1Bは回転ヘツド、2はテープ、3は
案内ドラム、17,18,40及び41は
RAM、30はコントロール信号発生回路であ
る。

Claims (1)

  1. 【特許請求の範囲】 1 回転ヘツドの記録媒体に対する1回の斜め走
    査によつて記録される信号を1セグメントとした
    とき、この1セグメント分相当の単位時間分毎に
    区切られたアナログ信号のPCM化信号が、異な
    る単位時間の信号によつて上記1セグメントが形
    成されるようにインターリーブが複数セグメント
    完結の状態で記録された記録媒体から上記PCM
    信号をノーマル再生時のN倍の速度で再生する場
    合において、時間的に連続する信号となる区間が
    複数単位時間分となるようにするとともに、上記
    PCMデータの再生出力はノーマル再生時と等し
    いクロツクピツチで得るようにしたPCM信号の
    倍速再生方法。 2 回転ヘツドとして2個用いる場合、一方の回
    転ヘツドの出力を捨て、他方の回転ヘツドの出力
    を補間してPCM出力を再生するようにした特許
    請求の範囲第1項記載のPCM信号の倍速再生方
    法。
JP4424584A 1984-03-08 1984-03-08 Pcm信号の倍速再生方法 Granted JPS60187973A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP4424584A JPS60187973A (ja) 1984-03-08 1984-03-08 Pcm信号の倍速再生方法

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP4424584A JPS60187973A (ja) 1984-03-08 1984-03-08 Pcm信号の倍速再生方法

Publications (2)

Publication Number Publication Date
JPS60187973A JPS60187973A (ja) 1985-09-25
JPH0583983B2 true JPH0583983B2 (ja) 1993-11-30

Family

ID=12686147

Family Applications (1)

Application Number Title Priority Date Filing Date
JP4424584A Granted JPS60187973A (ja) 1984-03-08 1984-03-08 Pcm信号の倍速再生方法

Country Status (1)

Country Link
JP (1) JPS60187973A (ja)

Families Citing this family (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH06259711A (ja) * 1993-03-08 1994-09-16 Teac Corp ディジタル磁気記録再生装置
GB2285708B (en) * 1993-12-28 1997-09-10 Sony Corp Data recording and reproducing apparatus

Also Published As

Publication number Publication date
JPS60187973A (ja) 1985-09-25

Similar Documents

Publication Publication Date Title
EP0209141B1 (en) Pcm signal recording and reproducing apparatus
EP0092403B1 (en) Methods of and apparatus for recording and reproducing analog signals
US4544958A (en) High-speed recording and reproducing of signals
JP2776005B2 (ja) ディジタル信号記録再生装置
JPH0554192B2 (ja)
US4549230A (en) Redundantly and asynchronously recording an information signal
JPH0554191B2 (ja)
JPH0583983B2 (ja)
JPH0828055B2 (ja) Pcmデータの記録方法
JPS60191471A (ja) Pcm信号の倍速再生方法
US5465179A (en) Multichannel recording and/or reproducing apparatus
JPH0572002B2 (ja)
JPH0583984B2 (ja)
JPH0552589B2 (ja)
JPH0697543B2 (ja) Pcmデ−タの記録装置
JPS6364604A (ja) 回転ヘツド式デイジタル信号再生装置
JP3054819B2 (ja) 磁気記録再生装置
JP2609701B2 (ja) 磁気記録再生装置
JPH0321988B2 (ja)
JP2546189B2 (ja) 回転ヘッド形磁気再生装置及びこれに用いる信号処理回路
JPH0555951B2 (ja)
JPH0551989B2 (ja)
JPH08129860A (ja) 高速編集用vtr
JPH0782713B2 (ja) Pcm信号記録再生装置及び再生装置
JPH027265A (ja) 磁気記録再生装置

Legal Events

Date Code Title Description
LAPS Cancellation because of no payment of annual fees