JPH057601Y2 - - Google Patents

Info

Publication number
JPH057601Y2
JPH057601Y2 JP1984115771U JP11577184U JPH057601Y2 JP H057601 Y2 JPH057601 Y2 JP H057601Y2 JP 1984115771 U JP1984115771 U JP 1984115771U JP 11577184 U JP11577184 U JP 11577184U JP H057601 Y2 JPH057601 Y2 JP H057601Y2
Authority
JP
Japan
Prior art keywords
signal
microcomputer
circuit
signal output
load
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Lifetime
Application number
JP1984115771U
Other languages
Japanese (ja)
Other versions
JPS6130101U (en
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed filed Critical
Priority to JP11577184U priority Critical patent/JPS6130101U/en
Publication of JPS6130101U publication Critical patent/JPS6130101U/en
Application granted granted Critical
Publication of JPH057601Y2 publication Critical patent/JPH057601Y2/ja
Granted legal-status Critical Current

Links

Landscapes

  • Safety Devices In Control Systems (AREA)

Description

【考案の詳細な説明】 (産業上の利用分野) 本考案は、給湯器等のマイクロコンピユータ制
御装置のウオツチドツグシステムに関する。
[Detailed Description of the Invention] (Industrial Application Field) The present invention relates to a watchdog system for a microcomputer control device such as a water heater.

(従来の技術) 従来、給湯器等のマイクロコンピユータ制御装
置において、マイクロコンピユータ(以下、マイ
コンという)の故障による暴走を防止するため
に、マイコンが正常に動作しているときに出力す
る監視用信号を入力し、該監視用信号が所定の期
間以上途絶えた場合に前記マイコンをリセツトす
るウオツチドツグ回路を備えるウオツチドツグシ
ステムがある。ところが、このようなウオツチド
ツグシステムを備えていても、現実には、マイコ
ンがリセツトされたにもかかわらず暴走が停止し
ないことがあり得ることがわかつた。そこで、第
3図に示した如く前記ウオツチドツグシステムに
負荷制御信号出力時にマイコンAが故障したとき
にのみ負荷の電源遮断を行うNOR論理回路B、
その出力をラツチするラツチ回路Cを付加し、更
に好ましくはウオツチドツグ回路Dに兼備された
パワーオンリセツト機能、電源低下監視機能など
を発揮させるためにウオツチドツグ回路Dの出力
端とNOR論理回路Bとの間に遅延回路Fを付加
したものを考えたのであるが、この場合、ラツチ
回路Cがあるためにノイズ等のよつて安全側にと
は言え誤動作する可能性があることがわかつた。
このような誤動作のときにも、一端ラツチがわか
れば、電源をリセツトしなければならず、使用感
が煩わしい。
(Prior Art) Conventionally, in microcomputer control devices such as water heaters, in order to prevent runaway due to failure of the microcomputer (hereinafter referred to as microcomputer), a monitoring signal is output when the microcomputer is operating normally. There is a watchdog system that includes a watchdog circuit that inputs the monitoring signal and resets the microcomputer when the monitoring signal is interrupted for a predetermined period or more. However, it has been found that even with such a watchdog system, in reality, there is a possibility that the microcomputer may not stop running out of control even after being reset. Therefore, as shown in FIG. 3, there is a NOR logic circuit B that cuts off the power to the load only when the microcomputer A fails while outputting the load control signal to the watchdog system.
A latch circuit C for latching the output is added, and more preferably, the output terminal of the watchdog circuit D and the NOR logic circuit B are connected to each other in order to perform the power-on reset function, the power drop monitoring function, etc. that the watchdog circuit D is equipped with. We considered adding a delay circuit F in between, but it turned out that in this case, the presence of the latch circuit C could cause malfunctions due to noise etc., although this may be on the safe side.
Even in the event of such a malfunction, once the latch is detected, the power supply must be reset, making it inconvenient to use.

(考案の目的) 本考案はこのような事情のもとで考えられたも
ので、その目的は、ラツチ回路を用いずに、より
少ない部品点数で、誤動作が発生しにくくなるよ
うにすることである。
(Purpose of the invention) The present invention was conceived under these circumstances, and its purpose is to reduce the number of parts and reduce the likelihood of malfunctions without using a latch circuit. be.

(考案の構成) 本考案は、前述の目的のために、マイクロコン
ピユータと、マイクロコンピユータのリセツト時
高値信号を出力すると共に燃焼信号入力時低値信
号を出力する負荷電源スイツチ制御信号出力端に
接続する負荷電源スイツチ回路と、マイクロコン
ピユータのリセツト時高値信号を出力すると共に
燃焼信号入力時パルス状の監視信号が所定の周期
で低値信号に重畳されて出力する負荷制御信号出
力兼監視信号出力端に接続すると共に上記負荷電
源スイツチ回路を介して電源が供給される負荷
と、上記負荷制御信号出力兼監視信号出力端に接
続する監視信号入力端を有して監視信号の非入力
時にリセツト信号を出力するウオツチドツグ回路
と、マイクロコンピユータの上記負荷制御信号出
力兼監視信号出力端を一方の入力端に接続すると
共にウオツチドツグ回路のリセツト信号出力端を
他方の入力端に接続しかつ出力端をインバータを
介して他方の入力端に接続したNOR論理回路と
を備え、ウオツチドツグ回路の上記リセツト信号
出力端をマイクロコンピユータのリセツト信号入
力端に接続し、NOR論理回路の出力端をマイク
ロコンピユータの前記負荷電源スイツチ制御信号
出力端と並列に上記負荷電源スイツチ回路に接続
した構成としてある。
(Structure of the invention) For the above-mentioned purpose, the present invention is connected to a microcomputer and a load power switch control signal output terminal that outputs a high value signal when the microcomputer is reset and outputs a low value signal when a combustion signal is input. A load power supply switch circuit that outputs a high value signal when the microcomputer is reset, and a load control signal output/monitoring signal output terminal that outputs a pulse-like monitoring signal that is superimposed on a low value signal at a predetermined period when a combustion signal is input. and a load to which power is supplied via the load power switch circuit, and a supervisory signal input terminal connected to the load control signal output/monitoring signal output terminal to output a reset signal when the supervisory signal is not input. The output watchdog circuit and the load control signal output/monitoring signal output terminal of the microcomputer are connected to one input terminal, and the reset signal output terminal of the watchdog circuit is connected to the other input terminal, and the output terminal is connected through an inverter. and a NOR logic circuit connected to the other input terminal of the watchdog circuit, the reset signal output terminal of the watchdog circuit is connected to the reset signal input terminal of the microcomputer, and the output terminal of the NOR logic circuit is connected to the load power switch control of the microcomputer. The configuration is such that it is connected to the load power switch circuit in parallel with the signal output terminal.

(実施例) 以下、図例に基づき本考案を詳細に説明する。(Example) Hereinafter, the present invention will be explained in detail based on the illustrated examples.

第1図は本考案の一実施例に係わる、給湯器等
のマイクロコンピユータ制御装置のウオツチドツ
グシステムのブロツク回路図である。図中、1は
マイコン、2はバツフアアンプ、3はIC回路よ
りなるウオツチドツグ回路、4はソレノイドバル
ブ駆動用のリレーよりなる負荷、5は負荷保護用
のダイオード、6は負荷電源スイツチ回路、7は
監視信号検出用のダイオード、8はNOR論理回
路、9,10,11,12は各インバータであ
る。また、Qは負荷電源スイツチ回路6のスイツ
チングトランジスタである。前記マイコン1に
は、電源入力端VCC、負荷電源スイツチ制御信号
出力端P0、負荷制御信号出力兼監視信号出力端
P1、リセツト信号入力端R及び接地端GNDが設
けられる。又、前記ウオツチドツグ回路3には、
電源入力端VCC、タイミング信号入力端TC、監視
信号入力端CK、リセツト信号出力端R及び接地
端GNDが設けられる。尚、マイコン1の上記負
荷電源スイツチ制御信号出力端P0から、リセツ
ト時は高値信号を出力して、マイコン1の燃焼信
号入力時に低値信号を出力するように、また負荷
制御信号出力兼監視信号出力端P1から、リセツ
ト時に高値信号を出力し、燃焼信号入力時に低値
信号並びに負荷4のオフ動作時間よりもパルス幅
が狭いパルスよりなる監視信号が所定の周期で出
力される。又ウオツチドツグ回路3は一般的な構
成であつて、監視信号入力端CK、の入力が低値
状態時にタイミング信号入力端TCの電位がスレ
ツシユホールド電圧以上になればリセツト動作を
行い、かつ上記入力が高値状態になればコンデン
サ13の負荷を放電するように設定されたものを
用いている。尚、マイコン1、ウオツチドツグ回
路3には電源として5Vの電源を供給してある。
第2図は、第1図に示したマイコン1並びにウオ
ツチドツグ回路3の入力端及び要所の信号値の変
化を示すタイミングチヤートである。
FIG. 1 is a block circuit diagram of a watchdog system for a microcomputer control device such as a water heater, according to an embodiment of the present invention. In the figure, 1 is a microcomputer, 2 is a buffer amplifier, 3 is a watchdog circuit consisting of an IC circuit, 4 is a load consisting of a relay for driving a solenoid valve, 5 is a diode for load protection, 6 is a load power switch circuit, and 7 is a monitoring circuit. A signal detection diode, 8 a NOR logic circuit, and 9, 10, 11, and 12 each inverter. Further, Q is a switching transistor of the load power supply switch circuit 6. The microcomputer 1 has a power input terminal V CC , a load power switch control signal output terminal P 0 , and a load control signal output/monitoring signal output terminal.
P 1 , a reset signal input terminal R, and a ground terminal GND are provided. Further, the watchdog circuit 3 includes:
A power supply input terminal V CC , a timing signal input terminal T C , a monitoring signal input terminal CK, a reset signal output terminal R and a ground terminal GND are provided. The load power switch control signal output terminal P0 of the microcomputer 1 outputs a high value signal at the time of reset, and outputs a low value signal when the combustion signal is input to the microcomputer 1, and also outputs and monitors the load control signal. From the signal output terminal P1 , a high value signal is output at the time of reset, a low value signal when the combustion signal is input, and a monitoring signal consisting of a pulse whose pulse width is narrower than the off-operation time of the load 4 is output at a predetermined period. The watchdog circuit 3 has a general configuration, and performs a reset operation when the potential of the timing signal input terminal TC exceeds the threshold voltage while the input of the monitoring signal input terminal CK is in a low value state, and performs the above-mentioned operation. The capacitor 13 is configured to discharge the load of the capacitor 13 when the input becomes high. Incidentally, the microcomputer 1 and the watchdog circuit 3 are supplied with a 5V power source.
FIG. 2 is a timing chart showing changes in input terminals and important signal values of the microcomputer 1 and watchdog circuit 3 shown in FIG. 1.

以下、このように構成された本考案の動作を第
2図を参照しつつ説明する。
Hereinafter, the operation of the present invention configured as described above will be explained with reference to FIG. 2.

先ず、電源が投入され(第2図のa)ると、ウ
オツチドツグ回路3に備わつているパワーオンリ
セツト機能が働き、ウオツチドツグ回路3のリセ
ツト信号出力端Rから低値のリセツト信号が出力
され、この信号がマイコン1のリセツト信号入力
端Rに入力されてマイコン1がリセツトされる。
マイコン1のリセツト時、出力端P0,P1の出力
は高値となつて、この高値出力によつてインバー
タ12の出力端は低値となり、インバータ11の
出力端は高値であり、負荷電源スイツチ回路6の
スイツチングトランジスタQは遮断状態にある。
またこの時ウオツチドツグ回路3の監視信号入力
端CKは高値状態であつて、この監視信号入力端
CKに接続したNOR論理回路8の一方の入力端A
は高値であるから、NOR論理回路8の出力端C
は低値となる。そしてNOR論理回路8の出力端
Cが低値であれば他方の入力端Bはインバータ9
の反転出力である高値信号が入力され、従つて
NOR論理回路8の出力端Cは低値の状態に保持
される。
First, when the power is turned on (a in Fig. 2), the power-on reset function provided in the watchdog circuit 3 is activated, and a low-value reset signal is output from the reset signal output terminal R of the watchdog circuit 3. This signal is input to the reset signal input terminal R of the microcomputer 1, and the microcomputer 1 is reset.
When the microcomputer 1 is reset, the outputs of the output terminals P 0 and P 1 become high, and due to this high value output, the output of the inverter 12 becomes a low value, and the output of the inverter 11 becomes a high value, and the load power switch is turned off. Switching transistor Q of circuit 6 is in a cut-off state.
Also, at this time, the monitoring signal input terminal CK of the watchdog circuit 3 is in a high value state, and the monitoring signal input terminal CK of the watchdog circuit 3 is in a high value state.
One input terminal A of the NOR logic circuit 8 connected to CK
is a high value, so the output terminal C of the NOR logic circuit 8
has a low value. If the output terminal C of the NOR logic circuit 8 is a low value, the other input terminal B is connected to the inverter 9.
A high value signal, which is the inverted output of , is input, so
The output C of the NOR logic circuit 8 is held at a low value.

次に、マイコン1に燃焼信号が入力され(第2
図のb)ると、マイコン1の負荷電源スイツチ制
御信号出力端P0から低値の信号が出力されて、
インバータ12の出力端は高値となり、この時イ
ンバータ10の出力端は高値であるから、インバ
ータ11の出力端は低値となつて、負荷電源スイ
ツチ回路6のスイツチングトランジスタQが導通
する。又、マイコン1の負荷制御信号出力兼監視
信号出力端P1から低値の負荷制御信号が出力さ
れ、それ故負荷4に負荷電源VDDから前記の通り
導通状態にあるスイツチングトランジスタQを通
じて通電が行われて、例えばソレノイドバルブ駆
動用のリレーが作動して給湯器の出湯を開始す
る。ここで、マイコン1が正常に作動しておれ
ば、前記出力端P1から負荷4のオフ動作時間よ
りもパルス幅の狭いパルス状の監視信号Pが所定
の周期で低値の負荷制御信号に重畳された状態で
出力される。一方、ウオツチドツグ回路3側で
は、前記出力端P1から出力される低値の負荷制
御信号を監視信号入力端CKから入力すると、コ
ンデンサ13の放電回路を遮断するので、タイミ
ング信号入力端TCの電位は上昇し始める。しか
しながら、ウオツチドツグ回路3の監視信号入力
端CKには上記したパルス状の監視信号Pが所定
の周期で入力されるので、監視信号Pが入力され
る毎にウオツチドツグ回路3はコンデンサ13の
放電路を形成する為、タイミング信号入力端TC
の電位は、マイコン1が正常で監視信号Pを出力
しておれば、スレツシユホールド電圧V0以上に
はならない。
Next, a combustion signal is input to microcomputer 1 (second
In case b) of the figure, a low value signal is output from the load power switch control signal output terminal P0 of the microcomputer 1,
The output terminal of the inverter 12 has a high value, and since the output terminal of the inverter 10 has a high value at this time, the output terminal of the inverter 11 has a low value, and the switching transistor Q of the load power supply switch circuit 6 becomes conductive. In addition, a low-value load control signal is output from the load control signal output/monitoring signal output terminal P1 of the microcomputer 1, so that the load 4 is energized from the load power supply V DD through the switching transistor Q, which is in the conductive state as described above. When this happens, for example, a relay for driving a solenoid valve is activated to start dispensing hot water from the water heater. Here, if the microcomputer 1 is operating normally, the pulse-like monitoring signal P whose pulse width is narrower than the off-operation time of the load 4 from the output terminal P 1 becomes a low-value load control signal at a predetermined period. Output in a superimposed state. On the other hand, on the watchdog circuit 3 side, when the low-value load control signal output from the output terminal P1 is input from the monitoring signal input terminal CK, the discharge circuit of the capacitor 13 is cut off, so that the timing signal input terminal TC is The potential begins to rise. However, since the above-mentioned pulsed monitoring signal P is input to the monitoring signal input terminal CK of the watchdog circuit 3 at a predetermined period, the watchdog circuit 3 changes the discharge path of the capacitor 13 every time the monitoring signal P is input. To form the timing signal input terminal T C
If the microcomputer 1 is normal and outputs the monitoring signal P, the potential will not exceed the threshold voltage V0 .

そこで、マイコン1が故障して上記した監視信
号Pが出力されない場合や負荷制御信号出力回路
が短絡した(第2図のc)場合、上述したように
ウオツチドツグ回路3の放電回路は遮断した状態
であるから、タイミング信号入力端TCの電位が
上昇してスレツシユホールド電圧V0以上になり、
ウオツチドツグ回路3のリセツト信号出力端Rか
ら低値のリセツト信号が出力され、マイコン1の
リセツト信号入力端子Rにかかるリセツト信号が
入力されると共にNOR論理回路8の他方の入力
端Bが低値となつて、NOR論理回路8の出力端
Cは高値、インバータ10の出力端は低値とな
り、それ故インバータ11の出力端は高値となつ
て、負荷電源スイツチ回路6のスイツチングトラ
ンジスタQは遮断して、負荷の作動は停止せしめ
られる。尚、このリセツト信号出力時、NOR論
理回路8の他方の入力端Bは出力端Cからインバ
ータ9を介してフイードバツクされて低値状態を
維持する為、マイコン1の負荷制御信号出力兼監
視信号出力端P1から負荷4を停止する高値の信
号が出力されない限りNOR論理回路8の出力端
Cは低値の状態が保持され、スイツチングトラン
ジスタQは遮断状態に保持される。
Therefore, if the microcomputer 1 fails and the above-mentioned monitoring signal P is not output, or if the load control signal output circuit is short-circuited (c in Figure 2), the discharge circuit of the watchdog circuit 3 is cut off as described above. Therefore, the potential of the timing signal input terminal T C rises and exceeds the threshold voltage V 0 ,
A low value reset signal is output from the reset signal output terminal R of the watchdog circuit 3, and the reset signal applied to the reset signal input terminal R of the microcomputer 1 is inputted, and at the same time, the other input terminal B of the NOR logic circuit 8 is set to a low value. Therefore, the output terminal C of the NOR logic circuit 8 becomes a high value, the output terminal of the inverter 10 becomes a low value, and therefore the output terminal of the inverter 11 becomes a high value, and the switching transistor Q of the load power switch circuit 6 is cut off. The operation of the load is then stopped. Note that when this reset signal is output, the other input terminal B of the NOR logic circuit 8 is fed back from the output terminal C via the inverter 9 to maintain a low value state, so that the microcomputer 1 outputs both the load control signal and the monitoring signal. The output terminal C of the NOR logic circuit 8 is maintained at a low value state and the switching transistor Q is maintained in a cut-off state unless a high value signal is outputted from the terminal P1 to stop the load 4.

この状態から、マイコン1の故障、負荷制御信
号出力回路の短絡などが解消されると、マイコン
1はリセツト信号入力端Rからのリセツト信号に
よつて、負荷電源スイツチ制御信号出力端P0
びに負荷制御信号出力兼監視信号出力端P1から
の出力は高値となり、NOR論理回路8の一方の
入力端が高値となる結果その出力端Cは低値とな
つて元の電源投入時の状態に復帰するのである
が、ウオツチドツグ回路3の入力端CK及びNOR
論理回路8の一方の入力端Aが高値の状態では、
負荷4はオフ状態(不動作状態)となるので、生
ガスの放出などの危険が発生するおそれはない。
又、マイコン1が故障して、リセツト信号の入力
によつても依然として、負荷制御信号を出力して
いる場合には、NOR論理回路8の一方の入力端
Aは低値の状態のままであり、NOR論理回路8
の出力端Cは高値状態を維持し、故に負荷電源ス
イツチ回路6は遮断状態を維持する。
In this state, when the failure of the microcomputer 1, the short circuit in the load control signal output circuit, etc. is resolved, the microcomputer 1 uses the reset signal from the reset signal input terminal R to reset the load power switch control signal output terminal P0 and the load. The output from the control signal output/monitoring signal output terminal P1 becomes a high value, and one input terminal of the NOR logic circuit 8 becomes a high value, resulting in its output terminal C becoming a low value and returning to the original state when the power was turned on. However, the input terminals CK and NOR of watchdog circuit 3
When one input terminal A of the logic circuit 8 is at a high value,
Since the load 4 is in an off state (non-operating state), there is no risk of danger such as release of raw gas.
Furthermore, if the microcomputer 1 has failed and is still outputting the load control signal even after the reset signal is input, one input terminal A of the NOR logic circuit 8 remains at a low value. , NOR logic circuit 8
The output terminal C of the output terminal C maintains a high value state, and therefore the load power supply switch circuit 6 maintains a cut-off state.

(考案の効果) 以上説明したように、本考案は、ウオツチドツ
グ回路の入力信号を一方の入力端に入力し、その
他方の入力端にウオツチドツグ回路が出力するリ
セツト信号を入力するとともに、その出力をイン
バータを介して前記他方の入力端にフイードバツ
クさせられたNOR論理回路と、該NOR論理回路
の出力で遮断状態に切換えられる負荷電源スイツ
チ回路とを設けるので、一旦ウオツチドツグ回路
が作動してマイコンがリセツトされるとともに負
荷電源スイツチ回路が遮断されると、故障が解消
されてNOR論理回路の前記一方の入力端が安全
側に復帰しない限り、負荷が動作させられること
はない。又、NOR論理回路の前記一方の入力端
が安全側に復帰すれば、自動的に負荷電源スイツ
チ回路が導通可能な状態に復帰されるので、ラツ
チ回路を用いるものに比べて、誤動作が発生しに
くく、部品点数も少ないうえ、電源をリセツトす
る手間がかからず、使用感が良い等の効果が得ら
れる。
(Effects of the invention) As explained above, the present invention inputs the input signal of the watchdog circuit to one input terminal, inputs the reset signal outputted from the watchdog circuit to the other input terminal, and also inputs the reset signal output from the watchdog circuit to the other input terminal. Since a NOR logic circuit that is fed back to the other input terminal via an inverter and a load power switch circuit that is switched to a cut-off state by the output of the NOR logic circuit are provided, once the watchdog circuit is activated and the microcontroller is reset. When the load power switch circuit is cut off at the same time as the load power switch circuit is cut off, the load will not be operated unless the fault is resolved and the one input terminal of the NOR logic circuit returns to the safe side. In addition, if the one input terminal of the NOR logic circuit returns to the safe side, the load power switch circuit is automatically returned to a state where it can conduct, so malfunctions are less likely to occur compared to those that use a latch circuit. It is easy to use, has a small number of parts, does not require the trouble of resetting the power supply, and provides a good usability.

【図面の簡単な説明】[Brief explanation of the drawing]

第1図は本考案の一実施例を示すブロツク回路
図、第2図は同例における信号値の変化を示すタ
イミングチヤート、第3図は従来例を示すブロツ
ク回路図である。 1……マイクロコンピユータ、3……ウオツチ
ドツグ回路、4……負荷、6……負荷電源スイツ
チ回路、8……NOR論理回路、9……インバー
タ。
FIG. 1 is a block circuit diagram showing an embodiment of the present invention, FIG. 2 is a timing chart showing changes in signal values in the same example, and FIG. 3 is a block circuit diagram showing a conventional example. 1... Microcomputer, 3... Watchdog circuit, 4... Load, 6... Load power switch circuit, 8... NOR logic circuit, 9... Inverter.

Claims (1)

【実用新案登録請求の範囲】[Scope of utility model registration request] マイクロコンピユータと、マイクロコンピユー
タのリセツト時高値信号を出力すると共に燃焼信
号入力時低値信号を出力する負荷電源スイツチ制
御信号出力端に接続する負荷電源スイツチ回路
と、マイクロコンピユータのリセツト時高値信号
を出力すると共に燃焼信号入力時パルス状の監視
信号が所定の周期で低値信号に重畳されて出力す
る負荷制御信号出力兼監視信号出力端に接続する
と共に上記負荷電源スイツチ回路を介して電源が
供給される負荷と、上記負荷制御信号出力兼監視
信号出力端に接続する監視信号入力端を有して監
視信号の非入力時にリセツト信号を出力するウオ
ツチドツグ回路と、マイクロコンピユータの上記
負荷制御信号出力兼監視信号出力端を一方の入力
端に接続すると共にウオツチドツグ回路のリセツ
ト信号出力端を他方の入力端に接続しかつ出力端
をインバータを介して他方の入力端に接続した
NOR論理回路とを備え、ウオツチドツグ回路の
上記リセツト信号出力端をマイクロコンピユータ
のリセツト信号入力端に接続し、NOR論理回路
の出力端をマイクロコンピユータの前記負荷電源
スイツチ制御信号出力端と並列に上記負荷電源ス
イツチ回路に接続したことを特徴とする給湯器等
の制御装置。
A load power switch circuit connected to the control signal output end of the microcomputer and a load power switch circuit that outputs a high value signal when the microcomputer is reset and a low value signal when the combustion signal is input, and a load power switch circuit that outputs a high value signal when the microcomputer is reset. At the same time, when a combustion signal is input, a pulse-like monitoring signal is superimposed on a low value signal at a predetermined period and is connected to a load control signal output/monitoring signal output terminal, and power is supplied via the load power switch circuit. a watchdog circuit having a supervisory signal input terminal connected to the load control signal output/monitoring signal output terminal and outputting a reset signal when the supervisory signal is not input; and the load control signal output/monitoring circuit of the microcomputer. The signal output end is connected to one input end, the reset signal output end of the watchdog circuit is connected to the other input end, and the output end is connected to the other input end via an inverter.
The reset signal output terminal of the watchdog circuit is connected to the reset signal input terminal of the microcomputer, and the output terminal of the NOR logic circuit is connected to the load power switch control signal output terminal of the microcomputer in parallel with the load power switch control signal output terminal of the microcomputer. A control device for a water heater, etc., characterized by being connected to a power switch circuit.
JP11577184U 1984-07-27 1984-07-27 Control equipment for water heaters, etc. Granted JPS6130101U (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP11577184U JPS6130101U (en) 1984-07-27 1984-07-27 Control equipment for water heaters, etc.

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP11577184U JPS6130101U (en) 1984-07-27 1984-07-27 Control equipment for water heaters, etc.

Publications (2)

Publication Number Publication Date
JPS6130101U JPS6130101U (en) 1986-02-22
JPH057601Y2 true JPH057601Y2 (en) 1993-02-25

Family

ID=30674726

Family Applications (1)

Application Number Title Priority Date Filing Date
JP11577184U Granted JPS6130101U (en) 1984-07-27 1984-07-27 Control equipment for water heaters, etc.

Country Status (1)

Country Link
JP (1) JPS6130101U (en)

Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS5851356B2 (en) * 1977-12-12 1983-11-16 インタ−ナショナル ビジネス マシ−ンズ コ−ポレ−ション optical data storage

Family Cites Families (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS5851356U (en) * 1981-09-30 1983-04-07 日本電気ホームエレクトロニクス株式会社 Fail-safe control circuit for microcomputer

Patent Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS5851356B2 (en) * 1977-12-12 1983-11-16 インタ−ナショナル ビジネス マシ−ンズ コ−ポレ−ション optical data storage

Also Published As

Publication number Publication date
JPS6130101U (en) 1986-02-22

Similar Documents

Publication Publication Date Title
WO1998010452A1 (en) Load driving circuit
JPH057601Y2 (en)
US5568342A (en) Apparatus and method for protecting an amplifier circuit
JPH057602Y2 (en)
JPH064415B2 (en) Railroad signal output relay drive circuit
JPH0142772Y2 (en)
JPH04291634A (en) Fault detecting circuit for microcomputer
RU209262U1 (en) Supply voltage switch
JP2824597B2 (en) Combustor safety device
JPS6247092Y2 (en)
JPH0526903Y2 (en)
JP3002223B2 (en) Power protection circuit
KR940006604Y1 (en) Protecting circuit for system
JPH01276830A (en) Erroneous switching relieving system for signal switching device
JPH0325201Y2 (en)
JPS5815839B2 (en) fire alarm system
JPS60238616A (en) Monitoring circuit for combustion device
SU1525768A1 (en) Time-setting device
JPS6132439Y2 (en)
KR850001611Y1 (en) Micro-computer protection circuit
SU1182558A1 (en) Emergency alarm and protectiong device
JPS62264318A (en) Reset signal generating circuit with dc power supply monitor function
KR940007687Y1 (en) Controller security device
JPS62145454A (en) Input and output port control circuit
JPS61170893A (en) Storage type receiver