JPH0557782B2 - - Google Patents

Info

Publication number
JPH0557782B2
JPH0557782B2 JP5740488A JP5740488A JPH0557782B2 JP H0557782 B2 JPH0557782 B2 JP H0557782B2 JP 5740488 A JP5740488 A JP 5740488A JP 5740488 A JP5740488 A JP 5740488A JP H0557782 B2 JPH0557782 B2 JP H0557782B2
Authority
JP
Japan
Prior art keywords
circuit
signal
output
noise
detection
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
JP5740488A
Other languages
Japanese (ja)
Other versions
JPH01231441A (en
Inventor
Yasuo Kawakami
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Pioneer Corp
Original Assignee
Pioneer Electronic Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Pioneer Electronic Corp filed Critical Pioneer Electronic Corp
Priority to JP5740488A priority Critical patent/JPH01231441A/en
Publication of JPH01231441A publication Critical patent/JPH01231441A/en
Publication of JPH0557782B2 publication Critical patent/JPH0557782B2/ja
Granted legal-status Critical Current

Links

Landscapes

  • Noise Elimination (AREA)
  • Stereo-Broadcasting Methods (AREA)

Description

【発明の詳細な説明】 技術分野 本発明はパルス性雑音除去装置を備えたFMス
テレオ受信機に関する。
DETAILED DESCRIPTION OF THE INVENTION Technical Field The present invention relates to an FM stereo receiver equipped with a pulse noise canceling device.

背景技術 パルス性雑音除去装置を備えたFMステレオ受
信機の従来例を第5図に示す。この受信機におい
ては、FM検波回路1から出力された検波信号は
セパレーシヨン補償回路2を介してLPF(ローパ
スフイルタ)からなる遅延回路3に供給されて遅
延され、この遅延出力はゲート回路4、そしてレ
ベルホールド回路5を介してステレオ復調回路6
に供給される。また検波信号は雑音検出用の
HPF(ハイパスフイルタ)7に供給され、HPF7
を通過したノイズ成分信号はノイズアンプ8によ
つて増幅されてノイズ検出回路9に供給される。
ノイズ検出回路9はノイズアンプ8の出力信号を
整流する整流回路と該整流回路の出力レベルを判
定するレベル判定回路とからなり、このノイズ検
波出力は波形整形回路10に供給される。波形整
形回路10は例えば、ワンシヨツトマルチバイブ
レータからなり、ノイズ検出出力を所定の波高で
かつ時間幅のパルスに変換してゲート回路4に供
給する。波形整形回路10からゲート回路4に供
給されたパルスによつてゲート回路4は駆動され
て信号遮断状態となり、信号遮断状態にはレベル
ホールド回路5によつて信号遮断直前に遅延出力
レベルが保持されてステレオ復調回路6に供給さ
れる。これにより電位の急変によるスパイクの発
生が防止される。またノイズアンプ8の出力信号
は整流回路11によつて整流されてLPF(ローパ
スフイルタ)12に供給される。LPF12は整
流出力を平滑してノイズレベルに応じた直流信号
を得てノイズアンプ8にフイードバツクすること
によりAGCループを形成する。
BACKGROUND ART A conventional example of an FM stereo receiver equipped with a pulse noise removing device is shown in FIG. In this receiver, a detected signal output from an FM detection circuit 1 is supplied to a delay circuit 3 consisting of an LPF (low pass filter) via a separation compensation circuit 2 and delayed, and this delayed output is sent to a gate circuit 4, and a stereo demodulation circuit 6 via a level hold circuit 5.
is supplied to The detection signal is also used for noise detection.
Supplied to HPF (high pass filter) 7, HPF7
The noise component signal that has passed through is amplified by a noise amplifier 8 and supplied to a noise detection circuit 9.
The noise detection circuit 9 includes a rectification circuit that rectifies the output signal of the noise amplifier 8 and a level determination circuit that determines the output level of the rectification circuit, and this noise detection output is supplied to the waveform shaping circuit 10. The waveform shaping circuit 10 is composed of, for example, a one-shot multivibrator, and converts the noise detection output into a pulse having a predetermined wave height and time width, and supplies the pulse to the gate circuit 4. The gate circuit 4 is driven by the pulses supplied to the gate circuit 4 from the waveform shaping circuit 10 and enters the signal cutoff state, and in the signal cutoff state, the delayed output level is held by the level hold circuit 5 immediately before the signal cutoff. and is supplied to the stereo demodulation circuit 6. This prevents the occurrence of spikes due to sudden changes in potential. Further, the output signal of the noise amplifier 8 is rectified by a rectifier circuit 11 and supplied to an LPF (low pass filter) 12. The LPF 12 smoothes the rectified output to obtain a DC signal corresponding to the noise level and feeds it back to the noise amplifier 8 to form an AGC loop.

例えば、弱電界受信時にはFM特有のホワイト
ノイズが増加する傾向にあり、このときHPF7
の出力信号のノイズレベルが増加する。ノイズレ
ベルの増加によりLPF12から出力される直流
信号レベルが上昇し、これがAGC信号としてノ
イズアンプ8の利得を低下させる。よつて、ノイ
ズアンプ8からノイズ検出回路9に供給されるノ
イズレベルは一定に保持される。この作用により
ノイズアンプ8、ノイズ検出回路9等の各回路が
飽和することが防止される。
For example, when receiving a weak electric field, white noise peculiar to FM tends to increase, and at this time HPF7
The noise level of the output signal increases. Due to the increase in the noise level, the DC signal level output from the LPF 12 increases, and this decreases the gain of the noise amplifier 8 as an AGC signal. Therefore, the noise level supplied from the noise amplifier 8 to the noise detection circuit 9 is kept constant. This action prevents the noise amplifier 8, noise detection circuit 9, and other circuits from becoming saturated.

なお、遅延回路3はパルス性雑音がHPF7に
供給されてからゲート回路4を遮断状態するまで
に必要な時間を補うために設けられている。
Note that the delay circuit 3 is provided to compensate for the time required from when the pulse noise is supplied to the HPF 7 to when the gate circuit 4 is cut off.

このような従来のFMステレオ受信機において
は、FM検波出力の高域成分を整流平滑して得た
直流信号をFM検波出力の高域成分の平均レベル
とし、その平均レベルより大なる信号をパルス性
雑音と見做して検出し、ゲート回路を遮断制御す
ることによりパルス性雑音が除去されている。
In such conventional FM stereo receivers, the DC signal obtained by rectifying and smoothing the high-frequency components of the FM detection output is set as the average level of the high-frequency components of the FM detection output, and signals higher than the average level are pulsed. Pulse noise is removed by detecting it as a pulse noise and controlling the gate circuit to cut it off.

ところで、IF増幅回路(図示せず)中のセラ
ミツクフイルタの周波数特性の影響により検波信
号の高域成分が減衰し位相遅れを生じている。一
方、ステレオ復調回路6において信号レベルと位
相とが一致しないと良好なセパレーシヨンでステ
レオ復調信号が得られない。よつて、FM検波回
路1の出力信号をセパレーシヨン補償回路2によ
つて補償することが行なわれている。セパレーシ
ヨン補償回路2は通常、第6図に示すように抵抗
21、コンデンサ22及び可変抵抗器23を含む
HPFからなる。しかしながら、かかるHPFの挿
入により挿入損失が生ずると共に、高域成分レベ
ル、すなわち雑音成分レベルが他の帯域成分レベ
ルに対して大きくなるのでパルス性雑音検出感度
に悪影響を与えてしまうという問題点があつた。
By the way, due to the influence of the frequency characteristics of the ceramic filter in the IF amplifier circuit (not shown), the high frequency components of the detected signal are attenuated, causing a phase lag. On the other hand, if the signal level and phase do not match in the stereo demodulation circuit 6, a stereo demodulated signal with good separation cannot be obtained. Therefore, the output signal of the FM detection circuit 1 is compensated by the separation compensation circuit 2. Separation compensation circuit 2 typically includes a resistor 21, a capacitor 22, and a variable resistor 23, as shown in FIG.
Consists of HPF. However, insertion of such an HPF causes an insertion loss, and the high frequency component level, that is, the noise component level becomes larger than the other band component levels, which has a negative effect on the pulse noise detection sensitivity. Ta.

またセパレーシヨン回路を個別に設けないで遅
延回路3内にセパレーシヨン調整機能を持たせた
ものがある。このような遅延回路としては例え
ば、第7図に示すように抵抗及びコンデンサから
なる4段のLPF24ないし27、及びその入出
力に各々設けられたバツフアアンプ28,29か
ら構成され、LPF24の抵抗30を可変抵抗器
としてセパレーシヨン調整するようにした回路が
公知である。しかしながら、セパレーシヨン調整
することにより遅延特性が変化するので、パルス
性雑音除去タイミングに悪影響を与えてパルス性
雑音除去が不完全になる可能性がある。
There is also a device in which a separation adjustment function is provided within the delay circuit 3 without providing a separate separation circuit. For example, as shown in FIG. 7, such a delay circuit is composed of four stages of LPFs 24 to 27 made up of resistors and capacitors, and buffer amplifiers 28 and 29 provided at their input and output, respectively. A circuit that uses a variable resistor to adjust separation is known. However, since the delay characteristics change by adjusting the separation, there is a possibility that the pulse noise removal timing is adversely affected and the pulse noise removal becomes incomplete.

発明の概要 そこで、本発明の目的は、パルス性雑音除去動
作に悪影響を与えることなく良好なセパレーシヨ
ン特性を得ることができるFMステレオ受信機を
提供することである。
SUMMARY OF THE INVENTION Accordingly, an object of the present invention is to provide an FM stereo receiver that can obtain good separation characteristics without adversely affecting the pulse noise removal operation.

本発明のFMステレオ受信機においては、受信
信号をFM検波するFM検波手段と、該FM検波
手段の出力信号に含まれるパルス性雑音を検出し
て遮断信号を発生する雑音検出手段と、FM検波
手段の出力信号のセパレーシヨン補償をなすセパ
レーシヨン補償手段と、遮断信号の応答してセパ
レーシヨン補償手段の出力信号に対してパルス性
雑音抑制処理を施して処理した信号を出力する抑
制手段と、該抑制手段の出力信号をステレオ復調
するステレオ復調手段とを備えたことを特徴とし
ている。
The FM stereo receiver of the present invention includes: FM detection means for performing FM detection on a received signal; noise detection means for generating a cutoff signal by detecting pulse noise contained in the output signal of the FM detection means; separation compensation means for performing separation compensation on the output signal of the means; and suppression means for performing pulse noise suppression processing on the output signal of the separation compensation means in response to the cutoff signal and outputting the processed signal; The present invention is characterized by comprising stereo demodulation means for stereo demodulating the output signal of the suppression means.

実施例 以下、本発明の実施例を第1図ないし第4図を
参照しつつ説明する。
Embodiments Hereinafter, embodiments of the present invention will be described with reference to FIGS. 1 to 4.

第1図に示した本発明の一実施例たるパルス性
雑音除去装置を備えたFMステレオ受信機におい
て、第5図に示した従来装置と同一部分は同一符
号を用いて示しており、遅延回路3とゲート回路
4との間にセパレーシヨン補償回路13が設けら
れており、FM検波回路1の出力信号は遅延回路
3及びHPF7に直接供給されている。
In the FM stereo receiver equipped with a pulse noise canceling device according to an embodiment of the present invention shown in FIG. 1, the same parts as those in the conventional device shown in FIG. A separation compensation circuit 13 is provided between the FM detection circuit 3 and the gate circuit 4, and the output signal of the FM detection circuit 1 is directly supplied to the delay circuit 3 and the HPF 7.

セパレーシヨン補償回路13は、第2図に示す
ように演算増幅器14、可変抵抗器15、抵抗1
6及びコンデンサ17からなる。演算増幅器14
の非反転入力は遅延回路3の出力に接続され、演
算増幅器14の出力と反転入力との間に可変抵抗
器15が接続されている。また演算増幅器14の
反転入力とアースとの間に抵抗16及びコンデン
サ17の直列回路が接続されている。その他の構
成は第5図に示した構成と同様である。
As shown in FIG. 2, the separation compensation circuit 13 includes an operational amplifier 14, a variable resistor 15, and a resistor 1.
6 and a capacitor 17. Operational amplifier 14
The non-inverting input of is connected to the output of the delay circuit 3, and the variable resistor 15 is connected between the output of the operational amplifier 14 and the inverting input. Further, a series circuit of a resistor 16 and a capacitor 17 is connected between the inverting input of the operational amplifier 14 and the ground. The rest of the configuration is the same as the configuration shown in FIG.

なお、セパレーシヨン補償回路13の出力、す
なわち演算増幅器14の出力はゲート回路4に接
続されると共にステレオ復調回路6のPLL回路
6aに接続されている。PLL回路6aはセパレ
ーシヨン補償回路13の出力信号からパイロツト
信号を得て38kHzのサブキヤリア信号を生成す
る。このサブキヤリア信号及びレベルホールド回
路5の出力信号を掛算器6b,6cによつて各々
掛算し、掛算器6b,6cの各出力信号にレベル
ホールド回路5の出力信号を加算器6d,6eに
よつて加算して加算器6dから左チヤンネル信号
を、加算器6eから右チヤンネル信号を得ること
が行なわれる。
Note that the output of the separation compensation circuit 13, that is, the output of the operational amplifier 14, is connected to the gate circuit 4 and also to the PLL circuit 6a of the stereo demodulation circuit 6. The PLL circuit 6a obtains a pilot signal from the output signal of the separation compensation circuit 13 and generates a 38kHz subcarrier signal. This subcarrier signal and the output signal of the level hold circuit 5 are multiplied by multipliers 6b and 6c, respectively, and the output signal of the level hold circuit 5 is multiplied by the output signal of the multipliers 6b and 6c by adders 6d and 6e. Addition is performed to obtain a left channel signal from adder 6d and a right channel signal from adder 6e.

かかる構成において、FM検波回路1から出力
された検波信号は遅延回路3によつて遅延されて
セパレーシヨン補償回路13に供給される。セパ
レーシヨン補償回路13は、可変抵抗器15の抵
抗値に応じて遅延された検波信号の高域成分をレ
ベル上昇させる。これにより検波信号の高域成分
が減衰し位相遅れを生じている分が見掛け上レベ
ル上昇して補償される。このように補償された検
波信号がPLL回路6aに、またゲート回路4、
レベルホールド回路5を介して掛算器6b,6c
及び加算器6d,6eに各々供給されて左右チヤ
ンネル信号が復調される。
In this configuration, the detection signal output from the FM detection circuit 1 is delayed by the delay circuit 3 and supplied to the separation compensation circuit 13. The separation compensation circuit 13 raises the level of the high frequency component of the delayed detection signal according to the resistance value of the variable resistor 15. As a result, the high-frequency components of the detected signal are attenuated and the phase delay is compensated by an apparent level increase. The detected signal compensated in this way is sent to the PLL circuit 6a, and also to the gate circuit 4,
multipliers 6b, 6c via level hold circuit 5;
and are supplied to adders 6d and 6e, respectively, where left and right channel signals are demodulated.

一方、HPF7、ノイズアンプ8、ノイズ検出
回路9、波形整形回路10、整流回路11及び
LPF12からなるパルス性雑音検出系にはFM検
波回路1から検波信号が直接供給されるので、セ
パレーシヨン補償回路13による高域成分レベル
上昇分がパルス性雑音検出動作に影響を与えるこ
とが防止される。
On the other hand, HPF 7, noise amplifier 8, noise detection circuit 9, waveform shaping circuit 10, rectification circuit 11 and
Since the detection signal is directly supplied from the FM detection circuit 1 to the pulse noise detection system consisting of the LPF 12, the increase in the level of high frequency components caused by the separation compensation circuit 13 is prevented from affecting the pulse noise detection operation. Ru.

第3図及び第4図はセパレーシヨン補償回路1
3の他の回路例を示している。第3図に示した回
路においては、演算増幅器14の出力と反転入力
との間に抵抗31が接続されている。また演算増
幅器14の反転入力とアースとの間に可変抵抗器
32及びコンデンサ33の直列回路が接続されて
いる。また第4図に示した回路においては、演算
増幅器14の出力とアースとの間に可変抵抗器3
4及びコンデンサ35の直列回路が接続され、可
変抵抗器34の可動端子が演算増幅器14の反転
入力に接続されている。
Figures 3 and 4 show the separation compensation circuit 1.
3 shows another circuit example. In the circuit shown in FIG. 3, a resistor 31 is connected between the output of the operational amplifier 14 and the inverting input. Further, a series circuit of a variable resistor 32 and a capacitor 33 is connected between the inverting input of the operational amplifier 14 and the ground. Furthermore, in the circuit shown in FIG. 4, a variable resistor 3 is connected between the output of the operational amplifier 14 and the ground.
4 and a capacitor 35 are connected, and the movable terminal of the variable resistor 34 is connected to the inverting input of the operational amplifier 14.

発明の効果 以上の如く、本発明のFMステレオ受信機にお
いては、FM検波手段の出力信号が高域補償用の
HPF等を介することなくパルス性雑音検出系に
直接供給されるので良好なパルス性雑音検出感度
を維持することができる。またFM検波手段の出
力信号をセパレーシヨン補償手段において増幅し
つつセパレーシヨン補償してステレオ復調手段に
供給すれば、挿入損失を生ずることがなく、また
ステレオ復調手段において良好なセパレーシヨン
を得ることができる。更に、FM検波手段からス
テレオ復調手段への信号ラインに可変抵抗器等の
外付けの必要な部品を用いないで済むのでIC化
に適するという利点がある。
Effects of the Invention As described above, in the FM stereo receiver of the present invention, the output signal of the FM detection means is used for high frequency compensation.
Since the signal is directly supplied to the pulse noise detection system without going through an HPF or the like, good pulse noise detection sensitivity can be maintained. Furthermore, if the output signal of the FM detection means is amplified in the separation compensation means and subjected to separation compensation before being supplied to the stereo demodulation means, insertion loss will not occur and good separation can be obtained in the stereo demodulation means. can. Furthermore, there is an advantage that it is suitable for IC implementation since it is not necessary to use external components such as a variable resistor in the signal line from the FM detection means to the stereo demodulation means.

【図面の簡単な説明】[Brief explanation of the drawing]

第1図は本発明の実施例を示すブロツク図、第
2図は第1図の受信機中のセパレーシヨン補償回
路を具体的に示した回路図、第3図及び第4図は
セパレーシヨン補償回路の他の回路例を示す回路
図、第5図はパルス性雑音除去装置を備えたFM
ステレオ受信機の従来例を示すブロツク図、第6
図は第5図の受信機中のセパレーシヨン補償回路
を具体的に示す回路図、第7図はセパレーシヨン
補償機能を備えた遅延回路を示す回路図である。 主要部分の符号の説明、1……FM検波回路、
2,13……セパレーシヨン補償回路、3……遅
延回路、4……ゲート回路、6……ステレオ復調
回路、8……ノイズアンプ、9……ノイズ検出回
路、12……LPF。
Fig. 1 is a block diagram showing an embodiment of the present invention, Fig. 2 is a circuit diagram specifically showing the separation compensation circuit in the receiver of Fig. 1, and Figs. 3 and 4 are separation compensation circuits. A circuit diagram showing another example of the circuit, Figure 5 is an FM equipped with a pulse noise removal device.
Block diagram showing a conventional example of a stereo receiver, No. 6
This figure is a circuit diagram specifically showing the separation compensation circuit in the receiver of FIG. 5, and FIG. 7 is a circuit diagram showing a delay circuit equipped with a separation compensation function. Explanation of symbols of main parts, 1...FM detection circuit,
2, 13... Separation compensation circuit, 3... Delay circuit, 4... Gate circuit, 6... Stereo demodulation circuit, 8... Noise amplifier, 9... Noise detection circuit, 12... LPF.

【特許請求の範囲】[Claims]

1 1フレームが少なくともデイジタル音声デー
タフレーム同期信号及びモード識別信号からな
り、該フレームの単位で合成されたデイジタル信
号が供給され、該デイジタル音声データがステレ
オ音声データのときは左チヤンネル出力端子と右
チヤンネル出力端子へ、左チヤンネル音声データ
と右チヤンネル音声データとを一定周期で交互に
振り分けて出力する音声デコーダにおいて、 前記モード識別信号に基づき前記デイジタル音
声データがモノラル音声データであるか否かを検
出するモード検出回路と、 該デイジタル音声データが片チヤンネルでしか
伝送されないモノラル音声データであるときは該
モード検出回路の出力検出信号に基づき、前記ス
テレオ音声データ入力時と同様に左,右チヤンネ
ルの一方のチヤンネルの該モノラル音声データ
を、前記左チヤンネル出力端子と右チヤンネル出
力端子へ一定周期で交互に振り分けて出力する切
換出力手段とを具備したことを特徴とする音声デ
コーダ。
1. One frame consists of at least a digital audio data frame synchronization signal and a mode identification signal, a digital signal synthesized in units of the frame is supplied, and when the digital audio data is stereo audio data, the left channel output terminal and the right channel output terminal In an audio decoder that alternately distributes and outputs left channel audio data and right channel audio data at a constant cycle to an output terminal, it is detected whether the digital audio data is monaural audio data based on the mode identification signal. a mode detection circuit, and when the digital audio data is monaural audio data that is transmitted only on one channel, one of the left and right channels is selected based on the output detection signal of the mode detection circuit, as in the case of inputting the stereo audio data. An audio decoder comprising switching output means for alternately distributing and outputting the monaural audio data of a channel to the left channel output terminal and the right channel output terminal at a constant cycle.

JP5740488A 1988-03-11 1988-03-11 Fm stereo receiver Granted JPH01231441A (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP5740488A JPH01231441A (en) 1988-03-11 1988-03-11 Fm stereo receiver

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP5740488A JPH01231441A (en) 1988-03-11 1988-03-11 Fm stereo receiver

Publications (2)

Publication Number Publication Date
JPH01231441A JPH01231441A (en) 1989-09-14
JPH0557782B2 true JPH0557782B2 (en) 1993-08-24

Family

ID=13054702

Family Applications (1)

Application Number Title Priority Date Filing Date
JP5740488A Granted JPH01231441A (en) 1988-03-11 1988-03-11 Fm stereo receiver

Country Status (1)

Country Link
JP (1) JPH01231441A (en)

Also Published As

Publication number Publication date
JPH01231441A (en) 1989-09-14

Similar Documents

Publication Publication Date Title
JP2770475B2 (en) Receiver
JPS6221453B2 (en)
JPH0557782B2 (en)
JP2708153B2 (en) Receiving machine
JP3602128B2 (en) Circuit for deriving a signal indicating fault noise in a received stereo-multiplex signal
JP3181377B2 (en) Multipath distortion reduction circuit for radio receiver
JPH0334728A (en) Noise suppressor in fm receiver
JP2768682B2 (en) FM stereo receiver
JPH01231440A (en) Fm stereo receiver
JP3213523B2 (en) Noise removal circuit
JPS6143309Y2 (en)
JPH01260940A (en) Fm stereo receiver
JPH056938B2 (en)
JP2583757B2 (en) Sound field control circuit
JP2957598B2 (en) FM stereo receiver
JPS61163780A (en) Television receiver
JP2768684B2 (en) FM stereo receiver
JPH06189225A (en) Audio multiplex receiver
JPH0669150B2 (en) FM receiver
JP2928041B2 (en) FM receiver
JPH0342760Y2 (en)
JPS6214141B2 (en)
JPH025341B2 (en)
JPH01256829A (en) Fm stereo receiver
JPH088537B2 (en) Multipath noise detector

Legal Events

Date Code Title Description
LAPS Cancellation because of no payment of annual fees