JPH0553664A - Constant voltage circuit - Google Patents

Constant voltage circuit

Info

Publication number
JPH0553664A
JPH0553664A JP3215290A JP21529091A JPH0553664A JP H0553664 A JPH0553664 A JP H0553664A JP 3215290 A JP3215290 A JP 3215290A JP 21529091 A JP21529091 A JP 21529091A JP H0553664 A JPH0553664 A JP H0553664A
Authority
JP
Japan
Prior art keywords
output
transistor
circuit
voltage
constant
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP3215290A
Other languages
Japanese (ja)
Inventor
Ichiro Shimada
一郎 島田
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Sanyo Electric Co Ltd
Original Assignee
Sanyo Electric Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Sanyo Electric Co Ltd filed Critical Sanyo Electric Co Ltd
Priority to JP3215290A priority Critical patent/JPH0553664A/en
Publication of JPH0553664A publication Critical patent/JPH0553664A/en
Pending legal-status Critical Current

Links

Landscapes

  • Continuous-Control Power Sources That Use Transistors (AREA)

Abstract

PURPOSE:To attain the assured rise of the output voltage when the output of a constant voltage circuit is changed to an open state from a short circuit state. CONSTITUTION:A prescribed constant current is supplied to an output transistor TR 26 from a constant current cut-off circuit 53 when the output terminal of the TR 26 is short-circuited and the voltage generated at the output terminal of the TR 26 drops down to a prescribed level. At the same time, the circuit 53 cuts off the output of the differental amplifiers 29 and 30 which ere transmitted to the TR 26. As a result, a constant current is supplied to the TR 26 when the output terminal. of the TR 26 is changed to an open state from a short circuit state. Thus the sure rise is realized for the constant voltage output.

Description

【発明の詳細な説明】Detailed Description of the Invention

【0001】[0001]

【産業上の利用分野】本発明は定電圧回路に関し、特
に、回路出力を短絡状態から開放状態にした時、出力電
圧を確実に立ち上げることのできる定電圧回路に関す
る。
BACKGROUND OF THE INVENTION 1. Field of the Invention The present invention relates to a constant voltage circuit, and more particularly to a constant voltage circuit capable of reliably raising the output voltage when the circuit output is changed from a short circuit state to an open state.

【0002】[0002]

【従来の技術】図4は、従来の定電圧回路を示す回路図
であり、一点鎖点から左側はICで構成され、右側は外
付素子で構成されている。図4において、NMOSトラ
ンジスタ(1)及びダイオード(2)は、電源VCCとアース
GNDとの間に直列接続されており、NMOSトランジ
スタ(1)のソースとダイオード(2)のアノードとの間に
は起動用のトランジスタ(3)のベースが接続されてい
る。そして、該トランジスタ(3)のベース・エミッタ間
にはダイオード(2)の両端電圧が発生可能となってい
る。以上は、電源電圧VCCが立ち上がった際に図4回路
を起動するための起動回路の構成である。
2. Description of the Related Art FIG. 4 is a circuit diagram showing a conventional constant voltage circuit, in which the left side of the alternate long and short dash line is composed of an IC and the right side is composed of an external element. In FIG. 4, the NMOS transistor (1) and the diode (2) are connected in series between the power supply V CC and the ground GND, and between the source of the NMOS transistor (1) and the anode of the diode (2). Is connected to the base of the starting transistor (3). The voltage across the diode (2) can be generated between the base and emitter of the transistor (3). The above is the configuration of the starting circuit for starting the circuit of FIG. 4 when the power supply voltage V CC rises.

【0003】(4)はコレクタ・エミッタがトランジスタ
(3)のコレクタ・エミッタと共通接続されたトランジス
タであり、トランジスタ(3)(4)の共通エミッタは抵抗
(5)を介してアースされる。トランジスタ(6)(7)(8)
はベースが共通接続され且つエミッタが各々抵抗(9)(1
0)(11)を介して電源VCCと接続されている。そして、ト
ランジスタ(6)のコレクタはトランジスタ(3)(4)の共
通コレクタと接続され、トランジスタ(7)のコレクタは
トランジスタ(4)のベースと接続されると共にダイオー
ド接続された2段のトランジスタ(12)(13)を介してアー
スされている。尚、トランジスタ(14)はトランジスタ
(6)(7)の飽和防止用である。以上は、トランジスタ
(8)のコレクタから定電流を出力するための定電流回路
の構成である。
In (4), the collector and emitter are transistors.
It is a transistor commonly connected to the collector and emitter of (3), and the common emitter of the transistors (3) and (4) is a resistor.
Grounded via (5). Transistors (6) (7) (8)
Have their bases connected in common and their emitters have resistors (9) (1
0) and (11) are connected to the power supply V CC . The collector of the transistor (6) is connected to the common collector of the transistors (3) and (4), the collector of the transistor (7) is connected to the base of the transistor (4), and a diode-connected two-stage transistor ( 12) Grounded via (13). The transistor (14) is a transistor
(6) It is for preventing saturation of (7). The above is a transistor
It is a configuration of a constant current circuit for outputting a constant current from the collector of (8).

【0004】上記した起動回路及び定電流回路におい
て、電源電圧VCCが印加されると、NMOSトランジス
タ(1)のオンに伴ってトランジスタ(3)がオンし、トラ
ンジスタ(6)(7)(8)のコレクタに定電流が流れること
になる。尚、トランジスタ(7)のコレクタ電流はトラン
ジスタ(12)(13)に供給され、トランジスタ(4)のベース
・エミッタ間をダイオード2段分の電位差とする。する
と、トランジスタ(3)のベース・エミッタ間が零電位と
なり、トランジスタ(3)はオフすることになる。つま
り、トランジスタ(8)から定電流が発生した為、トラン
ジスタ(3)をオフすることによって起動回路の役割を終
了するのである。
In the above-mentioned start-up circuit and constant current circuit, when the power supply voltage V CC is applied, the transistor (3) is turned on as the NMOS transistor (1) is turned on, and the transistors (6), (7), (8) ) Means that a constant current flows through the collector. The collector current of the transistor (7) is supplied to the transistors (12) and (13) so that the base-emitter of the transistor (4) has a potential difference of two diode stages. Then, the potential between the base and the emitter of the transistor (3) becomes zero, and the transistor (3) is turned off. That is, since a constant current is generated from the transistor (8), the role of the starting circuit is terminated by turning off the transistor (3).

【0005】(15)(16)は電流ミラー回路を構成するトラ
ンジスタであり、トランジスタ(15)のコレクタには抵抗
(17)が接続され、トランジスタ(16)のコレクタ及びエミ
ッタには抵抗(18)(19)が接続されている。また、ベース
・コレクタ間に発振防止用コンデンサ(20)を接続したト
ランジスタ(21)のベースは、抵抗(18)の一端と接続され
ている。ここで、トランジスタ(8)のコレクタ電圧は、
負の温度特性を有するトランジスタ(21)のベース・エミ
ッタ間電圧と正の温度特性を有する抵抗(18)の両端電圧
との和によって定まるものであり、抵抗(18)の両端電圧
は、抵抗(18)(19)の抵抗比とトランジスタ(15)(16)のベ
ース・エミッタ間電圧差との積によって求められる。特
に、トランジスタ(8)のコレクタ電圧が温度変化によっ
て変動するのを防止するには、上記した正負の温度特性
を相殺しなければならない。実験的に、温度特性の影響
を無視できるトランジスタ(8)のコレクタ電圧は1.3
V程度であり、この1.3Vが得られる様に抵抗(18)(1
9)の値が決定されている。尚、抵抗(17)は、抵抗(18)の
両端電圧を決定するため、詳しくはトランジスタ(15)(1
6)のベース・エミッタ間電圧を決定するためのものであ
る。トランジスタ(22)及び電流ミラー回路を構成するト
ランジスタ(23)(24)は、トランジスタ(21)のコレクタに
定電流を供給するものであり、温度変化の影響を受けに
くいものである。トランジスタ(25)は、トランジスタ(2
1)のコレクタと接続され、トランジスタ(8)の定電流出
力の変動を吸収するものである。例えば、この定電流が
増大した場合、抵抗(18)及びトランジスタ(21)を介して
トランジスタ(25)のベース電流が増大し、このトランジ
スタ(25)によって定電流の増大分を吸収し、トランジス
タ(8)のコレクタ電圧が変動するのを防止しているので
ある。
Reference numerals (15) and (16) denote transistors that form a current mirror circuit, and the collector of the transistor (15) has a resistor.
(17) is connected, and resistors (18) and (19) are connected to the collector and emitter of the transistor (16). Further, the base of the transistor (21) having the oscillation preventing capacitor (20) connected between the base and the collector is connected to one end of the resistor (18). Here, the collector voltage of the transistor (8) is
It is determined by the sum of the base-emitter voltage of the transistor (21) having the negative temperature characteristic and the voltage across the resistor (18) having the positive temperature characteristic.The voltage across the resistor (18) is It is calculated by the product of the resistance ratio of 18) and 19) and the base-emitter voltage difference of the transistors 15 and 16. In particular, in order to prevent the collector voltage of the transistor (8) from fluctuating due to temperature change, it is necessary to cancel the positive and negative temperature characteristics described above. Experimentally, the collector voltage of the transistor (8) that can ignore the influence of temperature characteristics is 1.3.
It is about V and the resistance (18) (1
The value of 9) has been determined. Since the resistor (17) determines the voltage across the resistor (18), the transistor (15) (1
It is for determining the base-emitter voltage of 6). The transistor (22) and the transistors (23) and (24) forming the current mirror circuit supply a constant current to the collector of the transistor (21) and are not easily affected by temperature change. The transistor (25) is
It is connected to the collector of 1) and absorbs the fluctuation of the constant current output of the transistor (8). For example, when this constant current increases, the base current of the transistor (25) increases via the resistor (18) and the transistor (21), and this transistor (25) absorbs the increase in the constant current, and the transistor (25 This prevents the collector voltage of 8) from fluctuating.

【0006】(26)は定電圧出力VOを発生する出力トラ
ンジスタであり、コレクタは電源VC Cと接続され、エミ
ッタは直列接続された検出抵抗(27)(28)を介してアース
されている。(29)(30)は差動アンプを構成すべく共通エ
ミッタが抵抗(36)を介してアースされたトランジスタで
あり、トランジスタ(29)のベースにはトランジスタ(8)
のコレクタ電圧が基準電圧として印加され、トランジス
タ(30)のベースには検出抵抗(27)(28)の接続点に現れる
出力電圧VOに応じた電圧が印加される。電流ミラー回
路を構成するトランジスタ(31)(32)のコレクタはトラン
ジスタ(29)(30)のコレクタと接続され、エミッタは抵抗
(33)(34)を介して電源VCCと接続されている。尚、(35)
は発振防止用コンデンサである。上記差動アンプは検出
抵抗(27)(28)の接続点に現れる電圧を1.3Vとする様
に動作する。例えば、検出抵抗(27)(28)の接続点電圧が
1.3Vより小となった場合、トランジスタ(29)(31)を
介してトランジスタ(32)のコレクタ電流が増大し、ダー
リントン接続されたトランジスタ(37)(38)を介して出力
トランジスタ(26)のベース電流が増大する。これより、
検出抵抗(27)(28)の接続点電圧が大となり、最終的に
1.3Vとなる様に帰還がかけられることになる。
Reference numeral (26) is an output transistor for generating a constant voltage output V O , the collector of which is connected to the power source V C C and the emitter of which is grounded through the series connected detection resistors (27) and (28). There is. (29) (30) is a transistor whose common emitter is grounded via a resistor (36) to form a differential amplifier, and the base of the transistor (29) is a transistor (8)
Is applied as a reference voltage, and a voltage corresponding to the output voltage V O appearing at the connection point of the detection resistors 27, 28 is applied to the base of the transistor 30. The collectors of the transistors (31) (32) that make up the current mirror circuit are connected to the collectors of the transistors (29) (30), and the emitters are resistors.
It is connected to the power supply V CC via (33) and (34). Incidentally, (35)
Is an oscillation prevention capacitor. The differential amplifier operates so that the voltage appearing at the connection point of the detection resistors (27) and (28) is 1.3V. For example, when the connection point voltage of the detection resistors (27) and (28) becomes less than 1.3V, the collector current of the transistor (32) increases via the transistors (29) and (31), and Darlington connection is performed. The base current of the output transistor (26) increases through the transistors (37) and (38). Than this,
Feedback is applied so that the connection point voltage of the detection resistors (27) and (28) becomes large and finally becomes 1.3V.

【0007】トランジスタ(29)のベースとアースとの間
に直列接続された抵抗(39)(40)と、抵抗(39)(40)の接続
点にベースが接続されたトランジスタ(41)とは、過熱保
護回路を構成する。一般にトランジスタは、ベース・エ
ミッタ間電圧が1℃で−2mV変動する負の温度特性を
有している。トランジスタ(41)は、125℃即ちベース
・エミッタ間電圧が0.4ボルトとなった時に動作する
様に、抵抗(39)(40)の値が設定されている。つまり、I
C温度が125℃に達した時、トランジスタ(41)をオン
してトランジスタ(37)のベースを強制的にアースし、出
力電圧VOの発生を禁止して回路を過熱状態から保護し
ている。
The resistors (39) and (40) connected in series between the base of the transistor (29) and the ground, and the transistor (41) whose base is connected to the connection point of the resistors (39) and (40) , Configure an overheat protection circuit. In general, a transistor has a negative temperature characteristic in which a base-emitter voltage changes by −2 mV at 1 ° C. The values of the resistors (39) (40) are set so that the transistor (41) operates at 125 ° C., that is, when the base-emitter voltage becomes 0.4 V. That is, I
When the C temperature reaches 125 ° C., the transistor (41) is turned on to forcibly ground the base of the transistor (37) to inhibit the output voltage V O from being generated and protect the circuit from overheating. ..

【0008】直列接続された抵抗(42)及び2段のツェナ
ーダイオード(43)(44)、抵抗(45)(46)(47)(48)、トラン
ジスタ(49)(50)は、ASO保護/電流制限回路を構成し
ている。例えば、何らかの原因で電源電圧VCCが増大し
てしまった場合、或は、トランジスタ(38)に供給される
電流が増大してしまった場合、抵抗(45)(46)(47)(48)を
介してトランジスタ(50)をそのベース電位を上昇させて
オンし、これより、トランジスタ(37)のベースを強制的
にアースし、出力電圧VOの発生を禁止して回路を破壊
から保護している。
The resistor (42) and the two-stage Zener diode (43) (44), the resistor (45) (46) (47) (48) and the transistor (49) (50) connected in series are ASO protected / It constitutes a current limiting circuit. For example, if the power supply voltage V CC increases for some reason, or if the current supplied to the transistor (38) increases, the resistors (45) (46) (47) (48). The transistor (50) is turned on by raising the base potential of the transistor (50) to forcibly ground the base of the transistor (37) to prevent the output voltage V O from being generated and protect the circuit from destruction. ing.

【0009】トランジスタ(51)のエミッタはトランジス
タ(37)のエミッタと接続され、コレクタは抵抗(36)を介
してアースされている。また、トランジスタ(51)のベー
スはダイオード接続されたトランジスタ(52)を介して検
出抵抗(27)(28)の接続点と接続されている。通常状態に
おいて、検出抵抗(27)(28)の接続点電位が1.3Vとな
る様に制御されていることから、トランジスタ(51)のベ
ース電位は1.3Vとトランジスタ(52)の両端電圧0.7
Vとを加算した2.0ボルトとなっている。通常状態で
はトランジスタ(51)は常にオフしており、つまり、トラ
ンジスタ(51)のベース・エミッタ間電圧を0.7V未満
とする様に、電源電圧VCCが決定されている。以上は、
出力トランジスタ(26)のエミッタとアースとが短絡され
た時に出力トランジスタ(26)の出力電流を制限する電流
制限回路である。具体的には、出力トランジスタ(26)の
エミッタ(出力端)が短絡された場合、検出抵抗(27)(28)
の接続点電位は零となる。すると、トランジスタ(29)の
コレクタ電流が急激に増大して出力トランジスタ(26)の
出力電流を最大にしようとするが、トランジスタ(51)が
ベース電流の下降によってオンする為、トランジスタ(3
7)のエミッタ電流がトランジスタ(51)を介して抵抗(36)
に流れ、トランジスタ(29)のエミッタ電位を押し上げる
ことになる。これより、トランジスタ(29)のコレクタ電
流は減少し、出力トランジスタ(26)に流れる出力短絡電
流はある一定値IOSCまで減少することになる。この状
態を示したのが図5であり、出力トランジスタ(26)の出
力電圧VOと出力電流IOとの関係を示している。つま
り、タイミングBにおいて出力トランジスタ(26)のエミ
ッタが短絡されたものとすると、出力電流IOは図5の
如くカーブを描いて出力短絡電流IOSCまで下降するこ
とになる。
The emitter of the transistor (51) is connected to the emitter of the transistor (37), and the collector is grounded via the resistor (36). The base of the transistor (51) is connected to the connection point of the detection resistors (27) and (28) via the diode-connected transistor (52). In the normal state, since the connection point potential of the detection resistors (27) and (28) is controlled to be 1.3V, the base potential of the transistor (51) is 1.3V and the voltage across the transistor (52). 0.7
It is 2.0 volt with V added. In the normal state, the transistor (51) is always off, that is, the power supply voltage V CC is determined so that the base-emitter voltage of the transistor (51) is less than 0.7V. The above is
A current limiting circuit for limiting the output current of the output transistor (26) when the emitter of the output transistor (26) and the ground are short-circuited. Specifically, when the emitter (output end) of the output transistor (26) is short-circuited, the detection resistor (27) (28)
The connection point potential of is zero. Then, the collector current of the transistor (29) suddenly increases to try to maximize the output current of the output transistor (26), but the transistor (51) is turned on by the decrease of the base current, so that the transistor (3
The emitter current of (7) goes through the transistor (51) to the resistor (36).
To increase the emitter potential of the transistor (29). As a result, the collector current of the transistor 29 decreases, and the output short-circuit current flowing through the output transistor 26 decreases to a certain value I OSC . This state is shown in FIG. 5, which shows the relationship between the output voltage V O of the output transistor (26) and the output current I O. That is, assuming that the emitter of the output transistor 26 is short-circuited at the timing B, the output current I O draws a curve as shown in FIG. 5 and drops to the output short-circuit current I OSC .

【0010】以上の如く、各種保護機能を備えることに
よって、出力トランジスタ(26)のエミッタから定電圧V
Oを得ていた。
As described above, by providing various protection functions, the constant voltage V
I was getting O.

【0011】[0011]

【発明が解決しようとする課題】ここで、出力トランジ
スタ(26)のエミッタが短絡された場合における出力短絡
電流IOSCは、抵抗(36)の抵抗値によって定まることに
なる。しかしながら、抵抗(36)の有する負の温度特性の
バラツキ、各トランジスタのhFEのバラツキ等によっ
て、出力短絡電流IOSCは増大したり減少したりしてし
まい不安定な状態にある。出力短絡電流IOSCが存在し
ている状態で出力トランジスタ(26)を短絡状態から開放
すると、出力トランジスタ(26)の出力電圧VOは速やか
に立ち上がって定電圧となるが、出力短絡電流IOSC
不安定な状態から零となってしまった場合、出力トラン
ジスタ(26)を短絡状態から開放したとしても出力トラン
ジスタ(26)には出力電流IOが流れず、検出抵抗(27)(2
8)の接続点電位は零のままとなる。すると、トランジス
タ(51)(52)から成る電流制限回路が動作したきりとな
り、所望の出力電圧VOを得られなくなる問題点があっ
た。この場合、再度起動し直さなければならなかった。
The output short-circuit current I OSC when the emitter of the output transistor (26) is short-circuited is determined by the resistance value of the resistor (36). However, the output short-circuit current I OSC increases or decreases due to variations in the negative temperature characteristic of the resistor (36), variations in h FE of each transistor, etc., resulting in an unstable state. Upon release of the output transistor (26) from the short-circuit state when the output short-circuit current I OSC is present, the output voltage V O of the output transistor (26) becomes a constant voltage rises rapidly, the output short-circuit current I OSC When the output transistor (26) is released from the short-circuited state, the output current I O does not flow to the output transistor (26) and the detection resistor (27) (2
The connection point potential of 8) remains zero. Then, the current limiting circuit composed of the transistors (51) and (52) is just operated, and there is a problem that the desired output voltage V O cannot be obtained. In this case, I had to restart again.

【0012】そこで、本発明は、回路出力を短絡状態か
ら開放状態にした時における出力電圧を確実に立ち上げ
ることのできる定電圧回路を提供することを目的とす
る。
Therefore, an object of the present invention is to provide a constant voltage circuit capable of reliably raising the output voltage when the circuit output is changed from the short-circuited state to the open state.

【0013】[0013]

【課題を解決するための手段】本発明は、前記問題点を
解決する為に成されたものであり、その特徴とするとこ
ろは、出力トランジスタと、該出力トランジスタの出力
端と接続された検出抵抗と、該検出抵抗の検出電圧と基
準電圧とを比較する差動アンプと、を有し、該差動アン
プの出力に基づいて前記出力トランジスタの出力端から
定電圧を発生する定電圧回路において、前記出力トラン
ジスタの出力端が短絡され、該出力トランジスタの出力
端に発生する電圧が所定値まで立ち下がった時、前記検
出抵抗に定電流の供給を開始する定電流回路と、前記出
力トランジスタの出力端に発生する電圧が所定値まで立
ち下がった時、前記差動アンプの出力が前記出力トラン
ジスタに伝達されるのを遮断する遮断回路と、を備え、
前記出力トランジスタの出力端の短絡が開放された時の
前記定電圧出力の立ち上がりを確実とする点である。
The present invention has been made to solve the above problems, and is characterized in that an output transistor and a detection circuit connected to the output terminal of the output transistor are provided. A constant voltage circuit that includes a resistor and a differential amplifier that compares a detection voltage of the detection resistor with a reference voltage, and that generates a constant voltage from an output terminal of the output transistor based on an output of the differential amplifier. A constant current circuit that starts supplying a constant current to the detection resistor when the output terminal of the output transistor is short-circuited and the voltage generated at the output terminal of the output transistor falls to a predetermined value; A cutoff circuit for blocking the output of the differential amplifier from being transmitted to the output transistor when the voltage generated at the output terminal falls to a predetermined value,
This is to ensure the rise of the constant voltage output when the short circuit of the output terminal of the output transistor is released.

【0014】[0014]

【作用】本発明によれば、出力トランジスタの出力端を
短絡した場合、出力トランジスタの出力端に発生する電
圧が所定値まで立ち下がった時、定電流回路から出力ト
ランジスタに所定の定電流を供給し、また、この時、差
動アンプの出力が出力トランジスタに伝達されるのを遮
断回路によって遮断する。これによって、出力トランジ
スタの出力端を短絡状態から開放状態にした時、出力ト
ランジスタに定電流が供給されることによって、確実に
定電圧出力が立ち上がることになる。
According to the present invention, when the output terminal of the output transistor is short-circuited, the constant current circuit supplies a predetermined constant current to the output transistor when the voltage generated at the output terminal of the output transistor falls to a predetermined value. At this time, the cutoff circuit blocks the output of the differential amplifier from being transmitted to the output transistor. As a result, when the output terminal of the output transistor is changed from the short-circuited state to the open state, the constant current is supplied to the output transistor, so that the constant voltage output surely rises.

【0015】[0015]

【実施例】本発明の詳細を図面に従って具体的に説明す
る。図1は本発明の定電圧回路を示す図である。尚、図
4回路と同一素子には同一符号を付してある。図1にお
いて、(53)は定電流/遮断回路であり、出力トランジス
タ(26)のエミッタと接続されると共に、過熱保護回路を
構成するトランジスタ(41)のベースとも接続される。こ
の定電流/遮断回路(53)は、出力トランジスタ(26)のエ
ミッタを短絡した時に動作するものであり、詳しくは検
出抵抗(27)(28)に温度変化に対して変動しない定電流を
供給し、更に差動アンプを構成するトランジスタ(30)の
出力が出力トランジスタ(26)に伝達されるのを防止する
ためのものである。定電流/遮断回路(53)の具体回路例
については、図2に示してある。
The details of the present invention will be described in detail with reference to the drawings. FIG. 1 is a diagram showing a constant voltage circuit of the present invention. The same elements as those in the circuit of FIG. 4 are designated by the same reference numerals. In FIG. 1, reference numeral (53) is a constant current / interruption circuit, which is connected to the emitter of the output transistor (26) and also to the base of the transistor (41) forming the overheat protection circuit. This constant current / interruption circuit (53) operates when the emitter of the output transistor (26) is short-circuited. Specifically, it supplies a constant current that does not fluctuate with temperature changes to the detection resistors (27) (28). In addition, the output of the transistor (30) forming the differential amplifier is prevented from being transmitted to the output transistor (26). A specific circuit example of the constant current / interruption circuit (53) is shown in FIG.

【0016】図2において、(54)は、ベースが出力トラ
ンジスタ(26)のエミッタと接続され、コレクタが抵抗(5
9)を介して電源VCCと接続され、エミッタがアースされ
たトランジスタであり、そのベースには出力電圧VO
印加される。(55)は、ベースがトランジスタ(54)のコレ
クタと接続され、エミッタが抵抗(56)を介してアースさ
れたトランジスタである。(57)(58)は、電流ミラー回路
を構成するトランジスタであり、トランジスタ(55)のコ
レクタはトランジスタ(57)のコレクタ・エミッタ路を介
して電源VCCと接続され、トランジスタ(58)のコレクタ
・エミッタ路は電源VCCとトランジスタ(54)のベースと
の間に接続されている。(60)は、ベースがトランジスタ
(55)のエミッタと接続されると共にコレクタが抵抗(61)
を介して電源VCCと接続されたトランジスタであり、そ
のエミッタはA点即ちトランジスタ(41)のベースと接続
されている。
In FIG. 2, (54) has a base connected to the emitter of the output transistor (26) and a collector connected to a resistor (5
It is a transistor which is connected to the power source V CC through 9) and whose emitter is grounded, and the output voltage V O is applied to its base. Reference numeral (55) is a transistor whose base is connected to the collector of the transistor (54) and whose emitter is grounded via the resistor (56). (57) and (58) are transistors that form a current mirror circuit. The collector of the transistor (55) is connected to the power supply V CC through the collector-emitter path of the transistor (57), and the collector of the transistor (58). The emitter path is connected between the power supply V CC and the base of the transistor (54). In (60), the base is a transistor
It is connected to the emitter of (55) and the collector is a resistor (61).
Is a transistor connected to the power source V CC through the emitter, and its emitter is connected to the point A, that is, the base of the transistor (41).

【0017】以下、図1及び図2の動作を、通常状態及
び短絡状態について説明する。まず、電源VCCが印加さ
れると、NMOSトランジスタ(1)のオンに伴いトラン
ジスタ(3)がオンする。すると、トランジスタ(6)(7)
の動作を介してトランジスタ(8)のコレクタから定電流
が得られることになる。この時、トランジスタ(7)のコ
レクタ電流がダイオード接続された2段のトランジスタ
(12)(13)に供給されてトランジスタ(4)がオンする為、
トランジスタ(3)はそのベース・エミッタ間電位が零と
なってオフし、起動回路の役目は終了することになる。
トランジスタ(8)のコレクタに現れる定電圧は、基準電
圧回路によって温度補償されたものであり、実験的に
1.3V程度となる。この1.3Vの定電圧は差動アンプ
を構成する一方のトランジスタ(29)のベースに印加され
る。出力トランジスタ(26)のエミッタを短絡しない通常
状態において、検出抵抗(27)(28)の接続点に現れる電圧
は差動アンプを構成する他方のトランジスタ(30)のベー
スに印加される為、出力トランジスタ(26)には帰還がか
けられ、検出抵抗(27)(28)の接続点電圧は1.3Vで安
定している。この時、定電流/遮断回路(53)において、
定電圧VOが1.3Vより大であることから、トランジス
タ(54)は常時オン、トランジスタ(55)は常時オフとなっ
ている。これより、電流ミラー回路を構成するトランジ
スタ(57)(58)が動作しないことから、検出抵抗(27)(28)
への定電流の供給は禁止されており、また、トランジス
タ(60)がオフしていることから、トランジスタ(41)は、
ベースがフローティング状態であってオフしている。
The operation of FIGS. 1 and 2 will be described below in the normal state and the short-circuited state. First, when the power supply V CC is applied, the transistor (3) is turned on as the NMOS transistor (1) is turned on. Then, the transistors (6) (7)
A constant current is obtained from the collector of the transistor (8) through the operation of. At this time, the collector current of the transistor (7) is a diode-connected two-stage transistor
Since it is supplied to (12) and (13) and the transistor (4) turns on,
The base-emitter potential of the transistor (3) becomes zero and the transistor (3) is turned off, and the function of the starting circuit is completed.
The constant voltage appearing at the collector of the transistor 8 is temperature-compensated by the reference voltage circuit, and is experimentally about 1.3V. This constant voltage of 1.3 V is applied to the base of one of the transistors (29) which constitutes the differential amplifier. In a normal state where the emitter of the output transistor (26) is not short-circuited, the voltage that appears at the connection point of the detection resistors (27) and (28) is applied to the base of the other transistor (30) that constitutes the differential amplifier, so the output Feedback is applied to the transistor (26), and the connection point voltage of the detection resistors (27) and (28) is stable at 1.3V. At this time, in the constant current / cutoff circuit (53),
Since the constant voltage V O is higher than 1.3 V, the transistor (54) is always on and the transistor (55) is always off. As a result, the transistors (57) (58) that make up the current mirror circuit do not operate, so the detection resistors (27) (28)
Supply of constant current to the transistor is prohibited, and since the transistor (60) is off, the transistor (41)
The base is floating and off.

【0018】上記した通常状態において、図3に示すB
点で出力トランジスタ(26)のエミッタを短絡した場合、
検出抵抗(27)(28)の接続点電位は零電位となるべく下降
する。すると、トランジスタ(30)のベースに印加される
電圧降下分に対応してトランジスタ(29)のコレクタ電流
が増大し、トランジスタ(31)(32)(37)(38)を介して出力
トランジスタ(26)の出力電流を増大させようとするが、
トランジスタ(37)(38)の出力電流の増大に比例してトラ
ンジスタ(50)が動作してトランジスタ(32)のコレクタ電
流を分流する為、短絡時における出力トランジスタ(26)
の出力電流は一定に保持されている。そして、出力トラ
ンジスタ(26)の出力電圧VOが0.7Vまで下降すると、
定電流/遮断回路(53)内部のトランジスタ(54)がオフ
し、トランジスタ(55)のオンに伴ってトランジスタ(60)
がオンし、これよりトランジスタ(41)がオンしてトラン
ジスタ(32)(37)の接続路をアースし、出力トランジスタ
(26)の駆動を禁止する。同時に、トランジスタ(57)(58)
がオンする為、検出抵抗(27)(28)には出力短絡電流I
OSCとして定電流が供給されることになる。
In the normal state described above, B shown in FIG.
If the output transistor (26) emitter is shorted at
The connection point potential of the detection resistors (27) and (28) drops to zero potential as much as possible. Then, the collector current of the transistor (29) increases corresponding to the voltage drop applied to the base of the transistor (30), and the output transistor (26) passes through the transistors (31) (32) (37) (38). ), The output current of
Since the transistor (50) operates in proportion to the increase of the output current of the transistor (37) (38) to shunt the collector current of the transistor (32), the output transistor (26) at the time of short circuit
Output current is kept constant. Then, when the output voltage V O of the output transistor (26) drops to 0.7 V,
The transistor (54) inside the constant current / cutoff circuit (53) is turned off, and the transistor (60) is turned on when the transistor (55) is turned on.
Is turned on, the transistor (41) is turned on and the connection path of the transistors (32) and (37) is grounded.
The drive of (26) is prohibited. At the same time, transistors (57) (58)
Is turned on, the output short circuit current I is applied to the detection resistors (27) and (28).
A constant current will be supplied as OSC .

【0019】これより、出力トランジスタ(26)の短絡時
において、温度変化が生じても出力短絡電流IOSCが一
定の為、出力トランジスタ(26)を短絡状態から開放すれ
ば、トランジスタ(32)(37)の接続路をアースした状態が
解除されて出力電圧VOは瞬時に立ち上がり、元の電圧
に確実に戻ることになる。また、出力トランジスタ(26)
を短絡しても出力電圧VOが0.7Vに下降するまでは出
力トランジスタ(26)の出力電流を所定値に保持できる
為、モータ駆動等には適することになる。
As a result, when the output transistor (26) is short-circuited, the output short-circuit current I OSC is constant even if the temperature changes. Therefore, if the output transistor (26) is released from the short-circuited state, the transistor (32) ( The grounded state of the connection path of 37) is released, and the output voltage V O instantly rises, and it surely returns to the original voltage. Also output transistor (26)
Even if it is short-circuited, the output current of the output transistor (26) can be maintained at a predetermined value until the output voltage V O drops to 0.7 V, which is suitable for driving a motor or the like.

【0020】尚、定電流/遮断回路(53)内部のトランジ
スタ(60)のベースとアースとの間にコンデンサ(図示せ
ず)を接続し、トランジスタ(32)(37)の接続路をアース
するタイミングを遅延しても良く、例えばモータの駆動
時間を長時間必要とする場合等に使用できる。
A capacitor (not shown) is connected between the base of the transistor (60) inside the constant current / cutoff circuit (53) and the ground, and the connection path of the transistors (32) and (37) is grounded. The timing may be delayed, and can be used, for example, when the driving time of the motor is long.

【0021】[0021]

【発明の効果】本発明によれば、出力トランジスタを短
絡した場合、出力トランジスタを駆動するための伝達路
を遮断すると共に、検出抵抗に温度補償された定電流を
供給することができる。これより、出力トランジスタを
短絡状態から開放した場合、出力トランジスタから得ら
れる出力電圧を瞬時に元の定電圧に確実に復帰させるこ
とができる利点が得られる。
According to the present invention, when the output transistor is short-circuited, the transmission path for driving the output transistor can be cut off and a temperature-compensated constant current can be supplied to the detection resistor. As a result, when the output transistor is released from the short circuit state, there is an advantage that the output voltage obtained from the output transistor can be instantly and surely restored to the original constant voltage.

【図面の簡単な説明】[Brief description of drawings]

【図1】本発明回路を示す図である。FIG. 1 is a diagram showing a circuit of the present invention.

【図2】本発明回路の要部を示す図である。FIG. 2 is a diagram showing a main part of a circuit of the present invention.

【図3】本発明回路における出力特性を示す図である。FIG. 3 is a diagram showing output characteristics in the circuit of the present invention.

【図4】従来回路を示す図である。FIG. 4 is a diagram showing a conventional circuit.

【図5】従来回路における出力特性を示す図である。FIG. 5 is a diagram showing output characteristics in a conventional circuit.

【符号の説明】[Explanation of symbols]

(26) 出力トランジスタ (27)(28) 検出抵抗 (29)(30) トランジスタ (53) 定電流/遮断回路 (26) Output transistor (27) (28) Detection resistor (29) (30) Transistor (53) Constant current / cutoff circuit

Claims (3)

【特許請求の範囲】[Claims] 【請求項1】 出力トランジスタと、該出力トランジス
タの出力端と接続された検出抵抗と、該検出抵抗の検出
電圧と基準電圧とを比較する差動アンプと、を有し、該
差動アンプの出力に基づいて前記出力トランジスタの出
力端から定電圧を発生する定電圧回路において、 前記出力トランジスタの出力端が短絡され、該出力トラ
ンジスタの出力端に発生する電圧が所定値まで立ち下が
った時、前記検出抵抗に定電流の供給を開始する定電流
回路と、 前記出力トランジスタの出力端に発生する電圧が所定値
まで立ち下がった時、前記差動アンプの出力が前記出力
トランジスタに伝達されるのを遮断する遮断回路と、を
備え、 前記出力トランジスタの出力端の短絡が開放された時の
前記定電圧出力の立ち上がりを確実とすることを特徴と
する定電圧回路。
1. A differential amplifier comprising: an output transistor; a detection resistor connected to an output terminal of the output transistor; and a differential amplifier for comparing a detection voltage of the detection resistor with a reference voltage. In a constant voltage circuit that generates a constant voltage from the output end of the output transistor based on the output, when the output end of the output transistor is short-circuited, the voltage generated at the output end of the output transistor falls to a predetermined value, A constant current circuit that starts supplying a constant current to the detection resistor, and an output of the differential amplifier is transmitted to the output transistor when the voltage generated at the output terminal of the output transistor falls to a predetermined value. A shutoff circuit for shutting off the constant voltage, which ensures the rise of the constant voltage output when the short circuit of the output end of the output transistor is opened. Pressure circuit.
【請求項2】 前記出力トランジスタの出力端に発生す
る電圧が所定値まで立ち下がった時、前記検出抵抗に前
記定電流を供給すると同時に前記差動アンプの出力と前
記出力トランジスタと入力との間の伝達路を遮断するこ
とを特徴とする請求項1記載の定電圧回路。
2. When the voltage generated at the output terminal of the output transistor falls to a predetermined value, the constant current is supplied to the detection resistor, and at the same time, the output of the differential amplifier and the output transistor and the input are connected. 2. The constant voltage circuit according to claim 1, wherein the transmission path of the constant voltage circuit is cut off.
【請求項3】 前記出力トランジスタの出力端に発生す
る電圧が所定値まで立ち下がった時、前記検出抵抗に前
記定電流を供給した後、前記差動アンプの出力と前記出
力トランジスタと入力との間の前記伝達路を遮断すべ
く、前記遮断回路に遮断動作を遅延するための遅延素子
を設けたことを特徴とする請求項1記載の定電圧回路。
3. When the voltage generated at the output terminal of the output transistor falls to a predetermined value, the constant current is supplied to the detection resistor, and then the output of the differential amplifier, the output transistor and the input are connected. 2. The constant voltage circuit according to claim 1, wherein a delay element for delaying the interruption operation is provided in the interruption circuit to interrupt the transmission path between them.
JP3215290A 1991-08-27 1991-08-27 Constant voltage circuit Pending JPH0553664A (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP3215290A JPH0553664A (en) 1991-08-27 1991-08-27 Constant voltage circuit

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP3215290A JPH0553664A (en) 1991-08-27 1991-08-27 Constant voltage circuit

Publications (1)

Publication Number Publication Date
JPH0553664A true JPH0553664A (en) 1993-03-05

Family

ID=16669875

Family Applications (1)

Application Number Title Priority Date Filing Date
JP3215290A Pending JPH0553664A (en) 1991-08-27 1991-08-27 Constant voltage circuit

Country Status (1)

Country Link
JP (1) JPH0553664A (en)

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS5850020A (en) * 1981-09-19 1983-03-24 Omron Tateisi Electronics Co Constant voltage circuit protected from short-circuit
JPS58112114A (en) * 1981-12-25 1983-07-04 Mitsubishi Electric Corp Dc stabilized power supply circuit
JPS58163028A (en) * 1982-03-23 1983-09-27 Matsushita Electric Ind Co Ltd Voltage stabilizing device
JPH04280310A (en) * 1991-03-08 1992-10-06 Sharp Corp Constant voltage power circuit

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS5850020A (en) * 1981-09-19 1983-03-24 Omron Tateisi Electronics Co Constant voltage circuit protected from short-circuit
JPS58112114A (en) * 1981-12-25 1983-07-04 Mitsubishi Electric Corp Dc stabilized power supply circuit
JPS58163028A (en) * 1982-03-23 1983-09-27 Matsushita Electric Ind Co Ltd Voltage stabilizing device
JPH04280310A (en) * 1991-03-08 1992-10-06 Sharp Corp Constant voltage power circuit

Similar Documents

Publication Publication Date Title
JP3394389B2 (en) DC stabilized power supply circuit
US5196833A (en) Low voltage detector circuit
JPH05115123A (en) Adaptive type voltage regulator
EP0084722B1 (en) Differential circuit
US5550462A (en) Regulated power supply circuit and an emitter follower output current limiting circuit
US4258406A (en) Protecting circuit
US6429631B2 (en) Regulated power source circuit including an overcurrent detecting mechanism for eliminating loss in the output control element
US4543539A (en) Amplifier
JPH0553664A (en) Constant voltage circuit
WO1989011124A1 (en) Voltage control circuit
JP3123778B2 (en) Constant voltage circuit
US4381484A (en) Transistor current source
JP3223000B2 (en) Constant voltage circuit
JPH09222929A (en) Ic having overvoltage detecting circuit
JP3021222B2 (en) Stabilized power supply circuit
US6259297B1 (en) Protection circuit for power transistor
KR900006777Y1 (en) Bias current circuit
JPS6338722B2 (en)
JPH03240112A (en) Overcurrent protecting circuit
KR930000600B1 (en) Thermal-shut-down circuit for ic protection
KR930001930B1 (en) Power circuit
JPH0817293B2 (en) Driver circuit
JPH06121452A (en) Heat protecting circuit
US7224562B2 (en) Short-circuit protective circuit
JPS61177160A (en) Switching control circuit

Legal Events

Date Code Title Description
FPAY Renewal fee payment (prs date is renewal date of database)

Year of fee payment: 12

Free format text: PAYMENT UNTIL: 20071213

FPAY Renewal fee payment (prs date is renewal date of database)

Free format text: PAYMENT UNTIL: 20081213

Year of fee payment: 13

FPAY Renewal fee payment (prs date is renewal date of database)

Year of fee payment: 14

Free format text: PAYMENT UNTIL: 20091213

FPAY Renewal fee payment (prs date is renewal date of database)

Year of fee payment: 14

Free format text: PAYMENT UNTIL: 20091213

FPAY Renewal fee payment (prs date is renewal date of database)

Year of fee payment: 15

Free format text: PAYMENT UNTIL: 20101213

EXPY Cancellation because of completion of term
FPAY Renewal fee payment (prs date is renewal date of database)

Year of fee payment: 15

Free format text: PAYMENT UNTIL: 20101213