JPH0537541A - Network system provided with fault analyzer - Google Patents

Network system provided with fault analyzer

Info

Publication number
JPH0537541A
JPH0537541A JP3194206A JP19420691A JPH0537541A JP H0537541 A JPH0537541 A JP H0537541A JP 3194206 A JP3194206 A JP 3194206A JP 19420691 A JP19420691 A JP 19420691A JP H0537541 A JPH0537541 A JP H0537541A
Authority
JP
Japan
Prior art keywords
frame
analysis
failure
fault
node
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP3194206A
Other languages
Japanese (ja)
Inventor
Satoshi Hatanaka
諭 畑中
Masahito Sasaki
雅仁 佐々木
Hiromichi Enomoto
博道 榎本
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Hitachi Computer Electronics Co Ltd
Hitachi Ltd
Original Assignee
Hitachi Computer Electronics Co Ltd
Hitachi Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Hitachi Computer Electronics Co Ltd, Hitachi Ltd filed Critical Hitachi Computer Electronics Co Ltd
Priority to JP3194206A priority Critical patent/JPH0537541A/en
Publication of JPH0537541A publication Critical patent/JPH0537541A/en
Pending legal-status Critical Current

Links

Landscapes

  • Small-Scale Networks (AREA)

Abstract

PURPOSE:To detect a fault on the occurrence of the fault, to analyze its cause and to inform the cause to the fault by allowing an analysis means to analyze a transmission signal for each field, detecting the fault from the result of analysis, discriminating the cause to the fault and outputting the result. CONSTITUTION:The information by one frame discriminated as logical 1 or 0 at each of analysis circuits 410-450 is stored in a register 460 as logical 1 or 0. When all bits are set, the result is transferred from the register 460 to a storage device 470 and a decoder 490 and each of the analysis circuits 410-450 starts analysis of a succeeding frame. The storage device 470 stores the result of frame analysis, the decoder 490 discriminates the presence of fault occurrence, analyzes a cause to the fault on the occurrence of the fault and informs the fact of occurrence of the fault and the cause to the fault to a microprocessor (MP) 480. Upon the receipt of the notice, the MP 480 informs it to the operator by means of a warning tone or a display indication.

Description

【発明の詳細な説明】Detailed Description of the Invention

【0001】[0001]

【産業上の利用分野】本発明は、伝送路に接続されるノ
−ド装置の障害発生時の判定要因解析方式および障害解
析装置を備えるネットワ−クシステムに関する。
BACKGROUND OF THE INVENTION 1. Field of the Invention The present invention relates to a determination factor analysis method when a fault occurs in a node device connected to a transmission line and a network system equipped with the fault analysis device.

【0002】[0002]

【従来の技術】複数の局を接続するLAN(ロ−カルエ
リアネットワ−ク)において、従来は、LANの内部で
障害が発生した場合、LANの内の伝送媒体に特定のア
ナライザやハ−ドウェアモニタ等を接続して障害の原因
について、オペレ−タが判断している。
2. Description of the Related Art In a LAN (local area network) for connecting a plurality of stations, conventionally, when a failure occurs in the LAN, a specific analyzer or hardware is used as a transmission medium in the LAN. The operator determines the cause of the failure by connecting a monitor or the like.

【0003】また、特開平1−206755号公報に記
載の、複数のLANを中継装置で接続し、論理的に1つ
のLAN構造をとるネットワ−クシステムでは、複数の
LANのどの部分で障害が起きたのか、中継装置内部で
障害が起きたのか、その原因について判断するのには時
間がかかっている。
Further, in a network system described in Japanese Patent Application Laid-Open No. 1-206755, in which a plurality of LANs are connected by a relay device and logically has one LAN structure, a failure occurs in which part of the plurality of LANs. It takes time to determine whether it has occurred or whether a failure has occurred inside the relay device.

【0004】[0004]

【発明が解決しようとする課題】従来技術では、LAN
上で障害が発生した場合について配慮がされておらず、
障害が発生を検知するのが遅かったり、LAN内に特定
の機器を加入させなくては原因の判定ができないという
問題があった。
In the prior art, a LAN is used.
There is no consideration in case of failure above,
There are problems that it is slow to detect the occurrence of a failure and that the cause cannot be determined unless a specific device is added to the LAN.

【0005】本発明の目的は、LANにおける障害発生
時に障害を検知し、原因を解析して障害原因を知らせる
ことができるネットワ−クシステムを提供する事にあ
る。
An object of the present invention is to provide a network system capable of detecting a failure when a failure occurs in a LAN, analyzing the cause, and notifying the cause of the failure.

【0006】[0006]

【課題を解決するための手段】上記目的を達成するため
に本発明においては、ネットワ−クシステムにおいて、
ネットワ−ク上で伝送信号を解析する解析手段と、解析
結果から障害が起きたことを検知して、障害原因につい
て判断する判断手段とを備える障害解析装置を有する。
In order to achieve the above object, in the present invention, in a network system,
The fault analysis apparatus has an analysis unit for analyzing a transmission signal on the network and a determination unit for detecting a fault from the analysis result and determining the cause of the fault.

【0007】また、解析結果を記憶しておく記憶装置を
さらに有することができる。
Further, it is possible to further have a storage device for storing the analysis result.

【0008】さらに、障害が起きたことを知らせる警告
音および/または警告灯を発生させる手段を有すること
ができる。また障害原因を表示する表示手段をさらに有
してもよい。
Further, it is possible to have means for generating a warning sound and / or a warning light to notify that a failure has occurred. Further, it may further include display means for displaying the cause of failure.

【0009】上記ネットワ−クシステムにおいて、ネッ
トワ−ク上のノ−ド装置を少なくとも1または2以上さ
らに有し、ネットワ−ク上のノ−ド装置の少なくとも一
つは障害解析装置を備えることができる。
In the above network system, at least one or more node devices on the network may be further provided, and at least one of the node devices on the network may be provided with a failure analysis device. it can.

【0010】該障害解析装置を備えるノ−ド装置は、ネ
ットワ−クを相互に中継する中継ノ−ド装置であっても
よい。
The node device equipped with the fault analysis device may be a relay node device for relaying networks to each other.

【0011】上記中継ノ−ド装置は、当該ノ−ド装置が
一のネットワ−クから他のネットワ−クに中継した伝送
信号を解析するモ−ドと、当該ノ−ド装置を通過する全
ての伝送信号を解析するモ−ドとを選択可能である。
The relay node device includes a mode for analyzing a transmission signal relayed by the node device from one network to another network, and all the signals passing through the node device. It is possible to select a mode for analyzing the transmission signal of.

【0012】また、ネットワ−ク上で伝送信号を解析
し、解析結果を記憶し、解析結果から障害が起きたこと
を検知し、障害原因について判断し、通知する障害判定
方式を利用する。
Further, a failure determination method is used in which a transmission signal is analyzed on the network, the analysis result is stored, the occurrence of a failure is detected from the analysis result, the cause of the failure is determined, and notification is given.

【0013】[0013]

【作用】本発明は、障害解析装置において、伝送信号を
受信すると、解析手段が伝送信号を各フィ−ルドごとに
解析し、記憶手段が解析結果を記憶し、判断手段が解析
結果から障害が起きたことを検知し障害原因を判断して
出力する。
According to the present invention, in a failure analysis device, when a transmission signal is received, the analysis means analyzes the transmission signal for each field, the storage means stores the analysis result, and the judgment means detects a failure from the analysis result. It detects that something happened, determines the cause of the failure, and outputs it.

【0014】[0014]

【実施例】以下、図面の図1、図2および図3を参照し
て本発明の一実施例のノ−ド装置を説明する。
DETAILED DESCRIPTION OF THE PREFERRED EMBODIMENTS A node device according to an embodiment of the present invention will be described below with reference to FIGS. 1, 2 and 3.

【0015】図1は本発明の一実施例であるノ−ド装置
の構成図であり、図2はフレ−ムの構成図であり、図3
は受信フレ−ム解析回路である。
FIG. 1 is a block diagram of a node device according to an embodiment of the present invention, FIG. 2 is a block diagram of a frame, and FIG.
Is a reception frame analysis circuit.

【0016】まず、複数のLANを中継するノ−ド装置
が中継したフレ−ムが伝送路を一巡した後、当該ノ−ド
装置が当該中継フレ−ムを受信し、当該中継フレ−ムを
解析して、障害を判断する本発明の一実施例について説
明する。
First, after a frame relayed by a node device for relaying a plurality of LANs goes around the transmission path, the node device receives the relay frame, and the relay frame is relayed. An embodiment of the present invention for analyzing and determining a failure will be described.

【0017】図1において、200および300は、そ
れぞれリング上のLANを構成している。100、11
0、120、130および140はノ−ド装置であり、
それぞれのノ−ドには端末を接続することができる。L
AN200にはノ−ド100および110が接続してい
る。LAN300にはノ−ド110、ノ−ド120、ノ
−ド130およびノ−ド140が接続している。ノ−ド
110は中継機能を持ち、LAN200とLAN300
とに接続している。400および401はフレ−ムであ
り、LAN200とLAN300との伝送媒体上をそれ
ぞれ流れている。 フレ−ムには、アメリカ・ナショナ
ル・スタンダ−ド・インスティテュ−ト(ANSI)X
3T9.5準拠のFDDIで規定されるものなどがあ
り、以下は、この規定を例にして説明をする。
In FIG. 1, 200 and 300 respectively constitute LANs on the ring. 100, 11
0, 120, 130 and 140 are node devices,
A terminal can be connected to each node. L
Nodes 100 and 110 are connected to the AN 200. A node 110, a node 120, a node 130 and a node 140 are connected to the LAN 300. The node 110 has a relay function, and has a LAN 200 and a LAN 300.
Connected to. Frames 400 and 401 flow on the transmission media of the LAN 200 and the LAN 300, respectively. American National Standard Institute (ANSI) X
Some are specified by FDDI conforming to 3T9.5, and the description will be given below taking this specification as an example.

【0018】ノ−ド100は、ノ−ド120宛にフレ−
ムを送信するためにLAN200上を流れるト−クンを
獲得することでLAN200上へのフレ−ムの送信権を
獲得し、フレ−ム400の送信を開始する。ノ−ド11
0は、当該送信フレ−ム400の送信先アドレス(D
A)を持つノ−ド120がLAN300内に存在するた
め、ノ−ド110は他方のLAN300へ当該送信フレ
−ム400を中継する。
The node 100 is addressed to the node 120.
By acquiring a token that flows on the LAN 200 to transmit the frame, the right to transmit the frame on the LAN 200 is obtained, and the transmission of the frame 400 is started. Node 11
0 is the destination address (D
Since the node 120 having A) exists in the LAN 300, the node 110 relays the transmission frame 400 to the other LAN 300.

【0019】LAN200からLAN300へ中継され
たフレ−ム400は、当該中継フレ−ム400中のDA
と同じアドレスを持つノ−ド120にて受信される。ノ
−ド120の自アドレス(MA)と当該中継フレ−ム4
00中の送信先アドレス(DA)とが一致した時に、ノ
−ド120は当該中継フレ−ムをコピ−し、LAN30
0上へ送信する。
The frame 400 relayed from the LAN 200 to the LAN 300 is a DA in the relay frame 400.
It is received by the node 120 having the same address as. The own address (MA) of the node 120 and the relay frame 4 concerned
When the destination address (DA) in 00 matches, the node 120 copies the relay frame, and the LAN 30
Send up 0.

【0020】発信ノ−ドは、LAN300内を一巡後、
発信元アドレス(SA)が自アドレス(MA)の場合に
フレ−ムを消去する。
The originating node makes one round in the LAN 300,
When the source address (SA) is the own address (MA), the frame is erased.

【0021】上記のように中継した場合、フレ−ム40
0を中継する際にLAN間の透過性を保証するために、
ノ−ド110は当該中継フレ−ム400中の発信元アド
レス(SA)の変更を行わない。中継フレ−ム400
は、LAN300内を一巡後、中継フレ−ム400中の
発信元アドレス(SA)がLAN300上に存在しない
ため消去されない。このため、中継フレ−ム400の無
限周回が発生し、中継フレ−ム400をLAN300上
から消去する装置を必要とする。
When relayed as described above, the frame 40
To ensure transparency between LANs when relaying 0,
The node 110 does not change the source address (SA) in the relay frame 400. Relay frame 400
Is not erased because the source address (SA) in the relay frame 400 does not exist on the LAN 300 after one round of the LAN 300. For this reason, the infinite circulation of the relay frame 400 occurs, and a device for erasing the relay frame 400 from the LAN 300 is required.

【0022】この問題は、当該伝送路からフレ−ムを消
去する中継フレ−ム消去装置をノ−ド装置内に設けるこ
とで解決する事ができる。該中継フレ−ム消去装置は、
フレ−ムを中継する度に送信カウンタをインクリメント
し、伝送路を一巡してきた中継フレ−ムを受信する度に
受信カウンタをインクリメントし、送信カウント数と受
信カウント数とが一致するまでフレ−ムを消去する。
This problem can be solved by providing a relay frame erasing device for erasing the frame from the transmission line in the node device. The relay frame erasing device is
The transmission counter is incremented each time a frame is relayed, the reception counter is incremented each time a relay frame that has made a round in the transmission path is received, and the frame is incremented until the transmission count number and the reception count number match. Erase.

【0023】前述した中継フレ−ム消去装置を用いて、
一巡してきた中継フレ−ム400を受信したノ−ド装置
110は、LAN300上から中継フレ−ム400を消
去する前に、中継フレ−ム400を図3に示すように、
受信フレ−ム解析部500により解析する。その後、伝
送路上から当該中継フレ−ム400を消去する。
Using the above-mentioned relay frame erasing device,
The node device 110, which has received the relay frame 400 that has made a round, removes the relay frame 400 from the LAN 300 before deleting the relay frame 400 as shown in FIG.
Analysis is performed by the reception frame analysis unit 500. Then, the relay frame 400 is erased from the transmission path.

【0024】つぎに、受信フレ−ム解析部500の各解
析回路の詳細を図2および図3を参照して説明する。図
2において、(a)はト−クンの構成、(b)はフレ−
ムの構成、(c)はフレ−ムの種別を示している。図3
は受信フレ−ム解析回路の構成を示すブロック図であ
る。
Next, the details of each analysis circuit of the reception frame analysis unit 500 will be described with reference to FIGS. 2 and 3. In FIG. 2, (a) is a token structure, and (b) is a frame.
The structure of the frame, (c) shows the type of frame. Figure 3
FIG. 3 is a block diagram showing a configuration of a reception frame analysis circuit.

【0025】図3において、410は開始デリミタ(S
D)解析回路であり、受信フレ−ムに開始デリミタのシ
ンボルであるJシンボルとKシンボルのペアが存在する
かどうかを判定する。420はフレ−ム制御(FC)解
析回路であり、受信フレ−ムのフレ−ム種別およびアド
レス長を判定する。フレ−ム種別の具体例については、
図2のフレ−ム構成図の(c)に示す。430は不当シ
ンボル解析回路であり、受信フレ−ムにおいて、SD検
出後当該受信フレ−ム中に終了デリミタ(ED)以外の
制御シンボル(J、K、Q、R、S)またはIDLEシ
ンボルを検出した場合、当該シンボルは不当シンボルと
判定する。440は終了デリミタ(ED)解析回路であ
り、当該受信フレ−ム中にTシンボルが存在するかどう
かを判定する。450はフレ−ムステ−タス(FS)解
析回路であり、受信フレ−ム中のEインジケ−タがSE
T(Sシンボル受信)されているかどうかを判定する。
In FIG. 3, reference numeral 410 is a start delimiter (S
D) An analysis circuit, which determines whether or not there is a pair of a J symbol and a K symbol which are symbols of the start delimiter in the reception frame. A frame control (FC) analysis circuit 420 determines the frame type and address length of the received frame. For specific examples of frame types,
It is shown in (c) of the frame configuration diagram of FIG. An illegal symbol analysis circuit 430 detects a control symbol (J, K, Q, R, S) other than the end delimiter (ED) or an IDLE symbol in the reception frame after the SD is detected in the reception frame. If so, the symbol is determined to be an illegal symbol. An end delimiter (ED) analysis circuit 440 determines whether or not a T symbol is present in the received frame. Reference numeral 450 is a frame status (FS) analysis circuit, in which the E indicator in the reception frame is SE.
It is determined whether T (S symbol reception) has been performed.

【0026】460はレジスタであり、上記解析回路で
の解析情報を1時的に蓄えておく。470は記憶装置で
あり、レジスタ460に蓄えた情報をフレ−ムごとに蓄
えておく。記憶装置470は、記憶容量に制限があるた
め、リングバッファなどを用いて上書きを行うか、FI
FO(First In First Out) バッファなどを用いて、最
初に入ったデ−タは、消去するようにする。490はデ
コ−ダであり、障害か障害でないかを判定し、障害の場
合は、マイクロプロセッサ480に障害を通知をする。
マイクロプロセッサ480では、障害が発生した場合
に、記憶装置470を参照して、障害の原因を判断す
る。
Reference numeral 460 is a register, which temporarily stores the analysis information in the analysis circuit. A storage device 470 stores the information stored in the register 460 for each frame. Since the storage device 470 has a limited storage capacity, overwrite is performed using a ring buffer or the like, or FI.
The FO (First In First Out) buffer or the like is used to erase the first entered data. A decoder 490 determines whether or not there is a failure, and when it is a failure, notifies the microprocessor 480 of the failure.
When a failure occurs, the microprocessor 480 refers to the storage device 470 to determine the cause of the failure.

【0027】受信フレ−ム解析部500には、SD解析
回路410、FC解析回路420、不当シンボル解析回
路430、ED解析回路440、FS解析回路450、
レジスタ460およびデコ−ダ490により構成されて
いる。記憶装置470およびマイクロプロセッサ480
は、ノ−ドの内部にあるものを使用するか、解析回路に
別に持つこともできる。
The reception frame analysis unit 500 includes an SD analysis circuit 410, an FC analysis circuit 420, an illegal symbol analysis circuit 430, an ED analysis circuit 440, an FS analysis circuit 450,
It is composed of a register 460 and a decoder 490. Storage device 470 and microprocessor 480
Can be used inside the node or can be separately provided in the analysis circuit.

【0028】以下に、解析回路の動作説明をする。ま
ず、フレ−ムを受信すると、SD解析回路410におい
て、開始デリミタがあるかを判断し、正常ならば’1’
をエラ−ならば’0’をレジスタ460にセットする。
つぎに、FC解析回路420では、フレ−ムの種別を判
定し、SMT(Station Management)、MAC(Medium
Access Control)、LLC(LogiC Link Control)に
ついて該当ビットを’1’にセットし、他は’0’にす
る。また、アドレス長は48ビットと16ビットとの2
種類があるので、例えば、48ビットのときに’1’
を、16ビットのときに’0’をセットする。不当シン
ボル解析回路430では、開始デリミタ以後のフレ−ム
デ−タを解析し、不当シンボルを検出する。不当シンボ
ルがあれば、’1’をなければ’0’をセットする。E
D解析回路440では、受信フレ−ム中にTシンボルが
存在するかを判断し、正常ならば’1’をエラ−なら
ば’0’をセットする。FS解析回路450では、E
(Error)インジケ−タがSET(Sシンボル受信)され
ているかどうかを判断し、SETされていれば’0’
を、SETされていなければ’1’をセットする。
The operation of the analysis circuit will be described below. First, when the frame is received, the SD analysis circuit 410 judges whether or not there is a start delimiter, and if it is normal, it is "1".
If the error is "0", "0" is set in the register 460.
Next, in the FC analysis circuit 420, the type of frame is determined, and SMT (Station Management), MAC (Medium)
Access Control) and LLC (LogiC Link Control) are set to "1" and the other bits are set to "0". The address length is 48 bits and 16 bits, which is 2
Since there are types, for example, when it is 48 bits, it is "1".
Is set to 0 when it is 16 bits. The illegal symbol analysis circuit 430 analyzes frame data after the start delimiter and detects an illegal symbol. If there is an illegal symbol, if it is not '1', then '0' is set. E
The D analysis circuit 440 determines whether or not a T symbol is present in the received frame, and sets "1" if normal and "0" if error. In the FS analysis circuit 450, E
(Error) Judges whether the indicator is SET (S symbol received), and if it is SET, it is "0".
Is set, and if not set, '1' is set.

【0029】以上の各解析回路で判定された1フレ−ム
分の情報は、レジスタ460に蓄積され、全ビットがセ
ットされると、レジスタ460から記憶装置470およ
びデコ−ダ490に転送される。各解析回路ではつぎの
フレ−ムの解析を始める。記憶装置470ではそのフレ
−ム解析結果を記憶しておく。デコ−ダ490では、障
害が発生しているかどうかを判定し、障害があるときは
障害原因を解析して、障害が発生したことと障害原因と
をマイクロプロセッサ480ヘ通知する。マイクロプロ
セッサ480は通知があると、オペレ−タに知らせる。
知らせる手段としては、警告音を発生させたり、警告灯
を点灯したり、ディスプレイやプリンタに表示する手段
などがある。表示する場合には、その障害原因について
も表示する。これにより、障害を発生と同時に検知し、
知らせることができ、障害発生時に障害原因の情報を容
易に得られる。
The information for one frame determined by each of the above analysis circuits is accumulated in the register 460, and when all the bits are set, it is transferred from the register 460 to the storage device 470 and the decoder 490. .. Each analysis circuit starts the analysis of the next frame. The storage device 470 stores the frame analysis result. The decoder 490 determines whether a failure has occurred, analyzes the failure cause when there is a failure, and notifies the microprocessor 480 of the occurrence of the failure and the failure cause. Microprocessor 480 notifies the operator when notified.
As means for notifying, there are means for generating a warning sound, turning on a warning light, and displaying on a display or a printer. When displaying, the cause of the failure is also displayed. This allows you to detect failures as soon as they occur,
It is possible to notify the user and easily obtain information on the cause of the failure when the failure occurs.

【0030】また、障害発生時に、マイクロプロセッサ
480は、障害があったフレ−ム以降のフレ−ム解析結
果を記憶装置470から読み出し、それをもとに障害原
因を解析をし、適切な処理を指示することもできる。
Further, when a failure occurs, the microprocessor 480 reads the frame analysis result after the failed frame from the storage device 470, analyzes the cause of the failure based on it, and performs an appropriate processing. You can also instruct.

【0031】以上のように、本実施例によれば、障害発
生時に特定の機器の加入無しで情報が得ることができ
る。
As described above, according to this embodiment, it is possible to obtain information without a specific device joining when a failure occurs.

【0032】以下に、デコ−ダ490が障害原因を解析
する方法について、図4を用いて具体的に説明する。
The method by which the decoder 490 analyzes the cause of failure will be described in detail below with reference to FIG.

【0033】例えば、図4のフレ−ム解析結果(1)の
ような場合は、不当シンボルがあったとして’1’がセ
ットされているので、リング上でフレ−ムが伝送中にビ
ット化けが生じたことをマイクロプロセッサ480に知
らせる。
For example, in the case of the frame analysis result (1) in FIG. 4, since there is an illegal symbol, "1" is set, so that the frame is garbled during transmission. Signal to the microprocessor 480.

【0034】また、図4のフレ−ム解析結果(2)のよ
うな場合は、FS解析回路450において、Sシンボル
を受信していないとして、リング上流で規格にあってい
ない長さを持つフレ−ムがあるか、もしくは、無効CR
Cを持つフレ−ムあるとして、上流局の故障などがある
ことを知らせる。例えば、図1においてノ−ド100か
らノ−ド110を介してノ−ド140にデ−タを送信す
る場合に、ノ−ド130からノ−ド120の間の伝送路
上で障害があった時には、ノ−ド120においてEイン
ジケ−タをたて、ノ−ド140が受信する。つぎに、ノ
−ド110のフレ−ム解析回路において、Eインジケ−
タを検知して、FSビットをセットし、上流局の故障な
どがあることを知らせる。
Further, in the case of the frame analysis result (2) in FIG. 4, the FS analysis circuit 450 assumes that the S symbol is not received and has a frame length that does not conform to the standard upstream of the ring. -There is a frame or invalid CR
Assuming that there is a frame with C, there is a failure of the upstream station. For example, in the case of transmitting data from the node 100 to the node 140 through the node 110 in FIG. 1, there is a failure on the transmission path between the node 130 and the node 120. At times, node 140 will receive an E-indicator and node 140 will receive it. Next, in the frame analysis circuit of the node 110, the E-indicator
Data is detected and the FS bit is set to indicate that there is an upstream station failure or the like.

【0035】また、図4のフレ−ム解析結果(3)のよ
うな場合は、FC解析回路420において、MACビッ
トがセットされた場合、MACビットは通常初期化の段
階にのみ送られるのでそれ以外の送信は、信号断やプロ
トコル違反などがあったとして、リング上の障害発生が
あったことになる。
Further, in the case of the frame analysis result (3) in FIG. 4, when the MAC bit is set in the FC analysis circuit 420, the MAC bit is normally sent only at the initialization stage. For transmissions other than the above, it means that there was a failure on the ring due to signal disconnection or protocol violation.

【0036】以上のように、あらかじめ障害のパタ−ン
をデコ−ダ部にセットしておくことにより、障害の原因
を判断する。また、マイクロプロセッサ480に知らせ
る方法としては、障害のパタ−ンをマイクロプロセッサ
480にもセットしておき、その障害パタ−ン番号のみ
を知らせる方法などがある。
As described above, the cause of the failure is determined by setting the failure pattern in the decoder unit in advance. Further, as a method of notifying the microprocessor 480, there is a method of setting a failure pattern in the microprocessor 480 and notifying only the failure pattern number.

【0037】上記では、中継フレ−ム消去装置におい
て、中継フレ−ム消去時に中継フレ−ムのみを解析して
いた。
In the above, in the relay frame erasing device, only the relay frame is analyzed when the relay frame is erased.

【0038】つぎに、複数のLANを中継するノ−ド装
置が伝送路上を流れる全てのフレ−ムを受信し、当該受
信フレ−ムを解析する本発明の他の実施例について説明
する。 本実施例では、前述した受信フレ−ム解析回路
を用い、ノ−ド装置が他のLANからの中継するフレ−
ムと通過するフレ−ムとを全て解析し、判定情報460
を記憶装置470に記憶する。
Next, another embodiment of the present invention will be described in which a node device for relaying a plurality of LANs receives all the frames flowing on the transmission line and analyzes the received frames. In this embodiment, the reception frame analysis circuit described above is used, and the node device relays the frame from another LAN.
All the frames and passing frames are analyzed, and judgment information 460 is obtained.
Are stored in the storage device 470.

【0039】例えば、図1において、LAN300内で
ノ−ド140からノ−ド130へフレ−ム401を送っ
た場合、ノ−ド110は、フレ−ム401内のDA、S
Aと自アドレスとが一致しないときにも、フレ−ム40
1をコピ−する。以後前記と同様に、受信フレ−ム解析
部500で解析し、レジスタ460からフレ−ム解析結
果を記憶装置470に記憶する。デコ−ダ490では、
障害が発生しているかどうかを判定し、障害があるとき
は障害原因を解析して、障害が発生したことと障害原因
とをマイクロプロセッサ480ヘ通知する。
For example, in FIG. 1, when the frame 401 is sent from the node 140 to the node 130 in the LAN 300, the node 110 is the DA, S in the frame 401.
Even when A and its own address do not match, the frame 40
Copy 1. Thereafter, similarly to the above, the reception frame analysis unit 500 analyzes and the frame analysis result from the register 460 is stored in the storage device 470. In the decoder 490,
It is determined whether or not a failure has occurred, and when there is a failure, the cause of the failure is analyzed, and the fact that the failure has occurred and the cause of the failure are notified to the microprocessor 480.

【0040】本発明の実施例では、受信フレ−ム解析回
路をSD、FC、不当シンボル、ED、FS解析回路と
限定したが、例えば、DAおよび/またはSA解析回路
を追加しもよい。この回路では、DAおよび/またはS
Aを記憶したり、特定のアドレスだけを比較回路により
選別することができる。これにより、リング内に送信さ
れたフレ−ムのアドレス管理を可能にする。
In the embodiment of the present invention, the reception frame analysis circuit is limited to SD, FC, illegal symbol, ED, FS analysis circuit, but DA and / or SA analysis circuit may be added. In this circuit, DA and / or S
A can be stored or only a specific address can be selected by the comparison circuit. This enables address management of the frames sent in the ring.

【0041】また、受信フレ−ム解析回路を各ノ−ド装
置に持たせてもよい。例えば、図1において、ノ−ド装
置100、110、120、130および140すべて
に受信フレ−ム解析回路を持たせる。これによりノ−ド
装置間で障害が起きた場合に障害場所を特定することが
できる。また、この場合は、マイクロプロセッサ480
をLANの内部に共通に一つ持つことも可能であり、こ
れによりネットワ−クを一元管理することができる。上
記実施例によれば、それぞれのノ−ド装置がフレ−ムを
解析し、解析結果を記憶装置に記憶する機能を含んでい
るので、障害が発生した場合に、1つのLANの中のデ
−タのやりとりの時発生したのか、それとも複数のLA
N間の中継動作時に発生したのかを切り分ける事が可能
となり、その障害内容について知ることができる。
Further, the reception frame analysis circuit may be provided in each node device. For example, in FIG. 1, all the node devices 100, 110, 120, 130 and 140 have a reception frame analysis circuit. As a result, when a failure occurs between the node devices, the failure location can be specified. Also, in this case, the microprocessor 480
It is also possible to have one in common inside the LAN, and this enables unified management of the network. According to the above embodiment, each node device has a function of analyzing the frame and storing the analysis result in the storage device. Therefore, when a failure occurs, the data in one LAN is lost. -Whether it happened during the exchange of data or multiple LAs
It is possible to determine whether the failure occurred during the relay operation between N and to know the details of the failure.

【0042】なお、上記実施例では、リング上のLAN
について示したが、BUS型などのネットワ−クについ
ても同様に対応することができる。
In the above embodiment, the LAN on the ring is used.
However, the same applies to networks such as BUS type.

【0043】また、受信フレ−ム解析回路はノ−ド装置
ではなく、伝送路上に単体で接続することも可能であ
る。
Further, the reception frame analysis circuit can be connected not on the node device but on the transmission line by itself.

【0044】[0044]

【発明の効果】本発明によれば、障害発生時に障害を検
知し、原因を解析して障害原因を知らせることができ
る。
According to the present invention, it is possible to detect a failure when a failure occurs, analyze the cause, and notify the cause of the failure.

【図面の簡単な説明】[Brief description of drawings]

【図1】本発明の一実施例に係るノ−ド装置の構成図。FIG. 1 is a block diagram of a node device according to an embodiment of the present invention.

【図2】フレ−ム構成図。FIG. 2 is a frame configuration diagram.

【図3】受信フレ−ム解析回路の構成を示すブロック
図。
FIG. 3 is a block diagram showing a configuration of a reception frame analysis circuit.

【図4】フレ−ム解析結果説明図。FIG. 4 is an explanatory diagram of a frame analysis result.

【符号の説明】[Explanation of symbols]

100、110、120、130および140…ノ−ド
装置、400および401…フレ−ム、200および3
00…LAN。a…ト−クン、b…フレ−ム、c…フレ
−ム制御説明図。410…SD解析回路、420…FC
解析回路、430…不当シンボル解析回路、440…E
D解析回路、450…FS解析回路、460…レジス
タ、470…各解析情報を格納する記憶装置、480…
マイクロプロセッサ、490…デコ−ダ、500…受信
フレ−ム解析部。
100, 110, 120, 130 and 140 ... Node devices, 400 and 401 ... Frames, 200 and 3
00 ... LAN. a ... token, b ... frame, c ... frame control explanatory diagram. 410 ... SD analysis circuit, 420 ... FC
Analysis circuit, 430 ... Illegal symbol analysis circuit, 440 ... E
D analysis circuit, 450 ... FS analysis circuit, 460 ... Register, 470 ... Storage device for storing each analysis information, 480 ...
Microprocessor, 490 ... Decoder, 500 ... Reception frame analysis section.

───────────────────────────────────────────────────── フロントページの続き (72)発明者 佐々木 雅仁 神奈川県秦野市堀山下1番地 株式会社日 立コンピユータエレクトロニクス内 (72)発明者 榎本 博道 神奈川県秦野市堀山下1番地 株式会社日 立製作所神奈川工場内 ─────────────────────────────────────────────────── ─── Continuation of the front page (72) Masahito Sasaki No. 1 Horiyamashita, Hadano City, Kanagawa Pref., Inside Hitsuyama Computer Electronics Co., Ltd. in the factory

Claims (1)

【特許請求の範囲】 【請求項1】ネットワ−ク上で伝送信号を解析する解析
手段と、解析結果から障害が起きたことを検知して、障
害原因について判断する判断手段とを備える障害解析装
置を有することを特徴とするネットワ−クシステム。
Claim: What is claimed is: 1. A failure analysis comprising: an analysis means for analyzing a transmission signal on a network; and a judgment means for detecting a failure from an analysis result and determining a cause of the failure. A network system having a device.
JP3194206A 1991-08-02 1991-08-02 Network system provided with fault analyzer Pending JPH0537541A (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP3194206A JPH0537541A (en) 1991-08-02 1991-08-02 Network system provided with fault analyzer

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP3194206A JPH0537541A (en) 1991-08-02 1991-08-02 Network system provided with fault analyzer

Publications (1)

Publication Number Publication Date
JPH0537541A true JPH0537541A (en) 1993-02-12

Family

ID=16320722

Family Applications (1)

Application Number Title Priority Date Filing Date
JP3194206A Pending JPH0537541A (en) 1991-08-02 1991-08-02 Network system provided with fault analyzer

Country Status (1)

Country Link
JP (1) JPH0537541A (en)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5478423A (en) * 1993-09-28 1995-12-26 W. L. Gore & Associates, Inc. Method for making a printer release agent supply wick

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5478423A (en) * 1993-09-28 1995-12-26 W. L. Gore & Associates, Inc. Method for making a printer release agent supply wick

Similar Documents

Publication Publication Date Title
JP3183668B2 (en) Communications system
US5319644A (en) Method and apparatus for identifying port/station relationships in a network
EP0469812A1 (en) Detection of duplicate alias addresses
EP2099158A1 (en) Ethernet ring network systerm, transmission node of ethernet ring network and initialization method thereof
JPH06252951A (en) Method and apparatus for packet routing
US5365513A (en) Token ring local area network testing apparatus for matching its speed to ring speed
US5363493A (en) Token ring network test device using finite state machine
JP4108524B2 (en) ATM bridge device and loop detection method in ATM bridge
US6463037B1 (en) Looping detection apparatus
JPH11313094A (en) Supervisory system of ring type network
US6005863A (en) Frame switch with serial data processing
JPH0537541A (en) Network system provided with fault analyzer
JP4316391B2 (en) Frame transmission device having line test function
KR100257883B1 (en) High level data link control method of communication packet destination and packet type detection device and method
JP3842379B2 (en) Transmission path data detour system
JPH07264178A (en) Security system
JP2786101B2 (en) Bus failure detection method
JPH06268650A (en) Network repeater
JP2003324463A (en) Communication path switching apparatus
JP2580949B2 (en) Failure prevention system in data transmission system
JP2007235691A (en) Loop generating direction judgment system and loop separation system in mac bridge network
JP3084310B2 (en) Computer network monitoring method
JP2000151668A (en) Monitor system for ring network
JPH0621952A (en) Data transmission system for loop-shaped transmission line
JPH0435251A (en) Fault monitor system for ring network