JPH05173503A - 液晶表示装置のデータドライバ回路 - Google Patents

液晶表示装置のデータドライバ回路

Info

Publication number
JPH05173503A
JPH05173503A JP33886691A JP33886691A JPH05173503A JP H05173503 A JPH05173503 A JP H05173503A JP 33886691 A JP33886691 A JP 33886691A JP 33886691 A JP33886691 A JP 33886691A JP H05173503 A JPH05173503 A JP H05173503A
Authority
JP
Japan
Prior art keywords
latch
data
liquid crystal
image data
display device
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP33886691A
Other languages
English (en)
Inventor
Masashi Itokazu
昌史 糸数
Tadahisa Yamaguchi
忠久 山口
Masami Oda
雅美 小田
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Fujitsu Ltd
Original Assignee
Fujitsu Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Fujitsu Ltd filed Critical Fujitsu Ltd
Priority to JP33886691A priority Critical patent/JPH05173503A/ja
Publication of JPH05173503A publication Critical patent/JPH05173503A/ja
Pending legal-status Critical Current

Links

Landscapes

  • Liquid Crystal (AREA)
  • Liquid Crystal Display Device Control (AREA)

Abstract

(57)【要約】 (修正有) 【目的】ラインメモリを不要にして擬似的なノンインタ
ーレース表示を実現することを目的とする。 【構成】インターレース方式の画像データの1表示行分
に相当する容量をもつ第1及び第2のラッチを備え、1
表示行分の前記画像データを第1のラッチに取り込んだ
後、該第1のラッチから第2のラッチへと画像データを
転送し、該第2のラッチの出力の階調に応じた階調電圧
を選択して液晶セルに与える液晶表示装置のデータドラ
イバ回路において、前記第2のラッチの保持内容を2度
読みするとともに、一方の読み出しデータの極性を反転
する極性反転手段を備え、又、一方の読み出しデータに
対応する階調電圧の順番を入れ替える階調電圧入れ替え
手段を備える。

Description

【発明の詳細な説明】
【0001】
【産業上の利用分野】本発明は、インターレース方式の
画像データを表示する液晶表示装置のデータドライバ回
路に関し、特に、同一内容で且つ極性の異なるデータを
2ライン続けて表示する液晶表示装置のデータドライバ
回路に関する。液晶表示装置にインターレース方式(飛
び越し走査方式とも言う)の画像を表示する場合、液晶
のデータ保持特性のために、連続するフィールド画面に
重なりを生じて2重画像になることがある。
【0002】インターレース方式では、液晶表示装置の
表示行(スキャンライン)を1つ置きに走査して1つの
フィールド画面を再現し、次のフィールド画面で残りの
表示行を走査するため、それぞれの表示行の内容(液晶
セルの内容)が2回先のフィールド画面にならなければ
リフレッシュ(更新)されないからである。したがっ
て、連続するAフィールドとBフィールドの画面が異な
る(例えば動画のように)場合には、A、Bフィールド
の画面が重なって見えるから、表示品質を著しく損な
う。
【0003】
【従来の技術】そこで、本出願人は、先に「マトリクス
液晶パネルの表示方法」(特願平3−324699号
平成3年12月9日出願)を提案している。この先願の
技術は、インターレース方式の画像データをラインメモ
リ(1表示行分の記憶容量をもつ)に保持し、このデー
タを2度読みしてデータドライバに与え、2ライン続け
て同一データを表示する。これによれば、擬似的なノン
インターレース表示を実現でき、フィールドごとに全て
の表示行のデータをリフレッシュして2重画像を回避で
きる。
【0004】また、2度読みデータの一方をデータ反転
回路によって極性反転し、異なる極性のデータで2ライ
ン表示を行うので、交流化パターンの移動に伴うフリッ
カを回避することができる。図8は先願技術に係る液晶
表示装置の要部構成図である。図において、10は出力
反転信号によりインターレース方式の入力画像ディジタ
ルデータの極性を反転したり非反転したりするデータ反
転回路であり、ラッチアドレスセレクタ11は、1水平
走査期間の間に2度スイープするラッチクロック信号a
に同期して1〜640までのアドレス信号を2回発生す
る。第1のラッチ12は、1回目のアドレス信号に従っ
てドライバ外部から入力される画像データを1〜640
までのアドレスに順次に取り込むとともに、2回目のア
ドレス信号に従って再び入力される同じ画像データ(但
し、データ反転回路により極性反転されたデータ)を1
〜640までのアドレスに順次に取り込む。すなわち、
2度入力された同一データが非反転、反転されて、2度
にわたって第1のラッチ12に取り込まれる。
【0005】第1のラッチ12に取り込まれたデータ
は、1水平走査期間の間に2度発生するラッチ信号bに
同期して第2のラッチ13に転送され、この第2のラッ
チ13のデータ内容に応じた階調電圧が、電圧セレクタ
14から液晶パネルPへと出力される。これによれば、
インターレース方式の1走査線分の画像データを、2表
示行(スキャンライン)にわたって表示でき、擬似的な
ノンインターレース表示を実現できる。
【0006】
【発明が解決しようとする課題】しかしながら、かかる
先願の技術にあっては、擬似的なノンインターレース表
示を実現して2重画像やフリッカを抑制できる点で有効
であるが、1スキャンライン分の画素数に相当する記憶
容量のラインメモリをデータドライバ外に備える必要が
あり、装置コストの観点から見た場合に未だ改善すべき
余地がある。
【0007】そこで、本発明は、ラインメモリを不要に
して擬似的なノンインターレース表示を実現することを
目的とする。
【0008】
【課題を解決するための手段】本発明は、上記目的を達
成するためその原理図を図1に示すように、インターレ
ース方式の画像データの1表示行分に相当する容量をも
つ第1及び第2のラッチを備え、1表示行分の前記画像
データを第1のラッチに取り込んだ後、該第1のラッチ
から第2のラッチへと画像データを転送し、該第2のラ
ッチの出力の階調に応じた階調電圧を選択して液晶セル
に与える液晶表示装置のデータドライバ回路において、
前記第2のラッチの保持内容を2度読みするとともに、
一方の読み出しデータの極性を反転する極性反転手段を
備えたことを特徴とし、または、インターレース方式の
画像データの1表示行分に相当する容量をもつ第1及び
第2のラッチを備え、1表示行分の前記画像データを第
1のラッチに取り込んだ後、該第1のラッチから第2の
ラッチへと画像データを転送し、該第2のラッチの出力
の階調に応じた階調電圧を選択して液晶セルに与える液
晶表示装置のデータドライバ回路において、前記第2の
ラッチの保持内容を2度読みするとともに、前記一方の
読み出しデータに対応する階調電圧の順番を入れ替える
階調電圧入れ替え手段を備えたことを特徴とする。
【0009】
【作用】本発明では、第2のラッチから2度読みされた
うちの一方の読み出しデータの極性が反転され、また
は、一方の読み出しデータに対応する階調電圧の順番が
入れ替えられた後、これらの2度読みデータで2ライン
表示が行われる。したがって、別途にラインメモリを備
えることなく、擬似的なノンインターレース表示を実現
できる。
【0010】
【実施例】以下、本発明の実施例を図面に基づいて説明
する。図2〜図4は本発明に係る液晶表示装置のデータ
ドライバ回路の第1実施例を示す図である。図2におい
て、20はデータドライバであり、データドライバ20
は、水平ドットクロックに同期したラッチ信号S1に従
って液晶パネル26の1表示行(1スキャンライン)分
の画素数に相当するアドレス(例えば640画素であれ
ば1〜640)を順次に発生するラッチアドレスセレク
タ21と、ラッチアドレスセレクタ21で発生したアド
レスに従ってインターレース方式の1表示行分(例えば
640画素)の画像データを順次に取り込む第1のラッ
チ22と、第1のラッチ22への画像データの取り込み
完了とほぼ同時に発生するラッチ信号S2に従って第1
のラッチ22の保持内容(1表示行分の画像データ)を
一度に取り込む第2のラッチ23と、第2のラッチ23
の保持内容(1表示行分の画像データ)を2回にわたっ
て読み出すとともにそのうちの1回のデータの極性を出
力反転信号S3に応答して反転するディジタルデータ反
転回路(極性反転手段)24と、ディジタルデータ反転
回路24の出力に基づいて複数の電圧V0〜Vnの中から
画素の階調に応じた電圧を選択し出力する電圧セレクタ
25とを備える。
【0011】26は例えば640×480画素の液晶パ
ネルであり、液晶パネル26は640本のデータライン
1〜D640と480本のスキャンラインW1〜W480とを
交差状に配列し、各交差点にTFT(thin film transi
stor)液晶セルCiを接続して構成する。全てのスキャ
ンラインW1〜W480は、スキャンドライバ27によって
1垂直走査期間の間に順次に選択される。選択スキャン
ラインに接続する640個の液晶セルに電圧セレクタ2
5の出力(階調電圧)が書き込まれる。
【0012】図3はデータドライバ20のブロック図で
ある。この図において、インターレース方式の画像デー
タは、ラッチアドレスセレクタ21で発生した1表示行
分のアドレス1〜640に従って順次に第1のラッチ2
2に取り込まれる。この1表示行分の画像データ(以
下、x行画像データ)は、ラッチ信号S2のタイミング
で第2のラッチ23に転送されると同時に、ディジタル
データ反転回路24を通して電圧セレクタ25に与えら
れるが、この時点では、出力反転信号S3はまだアクテ
ィブでなく、データの極性反転は行われない。このた
め、第2のラッチ23に取り込まれたx行画像データに
基づいて階調電圧が選択され、液晶パネルのデータライ
ンD1〜D640に与えられる。
【0013】所定のタイミングで出力反転信号S3がア
クティブ(例えば論理1)になると、ディジタルデータ
反転回路24の出力、すなわち第2のラッチ23に取り
込まれていたx行画像データの極性が反転され、電圧セ
レクタ25に与えられる。このため、極性反転されたx
行画像データに基づいて階調電圧が選択され、液晶パネ
ルのデータラインD1〜D640に与えられる。
【0014】したがって、1表示行分の画像データの極
性を入れ替えながら連続2ライン表示を行うことがで
き、擬似的なノンインターレース表示を実現できる。そ
の結果、インターレース方式の画像データを液晶表示す
る場合の不具合、すなわち2重画像やフリッカを回避で
き、しかも、ラインメモリ等の記憶手段が不要であり、
回路構成を簡素化して装置コストを低減することができ
る。
【0015】なお、図4は極性反転手段としてのディジ
タルデータ反転回路24の好ましい構成例であり、1表
示行分の画素数(例えば640)×n(n:1画素の階
調を示すビット数)と同数の排他的論理和ゲートG1
640*nを備えた例である。各ゲートの一方の入力端子
を共通にして出力反転信号S3を与え、他方の入力端子
のそれぞれに1表示行分の画像データ(各画素のデー
タ)を与える。出力反転信号S3が論理0であれば、画
像データの極性はそのままで各ゲートから出力される
が、論理1にすると、極性が反転された画像データが出
力される。
【0016】図5〜図7は本発明に係る液晶表示装置の
データドライバ回路の第2実施例を示す図である。な
お、第1実施例と同じ回路要素には同一の符号を付して
ある。本実施例では、第2のラッチ23の出力を電圧セ
レクタ25に直接入力する点と、液晶印加電圧反転回路
30を備える点で上記の第1実施例と異なる。液晶印加
電圧反転回路30は階調電圧入れ替え手段として機能す
るもので、出力反転信号S3に従って階調設定用の複数
の電圧(液晶印加電圧)V0〜Vnの順番を入れ替える。
ここで、V0は階調0に対応する電圧(例えば+2
V)、Vnは階調nに対応する電圧(例えば+5V)で
あり、V0とVnの間は階調数に応じた多段階電圧になっ
ている。
【0017】図7は液晶印加電圧反転回路30の好まし
い構成例であり、電圧の数と同数のスイッチ素子SW0
〜SWnを備え、全てのスイッチ素子の接点を出力反転
信号S3の論理に従って同時に切り替えるようにしたも
のである。図示の接点位置は、出力反転信号S3が例え
ば論理0のときのもので、例えばSW0を通して電圧V0
が取り出され、あるいはSWnを通して電圧Vnが取り出
される。すなわち、この場合の出力電圧の並びは入力電
圧と同じ並びであり、階調0には電圧「V0」が、…
…、階調nには電圧「Vn」が割り当てられる。
【0018】一方、出力反転信号S3が論理1になる
と、SW0を通して電圧Vnが取り出され、あるいはSW
nを通して電圧V0が取り出される。すなわち、この場合
の出力電圧の並びは入力電圧と逆順になるように入れ替
えられ、上記とは逆に、階調0には電圧「Vn」が、…
…、階調nには電圧「V0」が割り当てられる。したが
って、本実施例によっても、1表示行分の画像データの
階調を入れ替えながら連続2ライン表示を行うことがで
き、擬似的なノンインターレース表示を実現できる。そ
の結果、インターレース方式の画像データを液晶表示す
る場合の不具合、すなわち2重画像やフリッカを回避で
き、しかも、ラインメモリ等の記憶手段が不要であるか
ら、回路構成を簡素化して装置コストを低減することが
できる。
【0019】
【発明の効果】本発明によれば、1ラインの表示データ
の極性を反転でき、または、1ラインの表示データの階
調電圧の順番を入れ替えることができ、ラインメモリを
不要にして擬似的なノンインターレース表示を実現でき
る。
【図面の簡単な説明】
【図1】本発明の原理図である。
【図2】第1実施例の要部構成図である。
【図3】第1実施例のデータドライバのブロック図であ
る。
【図4】第1実施例のデータ反転回路の構成図である。
【図5】第2実施例の要部構成図である。
【図6】第2実施例のデータドライバのブロック図であ
る。
【図7】第2実施例の階調電圧反転回路の構成図であ
る。
【図8】先願に係る液晶表示装置の要部構成図である。
【符号の説明】
22:第1のラッチ 23:第2のラッチ 24:ディジタルデータ反転回路(極性反転手段) 30:液晶印加電圧反転回路(階調電圧入れ替え手段)

Claims (2)

    【特許請求の範囲】
  1. 【請求項1】インターレース方式の画像データの1表示
    行分に相当する容量をもつ第1及び第2のラッチを備
    え、 1表示行分の前記画像データを第1のラッチに取り込ん
    だ後、 該第1のラッチから第2のラッチへと画像データを転送
    し、 該第2のラッチの出力の階調に応じた階調電圧を選択し
    て液晶セルに与える液晶表示装置のデータドライバ回路
    において、 前記第2のラッチの保持内容を2度読みするとともに、 一方の読み出しデータの極性を反転する極性反転手段を
    備えたことを特徴とする液晶表示装置のデータドライバ
    回路。
  2. 【請求項2】インターレース方式の画像データの1表示
    行分に相当する容量をもつ第1及び第2のラッチを備
    え、 1表示行分の前記画像データを第1のラッチに取り込ん
    だ後、 該第1のラッチから第2のラッチへと画像データを転送
    し、 該第2のラッチの出力の階調に応じた階調電圧を選択し
    て液晶セルに与える液晶表示装置のデータドライバ回路
    において、 前記第2のラッチの保持内容を2度読みするとともに、 前記一方の読み出しデータに対応する階調電圧の順番を
    入れ替える階調電圧入れ替え手段を備えたことを特徴と
    する液晶表示装置のデータドライバ。
JP33886691A 1991-12-20 1991-12-20 液晶表示装置のデータドライバ回路 Pending JPH05173503A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP33886691A JPH05173503A (ja) 1991-12-20 1991-12-20 液晶表示装置のデータドライバ回路

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP33886691A JPH05173503A (ja) 1991-12-20 1991-12-20 液晶表示装置のデータドライバ回路

Publications (1)

Publication Number Publication Date
JPH05173503A true JPH05173503A (ja) 1993-07-13

Family

ID=18322135

Family Applications (1)

Application Number Title Priority Date Filing Date
JP33886691A Pending JPH05173503A (ja) 1991-12-20 1991-12-20 液晶表示装置のデータドライバ回路

Country Status (1)

Country Link
JP (1) JPH05173503A (ja)

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100446460B1 (ko) * 2001-01-16 2004-09-01 엔이씨 일렉트로닉스 가부시키가이샤 액정디스플레이의 구동법과 구동회로, 및 휴대용 전자장치
US6879174B2 (en) * 2000-09-29 2005-04-12 Sharp Kabushiki Kaisha Testing method and testing device for semiconductor integrated circuits
KR100590920B1 (ko) * 1999-06-30 2006-06-19 비오이 하이디스 테크놀로지 주식회사 액정표시소자의 구동방법

Cited By (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100590920B1 (ko) * 1999-06-30 2006-06-19 비오이 하이디스 테크놀로지 주식회사 액정표시소자의 구동방법
US6879174B2 (en) * 2000-09-29 2005-04-12 Sharp Kabushiki Kaisha Testing method and testing device for semiconductor integrated circuits
KR100446460B1 (ko) * 2001-01-16 2004-09-01 엔이씨 일렉트로닉스 가부시키가이샤 액정디스플레이의 구동법과 구동회로, 및 휴대용 전자장치
US7046223B2 (en) 2001-01-16 2006-05-16 Nec Electronics Corporation Method and circuit for driving liquid crystal display, and portable electronic device
US7477227B2 (en) 2001-01-16 2009-01-13 Nec Electronics Corporation Method and driving circuit for driving liquid crystal display, and portable electronic device

Similar Documents

Publication Publication Date Title
EP0382567B1 (en) Liquid crystal display device and driving method therefor
US6239779B1 (en) Active matrix type liquid crystal display apparatus used for a video display system
KR920000355B1 (ko) 디스플레이 패널 구동장치
JP3148972B2 (ja) カラー表示装置の駆動回路
US20070146281A1 (en) Display device and driving method of display device
JPH11259053A (ja) 液晶表示装置
JPH07140933A (ja) 液晶表示装置の駆動方法
JP2854621B2 (ja) 表示装置の駆動回路
JPH05173503A (ja) 液晶表示装置のデータドライバ回路
JP2854620B2 (ja) 表示装置の駆動方法
JP3230408B2 (ja) 表示装置
JP2000221925A (ja) 液晶駆動回路
JP2835247B2 (ja) 液晶表示装置
JPH02170784A (ja) 液晶パネルを駆動するためのラインメモリ回路
JPH02184816A (ja) アクティブマトリックス形液晶表示装置
JP4577923B2 (ja) 表示装置の制御回路
JP3420392B2 (ja) 液晶表示装置及び垂直走査方法
JP2524113B2 (ja) 液晶表示装置
JPH0720823A (ja) 映像信号表示方法及び表示装置
JP2524112B2 (ja) 液晶表示装置
JP2000206940A (ja) 液晶表示駆動装置
JP4454068B2 (ja) 表示装置の制御回路
JP2692343B2 (ja) 表示装置とその制御方法およびドライブ回路
JPH0628863Y2 (ja) 液晶表示装置
JPH07121098B2 (ja) 液晶マトリクス・パネルの駆動方法

Legal Events

Date Code Title Description
A02 Decision of refusal

Free format text: JAPANESE INTERMEDIATE CODE: A02

Effective date: 20001107