JPH05169723A - Image forming device - Google Patents

Image forming device

Info

Publication number
JPH05169723A
JPH05169723A JP34433391A JP34433391A JPH05169723A JP H05169723 A JPH05169723 A JP H05169723A JP 34433391 A JP34433391 A JP 34433391A JP 34433391 A JP34433391 A JP 34433391A JP H05169723 A JPH05169723 A JP H05169723A
Authority
JP
Japan
Prior art keywords
line
light
input
signal
clock
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP34433391A
Other languages
Japanese (ja)
Inventor
Tadayuki Kajiwara
忠之 梶原
Hiroyuki Yamada
博之 山田
達哉 ▲吉▼田
Tatsuya Yoshida
Yuji Majima
裕治 真島
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Panasonic Holdings Corp
Original Assignee
Matsushita Electric Industrial Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Matsushita Electric Industrial Co Ltd filed Critical Matsushita Electric Industrial Co Ltd
Priority to JP34433391A priority Critical patent/JPH05169723A/en
Publication of JPH05169723A publication Critical patent/JPH05169723A/en
Pending legal-status Critical Current

Links

Landscapes

  • Dot-Matrix Printers And Others (AREA)
  • Printers Or Recording Devices Using Electromagnetic And Radiation Means (AREA)
  • Exposure Or Original Feeding In Electrophotography (AREA)

Abstract

PURPOSE:To lower light energy of 1 line so as to reduce quantity of toner by providing a control means for making a light-emitting device emit light in a number of times less than the number of times of repetition necessary for forming 1 line. CONSTITUTION:An LED (light emitting diode) controller is constituted of a memory control circuit 131, a memory circuit 132, a serial/parallel converter 133, a temporary memory 134, a light emitting section 135, a timing control circuit 136, and a print select means 137. When a normal printing is to be performed, a light-emitting device is made to emit light a plurality of times by obtaining the same image information for forming 1 line. For confirming layout of sentence, size and type of character or at printing where high quality print is not necessary, the light-emitting device is made to emit light less times than in normal printing by the same image information for forming 1 line. Thus, quantity of toner to be attached to a photosensitive body can be reduced by lowering light energy for 1 line, so that consuming quantity of the toner can be reduced.

Description

【発明の詳細な説明】Detailed Description of the Invention

【0001】[0001]

【産業上の利用分野】本発明は、行方向及び、列方向の
直交マトリクスを構成する画像データを印字するページ
プリンタ等の画像形成装置に関するもので、特に画像形
成装置の露光手段の光源に発光ダイオード(以下、LE
Dと略称する)素子を1ラインのドット数だけ1列に並
べて固定したLEDアレイヘッドを使用したページプリ
ンタに関するものである。
BACKGROUND OF THE INVENTION 1. Field of the Invention The present invention relates to an image forming apparatus such as a page printer which prints image data forming an orthogonal matrix in the row and column directions, and more particularly to a light source of exposure means of the image forming apparatus. Diode (hereinafter LE
The present invention relates to a page printer using an LED array head in which elements (hereinafter abbreviated as D) are arranged in a row and fixed for one line of dots.

【0002】[0002]

【従来の技術】近年、コンピュータ等の出力機としてペ
ージプリンタが使用されるようになってきた。このペー
ジプリンタには電気信号を光信号に変換して感光体を露
光する書き込みデバイスが必要であるが、これまでは解
像度、記録スピードに優れるレーザビーム走査方式が多
く用いられてきた。しかしながら、このレーザビーム走
査方式ではその構成上装置が大型となる欠点を有してい
たため、小型化に有利なLEDアレイヘッドを使用した
ページプリンタが利用されるようになってきた。
2. Description of the Related Art In recent years, page printers have come to be used as output devices for computers and the like. This page printer requires a writing device that converts an electric signal into an optical signal and exposes a photoconductor, but until now, a laser beam scanning method excellent in resolution and recording speed has been widely used. However, this laser beam scanning system has a drawback that the device is large in size due to its configuration, so that page printers using an LED array head, which is advantageous for miniaturization, have come to be used.

【0003】以下、画像形成装置についてLEDプリン
タを例にして説明する。図5は画像形成装置の機構部の
概略構成図、図6は画像形成装置の機構部の要部斜視
図、図7は画像形成装置のLEDアレイの動作説明図で
ある。図5、図6において、1はモータ(図示せず)に
より矢印A方向に駆動される感光性ドラムで、この感光
性ドラム1は、有機光導電性材料の層でコーティングさ
れた、金属シリンダで構成されており、印字中は回転し
続け、1ページ印字する毎に数回回転する。感光性ドラ
ム1は印字を行なう部分に画像を形成する前にクリーニ
ング部2で、物理的、電気的に清浄化されることによ
り、感光性ドラム1のドラム表面3に静電潜像を保持す
るための前処理が施される。まず、物理的清浄化は、ゴ
ム製のクリーニングブレード4により、前のサイクルで
ドラムに残存したトナーを感光性ドラム1からこすり落
とすことにより行なわれ、このこすり落とされたトナー
は廃トナー入れ(図示せず)へ回収される。静電的清浄
化は、除電用ランプ5で感光性ドラム1の有機光導電性
材料の層に光を照射し、感光性ドラム1に前のサイクル
で残留した電荷を中性化することにより行なわれる。次
に、清浄化されたドラム表面3は、感光性ドラム1が回
転して、コロナ発生器6によって生じるイオン化領域を
感光性ドラム1の有機光導電性材料の層が通過すること
により、負の電荷が、コロナ発生器6からドラム表面3
に移動し、ドラム表面3は600ボルトの負の電荷によ
って均一に帯電される。この負の電荷によって均一に帯
電されたドラム表面3は、LEDアレイヘッド8を構成
する画像に応じた位置のLED素子を発光させ焦点をあ
わせたLED光7がドラム表面3へ照射されることによ
り、ドラム表面3の照射された領域の表面電位が放電
し、静電潜像が形成される。
An image forming apparatus will be described below by taking an LED printer as an example. 5 is a schematic configuration diagram of a mechanical portion of the image forming apparatus, FIG. 6 is a perspective view of a main portion of the mechanical portion of the image forming apparatus, and FIG. 7 is an operation explanatory diagram of an LED array of the image forming apparatus. In FIGS. 5 and 6, 1 is a photosensitive drum driven by a motor (not shown) in the direction of arrow A. The photosensitive drum 1 is a metal cylinder coated with a layer of an organic photoconductive material. It is configured so that it continues to rotate during printing and rotates several times for each page printed. The photosensitive drum 1 is physically and electrically cleaned by a cleaning unit 2 before an image is formed on a portion to be printed, thereby holding an electrostatic latent image on the drum surface 3 of the photosensitive drum 1. Pre-treatment for First, the physical cleaning is performed by scraping off the toner remaining on the drum in the previous cycle from the photosensitive drum 1 by the rubber cleaning blade 4, and the scraped toner is put in the waste toner (see FIG. (Not shown). The electrostatic cleaning is performed by irradiating the layer of the organic photoconductive material of the photosensitive drum 1 with light with the charge eliminating lamp 5 to neutralize the charges remaining on the photosensitive drum 1 in the previous cycle. Be done. The cleaned drum surface 3 is then rendered negative by the rotation of the photosensitive drum 1 and the passage of the layer of organic photoconductive material of the photosensitive drum 1 through the ionization region created by the corona generator 6. The charge is transferred from the corona generator 6 to the drum surface 3
The drum surface 3 is uniformly charged by the 600 volt negative charge. The drum surface 3 that has been uniformly charged by the negative charges emits focused LED light 7 to the LED surface at a position corresponding to the image forming the LED array head 8 to irradiate the drum surface 3. The surface potential of the irradiated area of the drum surface 3 is discharged and an electrostatic latent image is formed.

【0004】現像部11では、ドラム表面3に形成され
た静電潜像に、現像剤であるトナー粒子12を付着させ
る。このトナー粒子12は、鉄の粒子と結合した黒い合
成樹脂からなる粉末状の物質で、トナー粒子12を構成
する鉄の粒子が永久磁石を有する金属の回転シリンダ1
3によってトナー粒子12を構成する合成樹脂とともに
吸引される。トナー粒子12を構成する合成樹脂は、負
の直流電源(図示せず)に接続された回転シリンダ13
にこすりつけられることによって、負の表面電荷を得
る。このトナー粒子12が得た静電荷は、トナー粒子1
2が、LED光7により露光されたドラム表面3の領域
には付着するが、露光されなかったドラム表面3の領域
からは反発するような静電荷である。
In the developing section 11, toner particles 12 as a developer are attached to the electrostatic latent image formed on the drum surface 3. The toner particles 12 are powdery substances made of black synthetic resin combined with iron particles, and the iron particles constituting the toner particles 12 are metal rotary cylinders 1 having permanent magnets.
3 is sucked together with the synthetic resin forming the toner particles 12. The synthetic resin forming the toner particles 12 is a rotary cylinder 13 connected to a negative DC power source (not shown).
A negative surface charge is obtained by being rubbed against. The electrostatic charge obtained by the toner particles 12 is the toner particles 1
2 is an electrostatic charge that adheres to the area of the drum surface 3 exposed by the LED light 7 but repels from the area of the drum surface 3 that is not exposed.

【0005】転写部14では、ドラム表面3上に形成さ
れたトナー像がプリント紙15に転写される。この転写
されるとき、プリント紙15はドラム表面3の速度と同
じ速度で搬送されドラム表面3に接触する。コロナアセ
ンブリ16は、プリント紙15の感光性ドラム1とは反
対側から正の電荷を与え、ドラム表面3から負に帯電し
たトナー粒子12を引き離しプリント紙15へ付着させ
る。静電荷除去器17は負の電荷を有するドラム表面3
と正の電荷を有するプリント紙15との間の吸引力を弱
めて、プリント紙15が感光性ドラム1に巻き付くのを
防止している。トナー粒子12が付着したプリント紙1
5は転写部14から定着部18に移動し、感光性ドラム
1は回転してクリーニング部2により、次の静電潜像を
保持するための前処理が施される。
In the transfer section 14, the toner image formed on the drum surface 3 is transferred to the print paper 15. During this transfer, the print paper 15 is conveyed at the same speed as the drum surface 3 and comes into contact with the drum surface 3. The corona assembly 16 applies a positive charge from the side of the print paper 15 opposite to the photosensitive drum 1 to separate the negatively charged toner particles 12 from the drum surface 3 and attach them to the print paper 15. The static charge remover 17 has a drum surface 3 having a negative charge.
The suction force between the print paper 15 and the print paper 15 having a positive charge is weakened to prevent the print paper 15 from winding around the photosensitive drum 1. Print paper 1 with toner particles 12 attached
5 moves from the transfer unit 14 to the fixing unit 18, the photosensitive drum 1 rotates, and the cleaning unit 2 performs pretreatment for holding the next electrostatic latent image.

【0006】定着部18では、熱と圧力によってトナー
粒子12が融解してプリント紙15に押し付けられ、プ
リント紙15へトナー像が定着される。この定着部18
は、高輝度ランプ19によって内部加熱される非粘着性
の加熱ローラ(融着ローラ)20と、加熱ローラ20に
接して設けられこの加熱ローラ20により押圧するとわ
ずかに縮み、加熱ローラ20との接触面積が広くなる軟
らかい部材で構成された加圧ローラ21とからなり、加
熱ローラ20と加圧ローラ21との間を、プリント紙1
5がトナー粒子12の付着した面を加熱ローラ20側に
して通過するよう構成されている。この加熱ローラ20
と加圧ローラ21との間をプリント紙15が通過すると
き、プリント紙15に付着したトナー粒子12が融解し
て紙の繊維に押し込まれる。
In the fixing section 18, the toner particles 12 are melted and pressed against the print paper 15 by heat and pressure, and the toner image is fixed on the print paper 15. This fixing unit 18
Is a non-adhesive heating roller (fusing roller) 20 that is internally heated by the high-intensity lamp 19 and is provided in contact with the heating roller 20. When the heating roller 20 presses, the heating roller 20 contracts slightly and contacts the heating roller 20. The pressure roller 21 is composed of a soft member having a large area, and the print paper 1 is provided between the heating roller 20 and the pressure roller 21.
5 is configured to pass with the surface on which the toner particles 12 are attached facing the heating roller 20. This heating roller 20
When the print paper 15 passes between the pressure roller 21 and the pressure roller 21, the toner particles 12 attached to the print paper 15 are melted and pushed into the fibers of the paper.

【0007】ここで、静電潜像の形成について図6、図
7によりさらに説明する。LEDアレイヘッド8は図7
に示すようにデータとイネーブル信号の両方がアクティ
ブになる事によってLED光7を発生し、データかイネ
ーブル信号のどちらかがインアクティブになる事によっ
て発生を止める。LEDアレイヘッド8によって発生し
たLED光7は、ロッドレンズアレイ9でドラム表面3
に焦点が合わせられる。このLED光7がドラム表面3
へ照射されるとともに、感光性ドラム1が矢印A方向に
回転し、ドラム表面3がラスタ像で覆われる。
The formation of the electrostatic latent image will be further described with reference to FIGS. 6 and 7. The LED array head 8 is shown in FIG.
As shown in (3), the LED light 7 is generated when both the data and the enable signal become active, and stopped when either the data or the enable signal becomes inactive. The LED light 7 generated by the LED array head 8 is reflected by the rod lens array 9 on the drum surface 3
Focus on. This LED light 7 is on the drum surface 3
The photosensitive drum 1 is rotated in the direction of arrow A while being irradiated with, and the drum surface 3 is covered with a raster image.

【0008】このとき、感光性ドラム1を回転させる主
モータ(図示せず)の速度は、LED光7がドラム表面
3上に発光する度に300分の1インチづつドラム表面
3が移動するよう同期がとられ、LEDアレイヘッド8
には、このLEDアレイヘッド8より発生するLED光
7が、ライン10に沿って300分の1インチ毎にドラ
ム表面3を照射するようLED素子が配置されている。
その結果1インチ四方当りのドット数(dpi)が30
0ドット×300ドットの解像度が得られる。以下、プ
リンタの解像度を300dpiとして説明を進める。
At this time, the speed of the main motor (not shown) for rotating the photosensitive drum 1 is such that the drum surface 3 moves by 1/300 inch each time the LED light 7 is emitted onto the drum surface 3. Synchronized, LED array head 8
LED elements are arranged so that the LED light 7 generated from the LED array head 8 irradiates the drum surface 3 along the line 10 every 1/300 inch.
As a result, the number of dots per 1 inch square (dpi) is 30.
A resolution of 0 dots × 300 dots can be obtained. Hereinafter, the description will be made assuming that the resolution of the printer is 300 dpi.

【0009】感光性ドラム1へのLED光7の照射後、
ドラム表面3には不可視の静電潜像が形成される。
After irradiating the photosensitive drum 1 with the LED light 7,
An invisible electrostatic latent image is formed on the drum surface 3.

【0010】つまり、ドラム表面3のLED光7の照射
により露光された部分は放電により約100ボルトの負
電位になっており、LED光7が照射されず露光されな
かった部分は600ボルトの負電位が存在している。
That is, the portion of the drum surface 3 exposed by the irradiation of the LED light 7 has a negative potential of about 100 V due to the discharge, and the portion not exposed by the LED light 7 and not exposed is a negative potential of 600 V. There is an electric potential.

【0011】次に、LEDアレイヘッド8を制御する制
御部について説明する。コントローラ部22は、中央演
算処理装置(以下、CPUと略称する)や、文字のドッ
トパターンすなわちビットマップ像が記憶されている読
み出し専用メモリ(以下、ROMと略称する)や、追加
される文字のビットマップ像のデータが記憶されている
ROMカートリッジや、パーソナルコンピュータ等の外
部デバイスから入力されるコード化画像データ等を記憶
する読み出し、書き込み可能なメモリ(以下、DRAM
と略称する)や、プリンタエンジンを制御するエンジン
コントローラからなり、外部デバイス等から送られてく
る印字データを画像ビットマップイメージデータに変換
し、さらにこの画像ビットマップイメージデータをLE
D制御部23を駆動する画像ドット信号に置き換えシリ
アルでLED制御部23へ出力する。LED制御部23
ではコントローラ部22より送られてきた画像ドット信
号によりLEDアレイ24を駆動してLED素子を発光
させドラム表面3を露光する。
Next, the control unit for controlling the LED array head 8 will be described. The controller unit 22 includes a central processing unit (hereinafter, abbreviated as CPU), a read-only memory (hereinafter, abbreviated as ROM) in which a dot pattern of a character, that is, a bitmap image is stored, and a character to be added. A readable / writable memory (hereinafter referred to as a DRAM) that stores a ROM cartridge that stores bitmap image data, coded image data that is input from an external device such as a personal computer, and the like.
Abbreviated as ") or an engine controller for controlling a printer engine, which converts print data sent from an external device or the like into image bitmap image data, and further converts the image bitmap image data to LE.
It is replaced with an image dot signal that drives the D control unit 23, and serially output to the LED control unit 23. LED control unit 23
Then, the LED array 24 is driven by the image dot signal sent from the controller section 22 to cause the LED elements to emit light, and the drum surface 3 is exposed.

【0012】図8は、図6の画像形成装置のコントロー
ラ部22のブロック図である。図8において、25は1
6ビットから成るCPUでコントローラ部22の動作を
制御している。26はROMコントローラで、プログラ
ムROM27が記憶しているCPU25が実行すべきプ
ログラムデータ、フォントROM28が記憶している文
字フォントのビットマップパターンデータ、フォントカ
ード29、およびフォントカード30が記憶しているオ
プションの文字フォントのビットマップデータを、CP
U25からのアドレス情報に従いデータバス31を介し
て入力し、主データバス32に出力する。このフォント
カード29、およびフォントカード30はコネクタイン
式のROMカード形式になっている。33はコントロー
ルパネル(図示せず)等を含む、画像プリント処理に関
わるシステムを構成するプリンタエンジン部である。3
4はエンジンコントローラで、エンジンインターフェー
ス35を介して、CPU25からのアドレス情報、およ
びデータに従ったプリンタエンジン部33の制御、プリ
ンタエンジン部33からのデータ読み込みを行うととも
に、外部デバイス36からのコード化画像データがパラ
レルインターフェース37を介して入力される。さらに
エンジンコントローラ34は、プリンタエンジン部33
のコントロールパネルからの、プリントステイタス、ペ
ージカウント等の情報を記憶するために設けられている
エレクトリック イレーサブル プログラマブル RO
M(以下、EEPROMと略称する)38に対して、C
PU25からのアドレス情報に従って、情報の読みだし
書き込みを行う。39は外部デバイス36から入力され
るコード化画像データ、文字フォントのビットマップデ
ータ、およびその他のデータを記憶する随時読み出し書
き込みが可能なDRAM、40はDRAM39に対し
て、データの読み出し書き込みに必要なDRAMアドレ
ス情報、およびタイミング信号を、CPU25からのア
ドレス情報に従い発生し、DRAM39へデータアクセ
スを行うとともに、主データバス32の調停、およびD
RAM39のデータリフレッシュを行うDRAMコント
ローラである。さらにDRAMコントローラ40は、D
RAM39に記憶された画像データをパラレルシリアル
変換し、クロック発生器41からのクロックをLED制
御部23が分周したビデオデータ同期信号(VCLK)
に同期して、LED制御部23へ画像ビットマップイメ
ージデータとして出力する。また、DRAMコントロー
ラ40は、外部デバイス36またはプリンタエンジン部
33のコントロールパネルの情報に従って、画像を重ね
合わせたりオフセットさせるために、画像データをシフ
トさせる機能を持つ。なお、DRAM39のメモリエリ
アは、拡張DRAM42、43により拡大することがで
きる。
FIG. 8 is a block diagram of the controller unit 22 of the image forming apparatus of FIG. In FIG. 8, 25 is 1
The operation of the controller unit 22 is controlled by the 6-bit CPU. Reference numeral 26 is a ROM controller, which is program data stored in the program ROM 27 to be executed by the CPU 25, bitmap data of character fonts stored in the font ROM 28, font card 29, and options stored in the font card 30. CP of the character font bitmap data
It is input via the data bus 31 according to the address information from U25 and output to the main data bus 32. The font card 29 and the font card 30 are in a connector-in type ROM card format. Reference numeral 33 is a printer engine unit that constitutes a system relating to image print processing, including a control panel (not shown) and the like. Three
An engine controller 4 controls the printer engine unit 33 according to the address information and data from the CPU 25 via the engine interface 35, reads data from the printer engine unit 33, and encodes the data from the external device 36. Image data is input via the parallel interface 37. Further, the engine controller 34 includes a printer engine unit 33.
An electric-erasable programmable RO that is provided to store information such as print status and page count from the control panel of
For M (hereinafter abbreviated as EEPROM) 38, C
Information is read and written according to the address information from the PU 25. Reference numeral 39 denotes a DRAM which stores coded image data input from the external device 36, bit map data of a character font, and other data, and which can be read and written at any time, and 40 is necessary for reading and writing data to the DRAM 39. DRAM address information and a timing signal are generated in accordance with the address information from the CPU 25 to perform data access to the DRAM 39, arbitration of the main data bus 32, and D
A DRAM controller for refreshing the data in the RAM 39. Further, the DRAM controller 40 is
Video data synchronization signal (VCLK) obtained by converting the image data stored in the RAM 39 into parallel-serial data and dividing the clock from the clock generator 41 by the LED control unit 23.
In synchronization with the above, the image data is output to the LED control unit 23 as image bitmap image data. Further, the DRAM controller 40 has a function of shifting the image data in order to superimpose or offset the image according to the information on the control panel of the external device 36 or the printer engine unit 33. The memory area of the DRAM 39 can be expanded by the expanded DRAMs 42 and 43.

【0013】ここで、LED制御部23はビデオデータ
同期信号(VCLK)に同期して図5に示すLEDアレ
イヘッド8にシリアルでデータを出力すると共にドラム
表面3が300分の1インチ移動する間に1ライン分の
ドットを発光するようにタイミングを管理しながらイネ
ーブル信号を出力する。このとき、1ライン中にあるn
個のLED素子を1度に全て発光させると、発光に要す
る電流が大きくなり装置の電源に要求される電流容量が
大きくなるため、通常n個のLED素子を複数分割(少
なくとも2分割)して発光させることで発光に要する電
流を小さく抑える方式が多くとられている。ここでは分
割数を4とし、1ラインのドット数を2560個として
説明する。
Here, the LED control section 23 outputs data serially to the LED array head 8 shown in FIG. 5 in synchronization with the video data synchronizing signal (VCLK), and while the drum surface 3 moves by 1/300 inch. The enable signal is output while controlling the timing so that the dots for one line are emitted. At this time, n in one line
If all the LED elements are made to emit light at one time, the current required for light emission becomes large and the current capacity required for the power supply of the device becomes large. Therefore, normally n LED elements are divided into a plurality of pieces (at least two pieces). Many methods have been adopted in which the current required for light emission is reduced by making it emit light. Here, it is assumed that the number of divisions is 4 and the number of dots in one line is 2560.

【0014】図9にLED制御部23のブロック図を示
す。図9においてメモリコントロール回路44は図8に
示すところのDRAMコントローラ40と同様の働き
を、またメモリ回路45は図7に示すところのDRAM
39或は拡張DRAM42、拡張DRAM43と同様の
働きをするものであるため詳細な説明を省略する。46
はメモリコントロール回路44から送られてくるシリア
ルのデータを順次シフトしながら1ライン分保持してお
くシリアル‐パラレル変換部、47はシリアル‐パラレ
ル変換部46に保持されている1ライン分のデータをラ
ッチして保持しておく一時記憶部、48はクロックをカ
ウントしながらメモリコントロール回路44、シリアル
‐パラレル変換部46、一時記憶部47、及び発光のタ
イミングを管理、発生、出力するタイミング制御回路、
49は一時記憶部47に記憶されているデータによりタ
イミング制御回路48によってイネーブルされた部分の
LED素子を発光させる発光部である。
FIG. 9 shows a block diagram of the LED control section 23. In FIG. 9, a memory control circuit 44 functions similarly to the DRAM controller 40 shown in FIG. 8, and a memory circuit 45 shows a DRAM circuit shown in FIG.
39, or the expanded DRAM 42 and the expanded DRAM 43, which have the same functions as those of the expanded DRAM 42 and the expanded DRAM 43. 46
Is a serial-parallel conversion unit for sequentially shifting the serial data sent from the memory control circuit 44 and holding it for one line, and 47 is for the data for one line held by the serial-parallel conversion unit 46. A temporary storage unit for latching and holding, 48 is a memory control circuit 44 while counting clocks, a serial-parallel conversion unit 46, a temporary storage unit 47, and a timing control circuit for managing, generating, and outputting light emission timing,
Reference numeral 49 is a light emitting unit that emits light from the portion of the LED element enabled by the timing control circuit 48 based on the data stored in the temporary storage unit 47.

【0015】図10にシリアル‐パラレル変換部46、
一時記憶部47、及び発光部49の回路図を示す。図1
0において50〜52はVCLKに同期してシリアルで
入力されるデータをパラレルの形に変換するシリアル‐
パラレル変換部46を構成するシフトレジスタ、53〜
55はシフトレジスタ50〜52によりパラレル変換さ
れたデータをNLA信号に同期して保持する一時記憶部
47を構成する8bitラッチ、56〜58は8bit
ラッチ53〜55に保持されているデータとタイミング
制御回路48から出力されるSTR1〜4とに従って、
それぞれの信号に対応するLED59〜82を点灯させ
るドライバである。
FIG. 10 shows a serial-parallel converter 46,
The circuit diagram of the temporary storage part 47 and the light emission part 49 is shown. Figure 1
In 0, 50 to 52 are serial-converting serially input data into a parallel form in synchronization with VCLK.
Shift registers constituting the parallel conversion unit 46, 53-
55 is an 8-bit latch that constitutes the temporary storage unit 47 that holds the data parallel-converted by the shift registers 50 to 52 in synchronization with the NLA signal, and 56 to 58 are 8-bit latches.
According to the data held in the latches 53 to 55 and the STRs 1 to 4 output from the timing control circuit 48,
It is a driver that lights the LEDs 59 to 82 corresponding to each signal.

【0016】図11にタイミング制御回路48の回路図
を示す。図11において83はクロック発生器41から
送られてくる基準クロック(CKIN)を分周して所望
の周波数(ここではCKINの1/4の周波数)のクロ
ック(VCLK)を発生する2bitカウンタ、84、
85はラスタ基準信号を起点として1ライン分の時間
(ドラム表面3が300分の1移動する時間)VCLK
のカウントを行う8bitカウンタ及び4bitカウン
タ。87〜95は4入力AND、96はインバータ、9
7〜105は3入力AND、106〜115はフリップ
フロップ、116〜123はイネーブル付きフリップフ
ロップ、124〜127は2入力AND、128〜13
0は2入力ORである。以上のように構成されたタイミ
ング制御回路48について以下その動作を説明する。
FIG. 11 shows a circuit diagram of the timing control circuit 48. In FIG. 11, reference numeral 83 is a 2-bit counter for dividing a reference clock (CKIN) sent from the clock generator 41 to generate a clock (VCLK) of a desired frequency (here, a frequency of ¼ of CKIN), 84 ,
Reference numeral 85 is a time for one line from the raster reference signal as a starting point (time for the drum surface 3 to move by 1/300) VCLK
8-bit counter and 4-bit counter for counting 87-95 are 4-input AND, 96 is an inverter, 9
7 to 105 are 3-input ANDs, 106 to 115 are flip-flops, 116 to 123 are enable flip-flops, 124 to 127 are 2 input ANDs, 128 to 13
0 is a 2-input OR. The operation of the timing control circuit 48 configured as above will be described below.

【0017】4入力AND87はVCLKをカウントす
る8bitカウンタ84と4bitカウンタ85との出
力のうち下位4bitが“0001”を示した時に信号
線A1を介して3入力AND97に1を出力する。また
4入力AND89は8bitカウンタ84と4bitカ
ウンタ85との出力のうち第5bit目から第8bit
目までの4bitが“0000”を示した時に信号線B
0を介して3入力AND97に1を出力する。同様に4
入力AND91は8bitカウンタ84と4bitカウ
ンタ85との出力のうち上位4bitが“0000”を
示した時に信号線C0を介して3入力AND97に1を
出力する。この3入力AND97は入力される信号が全
て1のとき信号として1を出力する。3入力AND97
から出力される信号はノイズを防止するためフリップフ
ロップ106に入力され、インバータ96を介して送ら
れてくるVCLKに同期して信号線HEX1に信号を出
力する。以下、同様にして4入力AND87〜95、3
入力AND97〜105及びフリップフロップ106〜
115によって信号線HEX640、HEX641、H
EX1280、HEX1281、HEX1920、HE
X1921、HEX2560に所望のカウント数が出力
される。ここで信号線HEX1、HEX640、HEX
641、HEX1280、HEX1281、HEX19
20、HEX1921、HEX2560へ出力される信
号は幅がVCLK1クロック分であるパルス信号なので
これらの信号をイネーブル付きフリップフロップ116
〜123にクロックとしてそれぞれ入力することによ
り、例えば信号線HEX1を介して信号が送られてくる
のと同時に0から1に変化する信号がイネーブル付きフ
リップフロップ116から出力される。以下、同様にし
てイネーブル付きフリップフロップ117〜123から
もそれぞれのタイミングで0から1に変化する信号が出
力される。これらのイネーブル付きフリップフロップ1
16とイネーブル付きフリップフロップ117の出力を
それぞれ2入力AND124に入力することで、この2
入力AND124から信号線STR1へラスタ基準信号
を起点として1クロック目から640クロック目までの
期間信号が出力される。以下、同様に641クロック目
から1280クロック目までの期間2入力AND125
からは信号線STR2へ、1281クロック目から19
20クロック目までの期間2入力AND126から信号
線STR3へ、1921クロック目から2560クロッ
ク目までの期間2入力AND127からは信号線STR
4へ信号が出力され、STR1の期間は1番目から64
0番目のLED素子を、STR2の期間は641から1
280番目のLED素子を、STR3の期間は1281
から1920番目のLED素子を、STR4の期間は1
921から2560番目のLED素子をそれぞれ発光さ
せる。2入力OR128〜130はパワーオン時と信号
線STRに信号が出た時に1つ前に出力された信号線S
TRに信号を出力しているイネーブル付きフリップフロ
ップをリセットする信号を出力する。また、フリップフ
ロップ115はシリアル‐パラレル変換部46及び一時
記憶部47の内部をリセットする期間後、信号線STR
1〜4をイネーブルとする信号を発生している。3入力
AND105、フリップフロップ114は1ライン分の
データがシリアル‐パラレル変換部46に入力され終え
たタイミングでNLA信号を出力しデータを一時記憶部
47にラッチさせる。
The 4-input AND 87 outputs 1 to the 3-input AND 97 via the signal line A1 when the lower 4 bits of the outputs of the 8-bit counter 84 and the 4-bit counter 85 for counting VCLK indicate "0001". Further, the 4-input AND 89 outputs the output from the 8-bit counter 84 and the 4-bit counter 85, from the fifth bit to the eighth bit.
Signal line B when 4 bits up to the eye indicate "0000"
1 is output to the 3-input AND 97 via 0. Similarly 4
The input AND 91 outputs 1 to the 3-input AND 97 via the signal line C0 when the upper 4 bits of the outputs of the 8-bit counter 84 and the 4-bit counter 85 indicate "0000". The 3-input AND 97 outputs 1 as a signal when all input signals are 1. 3-input AND97
The signal output from is input to the flip-flop 106 to prevent noise, and outputs the signal to the signal line HEX1 in synchronization with VCLK sent via the inverter 96. Similarly, four-input AND 87 to 95, 3
Input AND 97-105 and flip-flop 106-
115 signal lines HEX640, HEX641, H
EX1280, HEX1281, HEX1920, HE
A desired count number is output to X1921 and HEX2560. Here, the signal lines HEX1, HEX640, and HEX
641, HEX1280, HEX1281, HEX19
Since the signals output to 20, HEX1921, and HEX2560 are pulse signals whose width is one VCLK clock, these signals are enabled in the flip-flop 116 with enable.
By inputting each as a clock to ~ 123, a signal which changes from 0 to 1 is output from the enable flip-flop 116 at the same time as a signal is sent through the signal line HEX1, for example. In the same manner, the enable flip-flops 117 to 123 also output signals that change from 0 to 1 at each timing. Flip-flop with these enable 1
16 and the output of the flip-flop 117 with enable are input to the 2-input AND 124, respectively.
The period signal from the first clock to the 640th clock is output from the input AND 124 to the signal line STR1 with the raster reference signal as the starting point. Similarly, in the following, the period 2 input AND125 from the 641st clock to the 1280th clock
To the signal line STR2 from the 1281th clock to 19th
From the 2-input AND 126 of the 20th clock to the signal line STR3, from the 2-input AND 127 of the 1921st clock to the 2560th clock of the signal line STR
The signal is output to 4 and the period of STR1 is 64 from the first
The 0th LED element is changed from 641 to 1 during the STR2 period.
The 280th LED element is 1281 during the STR3 period
From the 1920th LED element to the STR4 period is 1
The LED elements 921 to 2560 are made to emit light, respectively. The 2-input ORs 128 to 130 are the signal lines S which are output one before when the power is turned on and when a signal is output to the signal line STR.
A signal for resetting the enable flip-flop that outputs a signal to TR is output. In addition, the flip-flop 115 resets the insides of the serial-parallel conversion unit 46 and the temporary storage unit 47, and then the signal line STR.
A signal for enabling 1-4 is generated. The 3-input AND 105 and the flip-flop 114 output the NLA signal and latch the data in the temporary storage unit 47 at the timing when the data for one line is completely input to the serial-parallel conversion unit 46.

【0018】以上の動作を示したタイムチャートおよび
1ライン分の画像を図12に示す。図12においてTの
示す時間が1ライン分の画像を形成する時間(ドラム表
面3が300分の1インチ移動する時間)であり、Lの
示す時間がLEDアレイヘッド8を構成する2560個
あるLED素子を4分割した1ブロック分の640個の
LED素子が発光する時間でL=T/4である。
FIG. 12 shows a time chart showing the above operation and an image for one line. In FIG. 12, the time indicated by T is the time for forming an image for one line (the time when the drum surface 3 moves by 1/300 inch), and the time indicated by L is 2560 LEDs forming the LED array head 8. L = T / 4 is the time during which one block of 640 LED elements obtained by dividing the element into four emits light.

【0019】[0019]

【発明が解決しようとする課題】しかしながら、上記従
来の構成では、文章のレイアウトや文字のサイズ、書体
を確認するためや高印字品質を必要としない印字の時
も、通常と同じ印字動作を行いトナーの消費量は常に一
定で、このような印字の回数が増加すればトナーの消費
量の増加という問題点を有していた。
However, in the above-mentioned conventional configuration, the same printing operation is performed as usual to confirm the layout of the text, the size of the characters, the typeface, and when printing does not require high print quality. The toner consumption is always constant, and there is a problem that the toner consumption increases as the number of times of printing increases.

【0020】本発明は上記従来の問題点を解決するもの
で、文章のレイアウトや文字のサイズ、書体を確認する
ためや高印字品質を必要としない印字の時と通常印字の
時を区別し、文章のレイアウトや文字のサイズ、書体を
確認するためや高印字品質を必要としない印字の時はト
ナーの消費量を低減させる画像形成装置を提供すること
を目的とする。
The present invention solves the above-mentioned conventional problems by distinguishing between the case of printing for confirming the layout of the text, the size of characters, the typeface, and the case of printing that does not require high print quality, and the case of normal printing. An object of the present invention is to provide an image forming apparatus for reducing the amount of toner consumption for checking the layout of text, the size of characters, the typeface, and for printing that does not require high print quality.

【0021】[0021]

【課題を解決するための手段】この目的を達成するため
に本発明の画像形成装置は、感光体表面の移動方向に対
し垂直に並べられた複数の発光素子と、この発光素子を
画像情報に応じて発光させる発光駆動手段と、この発光
駆動手段による発光素子の発光を同一の画像情報で複数
回繰り返すことにより1ラインを形成する第1の制御
と、この1ラインを形成するために必要な繰り返し回数
より少ない回数発光素子を発光させ1ラインを形成する
第2の制御とを行う制御手段と、前記制御手段の制御の
切り換えを行う印字選択手段とを備えた。
In order to achieve this object, an image forming apparatus of the present invention comprises a plurality of light emitting elements arranged perpendicularly to the moving direction of the surface of a photoconductor, and the light emitting elements used as image information. It is necessary to form one line by repeating the light emission drive means for emitting light in response to the light emission drive means, and repeating the light emission of the light emitting element by the light emission drive means a plurality of times with the same image information. A control means for performing a second control for forming one line by causing the light emitting element to emit light less than the number of times of repetition, and a print selection means for switching control of the control means are provided.

【0022】[0022]

【作用】本発明は上記した構成により、通常印字させる
時は発光素子を同一の画像情報で複数回発光させ1ライ
ンを形成し、文章のレイアウトや文字のサイズ、書体を
確認するためや高印字品質を必要としない印字の時は発
光素子を同一の画像情報で、通常印字させる時に比べ少
ない回数で発光させ1ラインを形成させ、1ラインの光
エネルギーを低減することで感光体に付着するトナー量
を低減し、トナーの消費量を低減する事ができる。
With the above-described structure, the present invention makes it possible to print one line by causing the light emitting element to emit light a plurality of times with the same image information during normal printing, and to confirm the layout of text, the size of characters, the typeface, and high printing. Toner that adheres to the photoconductor by reducing the light energy of one line by causing the light emitting element to emit the same image information during the printing that does not require quality and to emit light with a smaller number of times than in the case of normal printing The amount of toner can be reduced and the amount of toner consumption can be reduced.

【0023】[0023]

【実施例】以下、本発明の一実施例について説明する。
ここで画像形成装置の機構部、及び画像形成装置のコン
トローラ部については上記従来の構成と同様であるので
説明を省略する。
EXAMPLE An example of the present invention will be described below.
Here, the mechanical section of the image forming apparatus and the controller section of the image forming apparatus are the same as those of the above-described conventional configuration, and therefore description thereof is omitted.

【0024】図1は本発明の一実施例におけるコントロ
ーラ部を構成するLED制御部のブロック図である。こ
こで、メモリコントロール回路131、メモリ回路13
2、シリアル‐パラレル変換部133、一時記憶部13
4、発光部135は上記従来の、メモリコントロール回
路44、メモリ回路45、シリアル‐パラレル変換部4
6、一時記憶部47、発光部49と同様の構成なので説
明を省略する。136はメモリコントロール回路13
1、シリアル‐パラレル変換部133、一時記憶部13
4、発光部135のタイミングを制御するタイミング制
御回路、137は文章のレイアウトや文字のサイズ、書
体を確認するためや高印字品質を必要としない印字の時
と通常印字の時を区別する印字選択手段である。
FIG. 1 is a block diagram of an LED control section which constitutes a controller section in an embodiment of the present invention. Here, the memory control circuit 131 and the memory circuit 13
2, serial-parallel conversion unit 133, temporary storage unit 13
4, the light emitting unit 135 is the conventional memory control circuit 44, the memory circuit 45, the serial-parallel conversion unit 4
6, the configuration is similar to that of the temporary storage unit 47 and the light emitting unit 49, and the description thereof will be omitted. 136 is the memory control circuit 13
1, serial-parallel conversion unit 133, temporary storage unit 13
4. A timing control circuit for controlling the timing of the light emitting unit 135, and 137 is a print selection for distinguishing between the time of printing that does not require high print quality and the time of normal printing in order to confirm the layout of text, the size of characters, the typeface, etc. It is a means.

【0025】図2に本発明の一実施例における画像形成
装置のタイミング制御回路136と印字選択手段137
の回路図を示す。図2において138はクロック発生器
から送られてくる基準クロック(CKIN)を分周して
所望の周波数(ここではCKINの1/4の周波数)の
クロック(VCLK)を発生する2bitカウンタ、1
39、140はラスタ基準信号を起点として1ライン分
の時間(ドラム表面3が300分の1移動する時間)V
CLKのカウントを行う8bitカウンタ及び4bit
カウンタ、141〜154は4入力AND、155はイ
ンバータ、156〜172及び211〜214は3入力
AND、173〜190はフリップフロップ、191〜
206はイネーブル付きフリップフロップ、207〜2
10は2入力AND、215〜221は2入力OR、2
22は抵抗、223は切り替えスイッチである。以上の
ように構成されたタイミング制御回路136と印字選択
手段について以下その動作を通常印字の時と文章のレイ
アウトや文字のサイズ、書体を確認するためや高印字品
質を必要としない印字の時に分けて説明する。
FIG. 2 shows a timing control circuit 136 and print selection means 137 of the image forming apparatus according to an embodiment of the present invention.
The circuit diagram of is shown. In FIG. 2, reference numeral 138 is a 2-bit counter that divides the reference clock (CKIN) sent from the clock generator to generate a clock (VCLK) of a desired frequency (here, a frequency of ¼ of CKIN), 1
Reference numerals 39 and 140 denote time for one line (time for the drum surface 3 to move 1/300) V from the raster reference signal as a starting point.
8bit counter and 4bit for counting CLK
Counters, 141-154 are 4-input ANDs, 155 are inverters, 156-172 and 211-214 are 3-input ANDs, 173-190 are flip-flops, 191-1.
206 is a flip-flop with enable, 207-2
10 is a 2-input AND, 215 to 221 are 2-input ORs, 2
Reference numeral 22 is a resistor, and 223 is a changeover switch. The operation of the timing control circuit 136 and the print selection means configured as described above will be divided into the following operations for normal printing and for checking text layout, character size, typeface, and printing that does not require high printing quality. Explain.

【0026】4入力AND141はVCLKをカウント
する8bitカウンタ139と4bitカウンタ140
で構成された12bitカウンタの出力のうち下位4b
itが“0001”を示した時に信号線A1を介して3
入力AND156に1を出力する。また4入力AND1
42は8bitカウンタ139と4bitカウンタ14
0で構成された12bitカウンタの出力のうち第5b
it目から第8bit目までの4bitが“0000”
を示した時に信号線B0を介して3入力AND156に
1を出力する。同様に4入力AND147は8bitカ
ウンタ139と4bitカウンタ140で構成された1
2bitカウンタの出力のうち上位4bitが“000
0”を示した時に信号線C0を介して3入力AND15
6に1を出力する。この3入力AND156は入力され
る信号A1、B0、C0が全て1のとき信号として1を
出力する。
The 4-input AND 141 has an 8-bit counter 139 and a 4-bit counter 140 for counting VCLK.
Lower 4b of the output of the 12-bit counter composed of
When it indicates "0001", 3 via the signal line A1
1 is output to the input AND 156. 4 inputs AND1
42 is an 8-bit counter 139 and a 4-bit counter 14
The fifth bit of the output of the 12-bit counter composed of 0s
4 bits from it to the 8th bit is "0000"
Is output to the 3-input AND 156 via the signal line B0. Similarly, the 4-input AND 147 is composed of an 8-bit counter 139 and a 4-bit counter 140.
Of the outputs of the 2-bit counter, the upper 4 bits are "000.
3 "AND15 via signal line C0 when" 0 "is indicated
Output 1 to 6. The 3-input AND 156 outputs 1 as a signal when the input signals A1, B0, C0 are all 1.

【0027】3入力AND156から出力される信号は
ノイズを防止するためフリップフロップ173に入力さ
れ、インバータ155を介して送られてくるVCLKの
反転信号に同期して信号線HEX1に信号を出力する。
以下、同様にして4入力AND142〜154、3入力
AND157〜172及びフリップフロップ174〜1
89によって信号線HEX1、HEX320、HEX3
21、HEX640、HEX641、HEX960、H
EX961、HEX1280、HEX1281、HEX
1600、HEX1601、HEX1920、HEX1
921、HEX2240、HEX2241、HEX25
60に所望のカウント数が出力される。ここで信号線H
EX1、HEX320、HEX321、HEX640、
HEX641、HEX960、HEX961、HEX1
280、HEX1281、HEX1600、HEX16
01、HEX1920、HEX1921、HEX224
0、HEX2241、HEX2560へ出力される信号
は幅がVCLK1クロック分であるパルス信号なのでこ
れらの信号をイネーブル付きフリップフロップ191〜
206にクロックとしてそれぞれ入力することにより、
例えば信号線HEX1を介して信号が送られてくるのと
同時に0から1に変化する信号がイネーブル付きフリッ
プフロップ191から出力される。以下、同様にしてイ
ネーブル付きフリップフロップ192〜206からもそ
れぞれのタイミングで0から1に変化しする信号が出力
される。これらのイネーブル付きフリップフロップ19
1とイネーブル付きフリップフロップ192の出力をそ
れぞれ2入力AND207に入力し、イネーブル付きフ
リップフロップ199とイネーブル付きフリップフロッ
プ200の出力と切り替えスイッチ223及び抵抗22
2を介してそれぞれ3入力AND211に入力される。
The signal output from the 3-input AND 156 is input to the flip-flop 173 in order to prevent noise, and the signal is output to the signal line HEX1 in synchronization with the inverted signal of VCLK sent via the inverter 155.
Similarly, four-input ANDs 142 to 154, three-input ANDs 157 to 172, and flip-flops 174 to 1
89 for signal lines HEX1, HEX320, HEX3
21, HEX640, HEX641, HEX960, H
EX961, HEX1280, HEX1281, HEX
1600, HEX1601, HEX1920, HEX1
921, HEX2240, HEX2241, HEX25
The desired count number is output to 60. Signal line H
EX1, HEX320, HEX321, HEX640,
HEX641, HEX960, HEX961, HEX1
280, HEX1281, HEX1600, HEX16
01, HEX1920, HEX1921, HEX224
0, HEX2241, and HEX2560 are pulse signals whose width is one VCLK clock, so these signals are enabled flip-flops 191 to 191.
By inputting each as a clock to 206,
For example, at the same time when a signal is sent via the signal line HEX1, a signal that changes from 0 to 1 is output from the flip-flop with enable 191. Thereafter, similarly, the flip-flops with enable 192 to 206 also output signals changing from 0 to 1 at each timing. These enable flip-flops 19
1 and the outputs of the flip-flops with enable 192 are input to the 2-input AND 207, respectively, and the outputs of the flip-flops with enable 199 and the enable with flip-flop 200 and the changeover switch 223 and the resistor 22 are input.
It is input to the 3-input AND 211 via 2 respectively.

【0028】ここで、通常印字の時は切り替えスイッチ
223をOFFにして電源(+5V)に接続された抵抗
222を介して常に1が3入力AND211に入力され
る。この2入力AND207と3入力AND211の出
力を2入力OR215に入力することで、この2入力O
R215から信号線STR1へラスタ基準信号を起点と
して1クロック目から320クロック目までと1281
クロック目から1600クロック目までの期間信号が出
力される。以下、同様に2入力OR216から信号線S
TR2へ321クロック目から640クロック目までと
1601クロック目から1920クロック目までの期
間、2入力OR217から信号線STR3へ641クロ
ック目から960クロック目までと1921クロック目
から2240クロック目までの期間、2入力OR218
から信号線STR4へ961クロック目から1280ク
ロック目までと2241クロック目から2560クロッ
ク目までの期間信号が出力され、信号線STR1がアク
ティブの期間は2560個あるLED素子のうち1番目
から640番目までのLED素子を、信号線STR2が
アクティブの期間は641番目から1280番目までの
LED素子を、信号線STR3がアクティブの期間は1
281番目から1920番目までのLED素子を、信号
線STR4がアクティブの期間は1921番目から25
60番目までのLED素子をそれぞれ発光させる。2入
力OR219〜221はパワーオン時と信号線STRに
信号がでた時に1つ前に出力された信号線STRに信号
を出力しているイネーブル付きフリップフロップをリセ
ットする信号を出力する。また、フリップフロップ19
0はシリアル‐パラレル変換部133及び一時記憶部1
34の内部をリセットする期間後、信号線STR1〜4
をイネーブルとする信号を発生している。3入力AND
172、フリップフロップ189は1ライン分のデータ
がシリアル‐パラレル変換部133に入力され終えたタ
イミングでNLA信号を出力しデータを一時記憶部13
4にラッチさせる。
Here, during normal printing, the changeover switch 223 is turned off and 1 is always input to the 3-input AND 211 via the resistor 222 connected to the power source (+ 5V). By inputting the outputs of the 2-input AND 207 and the 3-input AND 211 to the 2-input OR 215, the 2-input O
From the R215 to the signal line STR1, starting from the raster reference signal, from the first clock to the 320th clock and 1281
A signal is output during the period from the clock to the 1600th clock. Similarly, from the 2-input OR 216 to the signal line S
From TR2 to 321st clock to 640th clock and from 1601th clock to 1920th clock, from 2 input OR217 to signal line STR3 from 641th clock to 960th clock and 1921nd clock to 2240th clock, 2-input OR218
To the signal line STR4, signals are output from the 961th clock to the 1280th clock and the 2241st clock to the 2560th clock, and the 1st to 640th LED elements among the 2560 LED elements are active while the signal line STR1 is active. Of the LED elements, the signal elements of the 641st to 1280th LED elements while the signal line STR2 is active, and the signal elements of the signal line STR3 are 1
The 281st to 1920th LED elements are connected to the 1921st to 25th periods while the signal line STR4 is active.
The 60th LED element is caused to emit light. The two-input ORs 219 to 221 output a signal for resetting the enabled flip-flop that outputs a signal to the signal line STR output immediately before when the power is turned on and when a signal appears on the signal line STR. Also, the flip-flop 19
0 is the serial-parallel conversion unit 133 and the temporary storage unit 1
After the period of resetting the inside of 34, the signal lines STR1 to STR4
Is generating a signal to enable. 3-input AND
172, the flip-flop 189 outputs the NLA signal at the timing when the data for one line has been input to the serial-parallel conversion unit 133 and stores the data in the temporary storage unit 13.
Make 4 latch.

【0029】以上の動作を示したタイムチャートおよび
1ライン分の画像を図3(a)に示す。図3(a)にお
いてTの示す時間が1ライン分の画像を形成する時間
(ドラム表面3が300分の1インチ移動する時間)で
あり、lの示す時間がLEDアレイヘッドを構成する2
560個あるLED素子を4分割したうちの1ブロック
分の640個のLED素子が発光する時間でl=T/8
(=L/2)である。この図ではLED素子が2回発光
し1ラインを形成しているため、2本の斜線で1ライン
が形成されているが、実際にはこの2本の斜線どうしが
図3(b)に示すようにトナーの融着等で1本の線とな
る。
A time chart showing the above operation and an image for one line are shown in FIG. 3 (a). In FIG. 3A, the time indicated by T is the time for forming an image for one line (the time when the drum surface 3 moves by 1/300 inch), and the time indicated by l constitutes the LED array head 2
1 = T / 8 for the time when 640 LED elements for one block out of 560 LED elements divided into 4 are emitted.
(= L / 2). In this figure, since the LED element emits light twice and forms one line, one line is formed by two oblique lines, but in reality, these two oblique lines are shown in FIG. 3 (b). As described above, one line is formed by fusing the toner.

【0030】次に、文章のレイアウトや文字のサイズ、
書体を確認するためや高印字品質を必要としない印字の
時は切り替えスイッチ223をONにしてGNDに接続
して常に0が3入力AND211〜214に入力され、
3入力AND211〜214の出力は常に0となる。同
様に2入力AND207と3入力AND211の出力を
2入力OR215に入力することで、この2入力OR2
15から信号線STR1へラスタ基準信号を起点として
1クロック目から320クロック目までの期間信号が出
力される。以下、同様に2入力OR216から信号線S
TR2へ321クロック目から640クロック目までの
期間、2入力OR217から信号線STR3へ641ク
ロック目から960目までの期間、2入力OR218か
ら信号線STR4へ961クロック目から1280クロ
ック目までの期間信号が出力される。
Next, the layout of the text and the size of the characters,
In order to check the typeface and for printing that does not require high printing quality, the changeover switch 223 is turned on and connected to GND, and 0 is always input to the 3-input ANDs 211 to 214,
The outputs of the 3-input ANDs 211 to 214 are always 0. Similarly, by inputting the outputs of the 2-input AND 207 and the 3-input AND 211 to the 2-input OR 215, the 2-input OR 2
A signal is output from 15 to the signal line STR1 from the raster reference signal as a starting point during the period from the first clock to the 320th clock. Similarly, from the 2-input OR 216 to the signal line S
Period from 321st clock to 640th clock to TR2 Period from 2 input OR217 to signal line STR3 from 641th clock to 960th period Signal from 2 input OR218 to signal line STR4 from 961th clock to 1280th clock Is output.

【0031】以上の動作を示したタイムチャートおよび
1ライン分の画像を図4に示す。図4において、通常印
字に比べて1ライン分の画像を形成する時間が1/2と
なり印字品質は劣化するが文章のレイアウトや文字のサ
イズ、書体を確認するためや高印字品質を必要としない
時にはさしつかえなく、感光体に付着するトナー量も1
/2となる。
FIG. 4 shows a time chart showing the above operation and an image for one line. In FIG. 4, the time required to form an image for one line is halved as compared with normal printing, and the print quality deteriorates, but high print quality is not required to check the layout of the text, the size of the characters, the typeface, etc. Sometimes the amount of toner that adheres to the photoconductor is 1
/ 2.

【0032】[0032]

【発明の効果】以上のように本発明の画像形成装置は、
感光体の移動方向に対し垂直に並べられた複数の発光素
子と、この発光素子を画像情報に応じて発光させる発光
駆動手段と、この発光駆動手段による発光素子の発光を
同一の画像情報で複数回繰り返すことで1ラインを形成
する第1の制御と、この1ラインを形成するために必要
な繰り返し回数より少ない回数発光素子を発光させ1ラ
インを形成する第2の制御とを行う制御手段と、前記制
御手段の制御の切り換えを行う印字選択手段とを備えた
ことにより、通常印字させる時は複数のブロックに分割
した発光素子を同一の画像情報で複数回順々に発光させ
1ラインを形成し、文章のレイアウトや文字のサイズ、
書体を確認するためや高印字品質を必要としない印字の
時は複数のブロックに分割した発光素子を同一の画像情
報で、通常印字させる時に比べ少ない回数で順々に発光
させ1ラインを形成させ、1ラインの光エネルギーを低
減することで感光体に付着するトナー量を低減し、トナ
ーの消費量を低減する事ができる。
As described above, the image forming apparatus of the present invention is
A plurality of light emitting elements arranged in a direction perpendicular to the moving direction of the photoconductor, a light emission driving means for causing the light emitting elements to emit light according to image information, and a plurality of light emission of the light emitting elements by the light emission driving means with the same image information. A control unit that performs a first control for forming one line by repeating one time and a second control for forming one line by causing the light emitting element to emit light a number of times less than the number of repetition times required to form this one line. By providing the print selection means for switching the control of the control means, in normal printing, the light emitting elements divided into a plurality of blocks are sequentially made to emit light a plurality of times with the same image information to form one line. The layout of the text and the size of the text,
In order to check the typeface and when printing that does not require high printing quality, the light emitting elements divided into multiple blocks are made to emit light one after another with a smaller number of times than with normal printing, and one line is formed. By reducing the light energy of one line, the amount of toner adhering to the photoconductor can be reduced, and the consumption amount of toner can be reduced.

【図面の簡単な説明】[Brief description of drawings]

【図1】本発明の一実施例における画像形成装置のLE
D制御部のブロック図
FIG. 1 is an LE of an image forming apparatus according to an embodiment of the present invention.
Block diagram of D controller

【図2】本発明の一実施例における画像形成装置のLE
D制御部を構成するタイミング制御回路の回路図
FIG. 2 is an LE of an image forming apparatus according to an embodiment of the present invention.
Circuit diagram of the timing control circuit constituting the D control unit

【図3】本発明の一実施例における通常印字の時の画像
形成装置のタイミング制御回路のタイムチャートおよび
1ライン分の画像を示す図
FIG. 3 is a diagram showing a time chart of a timing control circuit of an image forming apparatus and an image for one line during normal printing in one embodiment of the present invention.

【図4】本発明の一実施例における文章のレイアウトや
文字のサイズ、書体を確認するためや高印字品質を必要
としない印字の時の画像形成装置のタイミング制御回路
のタイムチャートおよび1ライン分の画像を示す図
FIG. 4 is a time chart of the timing control circuit of the image forming apparatus and one line for confirming the layout of the text, the size of the characters, the typeface, and for printing that does not require high print quality in one embodiment of the present invention. Figure showing the image of

【図5】従来の画像形成装置の機構部の概略構成図FIG. 5 is a schematic configuration diagram of a mechanical portion of a conventional image forming apparatus.

【図6】従来の画像形成装置の機構部の要部斜視図FIG. 6 is a perspective view of a main part of a mechanical section of a conventional image forming apparatus.

【図7】従来の画像形成装置のLEDアレイの動作説明
FIG. 7 is an operation explanatory diagram of an LED array of a conventional image forming apparatus.

【図8】従来の画像形成装置のコントローラ部のブロッ
ク図
FIG. 8 is a block diagram of a controller unit of a conventional image forming apparatus.

【図9】従来の画像形成装置のLED制御部のブロック
FIG. 9 is a block diagram of an LED control unit of a conventional image forming apparatus.

【図10】従来の画像形成装置のLED制御部を構成す
るシリアル‐パラレル変換部、一時記憶部、発光部の回
路図
FIG. 10 is a circuit diagram of a serial-parallel conversion unit, a temporary storage unit, and a light emitting unit that form an LED control unit of a conventional image forming apparatus.

【図11】従来の画像形成装置のLED制御部を構成す
るタイミング制御回路の回路図
FIG. 11 is a circuit diagram of a timing control circuit that constitutes an LED control unit of a conventional image forming apparatus.

【図12】従来の画像形成装置のタイミング制御回路の
タイムチャートおよび1ライン分の画像を示す図
FIG. 12 is a diagram showing a time chart of a timing control circuit of a conventional image forming apparatus and an image for one line.

【符号の説明】[Explanation of symbols]

131 メモリコントロール回路 132 メモリ回路 133 シリアル‐パラレル変換部 134 一時記憶部 135 発光部 136 タイミング制御回路 137 印字選択手段 131 memory control circuit 132 memory circuit 133 serial-parallel conversion section 134 temporary storage section 135 light emitting section 136 timing control circuit 137 print selection means

───────────────────────────────────────────────────── フロントページの続き (72)発明者 真島 裕治 大阪府門真市大字門真1006番地 松下電器 産業株式会社内 ─────────────────────────────────────────────────── ─── Continued Front Page (72) Inventor Yuji Majima 1006 Kadoma, Kadoma City, Osaka Prefecture Matsushita Electric Industrial Co., Ltd.

Claims (1)

【特許請求の範囲】[Claims] 【請求項1】感光体と、この感光体を移動させる移動手
段と、前記感光体表面の移動方向に対し垂直に並べられ
た複数の発光素子と、前記発光素子を画像情報に応じて
発光させる駆動手段と、前記駆動手段による前記発光素
子の発光を同一の画像情報で複数回繰り返すことにより
1ラインを形成する第1の制御と、この1ラインを形成
するために必要な繰り返し回数より少ない回数前記発光
素子を発光させ1ラインを形成する第2の制御とを行う
制御手段と、前記制御手段の制御の切り換えを行う印字
選択手段とを備えたことを特徴とする画像形成装置。
1. A photoconductor, a moving means for moving the photoconductor, a plurality of light emitting elements arranged in a direction perpendicular to the moving direction of the surface of the photoconductor, and the light emitting elements emitting light in accordance with image information. A drive unit, a first control for forming one line by repeating light emission of the light emitting element by the drive unit a plurality of times with the same image information, and a number of times less than the number of repetitions required to form this one line. An image forming apparatus comprising: a control unit that performs a second control that causes the light emitting element to emit light to form one line; and a print selection unit that switches the control of the control unit.
JP34433391A 1991-12-26 1991-12-26 Image forming device Pending JPH05169723A (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP34433391A JPH05169723A (en) 1991-12-26 1991-12-26 Image forming device

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP34433391A JPH05169723A (en) 1991-12-26 1991-12-26 Image forming device

Publications (1)

Publication Number Publication Date
JPH05169723A true JPH05169723A (en) 1993-07-09

Family

ID=18368433

Family Applications (1)

Application Number Title Priority Date Filing Date
JP34433391A Pending JPH05169723A (en) 1991-12-26 1991-12-26 Image forming device

Country Status (1)

Country Link
JP (1) JPH05169723A (en)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6750895B1 (en) 1999-09-29 2004-06-15 Nec Corporation Optical printer head with integrated drive circuitry

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6750895B1 (en) 1999-09-29 2004-06-15 Nec Corporation Optical printer head with integrated drive circuitry

Similar Documents

Publication Publication Date Title
KR970009786B1 (en) Piece-wise print image enhancement for dot matrix printers
KR100296067B1 (en) Modulation method for digital micromirror printer
EP0088555B1 (en) Dot matrix printing method and printer therefor
US5675719A (en) Method and apparatus for parallel processing of a document image
EP0739125A2 (en) Improvements relating to a display and printing system and method
JP3247653B2 (en) Non-impact printer
JPH0653418B2 (en) Non-shock printer
US4995089A (en) Method and apparatus for providing font rotation
US6184971B1 (en) Exposure apparatus and image formation apparatus
WO1988010478A1 (en) Printing apparatus with improved data formatting circuitry
JP4268026B2 (en) Image forming apparatus
JPH05169723A (en) Image forming device
US3693517A (en) Printing apparatus
US7602411B2 (en) Image forming apparatus
JPH05147262A (en) Image forming device
JPH05276342A (en) Image forming device
JP2004224052A (en) Print-head provided with a plurality of printing element array and electrophotography printing engine
JPH07290759A (en) Image forming apparatus
US4668071A (en) Character generator using cathode ray tube activated liquid crystal display
US4972228A (en) Image forming apparatus with selective erase
US5724089A (en) Printer for printing bit-mapped image responsive to bit-mapped image signal
US5808650A (en) Image forming apparatus with light emitting element head
JP2005022410A (en) Image forming apparatus
JP2854469B2 (en) Driving device for edge emitting line head
JP5034425B2 (en) Line head, image forming apparatus using the same, and method for controlling line head