JPH05165425A - 液晶表示板制御装置 - Google Patents

液晶表示板制御装置

Info

Publication number
JPH05165425A
JPH05165425A JP33303291A JP33303291A JPH05165425A JP H05165425 A JPH05165425 A JP H05165425A JP 33303291 A JP33303291 A JP 33303291A JP 33303291 A JP33303291 A JP 33303291A JP H05165425 A JPH05165425 A JP H05165425A
Authority
JP
Japan
Prior art keywords
liquid crystal
signal
crystal display
bit
image
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP33303291A
Other languages
English (en)
Inventor
Tetsushi Ueda
哲史 上田
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Rhythm Watch Co Ltd
Original Assignee
Rhythm Watch Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Rhythm Watch Co Ltd filed Critical Rhythm Watch Co Ltd
Priority to JP33303291A priority Critical patent/JPH05165425A/ja
Publication of JPH05165425A publication Critical patent/JPH05165425A/ja
Pending legal-status Critical Current

Links

Landscapes

  • Liquid Crystal (AREA)
  • Liquid Crystal Display Device Control (AREA)

Abstract

(57)【要約】 【目的】 4ビットの画像データに基づいて液晶表示板
に16階調の映像を表示させる液晶表示板制御装置にお
いて、1ビット2階調の映像表示も可能とする。 【構成】 4ビットの画像データに基づく濃度信号を出
力する変換回路51と並列に4ビットの画像データ中の
特定ビットのみを選択し得るマルチプレクサ53を設
け、前記変換回路51が出力する濃度信号とマルチプレ
クサ53が出力する選択信号とを選択する切換回路55
を設ける。

Description

【発明の詳細な説明】
【0001】
【産業上の利用分野】本発明は、ビデオ用ランダムアク
セスメモリに記憶された画像情報に基づいて液晶表示板
に影像を表示させる液晶表示板の制御装置に関するもの
である。
【0002】
【従来の技術】本件出願人は、先にCCDカメラと液晶
表示板を有し、CCDカメラの視野を液晶表示板で確認
しつつCCDカメラの視野をデジタル信号の画像情報と
し、ランダムアクセスメモリ(以下RAMという)に記
憶させることができる携帯用記録装置を開発した。
【0003】この記録装置10は、図3に示す様に、5
インチ程度の液晶表示板41の周辺に複数の操作スイッ
チ15を有するブック型にして、側方又は裏面に設けた
CCDカメラの視野を液晶表示板41(以下LCDとい
う)に写し出し、前記操作スイッチ15を操作すること
によりLCD41に写し出される映像を16階調の明暗
で判別した4ビットの画像データとしてRAMに記憶す
るものである。
【0004】この携帯用記録装置10は、図2に示す様
に、主中央演算処理装置21(以下メインCPUとい
う)や補助中央演算処理装置23(以下サブCPUとい
う)と共に各種プログラムが記憶されたリードオンリー
メオリ25(以下P−ROMという)や文字情報が記憶
されたフォント用リードオンリメモリ27(以下F−R
OM27という)、メインCPU21が作業を行う為に
必要なプログラムや情報を一時的に記憶するランダムア
クセスメモリ29(以下RAMという)や、情報を外部
に取り外し、又、外部から情報を取り入れる為の入出力
装置35、及びインターフェース19を介して画像情報
を書き込み又は読み出し得るICカード17を有し、サ
ブCPU23により適宜のスイッチ15が操作されたこ
とを検知して、CCDカメラ11からの画像情報をイン
ターフェース13を介して取り込み、CCDカメラ11
の視野をLCD41に写し出すものであり、ゲートアレ
イ31によりメインCPU21やCCDカメラ11及び
LCD41がビデオ用ランダムアクセスメモリ33(以
下V−RAMという)にアクセスするタイミングを制御
し、LCD41に表示される影像が乱れない様にしてい
るものである。
【0005】尚、ゲートアレイ31からインターフェー
ス43を介して液晶表示板制御装置42(以下LCDコ
ントローラという)に送られる4ビットの画像情報は、
LCDコントローラ42によりLCD41における各画
素の開放点灯時間を制御する濃度信号とされ、16階調
の濃淡により表現される画像をLCD41に写し出すも
のである。
【0006】
【発明が解決しようとする課題】上記CCDカメラの視
野をLCDに写し出し、必要に応じてRAMやICカー
ドに画像情報を記録する装置において、風影等陰影のあ
る画像を撮影するときは16階調により自然な画像を得
ることができるも、平面に書かれた文字等を記録する場
合、4ビットの画像データは0又は1(16進数)程度
の値か若しくはF(16進数)近くの値となり、4ビッ
トのデータによる画像であってもLCDに表示される画
像は2値画像として表現されれば充分であり、この様な
2階調の画像を4ビットの画像情報として取り扱うこと
はメモリを無駄に使用することになる欠点があった。
【0007】
【課題を解決するための手段】本発明は、液晶表示板の
各画素を濃度信号に基づいた所定の明るさで点灯させる
液晶表示板の制御装置において、4ビットの画像データ
に基づく濃度信号を出力する変換回路と4ビットの画像
データの特定ビットのみを選択信号として出力するマル
チプレクサと、前記濃度信号又は選択信号の一方を点灯
信号として液晶表示板に送る切換回路とを有する液晶表
示板制御装置とする。
【0008】
【作 用】本発明は、4ビットの画像データにより濃度
信号を形成する変換回路と共に、前記4ビットの画像デ
ータの内、特定ビットのみを抜き出すマルチプレクサを
も有している故、16階調の濃度信号と2階調データと
しての選択信号とを得ることができ、切換回路により多
階調を有する濃度信号と2階調データである選択信号と
の一方を点灯信号としてLCDに送る故、2階調の画像
と多階調の画像との切換を任意に行うことができる。
【0009】
【実施例】本発明に係るLCDコントローラ42は、図
1に示す様に、LCD41内のレジスタにバッファ57
から点灯信号を送り、制御部45からLCD41に送ら
れるラインクロック等の制御信号により順次320ライ
ンを制御して各ラインにおける480ドットの各画素位
置の液晶をインターフェース43から送られる画像情報
に基づく点灯信号によって透明又は不透明としつつ所定
位置の透明度を決定し、特定の画素を所定の明るさとす
るものである。
【0010】この画像情報に基づく点灯信号は、変更回
路51及び切換回路55により又はマルチプレクサ53
及び切換回路55により形成されるものであり、インタ
ーフェース43から該LCDコントローラ42に入力さ
れる画像情報は、4本のデータバスランスにより4ビッ
トパラレルの画像データとして1ピクセルに関する濃度
情報を有する信号の形でLCDコントローラ42に入力
され、LCDコントローラ42における変換回路51及
びマルチプレクサ53に入力される。
【0011】この画像データが入力される変換回路51
は、4ビット信号により表現されるOからF(16進
数)の数値に対応してLCD41におけるフレームカウ
ンタのカウント値により特定の画素を透明とするか否か
の濃度信号を順次シリアルに出力するものである。又、
マルチプレクサ53は、4ビットパラレルの画像データ
の内、制御部45により指定される特定ビットの信号の
みを選択信号として切換回路55に送るものである。
【0012】そして切換回路55は、変換回路51から
出力される濃度信号又はマルチプレクサ53から出力さ
れる選択信号の一方を点灯信号としてバッファ57に送
り、バッファ57から4ビットパラレルの点灯信号とし
てLCD41のレジスタに送り、1ライン分のデータが
LCD41内のレジスタに蓄積されるとLCD41の表
示部で1ラインの点灯表示を行い、320ラインにより
1フレームの表示が行われ、15フレーム中における特
定の画素が点灯する回数によって画素の明暗を決定制御
しているものである。
【0013】尚、制御部45は、インターフェース43
を介してメインCPU21やゲートアレイ31と制御信
号の交信を行い、V−RAM33からの画像データの取
り込みタイミングの制御やマルチプレクサ53における
ビット選択の決定及び切換回路55の制御等を行うもの
である。従って、このLCDコントローラ42にインタ
ーフェース43を介して入力される画像情報を該LCD
コントローラ42で処理して点灯信号とし、該点灯信号
に基づいて映像をLCD41に写し出せば、変換回路5
1による濃度信号を点灯信号としたときは16階調の明
暗を以て映像を表示することができ、マルチプレクサ5
3による特定ビットの選択信号を点灯信号とする場合
は、4ビット画像データの内、例えば第3ビットのみを
抜き出して点灯信号とするときは、3(16進数)以下
の値は0と等価として明るい画像を、4(16進数)以
上の値はF(16進数)と等価として明るい画面とし、
又、第4ビットのみを抜き出して点灯信号とするとき
は、7(16進数)以下の値は0と等価として明るい画
像を、8(16進数)以上の値はF(16進数)と等価
として明るい画面とし、4ビット16階調の画像信号で
あっても中間明度に閾値を設けて明暗を明確に区別した
2階調の画像として表示させることもできる。
【0014】又、このLCDコントローラ42は16階
調の画像と2階調の画像とをLCD41に表示させるこ
とができ、2階調の画像を写し出す場合は、従来4ビッ
ト信号の値を0又はF(16進数)として明度の制御を
行っていたのに対し、本実施例に係るLCDコントロー
ラ42は1ビットの信号により2階調の画像を形成させ
ることができ、記事の切り抜き等をCCDカメラ11で
撮る場合等2階調画像による表示で足りる場合は、メイ
ンCPU21のビット操作を利用して1ピクセルの画像
データを1ビットで記録することが可能となり、メイン
CPU21のプログラムを多少変更するのみで同一容量
のメモリを使用して4倍の画面を記憶させることがで
き、メモリの活用度を高めることができる。
【0015】尚、図1に示したブロック図は、変換回路
51とマルチプレクサ53とを各1個設けたものである
も、インターフェース43から1バイト2画素分の画像
データが入力されるLCDコントローラ42では、入力
された画像データを上位4ビットと下位4ビットとに分
離し、図1に示した変換回路51及びマルチプレクサ5
3と切換回路55とを2組設けて上位4ビットと下位4
ビットとを並列処理し、1個のバッファ57に送り、4
ビットパラレルの点灯信号としてLCD41に送ること
もある。
【0016】
【発明の効果】本発明に係る液晶表示板制御装置は、4
ビット16階調の画像データにより液晶表示板の明るさ
を制御することと共に、1ビット2階調の画像データに
よる映像表示の制御も可能であり、4ビットデータと1
ビットデータとを取り扱うことができる故、中央演算処
理装置のプログラムに4ビット処理のプログラムと1ビ
ット処理のプログラムとを用意しておけば、状況に応じ
て多階調の画像と2階調の画像とを切換え、1ビットデ
ータを使用する場合は容量の小さいランダムアクセスメ
モリを用いて画像処理を行うことができ、記憶装置の活
用度を高め、又、小容量のビデオ用ランダムアクセスメ
モリに多画面のデータを記憶させる様に利用することも
可能となり、素早い画面の切換も可能となる。
【図面の簡単な説明】
【図1】本発明に係る液晶表示板制御装置の回路構成を
示すブロック図。
【図2】液晶表示板制御装置を組み込む画像処理装置の
回路構成を示すブロック図。
【図3】液晶表示板制御装置を組み込む画像処理装置の
外観図。
【符号の説明】
11 CCDカメラ 21 主中央演算処理装置 23 補助中央演算処理装置 25 プログラム用リードオンリーメモリ 27 フォント用リードオンリーメモリ 29 ランダムアクセスメモリ 31 ゲートアレイ 33 ビデオ用ランダムアクセスメモリ 35 入出力装置 41 液晶表示板 42 液晶表示板制御装置 43 インターフェース 45 制御部 51 変換回路 53 マルチプレクサ 55 切換回路 57 バッファ

Claims (1)

    【特許請求の範囲】
  1. 【請求項1】 液晶表示板の各画素を濃度信号に基づい
    た明るさに点灯させる液晶表示板の制御装置において、
    4ビットの画像データに基づく濃度信号を出力する変換
    回路と、4ビットの画像データの特定ビットのみを選択
    信号として出力するマルチプレクサと、前記濃度信号又
    は選択信号の一方を点灯信号として液晶表示板に送る切
    換回路とを有することを特徴とする液晶表示板制御装
    置。
JP33303291A 1991-12-17 1991-12-17 液晶表示板制御装置 Pending JPH05165425A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP33303291A JPH05165425A (ja) 1991-12-17 1991-12-17 液晶表示板制御装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP33303291A JPH05165425A (ja) 1991-12-17 1991-12-17 液晶表示板制御装置

Publications (1)

Publication Number Publication Date
JPH05165425A true JPH05165425A (ja) 1993-07-02

Family

ID=18261510

Family Applications (1)

Application Number Title Priority Date Filing Date
JP33303291A Pending JPH05165425A (ja) 1991-12-17 1991-12-17 液晶表示板制御装置

Country Status (1)

Country Link
JP (1) JPH05165425A (ja)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2001331153A (ja) * 2000-05-23 2001-11-30 Matsushita Electric Ind Co Ltd 液晶表示装置
JP2004157526A (ja) * 2002-10-15 2004-06-03 Nec Electronics Corp コントローラ・ドライバ、表示装置及び表示方法

Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS6180961A (ja) * 1984-09-28 1986-04-24 Fuji Xerox Co Ltd 画信号処理方法

Patent Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS6180961A (ja) * 1984-09-28 1986-04-24 Fuji Xerox Co Ltd 画信号処理方法

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2001331153A (ja) * 2000-05-23 2001-11-30 Matsushita Electric Ind Co Ltd 液晶表示装置
JP2004157526A (ja) * 2002-10-15 2004-06-03 Nec Electronics Corp コントローラ・ドライバ、表示装置及び表示方法

Similar Documents

Publication Publication Date Title
EP0592120B1 (en) Image processing system
JP2002229547A5 (ja)
KR100196686B1 (ko) 이중버퍼출력 디스플레이 시스템에서 프레임 버퍼간에 카피를 고속으로 하기 위한 장치
JPH05165425A (ja) 液晶表示板制御装置
JPH11231847A (ja) 液晶ディスプレイ・コントローラ
JP5128045B2 (ja) 画像表示のデジタル方法及びデジタル表示装置
JPH1166289A (ja) 画像信号処理回路
KR102065515B1 (ko) 유효 영상만을 출력하기 위한 증강현실기기용 디스플레이 장치 및 증강현실기기용 디스플레이 장치에서의 유효 영상만을 출력하는 방법
JPS61270788A (ja) 画像処理装置
JP2003195821A (ja) 映像データの伝送装置
JPH0736424A (ja) 画像表示用メモリの制御回路
KR920008274B1 (ko) 그래픽 시스템의 16/256 컬러 스위칭 장치
JP3431925B2 (ja) 画像表示制御装置及びその方法
JPH0625928U (ja) ビデオメモリ書込み回路
JPH0224783A (ja) 画像表示装置
JPH05167958A (ja) 液晶表示用画像信号形成方法
JPS6011887A (ja) 文字パタン読出方法
JPH0497390A (ja) 表示装置
JPH0683300A (ja) パレット制御回路
KR960015023A (ko) 칼라패널 디스플레이장치 및 화상정보의 처리방법
JPH02191023A (ja) 画像表示装置
JPH0233673A (ja) 画像処理装置
JPH05167972A (ja) ビデオ情報信号の制御方法
JPS62147482A (ja) カ−ソル制御装置
JPH06301365A (ja) 画像再生装置