JPH05165425A - Liquid crystal display board controller - Google Patents

Liquid crystal display board controller

Info

Publication number
JPH05165425A
JPH05165425A JP33303291A JP33303291A JPH05165425A JP H05165425 A JPH05165425 A JP H05165425A JP 33303291 A JP33303291 A JP 33303291A JP 33303291 A JP33303291 A JP 33303291A JP H05165425 A JPH05165425 A JP H05165425A
Authority
JP
Japan
Prior art keywords
liquid crystal
signal
crystal display
bit
image
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP33303291A
Other languages
Japanese (ja)
Inventor
Tetsushi Ueda
哲史 上田
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Rhythm Watch Co Ltd
Original Assignee
Rhythm Watch Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Rhythm Watch Co Ltd filed Critical Rhythm Watch Co Ltd
Priority to JP33303291A priority Critical patent/JPH05165425A/en
Publication of JPH05165425A publication Critical patent/JPH05165425A/en
Pending legal-status Critical Current

Links

Landscapes

  • Liquid Crystal (AREA)
  • Liquid Crystal Display Device Control (AREA)

Abstract

PURPOSE:To enable even a video display of one-bit/two-gradation in a device for displaying the video of 16-gradation on a liquid crystal display board based on the image data of four bits by providing a multiplexer which extracts only a specific bit among the image data of four bits. CONSTITUTION:The multiplexer 53 which selects only the specific bit among the image data of four bits is provided in parallel with a conversion circuit 51 which outputs a density signal based on the image data of four bits. A switching circuit 55 which selects the density signal outputted from the conversion circuit 51 and a selective signal outputted from the multiplexer 53 is provided. The multiplexer 53 sends the signal of specific bit designated by a control part 45 among the image data of parallel four bits to the switching circuit 55 as the selective signal. In such a case, an LCD(liquid crystal display) board controller 42 can display the images of 16-gradation and two-gradation on an LCD 41 and also, forms the image of two-gradation by the signal of one bit.

Description

【発明の詳細な説明】Detailed Description of the Invention

【0001】[0001]

【産業上の利用分野】本発明は、ビデオ用ランダムアク
セスメモリに記憶された画像情報に基づいて液晶表示板
に影像を表示させる液晶表示板の制御装置に関するもの
である。
BACKGROUND OF THE INVENTION 1. Field of the Invention The present invention relates to a liquid crystal display panel control apparatus for displaying a shadow image on a liquid crystal display panel based on image information stored in a video random access memory.

【0002】[0002]

【従来の技術】本件出願人は、先にCCDカメラと液晶
表示板を有し、CCDカメラの視野を液晶表示板で確認
しつつCCDカメラの視野をデジタル信号の画像情報と
し、ランダムアクセスメモリ(以下RAMという)に記
憶させることができる携帯用記録装置を開発した。
2. Description of the Related Art The applicant of the present invention has a CCD camera and a liquid crystal display plate in advance, and while confirming the field of view of the CCD camera on the liquid crystal display plate, the field of view of the CCD camera is used as image information of a digital signal and a random access memory ( We have developed a portable recording device that can be stored in RAM.

【0003】この記録装置10は、図3に示す様に、5
インチ程度の液晶表示板41の周辺に複数の操作スイッ
チ15を有するブック型にして、側方又は裏面に設けた
CCDカメラの視野を液晶表示板41(以下LCDとい
う)に写し出し、前記操作スイッチ15を操作すること
によりLCD41に写し出される映像を16階調の明暗
で判別した4ビットの画像データとしてRAMに記憶す
るものである。
As shown in FIG.
A book type having a plurality of operation switches 15 around a liquid crystal display plate 41 of about inch is provided, and the field of view of a CCD camera provided on the side or the back is projected on the liquid crystal display plate 41 (hereinafter referred to as LCD). The image projected on the LCD 41 by operating is stored in the RAM as 4-bit image data determined by the brightness of 16 gradations.

【0004】この携帯用記録装置10は、図2に示す様
に、主中央演算処理装置21(以下メインCPUとい
う)や補助中央演算処理装置23(以下サブCPUとい
う)と共に各種プログラムが記憶されたリードオンリー
メオリ25(以下P−ROMという)や文字情報が記憶
されたフォント用リードオンリメモリ27(以下F−R
OM27という)、メインCPU21が作業を行う為に
必要なプログラムや情報を一時的に記憶するランダムア
クセスメモリ29(以下RAMという)や、情報を外部
に取り外し、又、外部から情報を取り入れる為の入出力
装置35、及びインターフェース19を介して画像情報
を書き込み又は読み出し得るICカード17を有し、サ
ブCPU23により適宜のスイッチ15が操作されたこ
とを検知して、CCDカメラ11からの画像情報をイン
ターフェース13を介して取り込み、CCDカメラ11
の視野をLCD41に写し出すものであり、ゲートアレ
イ31によりメインCPU21やCCDカメラ11及び
LCD41がビデオ用ランダムアクセスメモリ33(以
下V−RAMという)にアクセスするタイミングを制御
し、LCD41に表示される影像が乱れない様にしてい
るものである。
As shown in FIG. 2, the portable recording device 10 stores various programs together with a main central processing unit 21 (hereinafter referred to as main CPU) and an auxiliary central processing unit 23 (hereinafter referred to as sub CPU). A read-only memory 25 (hereinafter referred to as P-ROM) and a font read-only memory 27 (hereinafter referred to as FR) in which character information is stored.
OM27), a random access memory 29 (hereinafter referred to as RAM) for temporarily storing programs and information necessary for the main CPU 21 to perform work, and an input for removing information from the outside and importing information from the outside. The output device 35 and the IC card 17 capable of writing or reading image information through the interface 19 are provided, and when the sub CPU 23 detects that the appropriate switch 15 is operated, the image information from the CCD camera 11 is interfaced. Captured via 13 and CCD camera 11
Is displayed on the LCD 41. The gate array 31 controls the timing when the main CPU 21, the CCD camera 11 and the LCD 41 access the video random access memory 33 (hereinafter referred to as V-RAM), and the image displayed on the LCD 41 is controlled. Is not disturbed.

【0005】尚、ゲートアレイ31からインターフェー
ス43を介して液晶表示板制御装置42(以下LCDコ
ントローラという)に送られる4ビットの画像情報は、
LCDコントローラ42によりLCD41における各画
素の開放点灯時間を制御する濃度信号とされ、16階調
の濃淡により表現される画像をLCD41に写し出すも
のである。
The 4-bit image information sent from the gate array 31 to the liquid crystal display panel control device 42 (hereinafter referred to as LCD controller) via the interface 43 is as follows:
The LCD controller 42 is used as a density signal for controlling the open lighting time of each pixel in the LCD 41, and an image expressed by 16 gradations is displayed on the LCD 41.

【0006】[0006]

【発明が解決しようとする課題】上記CCDカメラの視
野をLCDに写し出し、必要に応じてRAMやICカー
ドに画像情報を記録する装置において、風影等陰影のあ
る画像を撮影するときは16階調により自然な画像を得
ることができるも、平面に書かれた文字等を記録する場
合、4ビットの画像データは0又は1(16進数)程度
の値か若しくはF(16進数)近くの値となり、4ビッ
トのデータによる画像であってもLCDに表示される画
像は2値画像として表現されれば充分であり、この様な
2階調の画像を4ビットの画像情報として取り扱うこと
はメモリを無駄に使用することになる欠点があった。
In a device for displaying the field of view of the CCD camera on an LCD and recording image information in a RAM or an IC card as necessary, when capturing an image with a shadow such as a wind shadow, the 16th floor. Although a natural image can be obtained depending on the key, when recording characters written on a plane, the 4-bit image data has a value of 0 or 1 (hexadecimal) or a value near F (hexadecimal). Therefore, even if the image is composed of 4-bit data, it is sufficient that the image displayed on the LCD is expressed as a binary image. It is necessary to handle such an image with two gradations as 4-bit image information. There was a drawback that would be wasted.

【0007】[0007]

【課題を解決するための手段】本発明は、液晶表示板の
各画素を濃度信号に基づいた所定の明るさで点灯させる
液晶表示板の制御装置において、4ビットの画像データ
に基づく濃度信号を出力する変換回路と4ビットの画像
データの特定ビットのみを選択信号として出力するマル
チプレクサと、前記濃度信号又は選択信号の一方を点灯
信号として液晶表示板に送る切換回路とを有する液晶表
示板制御装置とする。
SUMMARY OF THE INVENTION According to the present invention, in a liquid crystal display panel control device for lighting each pixel of a liquid crystal display panel at a predetermined brightness based on a density signal, a density signal based on 4-bit image data is supplied. A liquid crystal display panel control device having a conversion circuit for outputting, a multiplexer for outputting only specific bits of 4-bit image data as a selection signal, and a switching circuit for sending one of the density signal or the selection signal to the liquid crystal display panel as a lighting signal. And

【0008】[0008]

【作 用】本発明は、4ビットの画像データにより濃度
信号を形成する変換回路と共に、前記4ビットの画像デ
ータの内、特定ビットのみを抜き出すマルチプレクサを
も有している故、16階調の濃度信号と2階調データと
しての選択信号とを得ることができ、切換回路により多
階調を有する濃度信号と2階調データである選択信号と
の一方を点灯信号としてLCDに送る故、2階調の画像
と多階調の画像との切換を任意に行うことができる。
[Operation] The present invention has a conversion circuit for forming a density signal from 4-bit image data and a multiplexer for extracting only specific bits from the 4-bit image data. Since the density signal and the selection signal as the 2-gradation data can be obtained and one of the density signal having multiple gradations and the selection signal as the 2-gradation data is sent to the LCD as the lighting signal by the switching circuit, 2 It is possible to arbitrarily switch between a gradation image and a multi-gradation image.

【0009】[0009]

【実施例】本発明に係るLCDコントローラ42は、図
1に示す様に、LCD41内のレジスタにバッファ57
から点灯信号を送り、制御部45からLCD41に送ら
れるラインクロック等の制御信号により順次320ライ
ンを制御して各ラインにおける480ドットの各画素位
置の液晶をインターフェース43から送られる画像情報
に基づく点灯信号によって透明又は不透明としつつ所定
位置の透明度を決定し、特定の画素を所定の明るさとす
るものである。
DETAILED DESCRIPTION OF THE PREFERRED EMBODIMENTS As shown in FIG. 1, an LCD controller 42 according to the present invention has a buffer 57 in a register in an LCD 41.
A lighting signal is sent from the control unit 45, and 320 lines are sequentially controlled by a control signal such as a line clock sent from the control unit 45 to the LCD 41 to turn on the liquid crystal at each pixel position of 480 dots in each line based on the image information sent from the interface 43. The transparency of a predetermined position is determined by making the signal transparent or opaque, and a specific pixel has a predetermined brightness.

【0010】この画像情報に基づく点灯信号は、変更回
路51及び切換回路55により又はマルチプレクサ53
及び切換回路55により形成されるものであり、インタ
ーフェース43から該LCDコントローラ42に入力さ
れる画像情報は、4本のデータバスランスにより4ビッ
トパラレルの画像データとして1ピクセルに関する濃度
情報を有する信号の形でLCDコントローラ42に入力
され、LCDコントローラ42における変換回路51及
びマルチプレクサ53に入力される。
The lighting signal based on this image information is sent by the changing circuit 51 and the switching circuit 55 or the multiplexer 53.
The image information input from the interface 43 to the LCD controller 42 is composed of a switching circuit 55 and a signal having density information about one pixel as 4-bit parallel image data by four data bus lances. It is input to the LCD controller 42 in a form, and is input to the conversion circuit 51 and the multiplexer 53 in the LCD controller 42.

【0011】この画像データが入力される変換回路51
は、4ビット信号により表現されるOからF(16進
数)の数値に対応してLCD41におけるフレームカウ
ンタのカウント値により特定の画素を透明とするか否か
の濃度信号を順次シリアルに出力するものである。又、
マルチプレクサ53は、4ビットパラレルの画像データ
の内、制御部45により指定される特定ビットの信号の
みを選択信号として切換回路55に送るものである。
A conversion circuit 51 to which this image data is input
Corresponds to a numerical value of O to F (hexadecimal number) represented by a 4-bit signal, and sequentially outputs a density signal indicating whether or not a specific pixel is made transparent according to the count value of the frame counter in the LCD 41. Is. or,
The multiplexer 53 sends only a signal of a specific bit designated by the control unit 45 among the 4-bit parallel image data to the switching circuit 55 as a selection signal.

【0012】そして切換回路55は、変換回路51から
出力される濃度信号又はマルチプレクサ53から出力さ
れる選択信号の一方を点灯信号としてバッファ57に送
り、バッファ57から4ビットパラレルの点灯信号とし
てLCD41のレジスタに送り、1ライン分のデータが
LCD41内のレジスタに蓄積されるとLCD41の表
示部で1ラインの点灯表示を行い、320ラインにより
1フレームの表示が行われ、15フレーム中における特
定の画素が点灯する回数によって画素の明暗を決定制御
しているものである。
The switching circuit 55 sends one of the density signal output from the conversion circuit 51 and the selection signal output from the multiplexer 53 to the buffer 57 as a lighting signal, and the buffer 57 outputs a 4-bit parallel lighting signal to the LCD 41. When the data for one line is sent to the register and stored in the register in the LCD 41, the display unit of the LCD 41 performs one line lighting display, one line display is performed by 320 lines, and a specific pixel in 15 frames is displayed. The brightness of the pixel is determined and controlled by the number of times of lighting.

【0013】尚、制御部45は、インターフェース43
を介してメインCPU21やゲートアレイ31と制御信
号の交信を行い、V−RAM33からの画像データの取
り込みタイミングの制御やマルチプレクサ53における
ビット選択の決定及び切換回路55の制御等を行うもの
である。従って、このLCDコントローラ42にインタ
ーフェース43を介して入力される画像情報を該LCD
コントローラ42で処理して点灯信号とし、該点灯信号
に基づいて映像をLCD41に写し出せば、変換回路5
1による濃度信号を点灯信号としたときは16階調の明
暗を以て映像を表示することができ、マルチプレクサ5
3による特定ビットの選択信号を点灯信号とする場合
は、4ビット画像データの内、例えば第3ビットのみを
抜き出して点灯信号とするときは、3(16進数)以下
の値は0と等価として明るい画像を、4(16進数)以
上の値はF(16進数)と等価として明るい画面とし、
又、第4ビットのみを抜き出して点灯信号とするとき
は、7(16進数)以下の値は0と等価として明るい画
像を、8(16進数)以上の値はF(16進数)と等価
として明るい画面とし、4ビット16階調の画像信号で
あっても中間明度に閾値を設けて明暗を明確に区別した
2階調の画像として表示させることもできる。
The control unit 45 has an interface 43.
The control signal is communicated with the main CPU 21 and the gate array 31 via the control circuit to control the timing of fetching the image data from the V-RAM 33, determine the bit selection in the multiplexer 53, and control the switching circuit 55. Therefore, the image information input to the LCD controller 42 through the interface 43 is transferred to the LCD.
If the controller 42 processes the light into a lighting signal and the image is displayed on the LCD 41 based on the lighting signal, the conversion circuit 5
When the density signal of 1 is used as a lighting signal, an image can be displayed with 16 gradations of light and dark.
When the selection signal of the specific bit by 3 is used as the lighting signal, for example, when only the third bit is extracted from the 4-bit image data and used as the lighting signal, a value of 3 (hexadecimal number) or less is equivalent to 0. A bright image has a value of 4 (hexadecimal number) or more equivalent to F (hexadecimal number) and is a bright screen.
When only the 4th bit is extracted and used as a lighting signal, a value of 7 (hexadecimal) or less is equivalent to 0 for a bright image, and a value of 8 (hexadecimal) or greater is equivalent to F (hexadecimal). It is also possible to display a 4-bit 16-gradation image signal with a bright screen by providing a threshold value for the intermediate brightness and displaying it as a 2-gradation image in which light and dark are clearly distinguished.

【0014】又、このLCDコントローラ42は16階
調の画像と2階調の画像とをLCD41に表示させるこ
とができ、2階調の画像を写し出す場合は、従来4ビッ
ト信号の値を0又はF(16進数)として明度の制御を
行っていたのに対し、本実施例に係るLCDコントロー
ラ42は1ビットの信号により2階調の画像を形成させ
ることができ、記事の切り抜き等をCCDカメラ11で
撮る場合等2階調画像による表示で足りる場合は、メイ
ンCPU21のビット操作を利用して1ピクセルの画像
データを1ビットで記録することが可能となり、メイン
CPU21のプログラムを多少変更するのみで同一容量
のメモリを使用して4倍の画面を記憶させることがで
き、メモリの活用度を高めることができる。
Further, the LCD controller 42 can display an image of 16 gradations and an image of 2 gradations on the LCD 41, and when displaying an image of 2 gradations, the value of the 4-bit signal is conventionally 0 or While the brightness was controlled as F (hexadecimal number), the LCD controller 42 according to the present embodiment can form an image of two gradations with a 1-bit signal, and a CCD camera for clipping an article or the like. When it is sufficient to display a two-gradation image, such as when shooting with 11, it is possible to record 1 pixel of image data with 1 bit by using the bit operation of the main CPU 21, and only change the program of the main CPU 21 to some extent. Thus, it is possible to store four times as many screens by using the memory having the same capacity, and it is possible to improve the utilization of the memory.

【0015】尚、図1に示したブロック図は、変換回路
51とマルチプレクサ53とを各1個設けたものである
も、インターフェース43から1バイト2画素分の画像
データが入力されるLCDコントローラ42では、入力
された画像データを上位4ビットと下位4ビットとに分
離し、図1に示した変換回路51及びマルチプレクサ5
3と切換回路55とを2組設けて上位4ビットと下位4
ビットとを並列処理し、1個のバッファ57に送り、4
ビットパラレルの点灯信号としてLCD41に送ること
もある。
In the block diagram shown in FIG. 1, one conversion circuit 51 and one multiplexer 53 are provided, but the LCD controller 42 to which the image data of 1 byte and 2 pixels is input from the interface 43. Then, the input image data is separated into upper 4 bits and lower 4 bits, and the conversion circuit 51 and the multiplexer 5 shown in FIG.
3 sets and two sets of switching circuits 55 are provided, and the upper 4 bits and the lower 4
Bits are processed in parallel and sent to one buffer 57, 4
It may be sent to the LCD 41 as a bit parallel lighting signal.

【0016】[0016]

【発明の効果】本発明に係る液晶表示板制御装置は、4
ビット16階調の画像データにより液晶表示板の明るさ
を制御することと共に、1ビット2階調の画像データに
よる映像表示の制御も可能であり、4ビットデータと1
ビットデータとを取り扱うことができる故、中央演算処
理装置のプログラムに4ビット処理のプログラムと1ビ
ット処理のプログラムとを用意しておけば、状況に応じ
て多階調の画像と2階調の画像とを切換え、1ビットデ
ータを使用する場合は容量の小さいランダムアクセスメ
モリを用いて画像処理を行うことができ、記憶装置の活
用度を高め、又、小容量のビデオ用ランダムアクセスメ
モリに多画面のデータを記憶させる様に利用することも
可能となり、素早い画面の切換も可能となる。
The liquid crystal display panel control device according to the present invention has four components.
It is possible to control the brightness of the liquid crystal display panel by the image data of 16-bit gradation and control the image display by the image data of 1-bit 2-gradation data.
Since it is possible to handle bit data, if a program for 4-bit processing and a program for 1-bit processing are prepared for the program of the central processing unit, multi-tone images and 2-gradation images can be created depending on the situation. When 1-bit data is used to switch between images, image processing can be performed using a random access memory with a small capacity, which enhances the utilization of the storage device, and also can be applied to a small capacity random access memory for video. It is possible to use it so as to store screen data, and it is possible to switch screens quickly.

【図面の簡単な説明】[Brief description of drawings]

【図1】本発明に係る液晶表示板制御装置の回路構成を
示すブロック図。
FIG. 1 is a block diagram showing a circuit configuration of a liquid crystal display panel control device according to the present invention.

【図2】液晶表示板制御装置を組み込む画像処理装置の
回路構成を示すブロック図。
FIG. 2 is a block diagram showing a circuit configuration of an image processing device incorporating a liquid crystal display panel control device.

【図3】液晶表示板制御装置を組み込む画像処理装置の
外観図。
FIG. 3 is an external view of an image processing apparatus incorporating a liquid crystal display panel control device.

【符号の説明】[Explanation of symbols]

11 CCDカメラ 21 主中央演算処理装置 23 補助中央演算処理装置 25 プログラム用リードオンリーメモリ 27 フォント用リードオンリーメモリ 29 ランダムアクセスメモリ 31 ゲートアレイ 33 ビデオ用ランダムアクセスメモリ 35 入出力装置 41 液晶表示板 42 液晶表示板制御装置 43 インターフェース 45 制御部 51 変換回路 53 マルチプレクサ 55 切換回路 57 バッファ 11 CCD Camera 21 Main Central Processing Unit 23 Auxiliary Central Processing Unit 25 Program Read Only Memory 27 Font Read Only Memory 29 Random Access Memory 31 Gate Array 33 Video Random Access Memory 35 Input / Output Device 41 Liquid Crystal Display Board 42 Liquid Crystal Display board control device 43 Interface 45 Control unit 51 Conversion circuit 53 Multiplexer 55 Switching circuit 57 Buffer

Claims (1)

【特許請求の範囲】[Claims] 【請求項1】 液晶表示板の各画素を濃度信号に基づい
た明るさに点灯させる液晶表示板の制御装置において、
4ビットの画像データに基づく濃度信号を出力する変換
回路と、4ビットの画像データの特定ビットのみを選択
信号として出力するマルチプレクサと、前記濃度信号又
は選択信号の一方を点灯信号として液晶表示板に送る切
換回路とを有することを特徴とする液晶表示板制御装
置。
1. A control device for a liquid crystal display plate, which lights each pixel of the liquid crystal display plate to a brightness based on a density signal,
A conversion circuit that outputs a density signal based on 4-bit image data, a multiplexer that outputs only a specific bit of 4-bit image data as a selection signal, and one of the density signal or the selection signal as a lighting signal on a liquid crystal display panel. A liquid crystal display panel control device having a switching circuit for sending.
JP33303291A 1991-12-17 1991-12-17 Liquid crystal display board controller Pending JPH05165425A (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP33303291A JPH05165425A (en) 1991-12-17 1991-12-17 Liquid crystal display board controller

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP33303291A JPH05165425A (en) 1991-12-17 1991-12-17 Liquid crystal display board controller

Publications (1)

Publication Number Publication Date
JPH05165425A true JPH05165425A (en) 1993-07-02

Family

ID=18261510

Family Applications (1)

Application Number Title Priority Date Filing Date
JP33303291A Pending JPH05165425A (en) 1991-12-17 1991-12-17 Liquid crystal display board controller

Country Status (1)

Country Link
JP (1) JPH05165425A (en)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2001331153A (en) * 2000-05-23 2001-11-30 Matsushita Electric Ind Co Ltd Liquid crystal display device
JP2004157526A (en) * 2002-10-15 2004-06-03 Nec Electronics Corp Controller-driver, display device, and display method

Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS6180961A (en) * 1984-09-28 1986-04-24 Fuji Xerox Co Ltd Picture signal processing method

Patent Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS6180961A (en) * 1984-09-28 1986-04-24 Fuji Xerox Co Ltd Picture signal processing method

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2001331153A (en) * 2000-05-23 2001-11-30 Matsushita Electric Ind Co Ltd Liquid crystal display device
JP2004157526A (en) * 2002-10-15 2004-06-03 Nec Electronics Corp Controller-driver, display device, and display method

Similar Documents

Publication Publication Date Title
EP0592120B1 (en) Image processing system
JP2002229547A5 (en)
KR100196686B1 (en) Apparatus for fast copy between frame buffers in a double buffered output display system
JPH05165425A (en) Liquid crystal display board controller
JPH11231847A (en) Liquid crystal display controller
JPH1166289A (en) Image signal processing circuit
KR102065515B1 (en) Display apparatus for only displaying valid images of augmented reality and method for only displaying valid images of augmented reality
JPS61270788A (en) Image processor
JP2003195821A (en) Transmission device for video data
JPH0736424A (en) Control circuit for picture display memory
KR920008274B1 (en) 16/256 color switching apparatus
JPH0327695A (en) Equipment and method of economizing memory for displaying raster test pattern
JP3431925B2 (en) Image display control apparatus and method
JPH0625928U (en) Video memory writing circuit
JP2956774B2 (en) Character display device
JPH0224783A (en) Image display device
JPH05167958A (en) Picture signal forming method for liquid crystal display
JPS6011887A (en) Character pattern reading system
JPH0497390A (en) Displaying device
JPH0683300A (en) Palette control circuit
KR960015023A (en) Color panel display device and image information processing method
JPH02191023A (en) Picture display device
JPH0233673A (en) Picture processor
JPH05167972A (en) Method for controlling video information signal
JPH06301365A (en) Image reproducing device