JPH04989A - White balance adjusting device - Google Patents

White balance adjusting device

Info

Publication number
JPH04989A
JPH04989A JP2102366A JP10236690A JPH04989A JP H04989 A JPH04989 A JP H04989A JP 2102366 A JP2102366 A JP 2102366A JP 10236690 A JP10236690 A JP 10236690A JP H04989 A JPH04989 A JP H04989A
Authority
JP
Japan
Prior art keywords
value
circuit
correction value
gain
correction
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP2102366A
Other languages
Japanese (ja)
Other versions
JP2532965B2 (en
Inventor
Kenichi Kikuchi
健一 菊地
Toshinobu Haruki
春木 俊宣
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Sanyo Electric Co Ltd
Original Assignee
Sanyo Electric Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Sanyo Electric Co Ltd filed Critical Sanyo Electric Co Ltd
Priority to JP2102366A priority Critical patent/JP2532965B2/en
Publication of JPH04989A publication Critical patent/JPH04989A/en
Application granted granted Critical
Publication of JP2532965B2 publication Critical patent/JP2532965B2/en
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Landscapes

  • Processing Of Color Television Signals (AREA)

Abstract

PURPOSE:To stably and quickly perform white balance correction by changing the change speed of the present quantity of gain correction corresponding to difference between the present quantity of gain correction and a targeted value. CONSTITUTION:A count comparator 57 compares a constant value (Tc) stored in advance in counter threshold value memory 56 with a count value (CN), and outputs a control signal Psm of L level when the value CN is less than the value Tc. At this time, the contacts of a switch 58 are connected to 58a and 58d. respectively, which permits the passage of reference change quantity Smr, Smb stored in R-change quantity memory 52 and B-change quantity memory 53. After that, when the value CN exceeds the value Tc, a control signal Psm of H level is outputted, and the contacts of the switch 58 are switched to 58b, 58e sides, respectively, which permits the passage of change quantity Scr, Scb calculated at R-change quantity calculator 50 and B-change quantity calculator 51.

Description

【発明の詳細な説明】 (イ)産業上の利用分野 本発明は、撮像素子から得られる撮像映像信号を基に、
臼バランスの制御を行うカラービデオカメラの自動臼バ
ランス調整装置に関する。
DETAILED DESCRIPTION OF THE INVENTION (A) Field of Industrial Application The present invention is based on a captured video signal obtained from an image sensor.
The present invention relates to an automatic mill balance adjustment device for a color video camera that controls mill balance.

(ロ)従来の技術 カラービデオカメラに於いては、光源による光の波長分
布の違いを補正するために、臼バランスの制御を行う必
要がある。
(B) Conventional Technology In a color video camera, it is necessary to control the mill balance in order to correct for differences in the wavelength distribution of light due to the light source.

この制御は、赤(以下R)、青(以下B)、緑(以下G
)の三原色信号の比が1:1:1となるように、各色信
号の利得を調節することで行われる。一般には例えば特
開昭62−35792号公報(HO4N9/73)に示
される様に、画面の色差信号R−Y、B−Yの積分値が
零になるように利得を調節する方式が用いられている。
This control includes red (hereinafter referred to as R), blue (hereinafter referred to as B), green (hereinafter referred to as G).
) by adjusting the gain of each color signal so that the ratio of the three primary color signals becomes 1:1:1. Generally, a method is used in which the gain is adjusted so that the integral value of the screen color difference signals R-Y and B-Y becomes zero, as shown in, for example, Japanese Patent Application Laid-Open No. 62-35792 (HO4N9/73). ing.

第12図は、この方式を用いた白バランス回路のブロッ
ク図である。
FIG. 12 is a block diagram of a white balance circuit using this method.

レンズ(1)を通過した光は、撮像素子(CCD)(2
)で光電変換された後、色分離回路(3)で、R,G、
Hの3原色信号として取り出され、Gの色信号は直接、
R及びBの各信号はR増幅回路(4)、B増幅回路(5
)を経て、カメラプロセス及びマトリクス回路(6)に
入力され、輝度信号Y、赤及び青それぞれの色差信号R
−Y、B−Yが作られて、ビデオ回路(7)へ送られる
The light that has passed through the lens (1) is transferred to an imaging device (CCD) (2).
), the color separation circuit (3) converts R, G,
The H color signal is extracted as the three primary color signals, and the G color signal is directly
Each R and B signal is transmitted through an R amplifier circuit (4) and a B amplifier circuit (5).
) is input to the camera process and matrix circuit (6), and the luminance signal Y and the red and blue color difference signals R are input to the camera process and matrix circuit (6).
-Y, B-Y are created and sent to the video circuit (7).

同時に、二つの色差信号は、それぞれ積分回路(17)
(Is)で、十分に長い時間、積分され、その結果が零
になるように利得制御回路(13)、(14)がR,B
各々の増幅回路(4)、(5)の利得を調節する。
At the same time, the two color difference signals are respectively sent to the integrating circuit (17).
(Is), the gain control circuits (13) and (14) control R, B so that the integration is performed for a sufficiently long time and the result becomes zero.
The gain of each amplifier circuit (4), (5) is adjusted.

しかしながら上記の様な構成では、常時帰還が働いてい
るため、被写体によっては増幅利得の補正量がふらつき
やすく、不安定な臼バランス補正を行なうという問題点
が存在する。そこでこの様な問題点を解決する方法とし
て、補正量の変化が比較的小さくなった場合等には、新
たな白バランス調整動作を停止させる停止モードを設け
ることが考えられる。
However, in the above-mentioned configuration, there is a problem in that since feedback is always in operation, the correction amount of the amplification gain tends to fluctuate depending on the subject, resulting in unstable mill balance correction. Therefore, as a method to solve such problems, it is conceivable to provide a stop mode in which a new white balance adjustment operation is stopped when the change in the correction amount becomes relatively small.

以下に、この停止モードを付加した臼バランス調整装置
について第2図〜第11図、第13図〜第16図を用い
て説明する。第16図は全体の回路ブロック図である。
The mill balance adjustment device with this stop mode added will be explained below with reference to FIGS. 2 to 11 and 13 to 16. FIG. 16 is an overall circuit block diagram.

レンズ(1)を通過した光は、CCD (2)上に結像
されて光電変換された後、色分離回路(3)にて、R,
G、Bの3原色信号として取り出される。これら3原色
信号の中のR及びB信号は、夫々R及びB増幅回路(4
)(5)を経て、G信号と共にカメラプロセス及びマト
リクス回路(6)に入力され、これらを基に輝度信号(
Y)及び赤、前夫々の色差信号(R−Y)、(B−Y)
が作成されて、ビデオ回路(7)に供給され周知の処理
が施される。また、(R−Y)(B−Y)の各信号は、
同時に選択回路(21)にも供給される。
The light that has passed through the lens (1) is imaged on the CCD (2) and subjected to photoelectric conversion, after which it is sent to the color separation circuit (3) into R,
It is extracted as three primary color signals of G and B. The R and B signals among these three primary color signals are processed by R and B amplification circuits (4
)(5), it is input to the camera process and matrix circuit (6) together with the G signal, and based on these, the luminance signal (
Y) and red, front color difference signals (RY) and (B-Y), respectively
is created, supplied to the video circuit (7), and subjected to well-known processing. Moreover, each signal of (RY) (B-Y) is
At the same time, it is also supplied to the selection circuit (21).

選択回路(21)はタイミング回路(25)からの選択
信号(Sl)により、色差信号(R−Y)、(B−Y)
の2つの信号のいづれか1つを1フイールド毎に順次選
択するもので、(R−Y)→(B−Y)→(R−Y)→
・・・と1フイールド毎に後段のA/D変換器(22)
に出力される。尚、選択信号(Sl)は後述の如く、同
期分離回路(24)から得られる垂直同期信号に基づい
て作成される。
The selection circuit (21) selects the color difference signals (R-Y), (B-Y) by the selection signal (Sl) from the timing circuit (25).
One of the two signals is sequentially selected for each field, (RY) → (B-Y) → (RY) →
...and a subsequent A/D converter (22) for each field.
is output to. Note that the selection signal (Sl) is created based on the vertical synchronization signal obtained from the synchronization separation circuit (24), as will be described later.

A/D変換器(22)は、所定のサンプリング周期で選
択回路(21)にて選択された色差信号(R−Y)(B
−Y)の1つをサンプリングしてディジタル値に変換し
、この値を積分器(23)に出力する。ところで、タイ
ミング回路(25)はカメラプロセス及びマトリクス回
路(6)から垂直、水平同期信号及びCCD (2)を
駆動する固定の発振器出力に基づいて、撮像画面を第1
3図に示す8×8の64個の長方形の領域(All)、
(A12)、(A13)・・・・(A88)、即ち(A
ij)(i、j==l〜8の整数)に分割して、各領域
毎にこれらの領域内の選択回路(21)出力を時分割で
取り出すための切換信号(S2)を積分器(23)に出
力する。
The A/D converter (22) receives the color difference signal (R-Y) (B) selected by the selection circuit (21) at a predetermined sampling period.
-Y) is sampled and converted into a digital value, and this value is output to the integrator (23). By the way, the timing circuit (25) sets the imaging screen to the first position based on the vertical and horizontal synchronization signals from the camera process and matrix circuit (6) and the fixed oscillator output that drives the CCD (2).
64 8x8 rectangular areas (All) shown in Figure 3,
(A12), (A13)...(A88), that is, (A
ij) (i, j = integer from l to 8), and a switching signal (S2) for time-divisionally extracting the output of the selection circuit (21) in these regions for each region is passed through an integrator ( 23).

積分器(23)は切換信号(S2)を受けて、選択回路
(21)出力のA/D変換値を領域毎に1フイ一ルド期
間にわたって加算し、即ち64個の領域毎にディジタル
積分し、この1フイ一ルド分の積分が完了すると、この
積分値を色評価値としてメモリ(26)に保持する。こ
の結果、ある任意のフィールドで64個の領域内に対応
する色差信号(R−Y)のディジタル積分値が、64個
の色評価値(rij)(i+  j:1〜8)として得
られることになる。また次のフィールドでは選択回路(
21)にて色差信号(B−Y)が選択されているので、
積分! (23)の各領域における積分の結果、色差信
号(B−Y)の領域毎のディジタル積分値が64個の色
評価値(bij)として得られる。こうして、色差信号
(R−Y)(B−Y)の2フイールドの積算が終了した
時点で、色評価値(r i j)  (b i j)の
64×2の値がメモリ(26)に保持されることになる
。これ以降、上述と同様の動作が繰り返され、次のフィ
ールドでは色評価値(rij)が、更に次のフィールド
では色評価値(bij)と順次更新されることになる。
The integrator (23) receives the switching signal (S2) and adds the A/D converted values of the output of the selection circuit (21) for each region over one field period, that is, digitally integrates each of the 64 regions. When the integration for one field is completed, this integrated value is held in the memory (26) as a color evaluation value. As a result, digital integral values of color difference signals (R-Y) corresponding to 64 regions in a certain arbitrary field can be obtained as 64 color evaluation values (rij) (i+j: 1 to 8). become. Also, in the next field, the selection circuit (
Since the color difference signal (B-Y) is selected in 21),
Integral! As a result of the integration in each region in (23), digital integral values for each region of the color difference signal (B-Y) are obtained as 64 color evaluation values (bij). In this way, when the integration of the two fields of color difference signals (R-Y) (B-Y) is completed, the 64 x 2 values of color evaluation values (r ij) (b ij) are stored in the memory (26). will be retained. After this, the same operation as described above is repeated, and the color evaluation value (rij) is updated in the next field, and the color evaluation value (bij) is updated in the next field.

第14図は、この積分器(23)の内部構造を更に詳細
に示す。各A/D変換データは、切換回路(61)に供
給される。この切換回路(61)は切換信号(S2)を
受けて、各A/D変換値を領域毎に用意された加算器(
Fll)(F12)・・・・(F88)の中で該当デー
タのサンプリング点が存在する領域用の加算器に供給す
る役割を有する。即ち、ある任意のデータのサンプリン
グ点が領域(All)内に含まれているならば、このデ
ータを領域(All)用の加算器(Fil)に供給する
。尚、以下、同様に加算器(Fij)(i j=1〜8
)は領域(Aij)用に設定され、全部で64個の加算
器が用意されている。各加算器の後段には、保持回路(
Qij)がそれぞれ配設され、各加算値は各保持回路に
一旦保持される。各保持回路の保持データは、再び加算
器に入力されて、次に入力されるデータと加算される。
FIG. 14 shows the internal structure of this integrator (23) in more detail. Each A/D converted data is supplied to a switching circuit (61). This switching circuit (61) receives the switching signal (S2) and converts each A/D converted value into an adder (
It has the role of supplying data to the adder for the area where the sampling point of the relevant data exists in Fll) (F12)...(F88). That is, if a certain arbitrary data sampling point is included in the area (All), this data is supplied to the adder (Fil) for the area (All). Hereinafter, the adder (Fij) (ij=1 to 8
) is set for the area (Aij), and a total of 64 adders are prepared. A holding circuit (
Qij) are provided, and each added value is temporarily held in each holding circuit. The data held in each holding circuit is input to the adder again and added to the next input data.

また各保持回路は、垂直同期信号に基すいて1フイール
ド毎にリセットされ、このリセット直前の保持データの
みがメモリ(26)に供給される。従って、1組の加算
器及び保持回路にて1個のディジタル積分回路が構成さ
れ、合計64個の積分回路が積分器(23)を構成する
ことになり、1フイールド毎に各保持回路から64個の
領域毎にディジタル積分値がメモリ(26)に入力され
る。 この1フイ一ルド分の積分が完了すると、この積
分値は輝度評価値または色評価値としてメモリ(26)
に保持される。
Further, each holding circuit is reset for each field based on a vertical synchronizing signal, and only the held data immediately before this reset is supplied to the memory (26). Therefore, one set of adder and holding circuit constitutes one digital integrating circuit, and a total of 64 integrating circuits constitute the integrator (23). Digital integral values are input to the memory (26) for each region. When the integration for one field is completed, this integral value is stored in memory (26) as a brightness evaluation value or color evaluation value.
is maintained.

上述の様にして得られる最新の色評価値(rij)(b
ij)(i、j: 1〜8)は、画面評価回路(27)
に送られ、次式(1)(2)に基づいて各色差信号の画
面全体の色評価値(Vr)(vb)として算出される。
The latest color evaluation value (rij) (b
ij) (i, j: 1 to 8) is the screen evaluation circuit (27)
and is calculated as the color evaluation value (Vr) (vb) of the entire screen of each color difference signal based on the following equations (1) and (2).

Vr=  Σ Σ (ri  j)/64    (1
)i4  J=1 vb=  Σ Σ (bi  j)/64    (2
)i=I  J=1 この式(1)(2)は64個の各領域の色評価値(r 
i j)  (b i j)の全ての総和を領域数で割
算して、1個の領域についての平均値を画面色評価値と
して算出する。この画面色評価値(Vr)  (Vb)
は利得制御回路(28)、第1評価値比較回路(30)
及び第2評価値比較回路(31)に送られる。
Vr= Σ Σ (ri j)/64 (1
) i4 J=1 vb= Σ Σ (bi j)/64 (2
) i=I J=1 These equations (1) and (2) are the color evaluation value (r
i j ) (b i j) is divided by the number of regions, and the average value for one region is calculated as the screen color evaluation value. This screen color evaluation value (Vr) (Vb)
are the gain control circuit (28) and the first evaluation value comparison circuit (30).
and sent to the second evaluation value comparison circuit (31).

利得制御回路(28)では、R及びB増幅回路(4)(
5)の現在の利得に補正を加えて、画面全体の色評価値
である画面色評価値(Vr)(Vb)を零にするために
、現在の利得に対する補正値(Gpr) (Gpb)に
相当する補正値信号を作成し、補正値比較回路(29)
に出力する。
In the gain control circuit (28), the R and B amplifier circuit (4) (
5) In order to make the screen color evaluation value (Vr) (Vb), which is the color evaluation value of the entire screen, zero by adding correction to the current gain, the correction value (Gpr) (Gpb) for the current gain is A corresponding correction value signal is created and the correction value comparison circuit (29)
Output to.

次に、補正値比較回路(29)、第1及び第2評価値比
較回路(30)  (31)の動作について説明する。
Next, the operations of the correction value comparison circuit (29) and the first and second evaluation value comparison circuits (30) and (31) will be explained.

補正値比較回路(29)は第2図の様に構成される。即
ち、R及びB補正値メモリ(33)(34)に保持され
、現在のR及びB増幅回路(4)(5)の利得を調整し
ている現在の利得補正値(Gmr) (Gmb)と、利
得制御回路(28)から得られる補正値(Gpr) (
Gpb)とが夫々R補正値比較器(29a)及びB補正
値比較器(29b)で比較される。その結果、R補正値
比較器(29a)において、(G mr) = (G 
pr)と判断された場合には、制御信号(Prl)とし
てHレベルの信号が、また( G mr)≠(G pr
)と判断された場合には、制御信号(Prl)としてL
レベルの信号が補正値増減回路(35)へ出力される。
The correction value comparison circuit (29) is constructed as shown in FIG. That is, the current gain correction values (Gmr) (Gmb) that are held in the R and B correction value memories (33) and (34) and are adjusting the current gains of the R and B amplifier circuits (4) and (5). , the correction value (Gpr) obtained from the gain control circuit (28) (
Gpb) are compared by an R correction value comparator (29a) and a B correction value comparator (29b), respectively. As a result, in the R correction value comparator (29a), (G mr) = (G
pr), an H level signal is sent as the control signal (Prl), and (G mr)≠(G pr
), the control signal (Prl) is L.
A level signal is output to the correction value increase/decrease circuit (35).

またこの時(Gmr) < (Gpr)であれば、制御
信号(Pr2)としてHレベルの信号が、また(Gmr
) > (Gpr)であれば、制御信号(Pr2)とし
てLレベルの信号が補正値増減回路(35)へ出力され
る。またB補正値比較器(29b)においても同様の判
断がなされ、(Gmb) = (Gpb)と判断された
場合には、制御信号(Pbl)としてHレベルの信号が
、また( G mb)≠(G pb)と判断された場合
には、制御信号(Pbl)としてLレベルの信号が補正
値増減回路(35)へ出力され、この時(Gmb) <
 (Gpb)であれば、制御信号(Pb2)としてHレ
ベルの信号が、また(Gmb) > (Gpb)であれ
ば、制御信号(pb2)としてLレベルの信号が補正値
増減回路(35)へ出力される。同時にR補正値比較器
(29a)では、入力された各補正値(Gmr)  (
Gpr)の差、lGmr−Gprlが、またB補正値比
較器(29b)では、(G mb)  (G pb)の
差、lGmb−c pb lが算出され、共に補正値加
算器(29C)へ送られる。補正値加算!(29C)で
はそれらの和 Gmr −Gpr l +l Gmb −Gpbが算出
され、補正値比較器(29e)において、予め補正値閾
値メモリ(29d)に格納されている閾値(TO)との
大小関係が比較される。その結果 Gmr −Gpr 1+ l Gmb −Gpb l≦
TG  (3)の時には、制御信号(Pl)としてHレ
ベルの信号が、また Gmr−Gprl + l Grnb−Gpbl >T
G  (4)の時には、制御信号(PI)としてLレベ
ルの信号が出力される。
At this time, if (Gmr) < (Gpr), an H level signal is used as the control signal (Pr2), and (Gmr
) > (Gpr), an L level signal is output as the control signal (Pr2) to the correction value increase/decrease circuit (35). A similar judgment is made in the B correction value comparator (29b), and when it is judged that (Gmb) = (Gpb), an H level signal is sent as the control signal (Pbl), and (Gmb)≠ If it is determined that (G pb), an L level signal is output as a control signal (Pbl) to the correction value increase/decrease circuit (35), and at this time (Gmb) <
If (Gpb), an H level signal is sent as the control signal (Pb2), and if (Gmb) > (Gpb), an L level signal is sent as the control signal (pb2) to the correction value increase/decrease circuit (35). Output. At the same time, the R correction value comparator (29a) inputs each correction value (Gmr) (
Gpr) difference, lGmr-Gprl, and the B correction value comparator (29b) calculates the difference of (Gmb) (Gpb), lGmb-cpbl, both of which are sent to the correction value adder (29C). Sent. Add correction value! In (29C), their sum Gmr - Gpr l +l Gmb - Gpb is calculated, and in the correction value comparator (29e), the magnitude relationship with the threshold value (TO) stored in advance in the correction value threshold value memory (29d) is determined. be compared. As a result, Gmr −Gpr 1+ l Gmb −Gpb l≦
At the time of TG (3), an H level signal is used as the control signal (Pl), and Gmr-Gprl + l Grnb-Gpbl >T
At the time of G (4), an L level signal is output as the control signal (PI).

第1評価値比較回路(30)は第3図の様に構成される
。まず第1R評価値減算器(30a)では、画面評価回
路(27)から出力される画面色評価値(Vr)と予め
R基準値メモリ(30c)に格納されているR基準1i
(Vlr)との差、IVr−Vlrlが、また第1B評
価値減算器(30b)では、画面色評価値(vb)と予
めB基準値メモリ(30d)に格納されているB基準値
(Vlb)との差、IVb−Vlblが算出され、共に
第1評価値加算器(30e)へ送られる。第1評価値加
算器(30e)ではこれらの和 l Vr−Vlrl + l Vb−Vlbが算出され
、第1評価値比較器(30g)において、予め第1評価
値閾値メモリ(30f)に格納されている閾値(Tvl
)との大小関係が比較される。その結果 Vr−Vlrl + l Vb−Vlbl≦Tvl  
(5)の時には、制御信号(P2)としてHレベルの信
号が、また Vr−V1rl+1Vb−Vlbl>Tvl  (6)
の時には、制御信号(P2)としてLレベルの信号が出
力される。
The first evaluation value comparison circuit (30) is configured as shown in FIG. First, the first R evaluation value subtractor (30a) uses the screen color evaluation value (Vr) output from the screen evaluation circuit (27) and the R reference 1i stored in advance in the R reference value memory (30c).
(Vlr), IVr-Vlrl, and the first B evaluation value subtracter (30b) calculates the difference between the screen color evaluation value (vb) and the B reference value (Vlb ) and the difference IVb-Vlbl are calculated and both are sent to the first evaluation value adder (30e). The first evaluation value adder (30e) calculates the sum lVr-Vlrl + lVb-Vlb, and the first evaluation value comparator (30g) stores the sum in the first evaluation value threshold memory (30f) in advance. threshold (Tvl
) are compared in size. As a result, Vr-Vlrl + l Vb-Vlbl≦Tvl
At the time of (5), an H level signal is used as the control signal (P2), and Vr-V1rl+1Vb-Vlbl>Tvl (6)
At this time, an L level signal is output as the control signal (P2).

第2評価値比較回路(31)は第4図の様に構成される
。まず第2R評価値減算器(31a)では、画面評価回
路(27)から出力される画面色評価値(V r)と予
めR評価値メモリ(31c)に格納されているR評価値
(V2r)との差、IVr−V2rlが、また第2B評
価値減算器(31b)では、画面色評価値(vb)と予
めB評価値メモリ(31d)に格納されているB評価値
(■2b)との差、1Vb−V2blが算出され、共に
第2評価値加算器(31e)へ送られる。第2評価値加
算器(31e)ではそれらの和 Vr−V2rl + I Vb−V2blが算出され、
第2評価値比較器(31g)において、予め第2評価値
閾値メモリ(31f)に格納されている閾値(Tv2)
との大小関係が比較される。その結果 Vr−V2rl + l Vb  V2bl≦Tv2 
 (7)の時には、制御信号(P3)としてHレベルの
信号が、また Vr−V2rl + l Vb−V2bl >Tv2 
 (8)の時には、制御信号(P3)としてLレベルの
信号が出力される。
The second evaluation value comparison circuit (31) is configured as shown in FIG. First, in the second R evaluation value subtractor (31a), the screen color evaluation value (Vr) output from the screen evaluation circuit (27) and the R evaluation value (V2r) stored in advance in the R evaluation value memory (31c) are combined. The second B evaluation value subtracter (31b) calculates the difference between the screen color evaluation value (vb) and the B evaluation value (■2b) stored in the B evaluation value memory (31d) in advance. The difference, 1Vb-V2bl, is calculated and both are sent to the second evaluation value adder (31e). The second evaluation value adder (31e) calculates their sum Vr-V2rl + I Vb-V2bl,
In the second evaluation value comparator (31g), the threshold value (Tv2) stored in advance in the second evaluation value threshold memory (31f)
The size relationship between the two is compared. As a result, Vr-V2rl + l Vb V2bl≦Tv2
At the time of (7), an H level signal is used as the control signal (P3), and Vr-V2rl + l Vb-V2bl > Tv2
At the time of (8), an L level signal is output as the control signal (P3).

以上の様に補正値比較器(29)、第1評価値比較回路
(30)、及び第2評価値比較回路(31)から出力さ
れる各制御信号(PI)(P2)(P3)は、共に安定
判別回路(32)へ入力される。
As described above, each control signal (PI) (P2) (P3) output from the correction value comparator (29), the first evaluation value comparison circuit (30), and the second evaluation value comparison circuit (31) is as follows: Both are input to the stability determination circuit (32).

安定判別回路(32)は第5図の様に構成され、制御信
号(PI)(P2)(P3)がORゲ−1−(51)へ
入力される。スイッチ(52)は、制御信号(Pl)が
印加される固定接点(52a)あるいはORゲート(5
1)に結合された固定接点(52b)と、出力端子に結
合された固定接点(52c)を選択的に接続させる機能
を有し、出力端子に生じる出力制御信号(P4)によっ
てその切り換えが制御され、信号(P4)がHレベルの
時に固定接点(52b)側に、Lレベルの時に固定接点
(52a)側に接続されるものとする。
The stability determination circuit (32) is constructed as shown in FIG. 5, and control signals (PI) (P2) (P3) are input to the OR gate 1-(51). The switch (52) is a fixed contact (52a) or an OR gate (52a) to which a control signal (Pl) is applied.
1) has a function of selectively connecting the fixed contact (52b) coupled to the output terminal and the fixed contact (52c) coupled to the output terminal, and the switching is controlled by the output control signal (P4) generated at the output terminal. When the signal (P4) is at H level, it is connected to the fixed contact (52b) side, and when it is at L level, it is connected to the fixed contact (52a) side.

次に安定判別回路(32)の動作について説明する。ま
ず、Hレベルの制御信号(Pl)が安定判別回路(32
)に入力されたとすると、ORゲート(51)の出力は
必ずHレベルになるから、最初にスイッチ(52)がど
ちらの固定接点にあっても出力制御信号(P4)はHレ
ベルになり、やがてスイッチ(52)は固定接点(52
b)側に接続されることになる。この状態では制御信号
(PI)(P2)(P3)のうち少なくとも1つがHレ
ベルである限り、出力制御信号(P4)はHレベルにな
る。次に、共にLレベルの制御信号(PI)(P2)(
P3)が安定判別回路(32)に入力されたとすると、
ORゲート(51)の出力はLレベルになるから、出力
制御信号(P4)はLレベルになり、スイッチ(52)
は固定接点(52a)側に接続されることになる。
Next, the operation of the stability determination circuit (32) will be explained. First, the H level control signal (Pl) is detected by the stability determination circuit (32).
), the output of the OR gate (51) will always be at H level, so no matter which fixed contact the switch (52) is at first, the output control signal (P4) will be at H level, and eventually The switch (52) is a fixed contact (52
b) will be connected to the side. In this state, as long as at least one of the control signals (PI) (P2) (P3) is at H level, the output control signal (P4) is at H level. Next, the control signal (PI) (P2) (both at L level) (
P3) is input to the stability determination circuit (32),
Since the output of the OR gate (51) becomes L level, the output control signal (P4) becomes L level, and the switch (52)
will be connected to the fixed contact (52a) side.

この状態では制御信号(Pl)がLレベルである限り、
出力制御信号(P4)はLレベルになる。
In this state, as long as the control signal (Pl) is at L level,
The output control signal (P4) becomes L level.

即ち、補正値比較回路(29)において第(3)式が成
立した時には、安定判別回路(32)がHレベルの出力
制御信号(P4)を発し、このHレベルの制御信号(P
4)が後述の如く臼バランス停止信号として働く。
That is, when the equation (3) is established in the correction value comparison circuit (29), the stability determination circuit (32) issues an H level output control signal (P4), and this H level control signal (P4) is output.
4) acts as a mill balance stop signal as described later.

一方、補正値比較回路(29)において第(4)式が、
第1評価値比較回路(30)において第(6)式が、更
に第2評価値比較回路(31)において第(8)式が共
に成立した時には、安定判別回路(32)はLレベルの
制御信号(P4)を発し、このLレベルの制御信号(P
4)が臼バランス動作信号として働く。
On the other hand, in the correction value comparison circuit (29), equation (4) is
When equation (6) holds true in the first evaluation value comparison circuit (30) and equation (8) holds true in the second evaluation value comparison circuit (31), the stability determination circuit (32) controls the L level. signal (P4), and this L level control signal (P4) is output.
4) acts as a mill balance operation signal.

この制御信号(P4)は、第2評価値比較回路(31)
、及び補正値増減回路(35)へ入力される。
This control signal (P4) is sent to the second evaluation value comparison circuit (31).
, and is input to the correction value increase/decrease circuit (35).

第2評価値比較回路(31)では、エツジ検出器(31
h)がこの制御信号(P4)を受ける。
In the second evaluation value comparison circuit (31), an edge detector (31
h) receives this control signal (P4).

エツジ検出器(31h)は制御信号(P4)がLレベル
からHレベルへ変化した時にのみパルスを発する。スイ
ッチ(31i)はこのパルスを受けた時にスイッチを閉
じて、R評価値メモリ(31C)及びB評価値メモリ(
31d)へ画面色評価値(Vr)  (Vb)の通過を
許容すると共にメモリ(31c)(31d)にてこの通
過直後の画面色評価値を記憶する。
The edge detector (31h) emits a pulse only when the control signal (P4) changes from L level to H level. When the switch (31i) receives this pulse, it closes and stores the R evaluation value memory (31C) and the B evaluation value memory (31C).
The screen color evaluation value (Vr) (Vb) is allowed to pass through the memory (31c) (31d) and the screen color evaluation value immediately after passing is stored in the memory (31c) (31d).

従って、臼バランス補正が動作モードから停止モードへ
移行した時、即ち動作モードが終了した時点での画面色
評価値(Vr)  (Vb)が、各々R評価値メモリ(
31c)及びB評価値メモリ(31d)に格納される事
になる。
Therefore, when the mill balance correction shifts from the operation mode to the stop mode, that is, when the operation mode ends, the screen color evaluation values (Vr) (Vb) are respectively R evaluation value memory (
31c) and B evaluation value memory (31d).

現在の利得補正値(Gmr) (Gmb)及び制御信号
(Prl)(Pr2)(Pbl)(Pb2)(P4)を
入力とする補正値増減回路(35)の構成は第6図の様
になる。即ち、補正値増減回路(35)は、6個のスイ
ッチとR及びB増加回路(46)(48)、R及びB減
少回路(47)(49)にて構成されている。スイッチ
(40)(41)は制御信号(P4)により切り換え制
御が為され、接点(40c)には利得補正値(G mr
)を示す信号が印加され、固定接点(40a)は出力端
子(35a)に、また固定接点(40b)はスイッチ(
42)の接点(42c)に接続されている。スイッチ(
42)は制御信号(Prl)により切り換え制御され、
固定接点(42a)は出力端子(35a)に、また固定
接点(42b)はスイッチ(44)の接点(44c)に
接続されている。スイッチ(44)は制御信号(Pr2
)により切り換え制御され、固定接点(44a)(44
b)は夫々R増加及びR減少回路(46)(47)に接
続されている。ここで、R増加及び減少回路(46)(
47)出力は、出力端子(35a)に導出される。
The configuration of the correction value increase/decrease circuit (35) that receives the current gain correction value (Gmr) (Gmb) and control signal (Prl) (Pr2) (Pbl) (Pb2) (P4) is as shown in Figure 6. . That is, the correction value increase/decrease circuit (35) is composed of six switches, R and B increase circuits (46) (48), and R and B decrease circuits (47) (49). Switches (40) and (41) are controlled by a control signal (P4), and a gain correction value (G mr
) is applied, the fixed contact (40a) is connected to the output terminal (35a), and the fixed contact (40b) is connected to the switch (
42) is connected to the contact (42c). switch(
42) is switched and controlled by a control signal (Prl),
The fixed contact (42a) is connected to the output terminal (35a), and the fixed contact (42b) is connected to the contact (44c) of the switch (44). The switch (44) outputs a control signal (Pr2
), the fixed contacts (44a) (44
b) are connected to R increase and R decrease circuits (46) and (47), respectively. Here, the R increase and decrease circuit (46) (
47) The output is led to the output terminal (35a).

同様に、スイッチ(41)の接点(41c)には、利得
補正値(G mb)を示す信号が印加され、固定接点(
41a)は出力端子(35b)に、また固定接点(41
b)はスイッチ(43)の接点(43c)に接続されて
いる。スイッチ(43)は制御信号(Pbl)により切
り換え制御され、固定接点(43a)は出力端子(35
b)に、また固定接点(43b)はスイッチ(45)の
接点(45c)に接続されている。スイッチ(45)は
制御信号(Pb2)により切り換え制御され、固定接点
(45a)(4sb)は夫々R増加及びR減少回路(4
8)(49)に接続されている。
Similarly, a signal indicating the gain correction value (G mb) is applied to the contact (41c) of the switch (41), and the fixed contact (
41a) is connected to the output terminal (35b) and the fixed contact (41
b) is connected to the contact (43c) of the switch (43). The switch (43) is switched and controlled by the control signal (Pbl), and the fixed contact (43a) is connected to the output terminal (35).
b), and the fixed contact (43b) is connected to the contact (45c) of the switch (45). The switch (45) is switched and controlled by the control signal (Pb2), and the fixed contacts (45a) (4sb) are connected to the R increase and R decrease circuits (4
8) Connected to (49).

ここで、R増加及び減少回路(48)(49)出力は、
出力端子(35b)に導出される。
Here, the R increase and decrease circuit (48) (49) output is:
It is led out to the output terminal (35b).

次に補正値増減回路(35)の動作について説明する。Next, the operation of the correction value increase/decrease circuit (35) will be explained.

まずスイッチ(40)及びスイッチ(41)へHレベル
の制御信号(P4)が入力されている時、即ち白バラン
ス補正が停止モードにある時は、スイッチ(40)は固
定接点(40a)側に、またスイッチ(41)は固定接
点(41a)側にあり、R補正値メモリ(33)及びB
補正値メモリ(34)に格納されている値(Gmr) 
(Gmb)がそのまま利得補正値(Gr)  (Gb)
として出力端子(35a)(35b)に出力され、R,
B各々の増幅回路(4)(5)の利得を調節する。
First, when the H level control signal (P4) is input to the switch (40) and switch (41), that is, when the white balance correction is in the stop mode, the switch (40) is set to the fixed contact (40a) side. , the switch (41) is located on the fixed contact (41a) side, and the R correction value memory (33) and B
Value (Gmr) stored in correction value memory (34)
(Gmb) is the gain correction value (Gr) (Gb)
are output to the output terminals (35a) (35b) as R,
B. Adjust the gain of each amplifier circuit (4) (5).

次に制御信号(P4)がLレベルになった時、即ち白バ
ランスが動作モードにある時は、スイッチ(40)は固
定接点(40b)側に、またスイッチ(41)は固定接
点(41b)側にあり、R補正値メモリ(33)及びB
補正値メモリ(34)に格納されている補正値(Gmr
) (Gmb)は、各々スイッチ(42)(43)へ入
力される。
Next, when the control signal (P4) becomes L level, that is, when the white balance is in the operation mode, the switch (40) is set to the fixed contact (40b) side, and the switch (41) is set to the fixed contact (41b) side. side, R correction value memory (33) and B
The correction value (Gmr
) (Gmb) are input to switches (42) and (43), respectively.

スイッチ(42)は制御信号(Prl)がHレベルの時
、即ち補正値比較回路(29)において(G mr) 
= (G pr)と判断された時に、固定接点(42a
)側にあり、R補正値メモリ(33)に格納されている
値が、そのまま利得補正値(Gr)として出力され、R
増幅回路(4)の利得を調節する。次に制御信号(Pr
l)がLレベルになった時、即ち補正値比較回路(29
)において(G mr)≠(G pr)と判断された時
には、スイッチ(42)は固定接点(42b)側にあり
、R補正値メモリ(33)に格納されている補正値(G
mr)は、スイッチ(44)へ入力される。一方、スイ
ッチ(43)についてもスイッチ(42)と同様の動作
を行ない、制御信号(Pbl)がHレベルの時、B補正
値メモリ(34)に格納されている値がそのまま利得補
正値(Gb)として出力され、制御信号(Pbl)がL
レベルになった時、B補正値メモリ(34)に格納され
ている補正値(G mb)は、スイッチ(45)へ入力
される。
When the control signal (Prl) is at H level, the switch (42) is set to (G mr) in the correction value comparison circuit (29).
= (G pr), the fixed contact (42a
) side, and the value stored in the R correction value memory (33) is output as is as the gain correction value (Gr),
Adjust the gain of the amplifier circuit (4). Next, the control signal (Pr
1) becomes L level, that is, when the correction value comparison circuit (29
), when it is determined that (G mr)≠(G pr), the switch (42) is on the fixed contact (42b) side, and the correction value (G mr) stored in the R correction value memory (33) is
mr) is input to the switch (44). On the other hand, the switch (43) also operates in the same way as the switch (42), and when the control signal (Pbl) is at H level, the value stored in the B correction value memory (34) is used as is for the gain correction value (Gb ), and the control signal (Pbl) is output as L.
When the level is reached, the correction value (G mb) stored in the B correction value memory (34) is input to the switch (45).

スイッチ(44)は制御信号(Pr2)がHレベルの時
、即ち補正値比較回路(29)において(Gmr) <
 (Gpr)と判断された時には、固定接点(44a)
側にあり、R補正値メモリ(33)に格納されている補
正値(G mr)はR増加回路(46)に入力され、予
め設定された一定量値(ro)が加算されて利得補正値
(Gr)とじて出力される。即ち、G r =Gmr+
 r Oとなる。また制御信号(Pr2)がLレベルに
なった時、即ち補正値比較回路(29)において(Gm
r) >(G pr)と判断された時には、スイッチ(
44)は固定接点(44b)側にあり、補正値(G m
r)は、R減少回路(47)に入力され、一定量値(T
O)が減算されて利得補正値(Gr)として出力され、
即ち、Gr=Gmr−roとして、R増幅回路(4)の
利得を調節する。一方、スイッチ(45)についてもス
イッチ(44)と同様の動作を行い、制御信号(Pb2
)がHレベルの時には、B補正値メモリ (34)に格
納されている補正値(G mb)値は、B増加回路(4
8)で一定量値(bo)が加算され、また制御信号(P
b2)がLレベルになった時には、補正値(Gmb)は
、B減少回路(49)で、一定量値(bO)が減算され
て利得補正値(Gb)として出力され、B増幅回路(5
)の利得を調節する。
The switch (44) operates when the control signal (Pr2) is at H level, that is, in the correction value comparison circuit (29), (Gmr) <
(Gpr), the fixed contact (44a)
The correction value (G mr) stored in the R correction value memory (33) is input to the R increase circuit (46), and a preset constant value (ro) is added to the gain correction value. (Gr). That is, G r =Gmr+
rO. Further, when the control signal (Pr2) becomes L level, that is, in the correction value comparison circuit (29) (Gm
r) > (G pr), the switch (
44) is on the fixed contact (44b) side, and the correction value (G m
r) is input to the R reduction circuit (47), and the constant value (T
O) is subtracted and output as a gain correction value (Gr),
That is, the gain of the R amplifier circuit (4) is adjusted by setting Gr=Gmr-ro. On the other hand, the switch (45) also operates in the same way as the switch (44), and the control signal (Pb2
) is at H level, the correction value (G mb) value stored in the B correction value memory (34) is
8), a constant value (bo) is added, and the control signal (P
b2) becomes the L level, the correction value (Gmb) is outputted as a gain correction value (Gb) by subtracting a certain amount value (bO) in the B reduction circuit (49), and is outputted as a gain correction value (Gb).
).

尚、補正値増減回路(35)から出力されるR、B各々
の利得補正値(G r)  (G b)は、R補正値メ
モリ(33)及びB補正値メモIJ(34)に再び格納
され、次のフィールドでは、現在の補正値(Gmr) 
(Gmb)として白バランス調整に用いられる。従って
、R及びB補正値メモリ(33)(34)の内容は、フ
ィールド毎に出力端子(35a)  (35b)からの
補正値にて更新されることになる。
The R and B gain correction values (G r ) (G b) output from the correction value increase/decrease circuit (35) are stored again in the R correction value memory (33) and the B correction value memo IJ (34). and the next field shows the current correction value (Gmr)
(Gmb) is used for white balance adjustment. Therefore, the contents of the R and B correction value memories (33) and (34) are updated with the correction values from the output terminals (35a) and (35b) for each field.

R増幅回路(4)では、利得補正値(Gr)に応じてR
信号を増幅する際の利得が変化し、補正値(Gr)が零
の時に利得が1に固定され、補正値(Gr)が正方向に
変化すれば利得は大きくなり、負方向に変化すれば利得
は小さくなる。同様に、B増幅回路(5)では利得補正
値(Gb)に応じてB信号の増幅利得が変化し、Gb=
Oのときに利得が1に固定される。
In the R amplifier circuit (4), R
The gain when amplifying the signal changes, and when the correction value (Gr) is zero, the gain is fixed at 1. If the correction value (Gr) changes in the positive direction, the gain increases, and if it changes in the negative direction, the gain increases. The gain will be smaller. Similarly, in the B amplifier circuit (5), the amplification gain of the B signal changes according to the gain correction value (Gb), and Gb=
When the voltage is O, the gain is fixed to 1.

これまで説明した各回路の動作を、実際の白バランス補
正を例にとって説明する。
The operation of each circuit described so far will be explained using actual white balance correction as an example.

まず臼バランス補正が、動作モードから停止モードへ移
行する際の動作について説明する。
First, an explanation will be given of the operation when the mill balance correction shifts from the operation mode to the stop mode.

今、R補正値メモリ(33)及びB補正値メモリ(34
)各々に格納されている利得補正値(Gmr)  (G
mb)で、R増幅回路(4)及びB増幅回路(5)の増
幅利得が制御され、適正な白バランスがとれた状態にあ
るとする。ここで画面色評価値が変化すると、利得制御
回路(28)で算出された利得補正量(Gpr)  (
Gpb)が第7図の様に変化し、補正値比較回路(29
)での比較結果に基づき、補正値増減回路(35)でR
,B各々の補正値メモリに格納されている利得補正量が
増減され、(G mr)  (G mb)から(Gmr
’)  (Gmb’)に変化したところで第(3)式の
関係が成立し、Hレベルの制御信号(Pl)が出力され
る。尚、第7図において第(3)式の関係が成立する範
囲は、(G pr)  (G pb)を中心とした正方
形(鎖線)の領域である。また、この正方形の大きさは
、閾値(TG)自体に依存し、この閾1f(TG)は、
実際の撮影による実測値に基ずいて臼バランスの利得を
固定してもよいと判断できる値に設定されている。安定
判別回路(32)がこれを受けてHレベルの制御信号(
P4)を出力した時点で、補正値増減回路(35)は利
得補正量の増減を停止し、白バランス補正は停止モード
へ入る。 こうして利得補正値が増加回路(46)(4
8)または減少回路(47)  (49)にて徐々にR
またはB増幅回路(4)(5)が利得を変化させて白バ
ランス調整が実行され、1フイールド毎の利得補正値変
化が閾値(TG)以内に収まれば、白バランス調整のふ
らつきを抑えるために利得補正値の増減は停止して、こ
の停止直前の利得補正値が維持されて、R及びB増幅回
路(4)(5)の利得はこの補正値により決定される一
定利得に固定される。尚、この時の補正値は停止モード
が継続される間、R及びB補正値メモリ(33)  (
34)に保持され続けることになる。換言すれば、この
メモリに保持される停止モード直前の補正値にて停止モ
ード継続中のR及びB増幅回路(4)(5)の利得が固
定されることになる。 次に臼バランス補正が、停止モ
ードから動作モードへ移行する際の動作について説明す
る。
Now, the R correction value memory (33) and the B correction value memory (34)
) Gain correction value (Gmr) stored in each (G
mb), the amplification gains of the R amplification circuit (4) and the B amplification circuit (5) are controlled and a proper white balance is achieved. When the screen color evaluation value changes here, the gain correction amount (Gpr) calculated by the gain control circuit (28) (
Gpb) changes as shown in Figure 7, and the correction value comparison circuit (29
), the correction value increase/decrease circuit (35)
, B, the gain correction amount stored in each correction value memory is increased or decreased from (G mr) (G mb) to (Gmr
') (Gmb'), the relationship in equation (3) is established, and an H-level control signal (Pl) is output. In FIG. 7, the range in which the relationship of equation (3) holds is a square (dashed line) region centered on (G pr) (G pb). Also, the size of this square depends on the threshold (TG) itself, and this threshold 1f (TG) is
It is set to a value that allows it to be determined that the gain of the mill balance may be fixed based on the actual value measured by actual photography. The stability determination circuit (32) receives this and outputs an H level control signal (
P4), the correction value increase/decrease circuit (35) stops increasing/decreasing the gain correction amount, and the white balance correction enters the stop mode. In this way, the gain correction value is increased by the circuit (46) (4
8) or gradually R in the reduction circuit (47) (49)
Alternatively, the B amplifier circuits (4) and (5) change the gain to perform white balance adjustment, and if the gain correction value change for each field is within the threshold (TG), to suppress the fluctuation of white balance adjustment. The increase/decrease of the gain correction value is stopped, and the gain correction value immediately before the stop is maintained, and the gains of the R and B amplifier circuits (4) and (5) are fixed at a constant gain determined by this correction value. Note that the correction value at this time is stored in the R and B correction value memory (33) while the stop mode continues.
34) will continue to be held. In other words, the gains of the R and B amplifier circuits (4) and (5) while the stop mode continues are fixed by the correction value immediately before the stop mode held in this memory. Next, the operation when the mill balance correction shifts from the stop mode to the operation mode will be explained.

今、R補正値メモリ(33)及びB補正値メモリ(34
)各々に格納されている利得補正値(Gmr)  (G
 mb)で、R増幅回路(4)及びB増幅回路(5)の
増幅利得が制御され、適正な白バランスがとれた状態に
あるとする。ここでは画面色評価値を基に得られる利得
補正値が、第9図の(Gpr”) 、 (Gpb”)の
様に(Gmr) 、 (Gmb)から−定の範囲内、即
ち第(3)式が成立する範囲内で変化している限り、利
得補正量を変化させる必要はないと判断される。ところ
が利得補正量(Gpr)(Gpb)が、(Gpr’) 
 (Gpb’)の様に変化し、第(4)式が成立する様
になると、もはや利得補正値(Gr)(Gb)をメモリ
(33)(34)に保持されている補正値(Gmr) 
(Gmb)に固定していては適正な臼バランスが得られ
ないと判断されて、補正値比較回路(29)からは、L
レベルの制御信号(Pl)が出力される。
Now, the R correction value memory (33) and the B correction value memory (34)
) Gain correction value (Gmr) stored in each (G
mb), the amplification gains of the R amplification circuit (4) and the B amplification circuit (5) are controlled and a proper white balance is achieved. Here, the gain correction value obtained based on the screen color evaluation value is within a certain range from (Gmr) and (Gmb), as shown in (Gpr") and (Gpb") in FIG. ) It is determined that there is no need to change the gain correction amount as long as the change is within a range that holds true. However, the gain correction amount (Gpr) (Gpb) is (Gpr')
(Gpb') and the equation (4) is established, the gain correction value (Gr) (Gb) is no longer the correction value (Gmr) held in the memory (33) (34).
(Gmb), it is determined that proper mill balance cannot be obtained, and the correction value comparison circuit (29) outputs L.
A level control signal (Pl) is output.

次に同様の画面色評価値の変化に対して、第1評価値比
較回路(30)が行なう動作について説明する。まず適
正な白バランスがとれた状態では、画面色評価値(Vr
)(Vb)が第10図の(Vr”)(Vb″)の様に(
Vlr)  (Vlb)から一定の範囲(閾値(TVI
)に依存する鎖線の範囲)内、即ち第(5)式が成立す
る範囲内で変化している限り、画面色評価値が変化した
とは判断されない。ところが画面色評価値が、(Vr’
)  (Vb’)の様に変化し、第(6)式が成立する
様になると、第1評価値比較回路(30)からは、Lレ
ベルの制御信号(P2)が出力される。
Next, the operation performed by the first evaluation value comparison circuit (30) in response to a similar change in screen color evaluation value will be described. First, when proper white balance is achieved, the screen color evaluation value (Vr
) (Vb) is (Vr”) (Vb”) in Figure 10 (
Vlr) (Vlb) to a certain range (threshold value (TVI
), that is, within the range where Equation (5) holds true, it is not determined that the screen color evaluation value has changed. However, the screen color evaluation value is (Vr'
) (Vb') and the equation (6) is established, the first evaluation value comparison circuit (30) outputs an L level control signal (P2).

ここで、基準値(Vlr)(Vlb)は、画面全体が白
色となる完全無彩色の被写体を撮影したときの各色差信
号の画面色評価値に予め設定されており、本実施例では
カメラプロセス&マトリクス回路(6)から出力される
色差信号(R−Y)(B−Y)は、完全無彩色の被写体
を撮影した時には、基準1f(Vlr)(Vlb)は共
に零に設定されていることになる。従って、第(5)式
に於て1Vr−Vlrlは色差信号(R−Y)の零レベ
ルからの離れ度合、換言すると、どれだけ無彩色から遠
いかを示す値であり、同様に1 vb−Vlblは色差
信号(B−Y)の零レベルからの離れ度合を示す値であ
り、両者の和が画面全体についての白色からの離れ具合
を示すことになる。
Here, the reference value (Vlr) (Vlb) is set in advance to the screen color evaluation value of each color difference signal when photographing a completely achromatic subject where the entire screen is white. & For the color difference signals (R-Y) (B-Y) output from the matrix circuit (6), when a completely achromatic subject is photographed, the reference 1f (Vlr) (Vlb) are both set to zero. It turns out. Therefore, in equation (5), 1Vr-Vlrl is a value indicating the degree of deviation of the color difference signal (R-Y) from the zero level, in other words, how far it is from an achromatic color; Vlbl is a value indicating the degree of departure from the zero level of the color difference signal (B-Y), and the sum of both indicates the degree of departure from white for the entire screen.

そこで閾1i(Tvl)を適正な臼バランスの許容幅と
して設定することにより、第(5)式が成立すれば撮像
画面には適正な臼バランスが実現されていると判断でき
る許容の範囲にあり、臼バランス調整は動作させる必要
はなく、第(6)式が成立すれば、撮像画面はもはや適
正な白バランスが実現されていると判断できる許容の範
囲を越えて、直ちに利得補正値の増減に伴う臼バランス
調整を動作モードとする必要があることになる。
Therefore, by setting the threshold 1i (Tvl) as the allowable range for proper mill balance, if equation (5) holds true, the imaging screen will be within the allowable range where it can be determined that proper mill balance has been achieved. , there is no need to operate the mill balance adjustment, and if equation (6) holds true, the imaging screen will no longer be within the acceptable range where it can be determined that an appropriate white balance has been achieved, and the gain correction value will be increased or decreased immediately. Therefore, it is necessary to make the millstone balance adjustment associated with this operation mode.

更に同様の画面色評価値の変化に対して、第2評価値比
較回路(31)が行なう動作について説明する。R補正
値メモリ(31c)、B補正値メモリ (31d)には
、白バランス補正が停止モードに入った時の画面色評価
値が(V2r)  (V2b)として格納されており、
画面評価により新たに算出された画面色評価値(VrH
Vb)が、第11図の(Vr”)(Vb”)の様に(V
2r)  (V2b)から一定の範囲(閾値(TV2)
に依存する鎖線の範囲)内、即ち第(7)式が成立する
範囲内で変化している限り、画面色評価値が変化したと
は判断されない。ところが画面色評価値が、(Vr’)
(vb’)の様に変化し、第(8)式が成立する様にな
ると、第2評価値比較回路(31)からは、Lレベルの
制御信号(P3)が出力される。
Furthermore, the operation performed by the second evaluation value comparison circuit (31) in response to a similar change in screen color evaluation value will be explained. In the R correction value memory (31c) and the B correction value memory (31d), the screen color evaluation values when the white balance correction enters the stop mode are stored as (V2r) (V2b).
Screen color evaluation value (VrH) newly calculated by screen evaluation
Vb) is (Vr”) (Vb”) in Figure 11.
2r) (V2b) to a certain range (threshold (TV2)
It is not determined that the screen color evaluation value has changed as long as the screen color evaluation value changes within the range indicated by the chain line depending on , that is, within the range where Equation (7) is satisfied. However, the screen color evaluation value is (Vr')
(vb') and the equation (8) is established, the second evaluation value comparison circuit (31) outputs an L level control signal (P3).

ここで、閾値(TV2)は、停止モードに入った時の画
面色評価値(V2r) (V2b)に対する現在の画面
色評価値(Vr)(Vb)の変化が、利得増減による臼
バランス調整を行う必要がないと判断できる許容範囲を
設定するための値であり、予め実験による実測値に基す
いて設定されている。
Here, the threshold value (TV2) is the change in the current screen color evaluation value (Vr) (Vb) relative to the screen color evaluation value (V2r) (V2b) when entering the stop mode. This is a value for setting an allowable range in which it is determined that there is no need to perform this process, and is set in advance based on actual measured values through experiments.

こうして補正値比較回路(29)において第(4)式が
、第1評価値比較回路(30)にて第(6)式が、更に
第2評価値比較回路(31)にて第(8)式が成立する
事が確認されて、共にLレベルの制御信号(PI)(P
2)(P3)が出力され、安定判別回路(32)がこれ
を受けてLレベルの制御信号(P4)を出力した時点で
、補正値増減回路(35)は利得補正量の増減を開始し
、臼バランス補正は動作モードへ入る。換言すると、臼
バランス補正が停止モードから動作モードに入る条件は
、画面の評価から算出される利得補正値(Gpr) (
Gpb)が停止モード継続中に実際の補正値(Gr)(
Gb)として維持される補正値(Gmr) (Gmb)
に対して閾値(TG)以上に変化し、且つ画面色評価値
(Vr)(Vb)の無彩色から離れている度合いが閾値
(TVI)以上に大きくなり、且つ画面色評価値(Vr
)(Vb)が停止モードに入る時点での値に対して閾値
(TV2)以上に変化するという3条件が同時に全て満
足されたときに、もはや停止モードでは適正な臼バラン
スを得ることは困難として動作モードとなるのである。
In this way, the correction value comparison circuit (29) uses equation (4), the first evaluation value comparison circuit (30) uses equation (6), and the second evaluation value comparison circuit (31) uses equation (8). It is confirmed that the formula holds, and both control signals (PI) and (P
2) When (P3) is output and the stability determination circuit (32) receives it and outputs the L level control signal (P4), the correction value increase/decrease circuit (35) starts increasing/decreasing the gain correction amount. , the mill balance correction enters the operation mode. In other words, the condition for the mill balance correction to enter the operation mode from the stop mode is the gain correction value (Gpr) (
Gpb) is in stop mode, the actual correction value (Gr) (
Correction value maintained as (Gb) (Gmr) (Gmb)
, the screen color evaluation value (Vr) (Vb) changes by more than the threshold value (TG), and the degree to which the screen color evaluation value (Vr) (Vb) deviates from the achromatic color becomes greater than the threshold value (TVI), and the screen color evaluation value (Vr
) (Vb) changes by more than the threshold value (TV2) with respect to the value at the time of entering the stop mode. It becomes an operating mode.

また、前述の3条件のいずれか1つが満足されれば、動
作モードに移行されるようにすることも可能である。
Further, it is also possible to shift to the operation mode if any one of the three conditions described above is satisfied.

尚、第16図では、A/D変換器(22)及び積分器(
23)を、色差信号(R−Y)(B−Y)の2信号のレ
ベルを領域毎にディジタル積分して取り出すために共用
しており、各信号の積分値は2フイ一ルド周期での更新
しかできなかったが、A/D変換器及び積分器を夫々の
信号用に専用に設ければ各信号レベルはいずれも1フイ
ールド毎に更新可能となることは言うまでもない。
In addition, in FIG. 16, the A/D converter (22) and the integrator (
23) is commonly used to digitally integrate and extract the levels of the two color difference signals (R-Y) (B-Y) for each region, and the integrated value of each signal is calculated by the two-field period. Although only updating was possible, it goes without saying that if an A/D converter and an integrator are provided exclusively for each signal, each signal level can be updated for each field.

ところで、前述の方法では、臼バランス補正が停止モー
ドに移行する際の条件として、画面評価の結果により算
出された補正値(Gpr) CGpb)の離れ具合が許
容範囲内にあるという1条件のみにより決定したが、こ
れに加えて、制御信号(P2)がHレベルとなる場合、
即ち画面色評価値(Vr)(Vb)の基準値(Vlr)
 (Vlb)からの離れ具合が、許容範囲にあるという
条件を付加することにより、停止モードに入るべきか否
かの判断をより確実なものにできる。この条件によると
、第8図の様に、適正な臼バランスが取れた状態での画
面色評価値が(VrHVb)であり、ここで画面が変化
したことにより画面色評価値は(Vr)(Vb)に変化
し、次にR,B各々の増幅利得が制御されることにより
、画面色評価値が(Vr”) (vb”)となったとこ
ろで、第(5)式が成立し、閾値(TVI)に依存する
鎖線の範囲に入ると、Hレベルの制御信号(P2)が発
せられる。
By the way, in the method described above, only one condition is required when the mill balance correction shifts to the stop mode: that the deviation of the correction values (Gpr) (CGpb) calculated from the screen evaluation results is within the allowable range. In addition to this, if the control signal (P2) becomes H level,
That is, the reference value (Vlr) of the screen color evaluation value (Vr) (Vb)
By adding the condition that the degree of deviation from (Vlb) is within an allowable range, it is possible to more reliably determine whether or not to enter the stop mode. According to this condition, as shown in Fig. 8, the screen color evaluation value when the mill is properly balanced is (VrHVb), and when the screen changes, the screen color evaluation value is (Vr) ( Vb), and then the amplification gains of R and B are controlled, and when the screen color evaluation value becomes (Vr") (vb"), equation (5) is established and the threshold value (TVI), an H level control signal (P2) is generated.

この場合、第15図に示す様に、安定判別回路(30)
において、制御信号(PI)(P2)を2人力とするA
NDゲート(50)出力を固定接点(52a)に導出さ
せることにより、前記2条件が共に満足されたときに初
めて停止モードに移行させることが可能になる。
In this case, as shown in Fig. 15, the stability determination circuit (30)
In A, the control signal (PI) (P2) is powered by two people.
By leading the output of the ND gate (50) to the fixed contact (52a), it becomes possible to shift to the stop mode only when both of the above two conditions are satisfied.

(ハ)発明が解決しようとする課題 しかしながら、前述の方法を用いても、撮像画面中で有
彩色の被写体が大面積を占め、且つビデオカメラのバン
ニング等によって被写体の色が刻々変化する場合などに
は、白バランス補正が動作、停止モードを繰り返し、不
安定な補正が行なわれることになる。
(c) Problems to be Solved by the Invention However, even if the above-mentioned method is used, there may be cases where a chromatic object occupies a large area on the imaging screen and the color of the object changes moment by moment due to the vanning of a video camera, etc. In this case, the white balance correction repeats operation and stop modes, resulting in unstable correction.

これを防ぐ方法としては、増幅利得の単位時間あたりの
変化量、即ち前述の方法においては、補正値増減回路(
35)中のR増加及び減少回路(46)(47)、B増
加及び減少回路(48)(49)での増減量(rO) 
(bo)を極力小さく設定し、変化を目立たなくさせる
ことが考えられる。
To prevent this, the amount of change in the amplification gain per unit time, that is, in the method described above, the correction value increase/decrease circuit (
35) Increase/decrease (rO) in R increase and decrease circuits (46) (47) and B increase and decrease circuits (48) (49)
It is conceivable to set (bo) as small as possible to make the change less noticeable.

しかし実際に光源の色温度が変化し、迅速に補正を完了
する必要がある場合においては、補正速度が遅いため、
迅速に画面が適正な色にならないことになる。
However, when the color temperature of the light source actually changes and correction needs to be completed quickly, the correction speed is slow.
This will quickly cause the screen to not have the correct color.

(ニ)課題を解決するための手段 本発明は、撮像映像信号中の色信号の増幅利得を調整す
る白バランス調整装置であり、色信号より得られる色差
信号から色信号の利得補正量の目標値を算出する手段と
、現在の色信号の利得補正量を前記目標値に近づける様
に変化させる手段を有し、現在の利得補正量と前記目標
値の差に応じて現在の利得補正量の変化速度を変更する
ことを特徴とし、さらに具体的には、現在の利得補正量
が目標値から一定の範囲内にある時に、色信号の利得の
変化を停止させる手段を備え、この停止状態の終了後に
一定時間が経過するまでは利得補正量の変化速度を遅く
、一定時間が経過した後は現在の利得補正量と前記目標
値の差に応じて現在の利得補正量の変化速度を変更させ
て速くすることを特徴とする。
(d) Means for Solving the Problems The present invention is a white balance adjustment device that adjusts the amplification gain of a color signal in an imaged video signal, and a target for the gain correction amount of the color signal from the color difference signal obtained from the color signal. and means for changing the current gain correction amount of the color signal so as to approach the target value, and the current gain correction amount is changed according to the difference between the current gain correction amount and the target value. It is characterized by changing the rate of change, and more specifically, it includes means for stopping the change in the gain of the color signal when the current gain correction amount is within a certain range from the target value, and in this stopped state. The rate of change of the gain correction amount is slowed down until a certain period of time has elapsed after the end, and after the certain period of time has elapsed, the rate of change of the current gain correction amount is changed according to the difference between the current amount of gain correction and the target value. It is characterized by being faster.

(ホ)作用 本発明は、上述の如く構成したので、より安定で且つ迅
速な臼バランス補正を行なうことができる。
(E) Function Since the present invention is constructed as described above, it is possible to perform more stable and rapid mill balance correction.

(へ)実施例 以下、図面に従い本発明の一実施例について説明する。(f) Example An embodiment of the present invention will be described below with reference to the drawings.

第1図は本実施例による自動白バランス調整回路の回路
ブロック図である。尚、従来技術と共通の部分について
は同一の符号を付し、説明を割愛する。
FIG. 1 is a circuit block diagram of an automatic white balance adjustment circuit according to this embodiment. Note that the same parts as those in the prior art are given the same reference numerals, and a description thereof will be omitted.

利得制御回路(28)で画面評価による利得補正量(G
 pr)  (G pb)が算出されるまでの動作は前
記従来技術と同様であるが、補正値比較回路(29)は
第17図の様に構成される。R,B各々の増幅回路(4
)(5)の利得を調節しR補正値メモリ(33)及びB
補正値メモリ(34)に保持されている補正値(Gmr
) (Gmb)と、利得制御回路(28)からの補正値
(Gpr)  (Gpb)とが、R補正値比較器(29
a)及びB補正値比較器(29b)で比較され、その結
果が制御信号(Prl)(Pr2)(Pbl)(Pb2
)として補正値増減回路(35)へ出力されるが、この
時入力された各補正値の差、lGmr−Gprlが(d
r)として、またIGmb−Gpblが(db)として
速度判定回路(36)へ出力される。
The gain control circuit (28) determines the gain correction amount (G
The operation up to the calculation of pr) (G pb) is similar to that of the prior art described above, but the correction value comparison circuit (29) is configured as shown in FIG. 17. R, B each amplifier circuit (4
) (5) and adjust the gain of R correction value memory (33) and B
The correction value (Gmr
) (Gmb) and the correction value (Gpr) (Gpb) from the gain control circuit (28) are connected to the R correction value comparator (29).
a) and B correction value comparator (29b), and the result is the control signal (Prl) (Pr2) (Pbl) (Pb2
) is output to the correction value increase/decrease circuit (35), but the difference between each correction value input at this time, lGmr-Gprl, is (d
r) and IGmb-Gpbl is output as (db) to the speed determination circuit (36).

速度判定回路(36)は第18図の様に構成され、まず
差(dr)がR変化量算出器 (50)へ、また差(d
b)がB変化量算出器(51)へ入力される。各変化量
算出器では、第20図の様に差(dr)  (db)の
大きさに比例した変化量(Scr) (S cb)、即ち (Scr) =ax (dr) (Scb) =ax (db) を算出する。ここで係数aは、光源の色温度が変化した
時に、画面の色補正が自然に行なわれる様に、予め実験
により求められたものである。
The speed determination circuit (36) is configured as shown in FIG.
b) is input to the B change amount calculator (51). Each change amount calculator calculates the amount of change (Scr) (S cb) that is proportional to the magnitude of the difference (dr) (db), that is, (Scr) = ax (dr) (Scb) = ax, as shown in Figure 20. (db) is calculated. Here, the coefficient a is determined in advance through experiments so that the color correction of the screen can be performed naturally when the color temperature of the light source changes.

一方、R変化量メモリ(52)、及びB変化量メモリ(
53)には、基準変化量(S mr)及び(S mb)
が格納されている。ここで(Smr)  (Smb)は
、第20図の鎖線に示す様な一定値であり、画面の色補
正が極めて緩やかに変化する様な値に設定されている。
On the other hand, the R change amount memory (52) and the B change amount memory (
53), the reference change amount (S mr) and (S mb)
is stored. Here, (Smr) (Smb) is a constant value as shown by the chain line in FIG. 20, and is set to a value such that the color correction of the screen changes extremely gradually.

以上の様な、R,B各々に於ける2種類の変化量(Sc
r)  (Smr)及び(S cb)  (S mb)
は、それぞれスイッチ(58)の固定接点(58b)(
58a)(58d)(58c)に入力され、何れか一方
が選択されてR及びB変化量(Sr)(Sb)として補
正値増減回路(35)に出力される。
As mentioned above, there are two types of changes in each of R and B (Sc
r) (Smr) and (S cb) (S mb)
are the fixed contacts (58b) of the switch (58) (
58a), (58d), and (58c), one of them is selected and output as the R and B variation amount (Sr) (Sb) to the correction value increase/decrease circuit (35).

次にスイッチ(58)の動作について説明する。前記従
来技術と同様の判断の基に、安定判別回路(32)から
は、白バランス補正の動作及び停止モードを指示する制
御信号(P4)が出力される。これは速度判定回路(3
6)中のエツジ検出器(54)へ入力され、制御信号(
P4)がHレベルからLレベルへ変化した時、即ち白バ
ランス補正が停止モードから動作モードに移行した時に
のみ、エツジ検出器(54)からLレベルのパルスが出
力される。
Next, the operation of the switch (58) will be explained. Based on the same judgment as in the prior art, the stability determination circuit (32) outputs a control signal (P4) instructing the white balance correction operation and stop mode. This is the speed judgment circuit (3
6) is input to the edge detector (54) in the control signal (
P4) changes from the H level to the L level, that is, only when the white balance correction shifts from the stop mode to the operation mode, an L level pulse is output from the edge detector (54).

クロック発生器(55a)から発せられる所定の周期の
タロツクパルスをカウントするカウンタ(55)は、 
エツジ検出器(54)からのパルスを受けると、現在の
カウント値をリセットし、新たに零からカウントを開始
する。カウント値(CN)はカウント比較回路(57)
に入力され、予めカウンタ閾値メモリ(56)に格納さ
れている一定値(T c )と比較され、(CN)が(
T c )未満の時には、Lレベルの制御信号(PsI
Ill)が出力される。
A counter (55) that counts tarok pulses of a predetermined period emitted from a clock generator (55a) is
When it receives a pulse from the edge detector (54), it resets the current count value and starts counting anew from zero. The count value (CN) is determined by the count comparison circuit (57)
is input into the counter threshold memory (56) and compared with a constant value (T c ) stored in advance in the counter threshold memory (56), and (CN) becomes (
T c ), the L level control signal (PsI
Ill) is output.

スイッチ(58)はLレベルの制御信号(Psm)が入
力されている時は、各々(58a)  (58d)側の
接点にあり、R変化量メモリ(52)、及びB変化量メ
モリ(53)に格納されている基準変化量(S mr)
及び(S mb)の通過を許容する。 やがて(CN)
が(T c )以上になると、Hレベルの制御信号(P
 sm)が出力され、スイッチ(58)は各々(ssb
)(58e)側の接点に切り換わり、R変化量算出器(
50)、及びB変化量算出器(51)で算出された変化
量(S cr)及び(S cb)の通過を許容する。尚
、カウント比較回路(57)は、(CN)が(Tc)以
上になると、カウント停止信号(ST)を出力し、カウ
ンタ(55)はこれを受けて、カウントアツプを停止す
る。
When the L level control signal (Psm) is input, the switch (58) is located at the contact point on the (58a) (58d) side, respectively, and the R change amount memory (52) and the B change amount memory (53) Standard change amount (S mr) stored in
and (S mb) are allowed to pass. Eventually (CN)
becomes more than (T c ), the H level control signal (P
sm) is output, and the switch (58) outputs (ssb
) (58e) side contact, and the R change amount calculator (
50), and the change amounts (S cr) and (S cb) calculated by the B change amount calculator (51) are allowed to pass. The count comparison circuit (57) outputs a count stop signal (ST) when (CN) exceeds (Tc), and the counter (55) receives this and stops counting up.

従って、白バランス補正が停止モードから動作モードに
移行した後に、速度判定回路(36)から出力されるR
、B各々の変化量(S r)  (S b)は第21図
の様になる。ここで(tl)はカウンタ(CN)が(T
c)に達するに要する時間であり、実際には1〜2秒程
度が適当であると考えられる。
Therefore, after the white balance correction shifts from the stop mode to the operation mode, the R output from the speed determination circuit (36) is
, B, the amount of change (S r ) (S b) is as shown in FIG. Here, (tl) is the counter (CN) (T
This is the time required to reach c), and in reality, about 1 to 2 seconds is considered appropriate.

速度判定回路(36)から出力されたR変化量(Sr)
は、第19図に示すように補正値増減回路(135)中
のR増加及び減少回路(146) (147)に、また
B変化量(sb)は、B増加及び減少回路(148) 
(149)に入力される。各増加、減少回路では、RS
B各々の補正値メモリに格納されている補正if (G
mr)  (Gmb)に変化量(Sr)  (Sb)を
加算あるいは減算したものをR及びB増幅回路(4)(
5)の利得を実際に制御する利得補正値(Gr)  (
Gb)として出力する。即ち、Gr=Gmr−5r、G
b=Gmb−3bとなる。
R change amount (Sr) output from the speed judgment circuit (36)
As shown in FIG. 19, the amount of B change (sb) is sent to the R increase and decrease circuit (146) (147) in the correction value increase and decrease circuit (135), and the B change amount (sb) is sent to the B increase and decrease circuit (148).
(149). In each increase and decrease circuit, RS
Correction if (G
mr) (Gmb) and the amount of change (Sr) (Sb) is added or subtracted to the R and B amplifier circuit (4) (
5) Gain correction value (Gr) that actually controls the gain of (
Gb). That is, Gr=Gmr-5r, G
b=Gmb-3b.

従って、白バランス補正が停止モードから動作モードに
移行した後の、差(dr)  (db)、即ち現在の利
得補正値(Gmr) (Gmb)と、利得制御回路(2
8)にて画面を評価することにより得られた補正の目標
となる補正値(G pr)  (G pb)との差、I
Gmr−Gprl及びlGmb−Gpblは第22図の
様に変化する。
Therefore, after the white balance correction shifts from the stop mode to the operation mode, the difference (dr) (db), that is, the current gain correction value (Gmr) (Gmb) and the gain control circuit (2
The difference between the target correction value (G pr) (G pb) obtained by evaluating the screen in 8), I
Gmr-Gprl and lGmb-Gpbl change as shown in FIG.

これにより、例えばビデオカメラのバンニング等によっ
て被写体の色が刻々変化し臼バランス補正が動作モード
に入っても、利得補正量の変化速度を可変させることに
より、最初の一定時間は増幅利得の単位時間あたりの増
減量を極力小さく設定しているので、変化を目立たなく
させることができる。また実際に光源の色温度が変化し
た場合には、一定時間を経過した後は、臼バランスのず
れ量に応じた速度で増幅利得を変化させるので、スムー
ズな臼バランス補正が行える。
As a result, even if the color of the subject changes moment by moment due to, for example, the vanning of a video camera, and the mill balance correction enters the operation mode, by varying the rate of change of the gain correction amount, the unit time of the amplification gain is Since the increase/decrease amount is set as small as possible, the change can be made inconspicuous. Furthermore, if the color temperature of the light source actually changes, after a certain period of time has elapsed, the amplification gain is changed at a speed that corresponds to the amount of deviation in the mill balance, so smooth mill balance correction can be performed.

(ト)発明の効果 上述の如く本発明によれば、安定で且つ迅速な白バラン
ス補正が可能となる。
(G) Effects of the Invention As described above, according to the present invention, stable and rapid white balance correction is possible.

【図面の簡単な説明】[Brief explanation of drawings]

第1図は本発明の一実施例の全体の回路ブロック図、第
17図、第18図、第19図は同要部回路ブロック図、
第20図は画面色評価値と補正値の変化量の関係図、第
21図は補正値の変化量の時間的な変化を示す図、第2
2図は画面色評価値の変化量の時間的な変化を示す図で
ある。 また、第16図、第2図、第3図、第4図、第5図、第
6図、第12図、第14図は従来例の回路ブロック図、
第7図、第8図、第9図、第10図、第11図はモード
移行時の説明図、第15図は他の従来例の要部ブロック
図、第13図はエリア分割の説明図である。 (27)・・・画面評価回路、(28)・・・利得制御
回路、(29)・・・補正値比較回路、(30)・・・
第1評価値比較回路、(31)・・・第2評価値比較回
路、(32)・・・安定判別回路、(135)・・・補
正値増減回路、(4)・・・R増幅回路、(5)・・ 
B増幅回路、(36)・・速度判定回路
FIG. 1 is an overall circuit block diagram of an embodiment of the present invention, FIGS. 17, 18, and 19 are circuit block diagrams of the same essential parts,
Fig. 20 is a diagram showing the relationship between the screen color evaluation value and the amount of change in the correction value, Fig. 21 is a diagram showing the temporal change in the amount of change in the correction value, and Fig. 2
FIG. 2 is a diagram showing temporal changes in the amount of change in screen color evaluation values. 16, 2, 3, 4, 5, 6, 12, and 14 are circuit block diagrams of conventional examples,
Fig. 7, Fig. 8, Fig. 9, Fig. 10, and Fig. 11 are explanatory diagrams at the time of mode transition, Fig. 15 is a block diagram of main parts of another conventional example, and Fig. 13 is an explanatory diagram of area division. It is. (27)... Screen evaluation circuit, (28)... Gain control circuit, (29)... Correction value comparison circuit, (30)...
First evaluation value comparison circuit, (31)...Second evaluation value comparison circuit, (32)...Stability determination circuit, (135)...Correction value increase/decrease circuit, (4)...R amplifier circuit , (5)...
B amplifier circuit, (36)...speed judgment circuit

Claims (3)

【特許請求の範囲】[Claims] (1)撮像映像信号中の色信号の増幅利得を調整する白
バランス調整装置において、 色信号より得られる色差信号から色信号の利得補正量の
目標値を算出する手段と、 現在の色信号の利得補正量を前記目標値に近づける様に
変化させる手段を有し、 現在の利得補正量と前記目標値の差に応じて現在の利得
補正量の変化速度を変更することを特徴とする白バラン
ス調整装置。
(1) A white balance adjustment device that adjusts the amplification gain of a color signal in a captured video signal, which includes means for calculating a target value of a color signal gain correction amount from a color difference signal obtained from the color signal; A white balance comprising means for changing the gain correction amount so as to approach the target value, and changing a speed of change of the current gain correction amount according to a difference between the current gain correction amount and the target value. Adjustment device.
(2)現在の利得補正量が目標値から一定の範囲内にあ
る時に、色信号の利得の変化を停止させる手段と、 前記停止状態の終了後に一定時間が経過するまでは利得
補正量の変化速度を遅く、一定時間が経過した後は前記
変化速度を速くすることを特徴とする第1項記載の白バ
ランス調整装置。
(2) means for stopping the change in the gain of the color signal when the current gain correction amount is within a certain range from the target value, and a means for stopping the change in the gain correction amount until a certain period of time has elapsed after the end of the stopped state; 2. The white balance adjustment device according to claim 1, wherein the speed is slow, and after a certain period of time has elapsed, the speed of change is increased.
(3)現在の利得補正量が目標値から一定の範囲内にあ
る時に、色信号の利得の変化を停止させる手段と、 前記停止状態の終了後に一定時間が経過するまでは利得
補正量の変化速度を遅く、一定時間が経過した後は現在
の利得補正量と前記目標値の差に応じて現在の利得補正
量の変化速度を変更させることを特徴とする第1項記載
の白バランス調整装置。
(3) means for stopping the change in the gain of the color signal when the current gain correction amount is within a certain range from the target value; and a means for stopping the change in the gain of the color signal until a certain period of time has elapsed after the end of the stopped state. 2. The white balance adjusting device according to claim 1, wherein the speed is slow, and after a certain period of time has elapsed, the rate of change of the current gain correction amount is changed according to the difference between the current gain correction amount and the target value. .
JP2102366A 1990-04-18 1990-04-18 Color video camera Expired - Fee Related JP2532965B2 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP2102366A JP2532965B2 (en) 1990-04-18 1990-04-18 Color video camera

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2102366A JP2532965B2 (en) 1990-04-18 1990-04-18 Color video camera

Publications (2)

Publication Number Publication Date
JPH04989A true JPH04989A (en) 1992-01-06
JP2532965B2 JP2532965B2 (en) 1996-09-11

Family

ID=14325462

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2102366A Expired - Fee Related JP2532965B2 (en) 1990-04-18 1990-04-18 Color video camera

Country Status (1)

Country Link
JP (1) JP2532965B2 (en)

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5481302A (en) * 1993-12-08 1996-01-02 Matsushita Electric Industrial Co., Ltd. White balance adjustment apparatus
US7319483B2 (en) 2003-12-03 2008-01-15 Samsung Electro-Mechanics Co., Ltd. Digital automatic white balance device
US7554601B2 (en) 2004-07-08 2009-06-30 Samsung Electronics Co., Ltd. Digital video camera with automatic white balance and a method thereof

Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH03211988A (en) * 1990-01-17 1991-09-17 Hitachi Ltd White balance controller

Patent Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH03211988A (en) * 1990-01-17 1991-09-17 Hitachi Ltd White balance controller

Cited By (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5481302A (en) * 1993-12-08 1996-01-02 Matsushita Electric Industrial Co., Ltd. White balance adjustment apparatus
US5541649A (en) * 1993-12-08 1996-07-30 Matsushita Electric Industrial Co., Ltd. White balance adjustment apparatus
US7319483B2 (en) 2003-12-03 2008-01-15 Samsung Electro-Mechanics Co., Ltd. Digital automatic white balance device
US7554601B2 (en) 2004-07-08 2009-06-30 Samsung Electronics Co., Ltd. Digital video camera with automatic white balance and a method thereof
EP1615451A3 (en) * 2004-07-08 2010-02-17 Samsung Electronics Co., Ltd. Digital video camera with automatic white balance and a method thereof

Also Published As

Publication number Publication date
JP2532965B2 (en) 1996-09-11

Similar Documents

Publication Publication Date Title
EP0658058B1 (en) White balance adjustment apparatus
JP4042432B2 (en) Imaging device
JP2751297B2 (en) Auto white balance circuit
JPH04989A (en) White balance adjusting device
EP0533488B1 (en) Image sensing apparatus having two image sensing portions and one signal processing portion and allowing improved white balance control
JP2523036B2 (en) Color video camera
JP2523040B2 (en) Color video camera
JPH04179388A (en) White balance control circuit
JP2532962B2 (en) Color video camera
JP3113518B2 (en) Video camera
JP2776965B2 (en) Imaging device
JPH0828879B2 (en) White balance adjuster
JP3075888B2 (en) White balance adjustment device
JP2532956B2 (en) Color video camera
JP2532975B2 (en) Color video camera
JP2521832B2 (en) Color video camera
JP3612855B2 (en) White balance circuit and imaging device
JPS62132490A (en) White balance correcting circuit
JP2001036923A (en) Automatic white balance adjusting device and its method
JP2523038B2 (en) Color video camera
JP3096605B2 (en) Color video camera
JPH06351037A (en) Auto-white balance device
JP2523034B2 (en) White balance adjustment device
KR19990019673A (en) Auto white balance adjuster of video camera
KR0125304B1 (en) White balance adjustment apparatus

Legal Events

Date Code Title Description
FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20080627

Year of fee payment: 12

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20090627

Year of fee payment: 13

LAPS Cancellation because of no payment of annual fees