JP2523040B2 - Color video camera - Google Patents

Color video camera

Info

Publication number
JP2523040B2
JP2523040B2 JP2102365A JP10236590A JP2523040B2 JP 2523040 B2 JP2523040 B2 JP 2523040B2 JP 2102365 A JP2102365 A JP 2102365A JP 10236590 A JP10236590 A JP 10236590A JP 2523040 B2 JP2523040 B2 JP 2523040B2
Authority
JP
Japan
Prior art keywords
gain
color
signal
correction amount
value
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Lifetime
Application number
JP2102365A
Other languages
Japanese (ja)
Other versions
JPH04988A (en
Inventor
健一 菊地
俊宣 春木
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Sanyo Denki Co Ltd
Original Assignee
Sanyo Denki Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Sanyo Denki Co Ltd filed Critical Sanyo Denki Co Ltd
Priority to JP2102365A priority Critical patent/JP2523040B2/en
Publication of JPH04988A publication Critical patent/JPH04988A/en
Application granted granted Critical
Publication of JP2523040B2 publication Critical patent/JP2523040B2/en
Anticipated expiration legal-status Critical
Expired - Lifetime legal-status Critical Current

Links

Landscapes

  • Processing Of Color Television Signals (AREA)

Description

【発明の詳細な説明】 (イ)産業上の利用分野 本発明は,撮像素子から得られる撮像映像信号を基
に、白バランスの制御を行うカラービデオカメラの自動
白バランス調整装置に関する。
The present invention relates to an automatic white balance adjusting device for a color video camera that controls white balance based on an image pickup video signal obtained from an image pickup device.

(ロ)従来の技術 カラービデオカメラに於いては、光源による光の波長
分布の違いを補正するために、白バランスの制御を行う
必要がある。
(B) Conventional Technology In a color video camera, it is necessary to control white balance in order to correct the difference in the wavelength distribution of light depending on the light source.

この制御は、赤(以下R)、青(以下B)、緑(以下
G)の三原色信号の比が1:1:1となるように、各色信号
の利得を調節することで行われる。一般には例えば特開
昭62−35792号公報(H04N9/73)に示される様に、画面
の色差信号R−Y、B−Yの積分値が零になるように利
得を調節する方式が用いられている。
This control is performed by adjusting the gain of each color signal so that the ratio of the three primary color signals of red (hereinafter R), blue (hereinafter B), and green (hereinafter G) is 1: 1: 1. Generally, for example, as shown in JP-A-62-35792 (H04N9 / 73), a method of adjusting the gain so that the integrated value of the color difference signals RY and BY of the screen becomes zero is used. ing.

第12図は、この方式を用いた白バランス調整回路のブ
ロック図である。
FIG. 12 is a block diagram of a white balance adjusting circuit using this method.

レンズ(1)を通過した光は、撮像素子(CCD)
(2)で光電変換された後、色分離回路(3)で、R、
G、Bの3原色信号として取り出され、Gの色信号は直
接、R及びBの各信号はR増幅回路(4)、B増幅回路
(5)、を経て、カメラプロセス及びマトリクス回路
(6)に入力され、輝度信号Y、赤及び青それぞれの色
差信号R−Y、B−Yが作られて、ビデオ回路(7)へ
送られる。
The light that has passed through the lens (1) is the image sensor (CCD).
After photoelectric conversion in (2), R,
The three primary color signals of G and B are taken out, the G color signal is directly, and the respective R and B signals are passed through the R amplification circuit (4) and the B amplification circuit (5), and then the camera process and the matrix circuit (6). Input to the video circuit (7) to generate luminance signal Y and color difference signals RY and BY of red and blue, respectively.

同時に、二つの色差信号は、それぞれ積分回路(17)
(18)で、十分に長い時間、積分され、その結果が零に
なるように利得制御回路(13)、(14)がR、B各々の
増幅回路(4)、(5)の利得を調節する。
At the same time, the two color difference signals are respectively integrated by an integrating circuit (17).
In (18), the gain control circuits (13) and (14) adjust the gains of the R and B amplifier circuits (4) and (5) so that they are integrated for a sufficiently long time and the result becomes zero. To do.

(ハ)発明が解決しようとする課題 しかしながら上述の様な構成では、R及びB増幅回路
に常時帰還が働いているため、被写体によっては増幅利
得の補正量がふらつきやすく、不安定な白バランス補正
を行なうという問題点を有している。
(C) Problems to be Solved by the Invention However, in the above-described configuration, since the R and B amplifier circuits are constantly fed back, the correction amount of the amplification gain easily fluctuates depending on the subject, and the unstable white balance correction is performed. Have the problem of doing.

(ニ)課題を解決するための手段 本発明は、撮像映像信号中の色信号の利得を利得補正
量にて補正して白バランス調整を行う白バランス調整装
置であり、色信号を基に撮像画面を評価して利得補正量
の目標値を算出する利得制御手段と、利得補正量を該目
標値に近づける様に変更させる利得補正量増減手段を備
え、利得補正量が目標値から一定の範囲に入った時に,
前記利得補正量増減手段による利得補正量の変更を禁止
することを特徴とする。
(D) Means for Solving the Problem The present invention is a white balance adjusting device for performing white balance adjustment by correcting the gain of a color signal in an imaged video signal with a gain correction amount, and imaging based on the color signal. Gain control means for evaluating the screen to calculate the target value of the gain correction amount, and gain correction amount increasing / decreasing means for changing the gain correction amount so as to approach the target value are provided, and the gain correction amount is within a certain range from the target value. When I entered,
Changing the gain correction amount by the gain correction amount increasing / decreasing unit is prohibited.

また別の手段として、撮像映像信号中の色信号の利得
を補正する白バランス調整を行う白バランス調整装置に
おいて、色信号から得られる色差信号が予め定められた
特定の範囲に入った時に、色信号の利得を固定とするこ
とを特徴とする。
As another means, in a white balance adjusting device for performing white balance adjustment for correcting the gain of a color signal in an imaged video signal, when a color difference signal obtained from the color signal falls within a predetermined specific range, It is characterized in that the signal gain is fixed.

また、色信号から得られる色差信号が予め定められた
特定の範囲を越えた時に、あるいは利得固定時の利得補
正量が目標値から一定の範囲を越えた時に,色信号の利
得の固定を解除することを特徴とする。更には、色差信
号が利得補正量増減手段による利得補正量の変更の禁止
のレベルに対して所定量変化したとき、あるいは色信号
の利得の固定時のレベルに対して所定量変化したとき
に、色信号の利得の固定を解除することを特徴とする。
In addition, when the color difference signal obtained from the color signal exceeds a predetermined specific range, or when the gain correction amount when the gain is fixed exceeds a certain range from the target value, the gain fixing of the color signal is released. It is characterized by doing. Furthermore, when the color difference signal changes by a predetermined amount with respect to the level of prohibition of changing the gain correction amount by the gain correction amount increasing / decreasing means, or when the color difference signal changes by a predetermined amount with respect to the level when the gain of the color signal is fixed, The feature is that the fixation of the gain of the color signal is released.

(ホ)作用 本発明は、上述の如く構成したので、ふらつきのない
安定な白バランス補正を行なうことができる。
(E) Operation Since the present invention is configured as described above, it is possible to perform stable white balance correction without wobbling.

(ヘ)実施例 図面に従い本発明の一実施例について説明する。(F) Embodiment An embodiment of the present invention will be described with reference to the drawings.

第1図は本実施例による自動白バランス調整回路の回
路ブロック図である。
FIG. 1 is a circuit block diagram of an automatic white balance adjusting circuit according to this embodiment.

レンズ(1)を通過した光は、CCD(2)上に結像さ
れて光電変換された後、色分離回路(3)にて、R、
G、Bの3原色信号として取り出される。これら3原色
信号の中のR及びB信号は、夫々R及びB増幅回路
(4)(5)を経て、G信号と共にカメラプロセス及び
マトリクス回路(6)に入力され、これらを基に輝度信
号(Y)及び赤、青夫々の色差信号(R−Y)、(B−
Y)が作成されて、ビデオ回路(7)に供給され周知の
処理が施される。また、(R−Y)(B−Y)の各信号
は、同時に選択回路(21)にも供給される。
The light passing through the lens (1) is imaged on the CCD (2) and photoelectrically converted, and then R,
It is taken out as three primary color signals of G and B. The R and B signals of these three primary color signals are input to the camera process and matrix circuit (6) together with the G signal through the R and B amplifier circuits (4) and (5), respectively, and the luminance signal ( Y) and the color difference signals (RY) of red and blue (B-
Y) is created and supplied to the video circuit (7) and subjected to well-known processing. Further, the respective signals (RY) and (BY) are simultaneously supplied to the selection circuit (21).

選択回路(21)はタイミング回路(25)からの選択信
号(S1)により、色差信号(R−Y)、(B−Y)の2
つの信号のいづれか1つを1フィールド毎に順次選択す
るもので、(R−Y)→(B−Y)→(R−Y)→…と
1フィールド毎に後段のA/D変換器(22)に出力され
る。尚、選択信号(S1)は後述の如く、同期分離回路
(24)から得られる垂直同期信号に基づいて作成され
る。
The selection circuit (21) receives the color difference signals (RY) and (BY) according to the selection signal (S1) from the timing circuit (25).
One of the two signals is sequentially selected for each field, and (R−Y) → (B−Y) → (R−Y) → ... The A / D converter (22 ) Is output. The selection signal (S1) is created based on the vertical sync signal obtained from the sync separation circuit (24) as described later.

A/D変換器(22)は、所定のサンプリング周期で選択
回路(21)にて選択された色差信号(R−Y)(B−
Y)の1つをサンプリングしてディジタル値に変換し、
この値を積分器(23)に出力する。ところで、タイミン
グ回路(25)はカメラプロセス及びマトリクス回路
(6)から垂直、水平同期信号及びCCD(2)を駆動す
る固定の発振器出力に基づいて、撮像画面を第13図に示
す8×8の64個の長方形の領域(A11)、(A12)、(A1
3)…(A88)、即ち(Aij)(i、j=1〜8の整数)
に分割して、各領域毎にこれらの領域内の選択回路(2
1)出力を時分割で取り出すための切換信号(S2)を積
分器(23)に出力する。
The A / D converter (22) has a color difference signal (RY) (B-Y) selected by the selection circuit (21) at a predetermined sampling cycle.
Sampling one of Y) and converting it to a digital value,
This value is output to the integrator (23). By the way, the timing circuit (25) displays the image pickup screen on the basis of the vertical and horizontal synchronizing signals from the camera process and the matrix circuit (6) and the fixed oscillator output for driving the CCD (2), and the 8 × 8 image pickup screen shown in FIG. 64 rectangular areas (A11), (A12), (A1
3) ... (A88), that is, (Aij) (i, j = 1 to 8)
And the selection circuit (2
1) Output the switching signal (S2) for time-divisional output to the integrator (23).

積分器(23)は切換信号(S2)を受けて、選択回路
(21)出力のA/D変換値を領域毎に1フィールド期間に
わたって加算し、即ち64個の領域毎にディジタル積分
し、この1フィールド分の積分が完了すると、この積分
値を色評価値としてメモリ(26)に保持する。この結
果、ある任意のフィールドで64個の領域内に対応する色
差信号(R−Y)のディジタル積分値が、64個の色評価
値(rij)(i,j:1〜8)として得られることになる。ま
た次のフィールドでは選択回路(21)にて色差信号(B
−Y)が選択されているので、積分器(23)の各領域に
おける積分の結果、色差信号(B−Y)の領域毎のディ
ジタル積分値が64個の色評価値(bij)として得られ
る。こうして、色差信号(R−Y)(B−Y)の2フィ
ールドの積分が終了した時点で、色評価値(rij)(bi
j)の64×2の値がメモリ(26)に保持されることにな
る。これ以降、上述と同様の動作が繰り返され、次のフ
ィールドでは色評価値(rij)が、更に次のフィールド
では色評価値(bij)と順次更新されることになる。
The integrator (23) receives the switching signal (S2), adds the A / D converted value of the output of the selection circuit (21) over one field period for each region, that is, digitally integrates for every 64 regions, When the integration for one field is completed, the integrated value is held in the memory (26) as a color evaluation value. As a result, digital integration values of color difference signals (RY) corresponding to 64 areas in a given field are obtained as 64 color evaluation values (rij) (i, j: 1 to 8). It will be. In the next field, the color difference signal (B
-Y) is selected, as a result of integration in each area of the integrator (23), digital integration values for each area of the color difference signal (BY) are obtained as 64 color evaluation values (bij). . Thus, when the integration of the two fields of the color difference signals (RY) (BY) is completed, the color evaluation value (rij) (bi
The 64 × 2 value of j) will be held in the memory (26). After that, the same operation as described above is repeated, and the color evaluation value (rij) in the next field and the color evaluation value (bij) in the next field are sequentially updated.

第14図は、この積分器(23)の内部構造を更に詳細に
示す。各A/D変換データは、切換回路(61)に供給され
る。この切換回路(61)は切換信号(S2)を受けて、各
A/D変換値を領域毎に用意された加算器(F11)(F12)
…(F88)の中で該当データのサンプリング点が存在す
る領域用の加算器に供給する役割を有する。即ち、ある
任意のデータのサンプリング点が領域(A11)内に含ま
れているならば、このデータを領域(A11)用の加算器
(F11)に供給する。尚、以下、同様に加算器(Fij)
(ij=1〜8)は領域(Aij)用に設定され、全部で64
個の加算器が用意されている。各加算器の後段には、保
持回路(Qij)がそれぞれ配設され、各加算値は各保持
回路に一旦保持される。各保持回路の保持データは、再
び加算器に入力されて、次に入力されるデータと加算さ
れる。また各保持回路は、垂直同期信号に基ずいて1フ
ィールド毎にリセットされ、このリセット直前の保持デ
ータのみがメモリ(26)に供給される。従って、1組の
加算器及び保持回路にて1個のディジタル積分回路が構
成され、合計64個の積分回路が積分器(23)を構成する
ことになり、1フィールド毎に各保持回路から64個の領
域毎にディジタル積分値がメモリ(26)に入力される。
この1フィールド分の積分が完了すると、この積分値は
輝度評価値または色評価値としてメモリ(26)に保持さ
れる。
FIG. 14 shows the internal structure of the integrator (23) in more detail. Each A / D conversion data is supplied to the switching circuit (61). This switching circuit (61) receives the switching signal (S2) and
Adder (F11) (F12) with A / D conversion value prepared for each area
It has a role of supplying to the adder for the area where the sampling point of the relevant data exists in (F88). That is, if the sampling point of certain arbitrary data is included in the area (A11), this data is supplied to the adder (F11) for the area (A11). In the same way, adder (Fij)
(Ij = 1 to 8) are set for the area (Aij), and 64 in total.
Individual adders are provided. A holding circuit (Qij) is arranged after each adder, and each added value is temporarily held in each holding circuit. The data held in each holding circuit is input to the adder again and added to the data input next. Further, each holding circuit is reset for each field based on the vertical synchronizing signal, and only the held data immediately before this reset is supplied to the memory (26). Therefore, one digital integrator circuit is configured by one set of adder and holding circuit, and a total of 64 integrator circuits constitute the integrator (23), which means that 64 holding circuits are used for each field. The digital integrated value is input to the memory (26) for each of the regions.
When the integration for this one field is completed, this integrated value is held in the memory (26) as a brightness evaluation value or a color evaluation value.

上述の様にして得られる最新の色評価値(rij)(bi
j)(i,j:1〜8)は、画面評価回路(27)に送られ、次
式(1)(2)に基づいて各色差信号の画面全体の色評
価値(Vr)(Vb)として算出される。
The latest color evaluation value (rij) (bi
j) (i, j: 1 to 8) is sent to the screen evaluation circuit (27), and the color evaluation value (Vr) (Vb) of the entire screen of each color difference signal is calculated based on the following equations (1) and (2). Is calculated as

この式(1)(2)は64個の各領域の色評価値(ri
j)(bij)の全ての総和を領域数で割算して、1個の領
域についての平均値を画面色評価値として算出する。こ
の画面色評価値(Vr)(Vb)は利得制御回路(28)、第
1評価値比較回路(30)及び第2評価値比較回路(31)
に送られる。
The equations (1) and (2) are used to calculate the color evaluation values (ri
j) All sums of (bij) are divided by the number of areas, and an average value for one area is calculated as a screen color evaluation value. The screen color evaluation values (Vr) and (Vb) are gain control circuit (28), first evaluation value comparison circuit (30) and second evaluation value comparison circuit (31).
Sent to

利得制御回路(28)では、R及びB増幅回路(4)
(5)の現在の利得に補正を加えて、画面全体の色評価
値である画面色評価値(Vr)(Vb)を零にするために、
現在の利得に対する補正値(Gpr)(Gpb)に相当する補
正値信号を作成し、補正値比較回路(29)に出力する。
In the gain control circuit (28), the R and B amplification circuit (4)
In order to make the screen color evaluation value (Vr) (Vb), which is the color evaluation value of the entire screen, be zero by correcting the current gain of (5),
A correction value signal corresponding to the correction value (Gpr) (Gpb) for the current gain is created and output to the correction value comparison circuit (29).

次に、補正値比較回路(29)、第1及び第2評価値比
較回路(30)(31)の動作について説明する。
Next, operations of the correction value comparison circuit (29) and the first and second evaluation value comparison circuits (30) and (31) will be described.

補正値比較回路(29)は第2図の様に構成される。即
ち、R及びB補正値メモリ(33)(34)に保持され、現
在のR及びB増幅回路(4)(5)の利得を調整してい
る現在の利得補正値(Gmr)(Gmb)と、利得制御回路
(28)から得られる補正値(Gpr)(Gpb)とが夫々R補
正値比較器(29a)及びB補正値比較器(29b)で比較さ
れる。その結果、R補正値比較器(29a)において、(G
mr)=(Gpr)と判断された場合には、制御信号(Pr1)
としてHレベルの信号が、また(Gmr)≠(Gpr)と判断
された場合には、制御信号(Pr1)としてLレベルの信
号が補正値増減回路(35)へ出力される。またこの時
(Gmr)<(Gpr)であれば、制御信号(Pr2)としてH
レベルの信号が、また(Gmr)>(Gpr)であれば、制御
信号(Pr2)としてLレベルの信号が補正値増減回路(3
5)へ出力される。またB補正値比較器(29b)において
も同様の判断がなされ、(Gmb)=(Gpb)と判断された
場合には、制御信号(Pb1)としてHレベルの信号が、
また(Gmb)≠(Gpb)と判断された場合には、制御信号
(Pb1)としてLレベルの信号が補正値増減回路(35)
へ出力され、この時(Gmb)<(Gpb)であれば、制御信
号(Pb2)としてHレベルの信号が、また(Gmb)>(Gp
b)であれば、制御信号(Pb2)としてLレベルの信号が
補正値増減回路(35)へ出力される。同時にR補正値比
較器(29a)では、入力された各補正値(Gmr)(Gpr)
の差、|Gmr−Gpr|が、またB補正値比較器(29b)で
は、(Gmb)(Gpb)の差、|Gmb−Gpb|が算出され、共に
補正値加算器(29c)へ送られる。補正値加算器(29c)
ではそれらの和 |Gmr−Gpr|+|Gmb−Gpb| が加算され、補正値比較器(29e)において、予め補正
値閾値メモリ(29d)に格納されている閾値(TG)との
大小関係が比較される。その結果 |Gmr−Gpr|+|Gmb−Gpb|≦TG (3) の時には、制御信号(P1)としてHレベルの信号が、ま
た |Gmr−Gpr|+|Gmb−Gpb|>TG (4) の時には、制御信号(P1)としてLレベルの信号が出力
される。
The correction value comparison circuit (29) is constructed as shown in FIG. That is, the current gain correction value (Gmr) (Gmb) stored in the R and B correction value memory (33) (34) and adjusting the gain of the current R and B amplification circuit (4) (5) , And the correction values (Gpr) and (Gpb) obtained from the gain control circuit (28) are compared by the R correction value comparator (29a) and the B correction value comparator (29b), respectively. As a result, in the R correction value comparator (29a), (G
If it is determined that mr) = (Gpr), the control signal (Pr1)
When it is determined that the H level signal is (Gmr) ≠ (Gpr), the L level signal is output to the correction value increasing / decreasing circuit (35) as the control signal (Pr1). If (Gmr) <(Gpr) at this time, H is set as the control signal (Pr2).
If the level signal is (Gmr)> (Gpr), the L level signal is used as the control signal (Pr2) and the correction value increasing / decreasing circuit (3
It is output to 5). The B correction value comparator (29b) also makes the same determination, and if (Gmb) = (Gpb) is determined, the H level signal as the control signal (Pb1) is
When it is determined that (Gmb) ≠ (Gpb), the L-level signal as the control signal (Pb1) is the correction value increasing / decreasing circuit (35).
Is output to (Gmb) <(Gpb) at this time, an H-level signal as the control signal (Pb2), and (Gmb)> (Gp
In the case of b), an L level signal is output to the correction value increasing / decreasing circuit (35) as the control signal (Pb2). At the same time, in the R correction value comparator (29a), each input correction value (Gmr) (Gpr)
Difference, | Gmr−Gpr |, and the B correction value comparator (29b) calculates the difference (Gmb) (Gpb), | Gmb−Gpb |, which are both sent to the correction value adder (29c). . Correction value adder (29c)
Then, the sum of them, | Gmr−Gpr | + | Gmb−Gpb |, is added. Be compared. As a result, when | Gmr-Gpr | + | Gmb-Gpb | ≤TG (3), the H-level signal as the control signal (P1), and | Gmr-Gpr | + | Gmb-Gpb |> TG (4) At the time of, an L level signal is output as the control signal (P1).

第1評価値比較回路(30)は第3図の様に構成され
る。まず第1R評価値減算器(30a)では、画面評価回路
(27)から出力される画面色評価値(Vr)と予めR基準
値メモリ(30c)に格納されているR基準値(V1r)との
差、|Vr−V1r|が、また第1B評価値減算器(30b)では、
画面色評価値(Vb)と予めB基準値メモリ(30d)に格
納されているB基準値(V1b)との差、|Vb−V1b|が算出
され、共に第1評価値加算器(30e)へ送られる。第1
評価値加算器(30e)ではこれらの和 |Vr−V1r|+|Vb−V1b| が算出され、第1評価値比較器(30g)において、予め
第1評価値閾値メモリ(30f)に格納されている閾値(T
v1)との大小関係が比較される。その結果 |Vr−V1r|+|Vb−V1b|≦Tv1 (5) の時には、制御信号(P2)としてHレベルの信号が、ま
た |Vr−V1r|+|Vb−V1b|>Tv1 (6) の時には、制御信号(P2)としてLレベルの信号が出力
される。
The first evaluation value comparison circuit (30) is constructed as shown in FIG. First, in the first R evaluation value subtractor (30a), the screen color evaluation value (Vr) output from the screen evaluation circuit (27) and the R reference value (V1r) previously stored in the R reference value memory (30c) are stored. Difference of | Vr−V1r |, and in the 1B evaluation value subtractor (30b),
The difference between the screen color evaluation value (Vb) and the B reference value (V1b) stored in advance in the B reference value memory (30d), | Vb−V1b |, is calculated, and both are the first evaluation value adder (30e). Sent to. First
The sum of these values | Vr−V1r | + | Vb−V1b | is calculated in the evaluation value adder (30e) and stored in advance in the first evaluation value threshold value memory (30f) in the first evaluation value comparator (30g). Threshold (T
The magnitude relationship with v1) is compared. As a result, when | Vr−V1r | + | Vb−V1b | ≦ Tv1 (5), an H-level signal as the control signal (P2), and | Vr−V1r | + | Vb−V1b |> Tv1 (6) At the time of, the L level signal is output as the control signal (P2).

第2評価値比較回路(31)は第4図の様に構成され
る。まず第2R評価値減算器(31a)では、画面評価回路
(27)から出力される画面色評価値(Vr)と予めR評価
値メモリ(31c)に格納されているR基準値(V2r)との
差、|Vr−V2r|が、また第2B評価値減算器(31b)では、
画面色評価値(Vb)と予めB評価値メモリ(31d)に格
納されているB評価値(V2b)との差、|Vb−V2b|が算出
され、共に第2評価値加算器(31e)へ送られる。第2
評価値加算器(31e)ではそれらの和 |Vr−V2r|+|Vb−V2b| が算出され、第2評価値比較器(31g)において、予め
第2評価値閾値メモリ(31f)に格納されている閾値(T
v2)との大小関係が比較される。その結果 |Vr−V2r|+|Vb−V2b|≦Tv2 (7) の時には、制御信号(P3)としてHレベルの信号が、ま
た |Vr−V2r|+|Vb−V2b|>Tv2 (8) の時には、制御信号(P3)としてLレベルの信号が出力
される。
The second evaluation value comparison circuit (31) is constructed as shown in FIG. First, in the second R evaluation value subtractor (31a), the screen color evaluation value (Vr) output from the screen evaluation circuit (27) and the R reference value (V2r) stored in advance in the R evaluation value memory (31c) are stored. Difference of | Vr−V2r |, and in the second B evaluation value subtractor (31b),
The difference between the screen color evaluation value (Vb) and the B evaluation value (V2b) stored in advance in the B evaluation value memory (31d), | Vb−V2b |, is calculated, and the second evaluation value adder (31e) Sent to. Second
The sum | Vr−V2r | + | Vb−V2b | is calculated in the evaluation value adder (31e) and stored in advance in the second evaluation value threshold memory (31f) in the second evaluation value comparator (31g). Threshold (T
The magnitude relationship with v2) is compared. As a result, when | Vr−V2r | + | Vb−V2b | ≦ Tv2 (7), the H-level signal as the control signal (P3), and | Vr−V2r | + | Vb−V2b |> Tv2 (8) At the time of, the L level signal is output as the control signal (P3).

以上の様に補正値比較値(29)、第1評価値比較回路
(30)、及び第2評価値比較回路(31)から出力される
各制御信号(P1)(P2)(P3)は、共に安定判別回路
(32)へ入力される。
As described above, the respective control signals (P1) (P2) (P3) output from the correction value comparison value (29), the first evaluation value comparison circuit (30), and the second evaluation value comparison circuit (31) are Both are input to the stability determination circuit (32).

安定判別回路(32)は第5図の様に構成され、制御信
号(P1)(P2)(P3)がORゲート(51)へ入力される。
スイッチ(52)は、制御信号(P1)が印加される固定接
点(52a)あるいはORゲート(51)に結合された固定接
点(52b)と、出力端子に結合された固定接点(52c)を
選択的に接続させる機能を有し、出力端子に生じる出力
制御信号(P4)によってその切り換えが制御され、信号
(P4)がHレベルの時に固定接点(52b)側に、Lレベ
ルの時に固定接点(52a)側に接続されるものとする。
The stability determination circuit (32) is configured as shown in FIG. 5, and the control signals (P1) (P2) (P3) are input to the OR gate (51).
The switch (52) selects the fixed contact (52a) to which the control signal (P1) is applied or the fixed contact (52b) connected to the OR gate (51) and the fixed contact (52c) connected to the output terminal. The switching control is controlled by the output control signal (P4) generated at the output terminal. When the signal (P4) is at the H level, the fixed contact (52b) side is provided, and when the signal (P4) is at the L level, the fixed contact ( 52a) side.

次に安定判別回路(32)の動作について説明する。ま
ず、Hレベルの制御信号(P1)が安定判別回路(32)に
入力されたとすると、ORゲート(51)の出力は必ずHレ
ベルになるから、最初にスイッチ(52)がどちらの固定
接点にあっても出力制御信号(P4)はHレベルになり、
やがてスイッチ(52)は固定接点(52b)側に接続され
ることになる。この状態では制御信号(P1)(P2)(P
3)のうち少なくとも1つがHレベルである限り、出力
制御信号(P4)はHレベルになる。次に、共にLレベル
の制御信号(P1)(P2)(P3)が安定判別回路(32)に
入力されたとすると、ORゲート(51)の出力は必ずLレ
ベルになるから、出力制御信号(P4)はLレベルにな
り、スイッチ(52)は固定接点(52a)側に接続される
ことになる。この状態では制御信号(P1)がLレベルで
ある限り、出力制御信号(P4)はLレベルになる。
Next, the operation of the stability determination circuit (32) will be described. First, if an H level control signal (P1) is input to the stability determination circuit (32), the output of the OR gate (51) will always be at H level, so which fixed contact the switch (52) first contacts. Even if there is, the output control signal (P4) becomes H level,
Eventually, the switch (52) will be connected to the fixed contact (52b) side. In this state, control signals (P1) (P2) (P
As long as at least one of 3) is H level, the output control signal (P4) becomes H level. Next, assuming that the control signals (P1), (P2), and (P3) both at the L level are input to the stability determination circuit (32), the output of the OR gate (51) is always at the L level. P4) becomes L level, and the switch (52) is connected to the fixed contact (52a) side. In this state, as long as the control signal (P1) is at L level, the output control signal (P4) is at L level.

即ち、補正値比較回路(29)において第(3)式が成
立した時には、安定判別回路(32)がHレベルの出力制
御信号(P4)を発し、このHレベルの制御信号(P4)が
後述の如く白バランス停止信号として働く。
That is, when the equation (3) is satisfied in the correction value comparison circuit (29), the stability determination circuit (32) issues an H level output control signal (P4), and this H level control signal (P4) will be described later. As a white balance stop signal.

一方、補正値比較回路(29)において第(4)式が、
第1評価値比較回路(30)において第(6)式が、更に
第2評価値比較回路(31)において第(8)式が共に成
立した時には、安定判別回路(32)はLレベルの制御信
号(P4)を発し、このLレベルの制御信号(P4)が白バ
ランス動作信号として働く。
On the other hand, in the correction value comparison circuit (29), the equation (4) is
When the equation (6) in the first evaluation value comparison circuit (30) and the equation (8) in the second evaluation value comparison circuit (31) are both satisfied, the stability determination circuit (32) controls the L level. A signal (P4) is emitted, and this L level control signal (P4) acts as a white balance operation signal.

この制御信号(P4)は、第2評価値比較回路(31)、
及び補正値増減回路(35)へ入力される。
This control signal (P4) is supplied to the second evaluation value comparison circuit (31),
And the correction value increasing / decreasing circuit (35).

第2評価値比較回路(31)では、エッジ検出器(31
h)がこの制御信号(P4)を受ける。エッジ検出器(31
h)は制御信号(P4)がLレベルからHレベルへ変化し
た時にのみパルスを発する。スイッチ(31i)はこのパ
ルスを受けた時にスイッチを閉じて、R評価値メモリ
(31c)及びB評価値メモリ(31d)へ画面色評価値(V
r)(Vb)の通過を許容すると共にメモリ(31c)(31
d)にてこの通過直後の画面色評価値を記憶する。
In the second evaluation value comparison circuit (31), the edge detector (31
h) receives this control signal (P4). Edge detector (31
The pulse h) emits a pulse only when the control signal (P4) changes from the L level to the H level. When the switch (31i) receives this pulse, the switch is closed and the screen color evaluation value (V) is stored in the R evaluation value memory (31c) and the B evaluation value memory (31d).
r) (Vb) is allowed and memory (31c) (31
The screen color evaluation value immediately after this passage is stored in d).

従って白バランス補正が動作モードから停止モードへ
移行した時、即ち動作モードが終了した時点での画面色
評価値(Vr)(Vb)が、各々R評価値メモリ(31c)及
びB評価値メモリ(31d)に格納される事になる。
Therefore, when the white balance correction shifts from the operation mode to the stop mode, that is, when the operation mode ends, the screen color evaluation values (Vr) (Vb) are respectively the R evaluation value memory (31c) and the B evaluation value memory ( It will be stored in 31d).

現在の利得補正値(Gmr)(Gmb)及び制御信号(Pr
1)(Pr2)(Pb1)(Pb2)(P4)を入力とする補正値増
減回路(35)の構成は第6図の様になる。即ち、補正値
増減回路(35)は、6個のスイッチとR及びB増加回路
(46)(48)、R及びB減少回路(47)(49)にて構成
されている。スイッチ(40)(41)は制御信号(P4)に
より切り換え制御が為され、接点(40c)には利得補正
値(Gmr)を示す信号が印加され、固定接点(40a)は出
力端子(35a)に、また固定接点(40b)はスイッチ(4
2)の接点(42c)に接続されている。スイッチ(42)は
制御信号(Pr1)により切り換え制御され、固定接点(4
2a)は出力端子(35a)に、また固定接点(42b)はスイ
ッチ(44)の接点(44c)に接続されている。スイッチ
(44)は制御信号(Pr2)により切り換え制御され、固
定接点(44a)(44b)は夫々R増加及びR減少回路(4
6)(47)に接続されている。ここで、R増加及び減少
回路(46)(47)出力は、出力端子(35a)に導出され
る。
Current gain correction value (Gmr) (Gmb) and control signal (Pr
The configuration of the correction value increasing / decreasing circuit (35) which receives (1) (Pr2) (Pb1) (Pb2) (P4) is as shown in FIG. That is, the correction value increasing / decreasing circuit (35) is composed of six switches and R and B increasing circuits (46) (48) and R and B decreasing circuits (47) (49). The switches (40) and (41) are switched and controlled by the control signal (P4), a signal indicating the gain correction value (Gmr) is applied to the contact (40c), and the fixed contact (40a) is the output terminal (35a). In addition, the fixed contact (40b) is a switch (4
It is connected to the contact (42c) of 2). The switch (42) is switched and controlled by the control signal (Pr1), and the fixed contact (4
2a) is connected to the output terminal (35a), and the fixed contact (42b) is connected to the contact (44c) of the switch (44). The switch (44) is switched and controlled by the control signal (Pr2), and the fixed contacts (44a) and (44b) are respectively provided with an R increase and R decrease circuit (4
6) Connected to (47). Here, the outputs of the R increasing and decreasing circuits (46) (47) are led to the output terminal (35a).

同様に、スイッチ(41)の接点(41c)には、利得補
正値(Gmb)を示す信号が印加され、固定接点(41a)は
出力端子(35b)に、また固定接点(41b)はスイッチ
(43)の接点(43c)に接続されている。スイッチ(4
3)は制御信号(Pb1)により切り換え制御され、固定接
点(43a)は出力端子(35b)に、また固定接点(43b)
はスイッチ(45)の接点(45c)に接続されている。ス
イッチ(45)は制御信号(Pbd)により切り換え制御さ
れ、固定接点(45a)(45b)は夫々R増加及びR減少回
路(48)(49)に接続されている。ここで、R増加及び
R減少回路(48)(49)出力は、出力端子(35b)に導
出される。
Similarly, a signal indicating the gain correction value (Gmb) is applied to the contact (41c) of the switch (41), the fixed contact (41a) is connected to the output terminal (35b), and the fixed contact (41b) is connected to the switch (41b). It is connected to the contact (43c) of 43). Switch (4
3) is switched and controlled by the control signal (Pb1), the fixed contact (43a) is connected to the output terminal (35b), and the fixed contact (43b)
Is connected to the contact (45c) of the switch (45). The switch (45) is switched and controlled by the control signal (Pbd), and the fixed contacts (45a) (45b) are connected to the R increase and R decrease circuits (48) (49), respectively. Here, the outputs of the R increase and R decrease circuits (48) (49) are led to the output terminal (35b).

次に補正値増減回路(35)の動作について説明する。 Next, the operation of the correction value increasing / decreasing circuit (35) will be described.

まずスイッチ(40)及びスイッチ(41)へHレベルの
制御信号(P4)が入力されている時、即ち白バランス補
正が停止モードにある時は、スイッチ(40)は固定接点
(40a)側に、またスイッチ(41)は固定接点(41a)側
にあり、R補正値メモリ(33)及びB補正値メモリ(3
4)に格納されている値(Gmr)(Gmb)がそのまま利得
補正値(Gr)(Gb)として出力端子(35a)(35b)に出
力され、R、B各々の増幅回路(4)(5)の利得を調
節する。次に制御信号(P4)がLレベルになった時、即
ち白バランスが動作モードにある時は、スイッチ(40)
は固定接点(40b)側に、またスイッチ(41)は固定接
点(41b)側にあり、R補正値メモリ(33)及びB補正
値メモリ(34)に格納されている補正値(Gmr)(Gmb)
は、各々スイッチ(42)(43)へ入力される。
First, when the H-level control signal (P4) is input to the switch (40) and the switch (41), that is, when the white balance correction is in the stop mode, the switch (40) is placed on the fixed contact (40a) side. The switch (41) is located on the fixed contact (41a) side, and the R correction value memory (33) and the B correction value memory (3
The value (Gmr) (Gmb) stored in 4) is output as it is to the output terminals (35a) (35b) as the gain correction value (Gr) (Gb), and the amplifier circuits (4) (5) for R and B respectively. ) Gain is adjusted. Next, when the control signal (P4) becomes L level, that is, when the white balance is in the operation mode, the switch (40)
Is on the fixed contact (40b) side, and the switch (41) is on the fixed contact (41b) side, and the correction values (Gmr) () stored in the R correction value memory (33) and the B correction value memory (34) are stored. Gmb)
Are input to the switches (42) and (43), respectively.

スイッチ(42)は制御信号(Pr1)がHレベルの時、
即ち補正値比較回路(29)において(Gmr)=(Gpr)と
判断された時に、固定接点(42a)側にあり、R補正値
メモリ(33)に格納されている値が、そのまま利得補正
値(Gr)として出力され、R増幅回路(4)の利得を調
節する。次に制御信号(Pr1)がLレベルになった時、
即ち補正値比較回路(29)において(Gmr)≠(Gpr)と
判断された時には、スイッチ(42)は固定接点(42b)
側にあり、R補正値メモリ(33)に格納されている補正
値(Gmr)は、スイッチ(44)へ入力される。一方、ス
イッチ(43)についてもスイッチ(42)と同様の動作を
行ない、制御信号(Pb1)がHレベルの時、B補正値メ
モリ(34)に格納されている値がのそのまま利得補正値
(Gb)として出力され、制御信号(Pb1)がLレベルに
なった時、B補正値メモリ(34)に格納されている補正
値(Gmb)は、スイッチ(45)へ入力される。
When the control signal (Pr1) is at H level, the switch (42)
That is, when the correction value comparison circuit (29) determines (Gmr) = (Gpr), the value on the fixed contact (42a) side and stored in the R correction value memory (33) is the same as the gain correction value. It is output as (Gr) and adjusts the gain of the R amplifier circuit (4). Next, when the control signal (Pr1) becomes L level,
That is, when it is determined that (Gmr) ≠ (Gpr) in the correction value comparison circuit (29), the switch (42) has the fixed contact (42b).
The correction value (Gmr) on the side and stored in the R correction value memory (33) is input to the switch (44). On the other hand, the switch (43) also performs the same operation as the switch (42), and when the control signal (Pb1) is at the H level, the value stored in the B correction value memory (34) is as it is, the gain correction value ( When the control signal (Pb1) becomes L level and is output as Gb), the correction value (Gmb) stored in the B correction value memory (34) is input to the switch (45).

スイッチ(44)は制御信号(Pr2)がHレベルの時、
即ち補正値比較回路(29)において(Gmr)<(Gpr)と
判断された時に、固定接点(44a)側にあり、R補正値
メモリ(33)に格納されている補正値(Gmr)はR増幅
回路(46)に入力され、予め設定された一定量値(r0)
が加算されて利得補正値(Gr)として出力される。即
ち、Gr=Gmr+r0となる。また制御信号(Pr2)がLレベ
ルになった時、即ち補正値比較回路(29)において(Gm
r)>(Gpr)と判断された時には、スイッチ(44)は固
定接点(44b)側にあり、補正値(Gmr)は、R減少回路
(47)に入力され、一定量値(r0)が減算されて利得補
正値(Gr)として出力され、即ち、Gr=Gmr−r0とし
て、R増幅回路(4)の利得を調節する。一方、スイッ
チ(45)についてもスイッチ(44)と同様の動作を行
い、制御信号(Pb2)がHレベルの時には、B補正値メ
モリ(34)に格納されている補正値(Gmb)値は、B増
加回路(48)で一定量値(b0)が加算され、また制御信
号(Pb2)がLレベルになった時には、補正値(Gmb)
は、B減少回路(49)で、一定量値(b0)が減算されて
利得補正値(Gb)と出力され、B増幅回路(5)の利得
を調節する。
When the control signal (Pr2) is at H level, the switch (44)
That is, when the correction value comparison circuit (29) determines (Gmr) <(Gpr), the correction value (Gmr) on the fixed contact (44a) side and stored in the R correction value memory (33) is R It is input to the amplifier circuit (46) and is a preset constant value (r0)
Are added and output as a gain correction value (Gr). That is, Gr = Gmr + r0. Further, when the control signal (Pr2) becomes L level, that is, in the correction value comparison circuit (29) (Gm
When it is determined that r)> (Gpr), the switch (44) is on the fixed contact (44b) side, the correction value (Gmr) is input to the R reduction circuit (47), and the constant amount value (r0) is It is subtracted and output as a gain correction value (Gr), that is, Gr = Gmr-r0 is set, and the gain of the R amplification circuit (4) is adjusted. On the other hand, the switch (45) also performs the same operation as the switch (44), and when the control signal (Pb2) is at the H level, the correction value (Gmb) value stored in the B correction value memory (34) is When a constant amount value (b0) is added in the B increase circuit (48) and the control signal (Pb2) becomes L level, the correction value (Gmb)
In the B reduction circuit (49), a constant amount value (b0) is subtracted and output as a gain correction value (Gb), and the gain of the B amplification circuit (5) is adjusted.

尚、補正値増減回路(35)から出力されるR、B各々
の利得補正値(Gr)(Gb)は、R補正値メモリ(33)及
びB補正値メモリ(34)に再び格納され、次のフィール
ドでは、現在の補正値(Gmr)(Gmb)として白バランス
調整に用いられる。従って、R及びB補正値メモリ(3
3)(34)の内容は、フィールド毎に出力端子(35a)
(35b)からの補正値にて更新されることになる。
The R and B gain correction values (Gr) (Gb) output from the correction value increasing / decreasing circuit (35) are stored again in the R correction value memory (33) and the B correction value memory (34), respectively. In the field of, the white balance adjustment is used as the current correction value (Gmr) (Gmb). Therefore, R and B correction value memory (3
3) The contents of (34) are output terminal (35a) for each field.
It will be updated with the correction value from (35b).

R増幅回路(4)では、利得補正値(Gr)に応じてR
信号を増幅する際の利得が変化し、補正値(Gr)が零の
時に利得が1に固定され、補正値(Gr)が正方向に変化
すれば利得は大きくなり、負方向に変化すれば利得は小
さくなる。同様に、B増幅回路(5)では利得補正値
(Gb)に応じてB信号の増幅利得が変化し、Gb=0のと
きに利得が1に固定される。
In the R amplifier circuit (4), R is adjusted according to the gain correction value (Gr).
When the correction value (Gr) is zero, the gain is fixed at 1. When the correction value (Gr) is zero, the gain is increased when the correction value (Gr) is changed in the positive direction, and is increased when the correction value (Gr) is changed in the negative direction. The gain is small. Similarly, in the B amplifier circuit (5), the amplification gain of the B signal changes according to the gain correction value (Gb), and the gain is fixed at 1 when Gb = 0.

これまで説明した各回路の動作を、実際の白バランス
補正を例にとって説明する。
The operation of each circuit described above will be described by taking an actual white balance correction as an example.

まず白バランス補正が、動作モードから停止モードへ
移行する際の動作について説明する。
First, the operation when the white balance correction shifts from the operation mode to the stop mode will be described.

今、R補正値メモリ(33)及びB補正値メモリ(34)
各々に格納されている利得補正値(Gmr)(Gmb)で、R
増幅回路(4)及びB増幅回路(5)の増幅利得が制御
され、適正な白バランスがとれた状態にあるとする。こ
こで画面色評価値が変化すると、利得制御回路(28)で
算出された利得補正値(Gpr)(Gpb)が第7図の様に変
化し、補正値比較回路(29)での比較結果に基づき、補
正値増減回路(35)でR、B各々の補正値メモリに格納
されている利得補正値が増減され、(Gmr)(Gmb)から
(Gmr′)(Gmb′)に変化したところで第(3)式の関
係が成立し、Hレベルの制御信号(P1)が出力される。
尚、第7図において第(3)式の関係が成立する範囲
は、(Gpr)(Gpb)を中心とした正方形(鎖線)の領域
である。また、この正方形の大きさは、閾値(TG)自体
に依存し、この閾値(TG)は、実際の撮影による実測値
に基ずいて白バランスの利得を固定してもよいと判断で
きる値に設定されている。安定判別回路(32)がこれを
受けてHレベルの制御信号(P4)を出力した時点で、補
正値増減回路(35)は利得補正量の増減を停止し、白バ
ランス補正は停止モードへ入る。
Now, the R correction value memory (33) and the B correction value memory (34)
R is the gain correction value (Gmr) (Gmb) stored in each
It is assumed that the amplification gains of the amplifier circuit (4) and the B amplifier circuit (5) are controlled and the white balance is properly maintained. When the screen color evaluation value changes, the gain correction value (Gpr) (Gpb) calculated by the gain control circuit (28) changes as shown in FIG. 7, and the comparison result in the correction value comparison circuit (29) On the basis of the above, the correction value increasing / decreasing circuit (35) increases or decreases the gain correction value stored in each of the correction value memories of R and B, and changes from (Gmr) (Gmb) to (Gmr ') (Gmb'). The relationship of the expression (3) is established, and the H-level control signal (P1) is output.
In FIG. 7, the range in which the relationship of the expression (3) is established is a square (chain line) area centered on (Gpr) (Gpb). Also, the size of this square depends on the threshold value (TG) itself, and this threshold value (TG) is set to a value at which it can be determined that the gain of the white balance may be fixed based on the actual measurement value obtained by actual photographing. It is set. When the stability determination circuit (32) receives this and outputs the H-level control signal (P4), the correction value increasing / decreasing circuit (35) stops increasing / decreasing the gain correction amount, and the white balance correction enters the stop mode. .

こうして利得補正値が増幅回路(46)(48)または減
少回路(47)(49)にて徐々にRまたはB増幅回路
(4)(5)が利得を変化させて白バランス調整が実行
され、1フィールド毎の利得補正値変化が閾値(TG)以
内に収まれば、白バランス調整のふらつきを抑えるため
に利得補正値の増減は停止して、この停止直前の利得補
正値が維持されて、R及びB増幅回路(4)(5)の利
得はこの補正値により決定される一定利得に固定され
る。尚、この時の補正値は停止モードが継続される間、
R及びB補正値メモリ(33)(34)に保持され続けるこ
とになる。換言すれば、このメモリに保持される停止モ
ード直前の補正値にて停止モード継続中のR及びB増幅
回路(4)(5)の利得が固定されることになる。
In this way, the gain correction value is gradually changed by the amplification circuits (46) (48) or the reduction circuits (47) (49), and the R or B amplification circuits (4) (5) change the gain to execute white balance adjustment. If the change in the gain correction value for each field falls within the threshold value (TG), the increase or decrease of the gain correction value is stopped to suppress the fluctuation of the white balance adjustment, and the gain correction value immediately before the stop is maintained, and R The gains of the B and B amplifier circuits (4) and (5) are fixed to a constant gain determined by this correction value. In addition, the correction value at this time, while the stop mode is continued,
It will continue to be held in the R and B correction value memories (33) (34). In other words, the gains of the R and B amplifier circuits (4) and (5) during the stop mode are fixed by the correction value immediately before the stop mode stored in the memory.

次に白バランス補正が、停止モードから動作モードへ
移行する際の動作について説明する。
Next, the operation when the white balance correction shifts from the stop mode to the operation mode will be described.

今、R補正値メモリ(33)及びB補正値メモリ(34)
各々に格納されている利得補正値(Gmr)(Gmb)で、R
増幅回路(4)及びB増幅回路(5)の増幅利得が制御
され、適正な白バランスがとれた状態にあるとする。こ
こでは画面色評価値を基に得られる利得補正値が、第9
図の(Gpr″)、(Gpb″)の様に(Gmr)、(Gmb)から
一定の範囲内、即ち第(3)式が成立する範囲内で変化
している限り、利得補正値を変化させる必要はないと判
断される。ところが利得補正量(Gpr)(Gpb)が、(Gp
r′)(Gpb′)の様に変化し、第(4)式が成立する様
になると、もはや利得補正値(Gr)(Gb)をメモリ(3
3)(34)に保持されている補正値(Gmr)(Gmb)に固
定していては適正な白バランスが得られないと判断され
て、補正値比較回路(29)からは、Lレベルの制御信号
(P1)が出力される。
Now, the R correction value memory (33) and the B correction value memory (34)
R is the gain correction value (Gmr) (Gmb) stored in each
It is assumed that the amplification gains of the amplifier circuit (4) and the B amplifier circuit (5) are controlled and the white balance is properly maintained. Here, the gain correction value obtained based on the screen color evaluation value is the 9th
As long as it changes within a certain range from (Gmr) and (Gmb) like (Gpr ″) and (Gpb ″) in the figure, that is, within the range where the formula (3) is satisfied, the gain correction value is changed. It is determined that it is not necessary to let them However, the gain correction amount (Gpr) (Gpb) becomes (Gp
r ') (Gpb'), and when the equation (4) is satisfied, the gain correction values (Gr) (Gb) are no longer stored in the memory (3
3) It is judged that proper white balance cannot be obtained if the correction value (Gmr) (Gmb) held in (34) is fixed, and the correction value comparison circuit (29) outputs the L level The control signal (P1) is output.

次に同様の画面色評価値の変化に対して、第1評価値
比較回路(30)が行なう動作について説明する。まず適
正な白バランスがとれた状態では、画面色評価値(Vr)
(Vb)が第10図の(Vr″)(Vb″)の様に(V1r)(V1
b)から一定の範囲(閾値(TV1)に依存する鎖線の範
囲)内、即ち第(5)式が成立する範囲内で変化してい
る限り、画面色評価値が変化したとは判断されない。と
ころが画面色評価値が、(Vr′)(Vb′)の様に変化
し、第(6)式が成立する様になると、第1評価値比較
回路(30)からは、Lレベルの制御信号(P2)が出力さ
れる。
Next, the operation performed by the first evaluation value comparison circuit (30) for the same change in the screen color evaluation value will be described. First, when the white balance is appropriate, the screen color evaluation value (Vr)
(Vb) is like (Vr ″) (Vb ″) in FIG.
As long as it changes from b) within a certain range (the range of the chain line depending on the threshold value (TV1)), that is, within the range where the expression (5) is satisfied, it is not judged that the screen color evaluation value has changed. However, when the screen color evaluation value changes like (Vr ') (Vb') and the expression (6) is established, the first evaluation value comparison circuit (30) outputs an L level control signal. (P2) is output.

ここで、基準値(V1r)(V1b)は、画面全体が白色と
なる完全無彩色の被写体を撮影したときの各色差信号の
画面色評価値に予め設定されており、本実施例ではカメ
ラプロセス&マトリクス回路(6)から出力される色差
信号(R−Y)(B−Y)は、完全無彩色の被写体を撮
影した時には、基準値(V1r)(V1b)は共に零に設定さ
れていることになる。従って、第(5)式に於て|Vr−V
1r|は色差信号(R−Y)の零レベルからの離れ度合、
換言すると、どれだけ無彩色から遠いかを示す値であ
り、同様に|Vb−V1b|は色差信号(B−Y)の零レベル
からの離れ度合を示す値であり、両者の和が画面全体に
ついての白色からの離れ具合を示すことになる。そこで
閾値(Tv1)を適正な白バランスの許容幅として設定す
ることにより、第(5)式が成立すれば撮像画面には適
正な白バランスが実現されていると判断できる許容の範
囲にあり、白バランス調整は動作させる必要はなく、第
(6)式が成立すれば、撮像画面はもはや適正な白バラ
ンスが実現されていると判断できる許容の範囲を越え
て、直ちに利得補正値の増減に伴う白バランス調整を動
作モードとする必要があることになる。
Here, the reference value (V1r) (V1b) is preset to the screen color evaluation value of each color difference signal when a completely achromatic subject whose entire screen is white is photographed. The color difference signals (RY) (BY) output from the & matrix circuit (6) have reference values (V1r) (V1b) both set to zero when a completely achromatic subject is photographed. It will be. Therefore, in equation (5), | Vr−V
1r | is the degree of separation of the color difference signal (RY) from the zero level,
In other words, it is a value indicating how far from the achromatic color, and similarly | Vb−V1b | is a value indicating the degree of separation of the color difference signal (BY) from the zero level, and the sum of the two is the entire screen. About the white color. Therefore, by setting the threshold value (Tv1) as an allowable width of an appropriate white balance, if the expression (5) is satisfied, it is within an allowable range in which it can be determined that an appropriate white balance is realized on the imaging screen. It is not necessary to operate the white balance adjustment. If the formula (6) is satisfied, the image pickup screen exceeds the allowable range where it can be determined that the proper white balance is realized, and the gain correction value is immediately increased or decreased. It is necessary to set the accompanying white balance adjustment as the operation mode.

更に同様の画面色評価値の変化に対して、第2評価値
比較回路(31)が行なう動作について説明する。R補正
値メモリ(31c)、B補正値メモリ(31d)には、白バラ
ンス補正が停止モードに入った時の画面色評価値が(V2
r)(V2b)として格納されており、画面評価により新た
に算出された画面色評価値(Vr)(Vb)が、第11図の
(Vr″)(Vb″)の様に(V2r)(V2b)から一定の範囲
(閾値(TV2)に依存する鎖線の範囲)内、即ち第
(7)式が成立する範囲内で変化している限り、画面色
評価値が変化したとは判断されない。ところが画面色評
価値が、(Vr′)(Vb′)の様に変化し、第(8)式が
成立する様になると、第2評価値比較回路(31)から
は、Lレベルの制御信号(P3)が出力される。
Further, the operation performed by the second evaluation value comparison circuit (31) with respect to the similar change of the screen color evaluation value will be described. In the R correction value memory (31c) and the B correction value memory (31d), the screen color evaluation value when the white balance correction enters the stop mode (V2
r) (V2b), and the screen color evaluation value (Vr) (Vb) newly calculated by the screen evaluation is (V2r) (Vr ″) (Vb ″) as shown in FIG. As long as it changes from V2b) within a certain range (the range of the chain line depending on the threshold value (TV2)), that is, within the range where the expression (7) is satisfied, it is not judged that the screen color evaluation value has changed. However, when the screen color evaluation value changes like (Vr ') (Vb') and the equation (8) is satisfied, the second evaluation value comparison circuit (31) outputs an L level control signal. (P3) is output.

ここで、閾値(TV2)は、停止モードに入った時の画
面色評価値(V2r)(V2b)に対する現在の画面色評価値
(Vr)(Vb)の変化が、利得増減による白バランス調整
を行う必要がないと判断できる許容範囲を設定するため
の値であり、予め受験による実測値に基ずいて設定され
ている。
Here, the threshold (TV2) is the change in the current screen color evaluation value (Vr) (Vb) with respect to the screen color evaluation value (V2r) (V2b) when the stop mode is entered, and the white balance adjustment due to the gain increase / decrease. This is a value for setting an allowable range in which it is possible to determine that it is not necessary to perform, and is set in advance based on the actual measurement value of the examination.

こうして補正値比較回路(29)において第(4)式
が、第1評価値比較回路(30)にて第(6)式が、更に
第2評価値比較回路(31)にて第(8)式が成立する事
が確認されて、共にLレベルの制御信号(P1)(P2)
(P3)が出力され、安定判別回路(32)がこれを受けて
Lレベルの制御信号(P4)を出力した時点で、補正値増
減回路(35)は利得補正量の増減を開始し、白バランス
補正は動作モードへ入る。換言すると、白バランス補正
が停止モードから動作モードに入る条件は、画面の評価
から算出される利得補正値(Gpr)(Gpb)が停止モード
継続中に実際の補正値(Gr)(Gb)として維持される補
正値(Gmr)(Gmb)に対して閾値(TG)以上に変化し、
且つ画面色評価値(Vr)(Vb)の無彩色から離れている
度合いが閾値(TV1)以上に大きくなり、且つ画面色評
価値(Vr)(Vb)が停止モードに入る時点での値に対し
て閾値(TV2)以上に変化するという3条件が同時に全
て満足たされたときに、もはや停止モードでは適正な白
バランスを得ることは困難として動作モードとなるので
ある。
Thus, in the correction value comparison circuit (29), the expression (4) is used, in the first evaluation value comparison circuit (30), the expression (6) is used, and in the second evaluation value comparison circuit (31), the expression (8) is used. It is confirmed that the formula is satisfied, and both are L level control signals (P1) (P2)
(P3) is output, and when the stability determination circuit (32) receives this and outputs the L-level control signal (P4), the correction value increasing / decreasing circuit (35) starts increasing / decreasing the gain correction amount, Balance correction enters the operating mode. In other words, the condition that the white balance correction enters from the stop mode to the operation mode is that the gain correction value (Gpr) (Gpb) calculated from the screen evaluation is the actual correction value (Gr) (Gb) while the stop mode continues. The correction value (Gmr) (Gmb) that is maintained changes above the threshold (TG),
Moreover, the degree of distance from the achromatic color of the screen color evaluation value (Vr) (Vb) becomes larger than the threshold value (TV1), and the screen color evaluation value (Vr) (Vb) becomes the value at the time of entering the stop mode. On the other hand, when all three conditions of changing to the threshold value (TV2) or more are satisfied at the same time, it becomes difficult to obtain an appropriate white balance in the stop mode, and the operation mode is set.

また、前述の3条件のいずれか1つが満足されれば動
作モードに移行されるようにすることも可能である。
It is also possible to shift to the operation mode if any one of the above-mentioned three conditions is satisfied.

尚、本実施例では、A/D変換器(22)及び積分器(2
3)を、色差信号(R−Y)(B−Y)の2信号のレベ
ルを領域毎にディジタル積分して取り出すために共用し
ており、各信号の積分値は2フィールド周期での更新し
かできなかったが、A/D変換器及び積分器を夫々信号用
に専用に設ければ各信号レベルはいずれも1フィールド
毎に更新可能となることは言うまでもない。
In this embodiment, the A / D converter (22) and the integrator (2
3) is shared in order to extract the level of two signals of color difference signals (RY) (BY) by digital integration for each area, and the integrated value of each signal can only be updated in a 2-field cycle. Although it was not possible, it goes without saying that if the A / D converter and the integrator are provided exclusively for the respective signals, each signal level can be updated for each field.

ところで、前述の実施例では、白バランス補正が停止
モードに移行する際の条件として、画面評価の結果によ
り算出された補正値(Gpr)(Gpb)の離れ具合が許容範
囲内にあるという1条件のみにより決定したが、これに
加えて、制御信号(P2)がHレベルとなる場合、即ち画
面色評価値(Vr)(Vb)の基準値(V1r)(V1b)からの
離れ具合が、許容範囲にあるという条件を付加すること
により、停止モードに入るべきか否かの判断をより確実
なものにできる。この条件によると、第8図の様に、適
正な白バランスが取れた状態での画面色評価値が(Vr)
(Vb)であり、ここで画面が変化したことにより画面色
評価値は(Vr)(Vb)に変化し、次にR、B各々の増幅
利得が制御されることにより、画面色評価値が(Vr″)
(Vb″)となったところで、第(5)式が成立し、閾値
(TV1)に依存する鎖線の範囲に入ると、Hレベルの制
御信号(P2)が発せられる。
By the way, in the above-described embodiment, as one condition for shifting the white balance correction to the stop mode, one condition is that the distance of the correction values (Gpr) (Gpb) calculated from the result of the screen evaluation is within the allowable range. In addition to this, when the control signal (P2) becomes H level, that is, the degree of separation of the screen color evaluation values (Vr) (Vb) from the reference values (V1r) (V1b) is allowable. By adding the condition of being in the range, the determination as to whether or not to enter the stop mode can be made more reliable. According to this condition, as shown in Fig. 8, the screen color evaluation value is (Vr) when the white balance is appropriate.
(Vb), and the screen color evaluation value changes to (Vr) (Vb) due to the change of the screen, and then the amplification gains of R and B are controlled, so that the screen color evaluation value becomes (Vr ″)
When (Vb ″) is reached, the equation (5) is established, and when it enters the range of the chain line depending on the threshold value (TV1), the H-level control signal (P2) is issued.

この場合、第15図に示す様に、安定判別回路(30)に
おいて、制御信号(P1)(P2)を2入力とするANDゲー
ト(50)出力を固定接点(52a)に導出させることによ
り、前記2条件が共に満足されたときに初めて停止モー
ドに移行させることが可能になる。
In this case, as shown in FIG. 15, in the stability determination circuit (30), by deriving the output of the AND gate (50) having the control signals (P1) and (P2) as two inputs to the fixed contact (52a), Only when both of the above two conditions are satisfied, the stop mode can be entered.

また、新たに付加した条件の方でのみ停止モードの移
行を制御することも可能である。
Further, it is also possible to control the transition of the stop mode only under the newly added condition.

(ト)発明の効果 上述の如く、本発明によればふらつきのない、より安
定な白バランス補正が可能となる。
(G) Effect of the Invention As described above, according to the present invention, more stable white balance correction without fluctuation can be achieved.

【図面の簡単な説明】[Brief description of drawings]

第1図は本発明の一実施例の全体の回路ブロック図、第
2図、第3図、第4図、第5図、第6図、第14図は同要
部回路ブロック図、第7図、第8図、第9図、第10図、
第11図はモード移行時の説明図、第15図は他の実施例の
要部ブロック図、第12図は従来例の回路ブロック図、第
13図はエリア分割の説明図である。 (27)……画面評価回路、(28)……利得制御回路、
(29)……補正値比較回路、(30)……第1評価値比較
回路、(31)……第2評価値比較回路、(32)……安定
判別回路、(35)……補正値増減回路、(4)……R増
幅回路、(5)……B増幅回路
1 is an overall circuit block diagram of an embodiment of the present invention, FIG. 2, FIG. 3, FIG. 4, FIG. 5, FIG. 6 and FIG. Figure, Figure 8, Figure 9, Figure 10,
FIG. 11 is an explanatory diagram at the time of mode transition, FIG. 15 is a main part block diagram of another embodiment, FIG. 12 is a circuit block diagram of a conventional example,
FIG. 13 is an explanatory diagram of area division. (27) …… Screen evaluation circuit, (28) …… Gain control circuit,
(29) …… Compensation value comparison circuit, (30) …… First evaluation value comparison circuit, (31) …… Second evaluation value comparison circuit, (32) …… Stability determination circuit, (35) …… Compensation value Increase / decrease circuit, (4) ... R amplification circuit, (5) ... B amplification circuit

Claims (6)

(57)【特許請求の範囲】(57) [Claims] 【請求項1】撮像映像信号中の色信号の利得を利得補正
量にて補正して白バランス調整を行う白バランス調整装
置を備えるカラービデオカメラにおいて、 色信号に関連する色差信号を所定期間にわたって積分し
て得られる評価値を基に撮像画面を評価して利得補正量
の目標値を算出する利得制御手段と、 利得補正量を該目標値に近づける様に変更させる利得補
正量増減手段を備え、 利得補正量が前記目標値から一定の範囲に入った時に、
前記利得補正量増減手段による利得補正量の変更を禁止
することを特徴とするカラービデオカメラ。
1. A color video camera including a white balance adjusting device for performing white balance adjustment by correcting a gain of a color signal in an imaged video signal with a gain correction amount, wherein a color difference signal related to the color signal is provided over a predetermined period. Gain control means for evaluating the imaging screen based on the evaluation value obtained by integration to calculate the target value of the gain correction amount, and gain correction amount increasing / decreasing means for changing the gain correction amount so as to approach the target value , When the gain correction amount falls within a certain range from the target value,
A color video camera, wherein the change of the gain correction amount by the gain correction amount increasing / decreasing means is prohibited.
【請求項2】撮像映像信号中の色信号の利得を補正して
白バランス調整を行うカラービデオカメラにおいて、 色信号に関連する色差信号を所定期間にわたって積分し
て得られる評価値が予め定められた特定の範囲に入った
時に、色信号の利得を固定とすることを特徴とするカラ
ービデオカメラ。
2. A color video camera that corrects the gain of a color signal in an imaged video signal to adjust white balance, and an evaluation value obtained by integrating a color difference signal related to the color signal over a predetermined period is set in advance. A color video camera characterized in that the gain of a color signal is fixed when it enters a specific range.
【請求項3】前記評価値が予め定められた特定の範囲を
越えたときに、利得補正量増減手段による利得補正量の
変更の禁止を解除することを特徴とする第1項記載のカ
ラービデオカメラ。
3. The color video according to claim 1, wherein the prohibition of the change of the gain correction amount by the gain correction amount increasing / decreasing means is released when the evaluation value exceeds a predetermined specific range. camera.
【請求項4】前記評価値を基に撮像画面を評価して利得
補正量の目標値を算出する利得制御手段と、 利得固定時の利得補正量が目標値から一定の範囲を越え
た時に、色信号の利得の固定を解除することを特徴とす
る第2項記載のカラービデオカメラ。
4. A gain control means for evaluating an image pickup screen based on the evaluation value to calculate a target value of a gain correction amount, and a gain correction amount when the gain is fixed exceeding a predetermined range from the target value, 3. The color video camera according to claim 2, wherein the fixed gain of the color signal is released.
【請求項5】前記評価値が利得補正量増減手段による利
得補正量の変更の禁止時のレベルに対して所定量変化し
たときに、禁止を解除することを特徴とする第1項記載
のカラービデオカメラ。
5. The color according to claim 1, wherein the prohibition is released when the evaluation value changes by a predetermined amount with respect to the level when the change of the gain correction amount by the gain correction amount increasing / decreasing means is changed by a predetermined amount. Video camera.
【請求項6】前記評価値が色信号の利得の固定時のレベ
ルに対して所定量変化したときに、色信号の利得の固定
を解除することを特徴とする第2項記載のカラービデオ
カメラ。
6. The color video camera according to claim 2, wherein the fixation of the gain of the color signal is released when the evaluation value changes by a predetermined amount with respect to the level when the gain of the color signal is fixed. .
JP2102365A 1990-04-18 1990-04-18 Color video camera Expired - Lifetime JP2523040B2 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP2102365A JP2523040B2 (en) 1990-04-18 1990-04-18 Color video camera

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2102365A JP2523040B2 (en) 1990-04-18 1990-04-18 Color video camera

Publications (2)

Publication Number Publication Date
JPH04988A JPH04988A (en) 1992-01-06
JP2523040B2 true JP2523040B2 (en) 1996-08-07

Family

ID=14325438

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2102365A Expired - Lifetime JP2523040B2 (en) 1990-04-18 1990-04-18 Color video camera

Country Status (1)

Country Link
JP (1) JP2523040B2 (en)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH07162890A (en) * 1993-12-08 1995-06-23 Matsushita Electric Ind Co Ltd White balance adjusting device

Family Cites Families (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2526202B2 (en) * 1985-03-01 1996-08-21 株式会社日立製作所 Color video camera

Also Published As

Publication number Publication date
JPH04988A (en) 1992-01-06

Similar Documents

Publication Publication Date Title
EP0263295B1 (en) Electronic still camera for compensating color temperature dependency of color video signals
KR100199322B1 (en) White balance adjusting apparatus automatically adjusting white balance on the basis of color information signal obttained from image sensing device
CN102387372B (en) Image processing apparatus, and image processing method
KR19980080891A (en) Video camera color correction device
JPS59193684A (en) Negative/positive inverting device
JP2523040B2 (en) Color video camera
JP2523036B2 (en) Color video camera
JP2532965B2 (en) Color video camera
JP2532962B2 (en) Color video camera
JPH07143513A (en) Color image pickup device
JP2002185977A (en) Video signal processor and recording medium with video signal processing program recorded thereon
JP3075888B2 (en) White balance adjustment device
JPH0828879B2 (en) White balance adjuster
JP2532956B2 (en) Color video camera
JP2521832B2 (en) Color video camera
JP3113518B2 (en) Video camera
JP2523038B2 (en) Color video camera
JPH04179388A (en) White balance control circuit
JP2776965B2 (en) Imaging device
JP3619066B2 (en) Automatic white balance adjustment device and automatic white balance adjustment method
JP2523040C (en)
JP2532975B2 (en) Color video camera
JP2523034B2 (en) White balance adjustment device
JPH0828878B2 (en) White balance adjuster
JPS62132490A (en) White balance correcting circuit

Legal Events

Date Code Title Description
FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20080531

Year of fee payment: 12

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20090531

Year of fee payment: 13

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20090531

Year of fee payment: 13

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20100531

Year of fee payment: 14

EXPY Cancellation because of completion of term