JPH0486072A - Video signal processing circuit - Google Patents

Video signal processing circuit

Info

Publication number
JPH0486072A
JPH0486072A JP2199242A JP19924290A JPH0486072A JP H0486072 A JPH0486072 A JP H0486072A JP 2199242 A JP2199242 A JP 2199242A JP 19924290 A JP19924290 A JP 19924290A JP H0486072 A JPH0486072 A JP H0486072A
Authority
JP
Japan
Prior art keywords
video signal
reference signal
level
clamp
circuit
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP2199242A
Other languages
Japanese (ja)
Inventor
Ichiro Tanji
一郎 丹治
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Sony Corp
Original Assignee
Sony Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Sony Corp filed Critical Sony Corp
Priority to JP2199242A priority Critical patent/JPH0486072A/en
Publication of JPH0486072A publication Critical patent/JPH0486072A/en
Pending legal-status Critical Current

Links

Landscapes

  • Picture Signal Circuits (AREA)

Abstract

PURPOSE:To speedily make the direct current level of a reference signal coincident to that of an input video signal by clamping the black level of a saw-tooth- shaped reference signal to the black level of the input video signal. CONSTITUTION:A first clamp circuit 11 executes a high-speed clamp operation with a time constant smaller than that of a second clamp circuit 13 and clamps the black level of the saw-tooth-shaped reference signal to the black level of the input video signal. A switch circuit 12 selects the saw-tooth-shaped reference signal, which black level is clamped by the first clamp circuit 11, during a vertical blanking period and selects the input video signal during the other period. The second clamp circuit 13 clamps the black level of an output signal from the switch circuit 12 to the prescribed level and outputs the signal as an output video signal. Thus, the reference signal is inserted during the vertical blanking period in the state of matching the direct current level of the reference signal to that of the video signal.

Description

【発明の詳細な説明】 A 産業上の利用分野 本発明は、映像信号の垂直ブランキング部分に鋸歯状の
基準信号を挿入する撮像信号処理回路に関し、例えばビ
デオカメラ等における撮像信号の処理系に適用される。
DETAILED DESCRIPTION OF THE INVENTION A. Field of Industrial Application The present invention relates to an imaging signal processing circuit that inserts a sawtooth reference signal into the vertical blanking portion of a video signal, and is applicable to an imaging signal processing system in a video camera, for example. Applicable.

B 従来の技術 従来、ビデオカメラ等における撮像信号の処理系では、
利得調整用の増幅器やプロセス処理回路などがアナログ
回路で構成されている。一般に、アナログ回路は、動作
特性に経時変化や温度変化を伴う、従って、アナログ回
路を備える撮像信号の処理系では、上記アナログ回路の
動作特性の経時変化や温度変化を補正する必要がある。
B. Conventional technology Conventionally, in the image signal processing system of a video camera, etc.,
Amplifiers for gain adjustment, process processing circuits, etc. are constructed from analog circuits. Generally, the operating characteristics of analog circuits are subject to changes over time and temperature. Therefore, in an image signal processing system including an analog circuit, it is necessary to correct changes over time and temperature in the operating characteristics of the analog circuit.

そこで、従来より、上記アナログ回路の動作特性の経時
変化や温度変化を補正するために、映像信号の垂直ブラ
ンキング部分に鋸歯状の基準信号を挿入しておき、この
基準信号を用いて自動的に補正処理を行うようにした自
動補正機能付のビデオカメラが提案されている。
Therefore, in order to compensate for changes in the operating characteristics of the analog circuit over time and temperature, conventionally a sawtooth reference signal has been inserted into the vertical blanking portion of the video signal, and this reference signal is used to automatically A video camera with an automatic correction function that performs correction processing has been proposed.

C発明が解決しようとする課題 ところで、映像信号の処理系を構成するアナログ回路の
動作特性の経時変化や温度変化を補正するため・に、映
像信号の垂直ブランキング部分に鋸歯状の基準信号を挿
入する場合、垂直ブランキング期間の基準信号と映像期
間の映像信号とで直流レベルを一致させる必要がある。
C Problems to be Solved by the Invention By the way, in order to correct temporal changes and temperature changes in the operating characteristics of analog circuits that constitute a video signal processing system, a sawtooth reference signal is added to the vertical blanking portion of the video signal. When inserting, it is necessary to match the DC level between the reference signal in the vertical blanking period and the video signal in the video period.

すなわち、基準信号と映像信号とで直流レベルに差があ
ると、映像信号の処理系のクランプ回路が応答してしま
い、定常値に戻るまでに時間を要し、垂直ブランキング
期間における基準信号の計測を迅速に開始することがで
きず、上記アナログ回路の動作特性の経時変化や温度変
化を補正する処理を上記垂直ブランキング期間内で完了
できなくなってしまう。
In other words, if there is a difference in DC level between the reference signal and the video signal, the clamp circuit in the video signal processing system will respond, and it will take time to return to the steady value, causing the difference in the reference signal during the vertical blanking period. Measurement cannot be started quickly, and the process for correcting changes in operating characteristics of the analog circuit over time and temperature changes cannot be completed within the vertical blanking period.

従来、基準信号の直流レベルを映像信号の直流レベルに
合わせることが極めて難しく、映像信号の処理系を構成
するアナログ回路の動作特性の経時変化や温度変化を垂
直ブランキング期間に挿入した基準信号により自動的に
補正する実用的なシステムを実現することができないで
いた。
Conventionally, it was extremely difficult to match the DC level of the reference signal to the DC level of the video signal, and it was difficult to match the DC level of the reference signal to the DC level of the video signal. It has not been possible to realize a practical system that automatically corrects the problem.

そこで、本発明は、上述の如き従来の実情に鑑み、映像
信号の処理系を構成するアナログ回路の動作特性の経時
変化や温度変化を垂直ブランキング期間に挿入した基準
信号により自動的に補正する実用的なシステムを実現で
きるようにすることを目的とし、基準信号の直流レベル
を映像信号の直流レベルに合わせた状態で、垂直ブラン
キング期間に基準信号を挿入する映像信号処理回路を提
供するものである。
Therefore, in view of the conventional situation as described above, the present invention automatically corrects temporal changes and temperature changes in the operating characteristics of analog circuits constituting a video signal processing system using a reference signal inserted into the vertical blanking period. A video signal processing circuit that inserts a reference signal into the vertical blanking period with the DC level of the reference signal matched to the DC level of the video signal, with the aim of realizing a practical system. It is.

D 課題を解決するための手段 本発明に係る映像信号処理回路は、鋸歯状の基準信号の
黒レベルを所定レベルにクランプする第1のクランプ回
路と、垂直ブランキング期間には上記第1のクランプ回
路により黒レベルがクランプされた上記鋸歯状の基準信
号を選択し、その他の期間には入力映像信号を選択する
スイッチ回路と、このスイッチ回路の出力信号の黒レベ
ルを所定のレベルにクランプして出力映像信号として出
力する第2のクランプ回路とを備え、上記第1のクラン
プ回路は、上記第2のクランプ回路より小さな時定数で
高速クランプ動作を行い、上記入力映像信号の黒レベル
に上記鋸歯状の基準信号の黒レベルをクランプすること
を特徴とするものである。
D. Means for Solving the Problems The video signal processing circuit according to the present invention includes a first clamp circuit that clamps the black level of the sawtooth reference signal to a predetermined level, and a first clamp circuit that clamps the black level of the sawtooth reference signal to a predetermined level. A switch circuit that selects the sawtooth reference signal whose black level is clamped by a circuit, and selects an input video signal during other periods, and a switch circuit that clamps the black level of the output signal of this switch circuit to a predetermined level. a second clamp circuit outputting as an output video signal, the first clamp circuit performs a high-speed clamping operation with a smaller time constant than the second clamp circuit, and the first clamp circuit performs a high-speed clamping operation with a smaller time constant than the second clamp circuit, and the black level of the input video signal has the sawtooth. This is characterized by clamping the black level of the reference signal.

また、本発明に係る映像信号処理回路は、鋸歯状の基準
信号の黒レベルを所定レベルにクランプする第1のクラ
ンプ回路と、垂直ブランクング期間には上記第1のクラ
ンプ回路により黒レベルがクランプされた上記鋸歯状の
基準信号を選択し、その他の期間には入力映像信号を選
択するスイッチ回路と、このスイッチ回路の出力信号の
黒レベルを所定のレベルにクランプして出力映像信号と
して出力する第2のクランプ回路とを備え、上記第1の
クランプ回路は、上記第2のクランプ回路より小さな時
定数で高速クランプ動作を行い、上記第2のクランプ回
路から出力される出力映像信号の黒レベルに上記鋸歯状
の基準信号の黒レベルをクランプすることを特徴とTる
ものである。
Further, the video signal processing circuit according to the present invention includes a first clamp circuit that clamps the black level of the sawtooth reference signal to a predetermined level, and a black level that is clamped by the first clamp circuit during the vertical blanking period. a switch circuit that selects the above-mentioned sawtooth reference signal and selects an input video signal during other periods; and a switch circuit that clamps the black level of the output signal of this switch circuit to a predetermined level and outputs it as an output video signal. and a second clamp circuit, wherein the first clamp circuit performs a high-speed clamp operation with a smaller time constant than the second clamp circuit, and the black level of the output video signal output from the second clamp circuit. It is characterized in that the black level of the sawtooth reference signal is clamped.

E 作用 本発明に係る映像信号処理回路において、第1のクラン
プ回路は、第2のクランプ回路より小さな時定数で高速
クランプ動作を行い、入力映像信号の黒レベルに鋸歯状
の基準信号の黒レベルをクランプする。また、スイッチ
回路は、垂直ブランキング期間には上記第1のクランプ
回路により黒レベルがクランプされた上記鋸歯状の基準
信号を選択し、その他の期間には入力映像信号を選択す
る。そして、上記第2のクランプ回路は、上記スイッチ
回路の出力信号の黒レベルを所定のレベルにクランプし
て出力映像信号として出力する。
E. Effect In the video signal processing circuit according to the present invention, the first clamp circuit performs a high-speed clamp operation with a smaller time constant than the second clamp circuit, and changes the black level of the sawtooth reference signal to the black level of the input video signal. to clamp. Further, the switch circuit selects the sawtooth reference signal whose black level has been clamped by the first clamp circuit during the vertical blanking period, and selects the input video signal during other periods. The second clamp circuit clamps the black level of the output signal of the switch circuit to a predetermined level and outputs it as an output video signal.

また、本発明に係る映像信号処理回路において、第1の
クランプ回路は、第2のクランプ回路より小さな時定数
で高速クランプ動作を行い、上記第2のクランプ回路か
ら出力される出力映像信号の黒レベルに鋸歯状の基準信
号の黒レベルをクランプする。スイッチ回路は、垂直ブ
ランキング期間には上記第1のクランプ回路により黒レ
ベルがクランプされた上記鋸歯状の基準信号を選択し、
その他の期間には入力映像信号を選択する。そして、上
記第2のクランプ回路は、上記スイッチ回路の出力信号
の黒レベルを所定のレベルにクランプして出力映像信号
として出力する。
Further, in the video signal processing circuit according to the present invention, the first clamp circuit performs a high-speed clamp operation with a smaller time constant than the second clamp circuit, and blacks out the output video signal output from the second clamp circuit. Clamp the black level of the sawtooth reference signal to the level. The switch circuit selects the sawtooth reference signal whose black level is clamped by the first clamp circuit during the vertical blanking period;
During other periods, the input video signal is selected. The second clamp circuit clamps the black level of the output signal of the switch circuit to a predetermined level and outputs it as an output video signal.

F 実施例 以下、本発明に係る映像信号処理回路の一実施例につい
て、図面に従い詳細に説明する。
F. Embodiment Hereinafter, an embodiment of the video signal processing circuit according to the present invention will be described in detail with reference to the drawings.

本発明に係る映像信号処理回路は、例えば第1図に示す
ように構成される。
The video signal processing circuit according to the present invention is configured as shown in FIG. 1, for example.

この第1図に示す映像信号処理回路(]O)は、撮像部
に電荷結合素子(CCD:charge couple
d device)により構成されたCCDイメージセ
ンサ(1)を用いたCCDビデオカメラ装置の撮像信号
処理系に本発明を適用したものである。
The video signal processing circuit (]O) shown in FIG. 1 includes a charge coupled device (CCD) in the imaging section.
The present invention is applied to an imaging signal processing system of a CCD video camera device using a CCD image sensor (1) configured by a CCD device.

上記CCDイメージセンサ(1)は、図示しないCCD
駆動回路により駆動され、各画素の撮像電荷が撮像出力
信号として水平転送レジスタを介して1水平ライン分ず
つ順次読み出される。このCCDイメージセンサ(1)
により得られる撮像出力信号は、相関2重サンプリング
回路(2)を介して本発明に係る映像信号処理回路(1
0)に供給される。
The CCD image sensor (1) is a CCD (not shown).
It is driven by a drive circuit, and the imaging charges of each pixel are sequentially read out one horizontal line at a time via a horizontal transfer register as an imaging output signal. This CCD image sensor (1)
The imaging output signal obtained by
0).

上記相関2重サンプリング回8(2)は、上記CCDイ
メージセンサ(1)による撮像出力信号について、それ
ぞれリセット雑音レベルをクランプして、これを基準に
出力レベルをサンプルホールドすることによりリセット
雑音を低減する処理を行う。
The correlated double sampling circuit 8 (2) clamps the reset noise level of each imaging output signal from the CCD image sensor (1), and samples and holds the output level based on this, thereby reducing reset noise. Perform the processing to do.

この相関2重サンプリング回路(2)によりリセット雑
音を低減する処理が施された撮像出力信号が本発明に係
る映像信号処理回路(10)の映像信号入力端子(IO
A)に入力映像信号S0として供給される。
The image pickup output signal, which has been processed to reduce reset noise by the correlated double sampling circuit (2), is sent to the video signal input terminal (IO) of the video signal processing circuit (10) according to the present invention.
A) is supplied as an input video signal S0.

本発明に係る映像信号処理回路(10)は、上記映像信
号入力端子(IOA)に接続された第1のクランプ回路
(11)及びスイッチ回路(12)と、このスイッチ回
路(12)を介して上記第1のクランプ回路(11)と
上記スイッチ回路(12)に選択的に接続される第2の
クランプ回路(13)とを備え、上記第1のクランプ回
路(11)が基準信号入力端子(IOB)に接続されて
おり、また、上記第2のクランプ回路(13)が映像信
号出力端子(IOC)に接続された構成となっている。
The video signal processing circuit (10) according to the present invention includes a first clamp circuit (11) and a switch circuit (12) connected to the video signal input terminal (IOA), and The first clamp circuit (11) includes a second clamp circuit (13) selectively connected to the first clamp circuit (11) and the switch circuit (12), and the first clamp circuit (11) has a reference signal input terminal ( IOB), and the second clamp circuit (13) is connected to a video signal output terminal (IOC).

この映像信号処理回路(10)において、上記基準信号
入力端子Cl0B)には、水平走査周期の鋸歯状の基準
信号REFが供給される。
In this video signal processing circuit (10), a sawtooth reference signal REF having a horizontal scanning period is supplied to the reference signal input terminal Cl0B).

そして、上記第1のクランプ回路(11)は、上記映像
信号入力端子(IOA)に一方の入力端が接続された第
1の差動増幅器(14)と、この第1の差動増幅器(1
4)の出力端と接地との間に直列接続されたクランプス
イッチ(15)及びクランプコンデンサ(15)と、こ
れらクランプスイッチ(15)とクランプコンデンサ(
16)の接続点に一方に入力端が接続され、上記基準信
号入力端子(IOB)に他方の入力端が接続された第2
の差動増幅器(17)とを備え、この第2の差動増幅器
(17)の出力端が上記第1の差動増幅器(14)の他
方の入力端に接続されるとともに上記スイッチ回路(1
2)の一方の入力端に接続されてなる。
The first clamp circuit (11) includes a first differential amplifier (14) whose one input terminal is connected to the video signal input terminal (IOA), and a first differential amplifier (14) whose one input terminal is connected to the video signal input terminal (IOA).
A clamp switch (15) and a clamp capacitor (15) are connected in series between the output terminal of 4) and the ground, and these clamp switch (15) and the clamp capacitor (
16), one input end of which is connected to the connection point, and the other input end connected to the reference signal input terminal (IOB).
a differential amplifier (17), the output terminal of the second differential amplifier (17) is connected to the other input terminal of the first differential amplifier (14), and the switch circuit (1
2) is connected to one input end of the

この第1のクランプ回路(11)において、上記第1の
差動増幅器(14)は、上記信号入力端子(IOA)に
供給される入力映像信号SINと上記第2の差動増幅器
(17)の出力信号とをレベル比較するレベルコンパレ
ータとして働く、また、上記クランプスイッチ(15)
は、図示しないタイミング発生手段から供給される水平
走査周期のクランプパルスφCLFにより、上記入力映
像信号S0の水平ブランキング期間中の黒レベル部分の
タイミングで閉成するようにスイッチング制御される。
In this first clamp circuit (11), the first differential amplifier (14) connects the input video signal SIN supplied to the signal input terminal (IOA) with the second differential amplifier (17). The clamp switch (15) also functions as a level comparator to compare the level with the output signal.
is controlled to close at the timing of the black level portion of the horizontal blanking period of the input video signal S0 by a clamp pulse φCLF of the horizontal scanning period supplied from a timing generating means (not shown).

さらに、上記第2の差動増幅器(17)は、上記基準信
号入力端子(IOB)に供給される鋸歯状の基準信号R
EFの黒レベルを上記クランプコンデンサ(16)によ
り与えられるクランプレベルにクランプして出力する。
Furthermore, the second differential amplifier (17) receives a sawtooth reference signal R supplied to the reference signal input terminal (IOB).
The black level of the EF is clamped to the clamp level given by the clamp capacitor (16) and output.

上記クランプコンデンサ(16)が上記第2の差動増幅
器(17)に与えるクランプレベルは、上記クランプス
イッチ(15)のスイッチング制御によって、上記基準
信号入力端子(IOB)から上記第20差動増幅器(1
7)を介して出力される基準信号REFの黒レベルと上
記入力映像信号S0の黒レベルとの差が零になるように
制御される。
The clamp level that the clamp capacitor (16) gives to the second differential amplifier (17) is controlled from the reference signal input terminal (IOB) to the 20th differential amplifier (17) by switching control of the clamp switch (15). 1
7) is controlled so that the difference between the black level of the reference signal REF outputted through the input video signal S0 and the black level of the input video signal S0 becomes zero.

このような第1のクランプ回路(11)は、上記基準信
号入力端子(IOB)に供給される鋸歯状の基準信号R
EFの黒レベルを上記信号入力端子(IOA)に供給さ
れる入力映像信号SINの黒レベルに水平走査周期でク
ランプすることにより、上記入力映像信号SINに黒レ
ベルを合わせた鋸歯状の基準信号REFを上記第2の差
動増幅器(17)から出力する。
Such a first clamp circuit (11) receives a sawtooth reference signal R supplied to the reference signal input terminal (IOB).
By clamping the black level of EF to the black level of the input video signal SIN supplied to the signal input terminal (IOA) at a horizontal scanning period, a sawtooth reference signal REF whose black level is matched to the input video signal SIN is generated. is output from the second differential amplifier (17).

また、上記スイッチ回路(12)は、図示しないタイミ
ング発生手段から供給される垂直走査周期のスイッチン
グパルスφ、工により、第2図に示すように、垂直ブラ
ンキング期間V ILxには上記第1のクランプ回路(
11)により黒レベルがクランプされた上記鋸歯状の基
準信号REFを選択し、その他の映像期間Tsには入力
映像信号SINを選択するようにスイッチング制御され
る。これにより、上記スイッチ回路(12)には、上記
入力映像信号SINの垂直ブランキング期間V 111
1に上記基準信号REFを挿入する。
In addition, the switch circuit (12) uses a switching pulse φ of the vertical scanning period supplied from a timing generating means (not shown) to generate the first signal during the vertical blanking period VILx, as shown in FIG. Clamp circuit (
11), switching control is performed so that the sawtooth reference signal REF whose black level is clamped is selected, and the input video signal SIN is selected during the other video periods Ts. As a result, the switch circuit (12) has a vertical blanking period V 111 of the input video signal SIN.
The above reference signal REF is inserted into 1.

そして、上記第2のクランプ回路(13)は、上記スイ
ッチ回路(13)により垂直ブランキング期間V BL
Kに上記基準信号REFが挿入された上記入力映像信号
SIHの黒レベルを所定のレベルにクランプし、そのク
ランプ出力を出力映像信号S。。
The second clamp circuit (13) controls the vertical blanking period V BL by the switch circuit (13).
The black level of the input video signal SIH, in which the reference signal REF is inserted into K, is clamped to a predetermined level, and the clamp output is the output video signal S. .

として上記映像信号出力端子(IOC)から出力する。The video signal is output from the video signal output terminal (IOC) as the video signal output terminal (IOC).

このような構成の映像信号処理回路(10)では、上記
映像信号入力端子(IOA)に供給される入力映像信号
SINに直流レベルが一致した鋸歯状の基準信号REF
を上記入力映像信号Sl、Iの垂直ブランキング期間V
 IILIに挿入した出力映像信号S。LITを上記映
像信号出力端子(IOC)から出力することができる。
In the video signal processing circuit (10) having such a configuration, a sawtooth reference signal REF whose DC level matches the input video signal SIN supplied to the video signal input terminal (IOA) is provided.
is the vertical blanking period V of the input video signal Sl, I.
Output video signal S inserted into IILI. LIT can be output from the video signal output terminal (IOC).

また、本発明に係る映像信号処理回路は、第3図に示す
ように構成することもできる。
Further, the video signal processing circuit according to the present invention can also be configured as shown in FIG.

この第3図に示す映像信号処理回路(20)は、鋸歯状
の基準信号RF、Fが供給される基準信号入力端子(2
0B)に接続された第1のクランプ回!(21)と、入
力映像信号SINが供給される映像信号入力端子(20
A)及び上記第1のクランプ回路(21)の出力端にス
イッチ回路(22)を介して接続された第2のクランプ
回路(23)を備え、上記第1のクランプ回路(21)
の入力端が鋸歯状の基準信号REFが供給される基準信
号入力端子(20B)と上記第2のクランプ回路(23
)の出力端に接続されており、また、上記第2のクラン
プ回路(23)の出力端が映像信号出力端子(20C)
に接続された構成となっている。
The video signal processing circuit (20) shown in FIG. 3 has a reference signal input terminal (2) to which sawtooth reference signals RF and F are supplied.
The first clamp turn connected to 0B)! (21), and a video signal input terminal (20) to which the input video signal SIN is supplied.
A) and a second clamp circuit (23) connected to the output end of the first clamp circuit (21) via a switch circuit (22), the first clamp circuit (21)
The reference signal input terminal (20B) to which the sawtooth-shaped reference signal REF is supplied and the second clamp circuit (23
), and the output end of the second clamp circuit (23) is connected to the video signal output terminal (20C).
The configuration is connected to the

この映像信号処理回路(20)において、上記基準信号
入力端子(20B)には、水平走査周期の鋸歯状の基準
信号REFが供給される。
In this video signal processing circuit (20), a sawtooth reference signal REF having a horizontal scanning period is supplied to the reference signal input terminal (20B).

そして、上記第1のクランプ回路(21)は、上記第2
のクランプ回路(23)の出力端すなわち上記映像信号
出力端子(20C)に一方の入力端が接続された第10
差動増幅器(24)と、この第1の差動増幅器(24)
の出力端と接地との間に直列接続されたクランプスイッ
チ(25)及びクランプコンデンサ(26)と、これら
クランプスイッチ(25)とクランプコンデンサ(26
)の接続点に一方に入力端が接続され、上記基準信号入
力端子(20B>に他方の入力端が接続された第2の差
動増幅器(27)とを備え、この第2の差動増幅器(1
7)の出力端が上記スイッチ回路(22)の一方の入力
端に接続されてなる。
The first clamp circuit (21) is connected to the second clamp circuit (21).
The tenth circuit has one input terminal connected to the output terminal of the clamp circuit (23), that is, the video signal output terminal (20C).
a differential amplifier (24) and this first differential amplifier (24)
A clamp switch (25) and a clamp capacitor (26) are connected in series between the output terminal of the
), and a second differential amplifier (27) having one input end connected to the connection point of (1
The output terminal of 7) is connected to one input terminal of the switch circuit (22).

なお、上記第1の差動増幅器(24)の他方の入力端は
接地されている。
Note that the other input terminal of the first differential amplifier (24) is grounded.

この第1のクランプ回路(2])において、上記第lの
差動増幅器(24)ば、上記第第2のクランプ回路(2
3)から出力される出力映像信号S。UTの信号レベル
を接地レベルとをレベル比較するレベルコンパレータと
して働く、また、上記クランプスイッチ(25)は、図
示しないタイミング発生手段から供給される水平走査周
期のクランプパルスφCLPにより、上記入力映像信号
SIHの水平ブランキング期間VILK中の黒レベル部
分のタイミングで閉成するようにスイッチング制御され
る。さらに、上記第2の差動増幅器(27)は、上記基
準信号入力端子(20B)に供給される鋸歯状の基準信
号REFの黒レベルを上記クランプコンデンサ(26)
により与えられるクランプレベルにクランプして出力す
る。
In this first clamp circuit (2]), the first differential amplifier (24) is connected to the second clamp circuit (2).
3) Output video signal S output from. The clamp switch (25) functions as a level comparator that compares the signal level of the UT with the ground level, and the clamp switch (25) controls the input video signal SIH by a clamp pulse φCLP of a horizontal scanning period supplied from a timing generating means (not shown). The switching is controlled so as to close at the timing of the black level portion during the horizontal blanking period VILK. Further, the second differential amplifier (27) connects the black level of the sawtooth reference signal REF supplied to the reference signal input terminal (20B) to the clamp capacitor (26).
It is clamped to the clamp level given by and output.

上記クランプコンデンサ(26)が上記第2の差動増幅
器(27)に与えるクランプレベルは、上記クランプス
イッチ(26)のスイッチング制御によって、上記基準
信号入力端子(20B)から上記第2の差動増幅器(2
7)を介して出力される基準信号REFの黒レベルと上
記出力映像信号S。uTの黒レベルとの差が零になるよ
うに制御される。
The clamp level that the clamp capacitor (26) gives to the second differential amplifier (27) is controlled by the switching control of the clamp switch (26) from the reference signal input terminal (20B) to the second differential amplifier (27). (2
7) the black level of the reference signal REF outputted via the output video signal S; Control is performed so that the difference from the uT black level is zero.

二のような第1のクランプ回1(21)は、上記基準信
号入力端子(20B)に供給される鋸歯状の基準信号R
EFの黒レベルを上記映像信号出力端子(20G)から
出力される出力映像信号S。UTの黒レベルに水平走査
周期でクランプすることにより、上記出力映像信号S0
゜1に黒レベルを合わせた鋸歯状の基準信号REFを上
記第2の差動増幅器(27)から出力する。
The first clamp circuit 1 (21) as shown in FIG.
Output video signal S outputting the black level of EF from the video signal output terminal (20G). By clamping the black level of UT at the horizontal scanning period, the above output video signal S0
The second differential amplifier (27) outputs a sawtooth reference signal REF whose black level is adjusted to 1°.

また、上記スイッチ回路(22)は、図示しないタイミ
ング発生手段から供給される垂直走査周期のスイッチン
グパルスφ、0により、垂直ブランキング期間■れKに
は上記第1のクランプ回路(21)により黒レベルがク
ランプされた上記鋸歯状の基準信号REFを選択し、そ
の他の映像期間Tsには入力映像信号SINを選択する
ようにスイッチング制御される。これにより、上記スイ
ッチ回路(22)には、上記入力映像信号Sいの垂直ブ
ランキング期間VBLKに上記基準信号REFを挿入す
る。
Further, the switch circuit (22) is blacked out by the first clamp circuit (21) during the vertical blanking period K by a switching pulse φ, 0 of the vertical scanning period supplied from a timing generating means (not shown). Switching control is performed so that the level-clamped sawtooth reference signal REF is selected, and the input video signal SIN is selected during the other video periods Ts. As a result, the reference signal REF is inserted into the switch circuit (22) during the vertical blanking period VBLK of the input video signal S.

そして、上記第2のクランプ回Fa(23)は、上記ス
イッチ回1 (23)により垂直ブランキング期間V 
ILrに上記基準信号REPが挿入された上記入力映像
信号SINの黒レベルを所定のレベルにクランプし、そ
のクランプ出力を出力映像信号s outとして上記映
像信号出力端子(20C)から出力する。
The second clamp time Fa (23) is controlled by the vertical blanking period V by the switch time 1 (23).
The black level of the input video signal SIN with the reference signal REP inserted into ILr is clamped to a predetermined level, and the clamped output is outputted from the video signal output terminal (20C) as the output video signal s out.

このような構成の映像信号処理回路(20)では、上記
映像信号出力端子(20C)から出力され出力映像信号
S。。、に直流レベルが一致した鋸歯状の基準信号RE
Fを上記入力映像信号S0の垂直ブランキング期間V 
NLKに挿入した出力映像信号S。IIアを上記映像信
号出力端子(20C)から出力することができる。
In the video signal processing circuit (20) having such a configuration, the output video signal S is output from the video signal output terminal (20C). . , a sawtooth reference signal RE whose DC level matches
F is the vertical blanking period V of the input video signal S0
Output video signal S inserted into NLK. IIa can be output from the video signal output terminal (20C).

G 発明の効果 上述のように、本発明に係る映像信号処理回路において
、第1のクランプ回路は、第2のクランプ回路より小さ
な時定数で高速クランプ動作を行い、入力映像信号の黒
レベルに鋸歯状の基準信号の黒レベルをクランプするこ
とによって、上記基準信号の直流レベルを入力映像信号
の直流レベルに迅速に合わせることができる。そして、
スイッチ回路により上記入力映像信号の垂直ブランキン
グ期間に上記基準信号を挿入した信号の黒レベルを上記
第2のクランプ回路によって所定のレベルにクランプす
ることによって、入力映像信号に直流レベルが一致した
鋸歯状の基準信号を上記入力映像信号の垂直ブランキン
グ期間に挿入した出力映像信号を上記第2のクランプ回
路の出力として得ることができる。
G. Effect of the Invention As described above, in the video signal processing circuit according to the present invention, the first clamp circuit performs a high-speed clamp operation with a smaller time constant than the second clamp circuit, and has a sawtooth effect on the black level of the input video signal. By clamping the black level of the reference signal, the DC level of the reference signal can be quickly adjusted to the DC level of the input video signal. and,
By clamping the black level of the signal obtained by inserting the reference signal into the vertical blanking period of the input video signal to a predetermined level by the second clamp circuit using the switch circuit, a sawtooth whose DC level matches the input video signal is generated. An output video signal can be obtained by inserting a reference signal of the form into the vertical blanking period of the input video signal as the output of the second clamp circuit.

また、本発明に係る映像信号処理回路において、第1の
クランプ回路は、スイッチ回路により鋸歯状の基準信号
が垂直ブランキング期間に挿入された入力映像信号の黒
レベルを所定のレベルにクランプする第2のクランプ回
路より小さな時定数で高速クランプ動作を行い、上記第
2のクランプ回路から出力される出力映像信号の犀レベ
ルに上記基準信号の黒レベルをクランプすることによっ
て、上記基準信号の直流レベルを映像信号の直流レベル
に迅速に合わせることができる。これにより、入力映像
信号に直流レベルが一致した鋸歯状の基準信号を上記入
力映像信号の垂直ブランキング期間に挿入した出力映像
信号を上記第2のクランプ回路の出力として得ることが
できる。
Further, in the video signal processing circuit according to the present invention, the first clamp circuit clamps the black level of the input video signal into which the sawtooth reference signal is inserted into the vertical blanking period by the switch circuit to a predetermined level. By performing a high-speed clamping operation with a time constant smaller than that of the second clamp circuit and clamping the black level of the reference signal to the level of the output video signal output from the second clamp circuit, the DC level of the reference signal can be adjusted. can be quickly adjusted to the DC level of the video signal. Thereby, an output video signal in which a sawtooth reference signal whose DC level matches that of the input video signal is inserted into the vertical blanking period of the input video signal can be obtained as the output of the second clamp circuit.

従って、本発明によれば、鋸歯状の基準信号の直流レベ
ルを入力映像信号の直流レベルに合わせた状態で、上記
入力映像信号の垂直ブランキング期間に基準信号を挿入
することができ、本発明に係る映像信号処理回路を用い
ることにより、映像信号の処理系を構成するアナログ回
路の動作特性の経時変化や温度変化を垂直ブランキング
期間に挿入した基準信号により自動的に補正する実用的
なシステムを実現することが可能になる。
Therefore, according to the present invention, the reference signal can be inserted into the vertical blanking period of the input video signal with the DC level of the sawtooth reference signal matched to the DC level of the input video signal. A practical system that automatically corrects temporal changes and temperature changes in the operating characteristics of analog circuits constituting a video signal processing system using a reference signal inserted into the vertical blanking period by using the video signal processing circuit according to the above. becomes possible.

【図面の簡単な説明】[Brief explanation of the drawing]

第1図は、本発明に係る映像信号処理回路の構成例を示
すブロック図である。 第2図は、本発明に係る映像信号処理回路の動作を説明
するための信号波形図である。 第3図は、本発明に係る映像信号処理回路の他の構成例
を示すブロック図である。 (1) ・・・・・・・・・・・ (10) 、 (20)  ・・・・・・(IOA)、
(20A)・・・・・ (IOB) 、 (20B)・・・・・(IOC)、(
20C)・・・・・ (11)、 (21)・・・・・・・ (12) 、 (22)・・・・・・・(13) 、 
(23)・・・・・・・CCDイメージセンサ 映像信号処理回路 映像信号入力端子 基準信号入力端子 映像信号出力端子 第1のクランプ回路 スイッチ回路 第2のクランプ回路
FIG. 1 is a block diagram showing a configuration example of a video signal processing circuit according to the present invention. FIG. 2 is a signal waveform diagram for explaining the operation of the video signal processing circuit according to the present invention. FIG. 3 is a block diagram showing another example of the configuration of the video signal processing circuit according to the present invention. (1) ・・・・・・・・・・・・ (10) , (20) ・・・・・・(IOA),
(20A)...(IOB), (20B)...(IOC), (
20C)...(11), (21)...(12), (22)...(13),
(23) CCD image sensor video signal processing circuit video signal input terminal reference signal input terminal video signal output terminal first clamp circuit switch circuit second clamp circuit

Claims (2)

【特許請求の範囲】[Claims] (1)鋸歯状の基準信号の黒レベルを所定レベルにクラ
ンプする第1のクランプ回路と、 垂直ブランキング期間には上記第1のクランプ回路によ
り黒レベルがクランプされた上記鋸歯状の基準信号を選
択し、その他の期間には入力映像信号を選択するスイッ
チ回路と、 このスイッチ回路の出力信号の黒レベルを所定のレベル
にクランプして出力映像信号として出力する第2のクラ
ンプ回路とを備え、 上記第1のクランプ回路は、上記第2のクランプ回路よ
り小さな時定数で高速クランプ動作を行い、上記入力映
像信号の黒レベルに上記鋸歯状の基準信号の黒レベルを
クランプすることを特徴とする映像信号処理回路。
(1) A first clamp circuit that clamps the black level of the sawtooth reference signal to a predetermined level; and a first clamp circuit that clamps the black level of the sawtooth reference signal to a predetermined level during the vertical blanking period. and a second clamp circuit that clamps the black level of the output signal of the switch circuit to a predetermined level and outputs it as an output video signal, The first clamp circuit performs a high-speed clamp operation with a smaller time constant than the second clamp circuit, and clamps the black level of the sawtooth reference signal to the black level of the input video signal. Video signal processing circuit.
(2)鋸歯状の基準信号の黒レベルを所定レベルにクラ
ンプする第1のクランプ回路と、 垂直ブランクング期間には上記第1のクランプ回路によ
り黒レベルがクランプされた上記鋸歯状の基準信号を選
択し、その他の期間には入力映像信号を選択するスイッ
チ回路と、 このスイッチ回路の出力信号の黒レベルを所定のレベル
にクランプして出力映像信号として出力する第2のクラ
ンプ回路とを備え、 上記第1のクランプ回路は、上記第2のクランプ回路よ
り小さな時定数で高速クランプ動作を行い、上記第2の
クランプ回路から出力される出力映像信号の黒レベルに
上記鋸歯状の基準信号の黒レベルをクランプすることを
特徴とする映像信号処理回路。
(2) a first clamp circuit that clamps the black level of the sawtooth reference signal to a predetermined level; and a first clamp circuit that clamps the black level of the sawtooth reference signal to a predetermined level during the vertical blanking period; and a second clamp circuit that clamps the black level of the output signal of the switch circuit to a predetermined level and outputs it as an output video signal, The first clamp circuit performs a high-speed clamp operation with a time constant smaller than that of the second clamp circuit, and the black level of the output video signal output from the second clamp circuit matches the black level of the sawtooth reference signal. A video signal processing circuit characterized by clamping the level.
JP2199242A 1990-07-30 1990-07-30 Video signal processing circuit Pending JPH0486072A (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP2199242A JPH0486072A (en) 1990-07-30 1990-07-30 Video signal processing circuit

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2199242A JPH0486072A (en) 1990-07-30 1990-07-30 Video signal processing circuit

Publications (1)

Publication Number Publication Date
JPH0486072A true JPH0486072A (en) 1992-03-18

Family

ID=16404532

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2199242A Pending JPH0486072A (en) 1990-07-30 1990-07-30 Video signal processing circuit

Country Status (1)

Country Link
JP (1) JPH0486072A (en)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2016034111A (en) * 2014-07-31 2016-03-10 キヤノン株式会社 Image reading apparatus, control method of the same, program, and storage medium

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2016034111A (en) * 2014-07-31 2016-03-10 キヤノン株式会社 Image reading apparatus, control method of the same, program, and storage medium
US10015325B2 (en) 2014-07-31 2018-07-03 Canon Kabushiki Kaisha Image reading apparatus with connection detection, method of controlling the same, and storage medium

Similar Documents

Publication Publication Date Title
JP2841301B2 (en) Color TV camera color correction device
US4651210A (en) Adjustable gamma controller
JPH03201691A (en) Signal processing circuit
US4331982A (en) Sample and hold circuit particularly for small signals
US5381174A (en) Method of and arrangement for correcting vignetting
US4731652A (en) Shading correction signal generating device for a television camera apparatus
JPH0486072A (en) Video signal processing circuit
JP3064703B2 (en) Sample hold circuit
JPH05316338A (en) Sample-and-hold circuit
JP2811704B2 (en) CCD output circuit
JP2919722B2 (en) CCD signal processing circuit
US20050157214A1 (en) Image signal processing device and image signal processing method
JP3208769B2 (en) Television imaging device
JP2938995B2 (en) Clamp circuit for electronic endoscope device
JP2579299B2 (en) Clamp circuit for electronic endoscope device
JP3286989B2 (en) Variable gain control circuit and video camera
KR100207471B1 (en) Dual sampling method and apparatus for improving sampling noise
KR100238226B1 (en) Apparatus for controlling video camera iris by using pre-blanking and window mixed circuit
SU1601777A1 (en) Device for correcting aperture distortion of tv signals
JP3142357B2 (en) Signal processing device
JPH04238473A (en) Picture signal processing circuit
JP3337896B2 (en) Imaging device
JPH0815317B2 (en) Imaging device
JPH04340888A (en) Electron endoscope device
JPH05110941A (en) Black level step correcting circuit