JPH0479495A - Ccd and com discrimination circuit for television receiver - Google Patents

Ccd and com discrimination circuit for television receiver

Info

Publication number
JPH0479495A
JPH0479495A JP18946890A JP18946890A JPH0479495A JP H0479495 A JPH0479495 A JP H0479495A JP 18946890 A JP18946890 A JP 18946890A JP 18946890 A JP18946890 A JP 18946890A JP H0479495 A JPH0479495 A JP H0479495A
Authority
JP
Japan
Prior art keywords
chroma
ccd
com
discrimination
trap
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP18946890A
Other languages
Japanese (ja)
Other versions
JP3076992B2 (en
Inventor
Masahiro Nishi
正弘 西
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Panasonic Holdings Corp
Original Assignee
Matsushita Electric Industrial Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Matsushita Electric Industrial Co Ltd filed Critical Matsushita Electric Industrial Co Ltd
Priority to JP02189468A priority Critical patent/JP3076992B2/en
Publication of JPH0479495A publication Critical patent/JPH0479495A/en
Application granted granted Critical
Publication of JP3076992B2 publication Critical patent/JP3076992B2/en
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Landscapes

  • Processing Of Color Television Signals (AREA)

Abstract

PURPOSE:To prevent a switching noise appearing on a screen by attaching hysteresis characteristic on CCD and COM/(Chroma BPF, chroma trap) discrimination. CONSTITUTION:The color killer output of a chroma decoder IC 5 is used as a CCD and COM/(chroma BPF, chroma trap) discrimination signal, and the hysteresis characteristic is attached on a CCD and COM discrimination circuit 6. As a result, the influence of a vertical ripple can be eliminated without increasing the color killer time constant of the chroma decoder IC 5, which enables the CCD and COM discrimination to be stably performed. Thereby, it is possible to prevent CCD and COM discrimination oscillation of vertical synchronous cycle in the CCD and COM discrimination and the switching noise of a CCD and COM switch 3 based on the above oscillation occurring.

Description

【発明の詳細な説明】 (産業上の利用分野) 本発明は、カラー・テレビジョン(TV)受像機の荷電
結合素子(CCD)・コム回路に関する。
DETAILED DESCRIPTION OF THE INVENTION Field of the Invention The present invention relates to charge coupled device (CCD) comb circuits for color television (TV) receivers.

(従来の技術) 近年、カラーTVの高画質への技術革新は著しい動きを
している。その中にあって、クロス・カラー、クロス・
ルミナンスの妨害を削減させ高解像度化を図るため、C
CD・コム回路が大幅に採用されてきている。以下、従
来のCCD・コム回路の中で、特にCCD・コム/(ク
ロマ・BPF。
(Prior Art) In recent years, there has been a remarkable shift in technological innovation towards high image quality of color TVs. Among them are cross color, cross color,
In order to reduce luminance interference and achieve higher resolution, C
CD/COM circuits are being widely adopted. Below, among the conventional CCD/COM circuits, CCD/COM/(Chroma/BPF).

クロマ・トラップ)判別切替回路を中心に説明する。This section focuses on the chroma trap (chroma trap) discrimination switching circuit.

第2図は従来のCCD・コム/(クロマ・トラップ)判
別切替回路を示している。第2図において、1はクロマ
・トラップ、2はクロマ・バンドパスフィルタ(クロマ
・BPF)、3はCCD・コム/(クロマ・BPF、ク
ロマ・トラップ)の輝度(Y)。
FIG. 2 shows a conventional CCD comb/(chroma trap) discrimination switching circuit. In FIG. 2, 1 is the chroma trap, 2 is the chroma band pass filter (chroma/BPF), and 3 is the brightness (Y) of the CCD comb/(chroma/BPF, chroma trap).

色(C)信号スイッチ、4はクロマ・デコーダICのバ
ースト・ロックしたクロマ・サブ・キャリアを基準クロ
ックとして使用したCCD・コム回路(CCD・コム・
フィルター)、5はクロマ・デコ−ダIC,6はCCD
・コム/(クロマ・BPF。
Color (C) signal switch, 4 is a CCD comb circuit (CCD comb circuit) that uses the burst-locked chroma sub-carrier of the chroma decoder IC as a reference clock.
filter), 5 is chroma decoder IC, 6 is CCD
・Com/(Chroma・BPF.

クロマ・トラップ)判別回路、7はクロマ・デコーダI
C5のカラー・キラー電圧検出コンデンサ8及び9はC
CD・コムバクロマ・BPF。
chroma trap) discrimination circuit, 7 is chroma decoder I
Color killer voltage detection capacitors 8 and 9 of C5 are C5.
CD, Combachroma, BPF.

クロマ・トラップ)判別回路60判別基準電圧抵抗であ
る。
chroma trap) discrimination circuit 60 discrimination reference voltage resistance.

次に上記のように構成されたCCD・コム/(クロマ・
BPF、クロマ・トラップ)判別切替回路の動作につい
て説明する。上記従来例において、まず、CCD・コム
回路(CCD・コム・フィルター、以下、CCD・コム
という)4はクロマ・デコーダIC5の検波用クロマ・
サブ・キャリアを基準クロックとして使用しているから
、このCCD・コム回路4の輝度(Y)2色(C)分離
演算は、クロマ・デコーダIC5がバースト・ロックし
た時のみ正確なコム演算を行う。従って、クロマ・デコ
ーダIC5がバースト・ロックした時だけ、CCD・コ
ム回路4のY、C分離出力をクロマ・デコーダIC5あ
るいは後続回路へ出ツノするようにしなければならない
。つまり、白黒信号あるいは無信号受信時においては、
クロマ・トラップ1及びクロマ・BPF2のY、C分離
信号を後続回路へ出力するシステムにしており、このた
めのスイッチが、CCD・コム/(クロマ・BPF。
Next, the CCD・com/(chroma・
The operation of the BPF (Chroma Trap) discrimination switching circuit will be explained. In the above conventional example, first, the CCD comb circuit (CCD comb filter, hereinafter referred to as CCD comb) 4 is a chroma filter for detection of the chroma decoder IC 5.
Since the sub-carrier is used as a reference clock, the luminance (Y) and two color (C) separation calculations of this CCD comb circuit 4 are performed accurately only when the chroma decoder IC 5 is burst-locked. . Therefore, the Y and C separated outputs of the CCD comb circuit 4 must be output to the chroma decoder IC5 or the subsequent circuit only when the chroma decoder IC5 is burst-locked. In other words, when receiving a black and white signal or no signal,
The system outputs the Y and C separated signals of Chroma Trap 1 and Chroma BPF 2 to the subsequent circuit, and the switch for this is the CCD COM/(Chroma BPF.

クロマ・トラップ)スイッチ3であり、このための判別
回路が、CCD・コム/(クロマ・BPF。
chroma trap) switch 3, and the discrimination circuit for this is CCD com/(chroma BPF).

クロマ・トラップ)判別回路6である。chroma trap) discrimination circuit 6.

以上が回路の概略動作である。より具体的に詳細に説明
すると、カラーTV信号が入力されていない状態つまり
無信号状態の時、クロマ・デコーダIC5はバースト・
ロックされていないので、このICのカラー・キラー電
圧検出コンデンサー7は白黒つまりキラーの検出状態と
なっている。
The above is the general operation of the circuit. To explain in more detail, when no color TV signal is input, that is, when there is no signal, the chroma decoder IC5 performs the burst signal.
Since it is not locked, the color killer voltage detection capacitor 7 of this IC is in black and white, that is, killer detection state.

また、CCD・コムハクロマ・BPF、クロマ・トラッ
プ)判別回路6の基準電圧(電源と判別基準電圧抵抗8
,9より構成される)は、はぼマクロ・デコーダIC5
のキラー検出のスレッシュ・ホールド電圧に合わせてい
る。この時、クロマ・デコーダIC5のカラー・キラー
電圧がCCD・コム/(クロマ・BPF、クロマ・トラ
ップ)は判別回路6に入力されたならば、(クロマ・B
PF、クロマ・トラップ)と判別し、CCD・コム/(
クロマ・BPF、クロマ・トラップ)のY、C信号スイ
ッチ3を(クロマ・BPF、クロマ・トラップ側)に設
定している。次に、カラー・コンポジット・ビデオ信号
が入力された場合、該信号はクロマ・トラップ1でC信
号を落され、CCD・コム/(クロマ・BPF、クロマ
・トラップ)のY、 C信号スイッチ3を経由してY信
号を出力する。該信号は一方クロマ・BPF2を経由し
てクロマ信号の大部分を通過させ、CCD・コム/(ク
ロマ・BPF、クロマ・トラップ)のY、C信号スイッ
チ3を経由してクロマ・デコーダIC5に入力される。
In addition, the reference voltage (power supply and discrimination reference voltage resistor 8
, 9) is a Habo macro decoder IC5.
The voltage is adjusted to the killer detection threshold voltage. At this time, if the color killer voltage of the chroma decoder IC5 is input to the discrimination circuit 6, the CCD comb/(chroma BPF, chroma trap) is input to the discrimination circuit 6.
PF, chroma trap) and CCD com/(
Chroma/BPF, Chroma Trap) Y and C signal switches 3 are set to (Chroma/BPF, Chroma Trap side). Next, when a color composite video signal is input, the C signal is dropped by the chroma trap 1, and the Y and C signal switches 3 of the CCD COM/(chroma BPF, chroma trap) are input. The Y signal is output via the On the other hand, the signal passes through the chroma/BPF 2, through which most of the chroma signal passes, and is input to the chroma decoder IC 5 via the Y and C signal switch 3 of the CCD com/(chroma/BPF, chroma trap). be done.

この後、クロマ・デコーダIC5はバースト・ロックさ
れ、クロマ・検波用・サブ・キャリアもバースト・ロッ
ク状態になる。この結果CCD・コム回路4は正確なコ
ム演算を行う。またこれと同時にクロマ・デコーダIC
5のカラー・・キラー電圧検出コンデンサー7のカラー
・キラー電圧検出コンデンサー7のカラー・キラー電圧
はカラーの電圧になる。これを受けてCCD・コム/(
クロマ・BPF、クロマ・トラップ)判別回路6は、基
準電圧と比較しCCD・コムと判別し、CCD・コム/
(クロマ・BPF、クロマ・トラップ)のY、C信号ス
イッチ3をCCD・コム回路側に設定し、CCD・コム
回路のY、C信号を出力する。
After this, the chroma decoder IC5 is burst-locked, and the chroma detection sub-carrier is also burst-locked. As a result, the CCD/comb circuit 4 performs accurate comb calculations. At the same time, the chroma decoder IC
The color killer voltage of the color killer voltage detection capacitor 7 becomes the color voltage. In response to this, CCD.com/(
The chroma/BPF, chroma/trap) discrimination circuit 6 compares it with the reference voltage and discriminates it as a CCD/comb.
(Chroma/BPF, Chroma/Trap) Y, C signal switch 3 is set to the CCD/COM circuit side, and the Y/C signals of the CCD/COM circuit are output.

(発明が解決しようとする課題) しかしながら、上記のような従来の構成では、弱電界時
あるいは送信機の不正規によってクロマ信号のバースト
信号のレベルが小さくなって、クロマ・デコーダIC5
のカラー・キラー検出ポイントに近すいた場合、クロマ
・デコーダIC5のカラー・キラー検出は、バースト信
号が存在しない垂直同期期間の影響を受けて゛垂直リッ
プル″′が大きくなる。この結果、CCD・コム/(ク
ロマ・BPF、クロマ・トラップ)判別回路6は、カラ
ー・キラー電圧の垂直リップルの影響でCCD・コム、
(クロマ・BPF、クロマ・トラップ)と交互に垂直同
期で判別し、CCD・コム/(クロマ・BPF、クロマ
・トラップ)のY、C信号スイッチ3はこれに連動して
スイッチする。これによってスイッチング・ノイズが画
面上に現われ画質を著しく低下させる問題がある。また
、これを防ぐためにクロマ・デコーダIC5のカラー・
キラー電圧検出コンデンサー7を大きくした場合、無信
号状態からカラーTV信号を受信した時、キラーからカ
ラーへのレスポンスが遅れて色が付くのが遅くなるとい
う問題がある。
(Problem to be Solved by the Invention) However, in the conventional configuration as described above, the level of the burst signal of the chroma signal decreases due to a weak electric field or irregularity of the transmitter, and the chroma decoder IC5
When the color killer detection point of the chroma decoder IC5 approaches the color killer detection point of /(Chroma/BPF, Chroma/Trap) discrimination circuit 6 detects CCD/COM, due to the influence of vertical ripple of color killer voltage.
(Chroma/BPF, Chroma Trap) are determined alternately in vertical synchronization, and the Y and C signal switches 3 of the CCD/Com/(Chroma/BPF, Chroma Trap) are switched in conjunction with this. This poses a problem in that switching noise appears on the screen, significantly degrading the image quality. In addition, to prevent this, the chroma decoder IC5 color
If the killer voltage detection capacitor 7 is made large, there is a problem that when a color TV signal is received from a no-signal state, the response from the killer to the color is delayed and the coloring is delayed.

本発明は上記従来の問題を解決するものであり、弱電界
時あるいは送信機の不正規によってクロマ信号のバース
トのレベルが下った時でも、安定した画質を得るための
CCD・コム/(クロマ・BPF、クロマ・トラップ)
判別回路を提供することを目的とするものである。
The present invention solves the above-mentioned conventional problems and uses a CCD comb/(chroma BPF, chroma trap)
The purpose is to provide a discrimination circuit.

(課題を解決するための手段) 本発明は上記目的を達成するために、テレビジョン受像
機のCCD・コムハクロマ・BPF、クロマ・トラップ
)判別信号は、クロマ・デコーダICのカラー・キラー
出ノJを使用し、この判別にヒステリシス特性を持たせ
た構成にしたものである。
(Means for Solving the Problems) In order to achieve the above object, the present invention provides that the CCD, comb ha chroma, BPF, chroma trap) discrimination signal of a television receiver is a color killer output signal of a chroma decoder IC. The structure uses hysteresis characteristics for this discrimination.

(作 用) したがって本発明によれば、クロマ信号のバーストのレ
ベルが下った時にバースト信号が存在しない垂直同期期
間の影響によって、カラー・キラー電圧のリップルが太
どなるが、CCD・コム/(クロマ・BPF、クロマ・
トラップ)判別回路にヒステリシス特性を持たせること
で、クロマ・デコーダICのカラー・キラー時定数を大
きくすることなくこの垂直リップルの影響を排除し、安
定したCCD・コム/(クロマ・BPF、クロマ・トラ
ップ)判別を得て、この垂直リップルが原因によるCC
D・コムハクロマ・BPF、クロマ・トラップ)判別の
垂直同期周期のCCD・コム。
(Function) Therefore, according to the present invention, when the burst level of the chroma signal decreases, the ripple of the color killer voltage increases due to the effect of the vertical synchronization period in which no burst signal exists.・BPF, Chroma・
By providing a hysteresis characteristic to the trap (trap) discrimination circuit, the influence of this vertical ripple can be eliminated without increasing the color killer time constant of the chroma decoder IC, resulting in stable CCD/comb/(chroma/BPF, chroma/ trap) and CC due to this vertical ripple.
D. Comb ha Chroma BPF, Chroma Trap) CCD Comb of vertical synchronization period for discrimination.

(BPF、クロマ・トラップ)判別発振とこれに基ず<
CCD・コム/(クロマ・BPF、クロマ・トラップ)
スイッチのスイッチング・ノイズを防ぐことができる。
(BPF, chroma trap) discrimination oscillation and based on this <
CCD.com/(Chroma BPF, Chroma Trap)
Switch switching noise can be prevented.

(実施例) 第1図は本発明の一実施例のCCD・コム/(クロマ・
BPF、クロマ・トラップ)判別切替回路を示すもので
ある。、1はクロマ・トラップ、2はクロマ・BPF、
3はCCD・コム/(クロマ・BPF、クロマ・トラッ
プ)のY、C信号スイッチ、4はクロマ・デコーダ・I
Cのバースト・ロックしたクロマ・サブ・キャリアを基
準クロックとして使用したCCD・コム回路(CCD・
コム・フィルター)、5はクロマ・デコーダ・IC,6
はCCD・コムハクロマ・BPF、クロマ・トラップ)
判別回路、7はクロマ・デコーダIC5のカラー・キラ
ー電圧検出コンデンサー 8及9はCCD・コム/(ク
ロマ・BPF、クロマ・トラップ)判別回路6の判別基
準電圧抵抗であって、1〜9は第2図の従来例と同一で
ある。10はヒステリシス抵抗、11はトランジスター
のベース抵抗、I2はヒステリシス用トランジスターで
ある。
(Example) Figure 1 shows a CCD com/(chroma/
BPF, chroma trap) discrimination switching circuit. , 1 is chroma trap, 2 is chroma BPF,
3 is the Y and C signal switch of the CCD com/(chroma/BPF, chroma trap), 4 is the chroma decoder/I
A CCD comb circuit (CCD
comb filter), 5 is chroma decoder IC, 6
(CCD, comb ha chroma, BPF, chroma trap)
7 is a color killer voltage detection capacitor of the chroma decoder IC5; 8 and 9 are discrimination reference voltage resistances of the CCD comb/(chroma/BPF, chroma trap) discrimination circuit 6; This is the same as the conventional example shown in FIG. 10 is a hysteresis resistor, 11 is a base resistance of a transistor, and I2 is a hysteresis transistor.

次に、上記実施例のCCD・コム/(クロマ・BPF、
クロマ・トラップ)判別切替回路の動作について説明す
る。まず、通常の強電界カラーTV信号入力状態を考え
ると、この時はバースト入力が十分大きいので、クロマ
・デコーダIC5のカラー・キラー検出用コンデンサー
7は十分ハイレベルであり、CCD・コム/(クロマ・
BPF、クロマ・トラップ)判別回路6は” CCD 
(コム)″と判別し″ハイ(H)”出力を出す。この出
力により、CCD・コム/(クロマ・BPF、クロマ・
トラップ)のY、C信号スイッチ3はCCD・コム側に
なっている。一方、このCCD・コム/(クロマ・BP
F、クロマ・トラップ)判別回路6の出力は、ベース抵
抗11を経由しヒステリシス用トランジスター12をオ
ン状態にしており、判別基準電圧抵抗9と並列にヒステ
リシス抵抗10が入った状態になっている。従って、判
別用基準電圧はパ低め″の設定になっている。この状態
の時は、電波の状態によって弱電界のカラーTV信号を
受信するか、送信機の異常によってクロマ信号のバース
トレベルが小さくなった信号を受信した時は、該信号を
受けて、クロマ・デコーダIC5はカラー・キラー検出
ポイントに近付いて、カラー・キラー検出用コンデンサ
ー7の電圧を下げて、しかも″バーストの無い″垂直同
期の影響で″負方向″のリップルが大きくなる。この電
圧を受けてCCD・コム/(クロマ・BPF、クロマ・
トラップ)判別回路6は判別することになるが、上記し
た如く、判別基準電圧は判別基準電圧抵抗9にヒステリ
シス抵抗10が並列に入った状態のため低い電圧になっ
ているので、垂直同期による″負方向″のリップルの影
響を受けずに”CCD・コム側と判別し、II HHの
安定した出力を得る。この結果、CCD・コム/(クロ
マ・BPF、クロマ・トラップ)のY、C信号スイッチ
3は、CCD・コム側に安定して設定されたままになる
。この判別のポイントは、カラー・キラー検出コンデン
サー7に現われる重置同期周期の″負方向のリップル電
圧″よりも大きく、判別基準電圧が下がるようにヒステ
リシス抵抗10の値を設定することにある。更に、バー
スト信号が無くなった状態、つまり白黒信号の状態に信
号が推移した状態を考えると、この時カラー・キラー検
出用コンデンサー7の電圧はパ負のリップル電圧″以下
になる。これは、ヒステリシス抵抗10が判別基準電圧
抵抗9に並列に入った状態の判別基準電圧以下になるこ
とから、CCD・コム/(クロマ・BPF、クロマ・ト
ラップ)判別は、(クロマ・BPF、クロマ・トラップ
)側となり、パロウ(L)”になる。従って、CCD・
コム/(クロマ・BPF、クロマ・トラップ)のY、C
信号スイッチ3は(クロマ・BPF、クロマ・トラップ
)にスイッチする。
Next, the CCD・com/(chroma・BPF,
The operation of the chroma trap (chroma trap) discrimination switching circuit will be explained. First, considering the normal strong electric field color TV signal input state, the burst input is sufficiently large at this time, so the color killer detection capacitor 7 of the chroma decoder IC 5 is at a sufficiently high level, and the CCD com/(chroma・
BPF, chroma trap) discrimination circuit 6 is "CCD"
(com)" and outputs "high (H)". This output allows CCD/com/(chroma/BPF, chroma/
The Y and C signal switches 3 of the trap are on the CCD/com side. On the other hand, this CCD・com/(Chroma・BP
F, chroma trap) The output of the discrimination circuit 6 passes through the base resistor 11 to turn on the hysteresis transistor 12, and a hysteresis resistor 10 is connected in parallel with the discrimination reference voltage resistor 9. Therefore, the reference voltage for discrimination is set to a low level. In this state, depending on the radio wave condition, you may receive a color TV signal with a weak electric field, or the burst level of the chroma signal may be low due to an abnormality in the transmitter. Upon receiving the signal, the chroma decoder IC 5 approaches the color killer detection point, lowers the voltage of the color killer detection capacitor 7, and performs "burst-free" vertical synchronization. The ripple in the negative direction increases due to the influence of
Trap) The discrimination circuit 6 makes a discrimination, but as mentioned above, the discrimination reference voltage is a low voltage because the hysteresis resistor 10 is connected in parallel to the discrimination reference voltage resistor 9. It is determined that it is the CCD comb side without being affected by ripples in the negative direction, and a stable output of II HH is obtained.As a result, the Y and C signals of the CCD comb/(chroma BPF, chroma trap) The switch 3 remains stably set to the CCD/COM side.The point for this determination is that it is larger than the "negative ripple voltage" of the superposition synchronization period appearing on the color killer detection capacitor 7, The purpose is to set the value of the hysteresis resistor 10 so that the reference voltage decreases.Furthermore, considering the state in which the burst signal disappears, that is, the state in which the signal transitions to a black and white signal state, at this time the capacitor for color killer detection The voltage at point 7 is less than the negative ripple voltage. Since this is less than the discrimination reference voltage with the hysteresis resistor 10 connected in parallel to the discrimination reference voltage resistor 9, the CCD comb/(chroma/BPF, chroma trap) discrimination is (chroma/BPF, chroma trap).・Trap) side and parou (L)''. Therefore, CCD・
Com/(Chroma BPF, Chroma Trap) Y, C
The signal switch 3 is switched to (chroma/BPF, chroma/trap).

(発明の効果) 本発明は上記実施例から明らかなように、CCD・コム
/(クロマ・BPF、クロマ・トラップ)判別にヒステ
リシス特性を持たせることにより、安定した判別を得て
、バースト・レベルが小さい時に生じる垂直リップルの
影響によるCCD・コム/(クロマ・BPF、クロマ・
トラップ)のスイッチング・ノイズが画面上に現われる
ことを防ぐことができるという効果を有する。
(Effects of the Invention) As is clear from the above embodiments, the present invention provides stable discrimination by providing hysteresis characteristics to CCD/comb/(chroma/BPF, chroma trap) discrimination, and improves the burst level. CCD/COM/(Chroma/BPF, Chroma/BPF, Chroma/
This has the effect of preventing switching noise (trap) from appearing on the screen.

【図面の簡単な説明】[Brief explanation of the drawing]

第1図は本発明の一実施例におけるCCD・コム/(ク
ロマ・BPF、クロマ・トラップ)判別切替回路図、第
2図は従来のCCD・コムハクロマ・BPF、クロマ・
トラップ)判別切替回路図である。 1・・・クロマ・トラップ、  2・・・クロマ・BP
F、   3・・・CCD・コム/(クロマ・BPF、
クロマ・トラップ)のY、C信号スイッチ、  4・・
・CCD・コム回路(CCD・コム・フィルター)、 
 5・・・クロマ・デコーダIC,6・・・CCD・コ
ムハクロマ・BPF、クロマ・トラップ)判別回路、 
 7・・・カラー・キラー電圧検出コンデンサー  8
,9・・・判別基準電圧抵抗、 10・・・ヒステリシ
ス抵抗、 11・・・ベース抵抗、 12・・・ヒステ
リシス用トランジスター 特許出願人 松下電器産業株式会社 手続補
Fig. 1 is a CCD/comb/(chroma/BPF, chroma/trap) discrimination switching circuit diagram in one embodiment of the present invention, and Fig. 2 is a conventional CCD/comb/(chroma/BPF, chroma/trap) discrimination switching circuit diagram.
FIG. 1...Chroma Trap, 2...Chroma BP
F, 3...CCD・Com/(Chroma・BPF,
Chroma Trap) Y, C signal switch, 4...
・CCD comb circuit (CCD comb filter),
5... Chroma decoder IC, 6... CCD/comb ha chroma/BPF, chroma trap) discrimination circuit,
7...Color killer voltage detection capacitor 8
, 9... Discrimination reference voltage resistance, 10... Hysteresis resistance, 11... Base resistance, 12... Hysteresis transistor patent applicant Matsushita Electric Industrial Co., Ltd.

Claims (1)

【特許請求の範囲】[Claims] クロマ・デコーダICのバースト・ロックしたクロマ・
サブ・キャリアを使用したCCD・コム回路と、前記C
CD・コム回路出力の輝度信号(Y)、色信号(C)と
(クロマ・BPF,クロマ・トラップ)回路出力のY、
C信号をスイッチする回路と、クロマ・デコーダICの
カラー・キラー出力を使用したCCD・コム/(クロマ
・BPF,クロマ・トラップ)判別回路とを備えて、コ
ム/(クロマ・BPF,クロマ・トラップ)判別にヒス
テリシス特性を持たせ、安定した判別を実行することを
特徴とするテレビジョン受像機のCCD,コム/(クロ
マ・BPF,クロマ・トラップ)判別回路。
Burst locked chroma of chroma decoder IC
A CCD comb circuit using sub-carriers and the CCD
CD/COM circuit output brightness signal (Y), color signal (C) and (chroma/BPF, chroma/trap) circuit output Y,
It is equipped with a CCD signal switching circuit and a CCD comb/(chroma/BPF, chroma trap) discrimination circuit using the color killer output of the chroma decoder IC. ) A CCD, COM/(chroma/BPF, chroma/trap) discrimination circuit for a television receiver, which is characterized by having a hysteresis characteristic in discrimination and performing stable discrimination.
JP02189468A 1990-07-19 1990-07-19 CCD / com discriminating circuit of television receiver Expired - Fee Related JP3076992B2 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP02189468A JP3076992B2 (en) 1990-07-19 1990-07-19 CCD / com discriminating circuit of television receiver

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP02189468A JP3076992B2 (en) 1990-07-19 1990-07-19 CCD / com discriminating circuit of television receiver

Publications (2)

Publication Number Publication Date
JPH0479495A true JPH0479495A (en) 1992-03-12
JP3076992B2 JP3076992B2 (en) 2000-08-14

Family

ID=16241778

Family Applications (1)

Application Number Title Priority Date Filing Date
JP02189468A Expired - Fee Related JP3076992B2 (en) 1990-07-19 1990-07-19 CCD / com discriminating circuit of television receiver

Country Status (1)

Country Link
JP (1) JP3076992B2 (en)

Also Published As

Publication number Publication date
JP3076992B2 (en) 2000-08-14

Similar Documents

Publication Publication Date Title
JPS647550B2 (en)
US5268760A (en) Motion adaptive impulse noise reduction circuit
KR970000848B1 (en) A signal transient improvement circuit
JP3540110B2 (en) Multiple video input clamp arrangement
KR19980703579A (en) Multi-Standard Signal Receiver
JPH1198422A (en) Video signal discrimination circuit
US4072983A (en) SECAM identification circuit
JPH0479495A (en) Ccd and com discrimination circuit for television receiver
US5003391A (en) Circuitry for processing a synchronizing signal
JP3123865B2 (en) SECAM color signal demodulator
KR960008675Y1 (en) Circuit for changing the color signal bpf frequency
JPS6170888A (en) Motion detecting circuit of color television signal
JPS601989A (en) Image pickup device
US4246599A (en) Abnormal separation detecting circuits of chromatic signals of SECAM systems
JP3147703B2 (en) Automatic frequency adjustment circuit of television receiver
JP3507110B2 (en) Video signal processing device
JP3818736B2 (en) Circuit arrangement for identifying and identifying a SECAM color video signal
JPS62293Y2 (en)
RU1807584C (en) Device for separation of brightness and color signals in secam decoder
JP2609657B2 (en) Television receiver
JP3797154B2 (en) PAL and SECAM compatible TV receiver
SU1297258A1 (en) Device for suppressing flicker of horizontal colour boundaries of television pictures
JPH0581118B2 (en)
JPS6019389A (en) Signal converting circuit
JPH04243380A (en) Horizontal enhancement circuit

Legal Events

Date Code Title Description
LAPS Cancellation because of no payment of annual fees