JPH047620B2 - - Google Patents

Info

Publication number
JPH047620B2
JPH047620B2 JP17638583A JP17638583A JPH047620B2 JP H047620 B2 JPH047620 B2 JP H047620B2 JP 17638583 A JP17638583 A JP 17638583A JP 17638583 A JP17638583 A JP 17638583A JP H047620 B2 JPH047620 B2 JP H047620B2
Authority
JP
Japan
Prior art keywords
transmission
data
frame header
packet
circuit
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired
Application number
JP17638583A
Other languages
English (en)
Other versions
JPS6068741A (ja
Inventor
Katsuyuki Shimokawa
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Toshiba Corp
Original Assignee
Tokyo Shibaura Electric Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Tokyo Shibaura Electric Co Ltd filed Critical Tokyo Shibaura Electric Co Ltd
Priority to JP17638583A priority Critical patent/JPS6068741A/ja
Publication of JPS6068741A publication Critical patent/JPS6068741A/ja
Publication of JPH047620B2 publication Critical patent/JPH047620B2/ja
Granted legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L12/00Data switching networks
    • H04L12/28Data switching networks characterised by path configuration, e.g. LAN [Local Area Networks] or WAN [Wide Area Networks]
    • H04L12/40Bus networks
    • H04L12/407Bus networks with decentralised control
    • H04L12/417Bus networks with decentralised control with deterministic access, e.g. token passing

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Small-Scale Networks (AREA)

Description

【発明の詳細な説明】 〔発明の技術分野〕 本発明はデータ伝送装置に係り、特に一本のデ
ータ伝送路で結合された複数のデータ伝送装置の
それぞれがリアルタイムでデータ交換できるデー
タ伝送装置に関する。
〔発明の技術的背景とその問題点〕
一本のデータ伝送路(バス)に多数の伝送ステ
ーシヨンを結合するデータ伝送システムでは伝送
ステーシヨンの付加が容易であり、また、伝送ス
テーシヨンの故障が全体の伝送システムへ波及し
ない特徴がある。このために比較的近距離のデー
タ伝送システムとして一般に広く使用されてい
る。
この種の伝送ステーシヨンに使用されるデータ
伝送装置の伝送路使用権の制御の方法として種々
の方式が考えられているが代表的なものとして次
の2種類がある。
(1) CSMA/CD方式 (2) トークンパス方式 CSMA/CDはCaria Sensa Multi Acces/
Collision Detectの略称で米国DEC社,INTEL
社,XEROX社のイーサーネツトに代表され各ス
テーシヨンが自由にバスを使う方法であるが伝送
データが少ないうちは各ステーシヨンの伝送要求
の衝突がなく、効率もよいが伝送要求が重なると
衝突がおこり、途端に待ち時間が多くなる欠点が
あることが知られている。リアルタイムが要求さ
れる伝送ステーシヨンでは確実にある一定時間内
に任意のステーシヨンの伝送要求が処理されるこ
とが必要でありこの方式はリアルタイムが要求さ
れるデータ伝送装置には適さない。また、上記欠
点を補つたCSMA/CD方式の変形例が種々提案
されているが限界があり、結局、リアルタイムの
要求されないOA(オフイスオートメーシヨン)
のような用途に多く使用されている。
一方、トークンパス方式は米国データポイント
社のアークネツトに代表され各伝送ステーシヨン
に順次バトンを渡すように伝送を許可するトーク
ンパケツトを伝送する方式である。各伝送ステー
シヨンは、トークンパケツトを受信すると伝送路
使用権を得、伝送データがあれば、任意のステー
シヨンへデータ伝送を行ないそれが完了すれば、
次の伝送ステーシヨンへトークンパケツトを送信
して引き渡しする。この方式では各伝送ステーシ
ヨンでの最大データ伝送量を規定しておけば一定
時間内に伝送サービスをうけられることになるの
でリアルタイム性がある。
しかし本方式は、トークンパケツトを次々に渡
すため、伝送の効率が良くないとともに伝送要求
がない時でもトークンパケツトを受信し、更に送
信するため伝送を制御するマイクロコンピユータ
は、常にこれらの処理を行なう必要があり、いわ
ゆるオーバーヘツドが多くなる欠点がある。
以下、トークンパス方式について図を用いて詳
しく説明する。第1図は、バス1に各ステーシヨ
ン(#1〜#4)2,3,4,5がつながつてい
る状態を示す。ステーシヨン又は局はここでは伝
送装置を示すものとする。
第2図はトークンパス方式による伝送装置の機
成図である。同図に於て、バス1に接続された送
受信回路(TR)6はバス1上のシリアル信号を
受信してロジツクレベルに変換したり、ロジツク
レベルの信号を増幅してシリアル信号としてバス
1上に送出したりする。エンコーダデコーダ
(ED)6Aは通常のデイジタルデータをクロツク
成分を含んだデイジタルデータのマンチエスタコ
ードに変換したロジツクレベルの信号としてTR
6に入力したり、逆にTR6から入力されたマン
チエスタコードのロジツクレベルの信号を通常の
デイジタル信号に変換したりする。送受信制御回
路7はHDLC(High level Date Linck Control)
用LSIでありHDLCに従つて送受信データの制御
を行いCPU9への割込みの発生,メモリ(M)
8へのDMA(Direct Memory Acces)等を行
う。その他必要に応じてI/O11が設けられ、
これ等が制御信号バス10により結合されて構成
されている。
第3図は上述のようなステーシヨンが4台で伝
送システムが構成されたときの各ステーシヨン
#1〜#4が送出するシリアル信号の一例を示し
たタイムチヤートである。ステーシヨン#1の始
めの信号は伝送するデータがなくトークンパス信
号(TP)13のみをバス上に送出している。こ
のTP13はステーシヨン#2を指定しており、
ステーシヨン#2がこのTP13を受信すると
HDLC用LS17は割込みを発生し、CPU9がこ
れを受付けてトークンパス信号であることを判断
し自局の伝送路使用権を得る。そして送信すべき
データをHDLC用LSI7を径由してデータパケツ
ト18としてバス上に送出し、その後にステーシ
ヨン#3を指定したTR14を送出する。以下、
同様にしてステーシヨン#3,#4へ順次伝送路
使用権を移しステーシヨン#1に送信権が戻され
る。第3図はステーシヨン#4でも送信するデー
タがないのでトークンパス信号16のみを送出し
ている。この様に伝送すべきデータがない時でも
リアルタイム性を確保するために次のステーシヨ
ンを指定したトークンパス信号を送出する必要が
ある。この処理は現在の高性能16ビツトマイク
ロプロセツサ(例えばインテル社製8086)でも50
〜100μsの処理時間を必要とし、パス上の信号は
データのない無駄な時間が多く発生すると共にマ
イクロプロセツサもオーバーヘツドが大きくなる
という問題を有する。
〔発明の目的〕
本発明は上記事由に鑑みてなされたもので、そ
の目的は一本のデータ伝送路で結合された複数の
データ伝送装置のそれぞれがデータ交換できるバ
ス形伝送路のデータ伝送装置に於て、市販の伝送
制御用LSIを用いると共に伝送路制御用付加回路
を新に設け従来のトークンパス方式より伝送効率
がよく、しかもリアルタイム性を有し、マイクロ
プロセツサ(CPU)には伝送データのあるとき
のみ割込みが発生する様にしてオーバーヘツドを
小さくし、また、任意のデータ伝送装置が故障し
たとき残りのデータ伝送装置間で継続して運転で
きる信頼性の高いデータ伝送装置を安価に提供す
ることにある。
〔発明の概要〕
本発明は上記目的を達成するために1本のデー
タ伝送路を介して複数のデータ伝送装置が結合さ
れ、予め定められた順序で自局のデータを他局へ
順次送信して互いにデータの交換を行うデータ伝
送装置において、送受信回路と伝送制御用LSIの
間に伝送制御用付加回路を設け、この伝送制御用
付加回路にはキヤリア検出手段と、フレームヘツ
ダ、ダミーパケツト、代理パケツトの3種のパケ
ツトの伝送制御用パケツト送出手段と、フレーム
ヘツダ検出手段と、前記フレームヘツダ検出手段
と前記キヤリア検出手段からの信号により自局の
送信時期を検知する送信ステーシヨン判定手段
と、前記送信ステーシヨン判定手段から送信要求
が有り前記伝送制御用LSIから送信要求のないと
き前記ダミーパケツトの送出を前記伝送制御用パ
ケツト送出手段へ要求する送信制御回路と前記フ
レームヘツダ検出手段から一定時間内に前記フレ
ームヘツダが検知されないとき前記フレームヘツ
ダの送出を前記伝送制御用パケツト送出手段に要
求するフレームヘツダ喪失タイマーと、前記キヤ
リア検出手段から一定時間内にキヤリアが検知さ
れないとき前記代理パケツトの送出を前記伝送制
御用パケツト送出手段に要求する代理パケツト送
出タイマーを設け従来のトークンパス方式より伝
送効率がよくしかもリアルタイム性を有し、
CPUのオーバーヘツドを少なくし信頼性の向上
したデータ伝送装置である。
〔発明の実施例〕
第4図は本発明のデータ伝送装置による一実施
例の構成図である。同図に於て、1はデータ伝送
路(バス)、6は送受信回路(TR)、8はメモリ
(M)、9は中央演算制御装置(CPU)、10は制
御信号バス、11は周辺機器その他の入出力イン
ターフエース(I/O)、38は本発明の特徴で
ある伝送制御用付加回路、76は伝送制御用LSI
である。本実施例ではCPU9としてインテル社
製8086、伝送制御用LSI76として同社製82586
を用いた場合を示す。
伝送制御用LS176と伝送制御用付加回路3
8では第2図のED6A及び送受信制御回路7の
機能を有し、その他に本発明特有の機能を有す
る。すなわち伝送制御用付加回路38には後述す
るフレームヘツダ(FH)、ダミーパケツト
(DP)、代理パケツト(RP)の信号を送出する機
能と、これ等の信号を受信したときそれぞれを判
断する機能を有している。
第5図は本発明のデータ伝送装置の動作を説明
するためのタイムチヤートで4台の伝送ステーシ
ヨン(#1〜#4)で伝送システムを構成し、ス
テーシヨン#1を親局とした例である。
各伝送ステーシヨンのデータ伝送装置には自局
の送信時期を判断するための後述するスロツトカ
ウンタ(SLC)が設けられており、第5図中の
SLCはその計数値を示している。
先ず親局、ステーシヨン#1がFH21をバス
1に送出すると、これを受信した他のステーシヨ
ン#2〜#4はそれぞれのSLCを“0”にリセツ
トし、FH21の終了時点でインクリメントして
“1”にする。以下、各ステーシヨンは予じめ定
められた順序で送信すべきデータがあるときはデ
ータパケツトDT、送信すべきデータがないとき
はダミーパケツトDPを送出する、第5図は#1,
#2,#3,#4の順に送信順序を定めた例で、
ステーシヨン#1は送信すべきデータがないので
FH21の次にDP22を送出している。DP22
を受信した他のステーシヨン#2〜#4は受信完
了時点にそれぞれのSLCを1つインクリメントし
て“2”とする。これによりステーシヨン#2は
次が自局の送信順番であることを判断し自局のデ
ータをDT23として送出する。以下、同様にし
てステーシヨン#3、#4はDT24,DP25
を送出し、SLCの計数値は“5”となる。これに
よりステーシヨン#1は現在受信したDP25が
最終ステーシヨンであることを判断し受信を終了
すると再びFH21Aを送信してすべてのSLCを
“0”にリセツトし次の周期の伝送に移る。次の
周期ではステーシヨン#1は送信するデータを有
しDT22Aを送信している。
第6図はデータパケツト(DT)の一実施例図
である。DTはそのフレームの先頭にフラグ
(F)70A、を配置しその後にHDLCのフオー
マツトに従つて相手先アドレス(DA)71、送
信元アドレス(SA)72、コマンド(C)73、
データ(DATA)74、フレームチエツクシー
ケンス(FCS)75と続き最後にフラグ(F)7
0Bを送出して1フレームのデータパケツトを形
成した謂ゆるHDLCのデータである。
第7図aは前述フラグ(F)70A,70Bの
ビツト構成を示したものである。
HDLCのデータパケツト(DT)はこのフラグ
(01111110)で前後を囲むと共に、パケツト内で
はフラグと同じく1が6個並ぶデータがない様に
「0(ゼロ)挿入」が行なわれ、受信時に0が削除
される。つまり、フラグ以外は1の連続は最大5
個となる様に制御されている。
第7図b,c,dに示したフレームヘツダ
(FH)、ダミーパケツト(DP)、代理パケツト
(RP)は本発明で新に定義した伝送制御用信号の
ビツト構成を示したものである。これらの信号は
前記データパケツト(DT)のビツト条件と異な
る条件を持つた伝送制御用パケツトとして伝送制
御用付加回路38で生成される。これらの伝送制
御用パケツトは16ビツトで講成され1が7個以上
連続し、それぞれを判別できる別種のコードで定
義する。第7図では連続した1の数がFHでは8
個、DPでは10個、RPでは12個と定めた例を示し
ている。
FHは親局となつたステーシヨンが伝送周期の
最初に送信して各ステーシヨンのSLCを0にリセ
ツトする信号で第5図中のFH21,21Aの様
に用いる。DPは送出すべきデータがないときに
各ステーシヨンのSLCをインクリメントするため
に送出する信号で第5図中のDP22,25の様
に用いる。RPは任意のステーシヨンが故障また
は、何等かの理由でパケツトが送出されないとき
に、親局となつたステーシヨンが一定時間の間パ
ケツトが送出されないことを検知して代りに送信
する代理パケツトである。
第8図は、上記伝送制御用パケツトによる制御
を実行する伝送制御用付加回路38の詳細ブロツ
ク図である。
以下、第4図と第8図を用いて更に詳しく説明
する。CPU9は実施例ではインテル社製の80186
を使用しており、送信するデータがメモリ(M)
8上にあるときには制御信号パス10を介して伝
送制御用LSI76の図示しないCA信号をセツト
して知らせる。これによりLSI76はメモリ
(M)8上のデータをとり込み送信要求信号
()35をアクテイブ(付勢)にして送信デ
ータができたことを伝送制御用付加回路38に知
らせて待期する。
なお、図中、英文字信号各上にバー(−)があ
る信号は負論理を示し、アクテイブ(付勢)時は
“0”であり、バーのない信号は正論理を示し、
アクテイブ時に“1”である。
一方、バス1を介して他局から送信されたマン
チエスタコードのシリアルデータは送受信回路
(TR)6により受信され伝送制御付加回路38
の受信信号(RCV)36として入力される。こ
の受信信号はデコーダ(DEC)40によりNRZ
信号に戻すと共に受信クロツク()30と
受信データ(RXD)31に分離して抽出され伝
送制御用LSI76に入力される。受信データ
(RXD)31はフレームヘツダ検出回路(FHD)
43へも入力され、フレームヘツダであると判定
したときリセツト信号58を出力してスロツトカ
ウンタ(SLC)45をリセツトする。FHD43
は内部にシフトレジスタを有しこのシフトレジス
タに受信データ(RXD)31を取込んで定めら
れた“0”,“1”のビツトの組合せであるかを判
断してフレームヘツダを検知する。
キヤリア検知回路(CS)41は受信信号
(RCV)36の有無を検知するものでRCV36
が有るときキヤリア検出信号57を出力する。こ
のキヤリア検出信号57はタイマー(TD)44
に入力されその出力信号59はキヤリア検出信号
57がなくなつてから一定時間後になくなるオフ
デイレイ信号でSLC45はこの信号59がアクテ
イブからノンアクテイブに変化したときインクリ
メントされる。すなわち、SLC45はフレームヘ
ツダを検出したときリセツトされフレームヘツダ
がなくなるときインクリメントされて“1”にな
り、その後各パケツトの受信完了時にインクリメ
ントされる。
SLC45の計数値60は一致検出回路
(COIN)46に入力されステーシヨン番号設定
回路(STNO)48で設定されたステーシヨン
番号信号61と比較される。今、仮りにステーシ
ヨン番号信号61を“1”と定めると、第5図に
示した様にFH21の終了時点から一定時間後に
SLCは“1”となるのでこのときCOIN46は一
致検出信号63を出力する。送信制御回路56は
この信号63がアクテイブなつたときLSI76か
ら入力された送信要求信号()35がアク
テイブになつていると送信許可信号()3
4をアクテイブにしてLSI76に送信を許可す
る。また、この送信許可信号()34は送
信データ制御回路55へも同時に入力されこれに
より図示していないクロツク発生回路からのクロ
ツク信号を分周して送信クロツク()32
を出力しLSI76へ供給する。伝送制御用LSI7
6はメモリ(M)8から取込んだデータを送信ク
ロツク()32に同期した送信データ
(TXD)33として出力する。送信データ制御回
路55はこの送信データ(TXD)33を受けエ
ンコーダー(ENC)42への入力信号67を出
力しENC42は送信データ(TXD)33をマン
チエスタコードに変換して送信信号(TRM)3
7として出力し、送受信回路(TR)6を介して
増幅された信号37を前述のデータパケツトDT
としてバス1へ送出し他のステーシヨンに伝送す
る。
一致検出信号63がアクテイブになつたとき送
信要求信号(RTS)35がノンアクテイブであ
れば送信制御回路56はダミーパケツト送出回路
(DMS)54に対してダミーパケツト送出要求信
号68を出力しDMS54からはENC42,TR
6を介してバス1に前述のダミーパケツトDPが
送出される。
SLC45の計数値60は別の一致検出回路47
へも入力されステーシヨン最大番号設定回路
(MAXNO)49で設定された設定値62と比較
される。この設定値は親局として指定するステー
シヨンのMAXNO49に設定されステーシヨン
数+1に設定される。第5図の実施例ではステー
シヨン#1のMAXNO49が“5”に設定され、
最終ステーシヨン(第5図ではステーシヨン
#4)の送信データの受信を終了後、一定時間後
に計数値60は“5”となるので親局のCOIN4
7は一致検出信号64が出力される。この信号6
4により親局(ステーシヨン#1)はフレームヘ
ツダ送出回路(FHS)52を起動させ、ENC4
2,TR6を介してバス1に前述のフレームヘツ
ダFHを送出し、他のステーシヨンのSLCを
“0”にリセツトする。
キヤリア検知回路(CS)41のキヤリア検出
信号57は代理パケツト送出タイマ(RPT)5
1へも入力され、一定時間キヤリア検出信号57
が検出されないとき代理パケツト送出要求信号6
6を出力して代理パケツト送出回路53を起動さ
せ、ENC42,TR6を介してバス1に前述の代
理パケツトRPを送出する。この機能により任意
のステーシヨンが故障または何等かの理由で送信
ができないとき、そのステーシヨンに代つて親局
が代理パケツトを送信するので残りの健全ステー
シヨンのみでデータ伝送を行うことができる。
また、フレームヘツダ検出回路(FHD)43
のフレームヘツダ検出信号58はフレームヘツダ
喪失タイマー(FHLT)50へも入力され、フ
レームヘツダーが一定時間内に受信されないとき
FHLT50はフレームヘツダ送信要求信号65
を出力してフレームヘツダ送出回路(FHS)5
2を起動させフレームヘツダを送出する。
FHLT50が監視する一定時間Tdはステーシヨ
ンによつて少しづつ異る様にTd=a+b.n(但し、
nはステーシヨン番号、a,bは定数)に設定す
る。この機能により親局が故障してフレームヘツ
ダが送信できないとき、最も若い番号のステーシ
ヨンが親局に代つて自動的にフレームヘツダを送
信し、最も若い番号のステーシヨンも故障のとき
は順次、次に若い番号のステーシヨンが代つて自
動的にフレームヘツダを送信する。
〔発明の他の実施例〕
本発明のデータ伝送装置はデータパケツトDT
として第9図に示すCSMA/CDのデータを用い
ることができる。
このデータパケツトはフレームの先頭にプリア
ンブル(PR)80を有し、その後にCSMA/CD
のフオーマツトに従つて、相手先アドレス
(DA)81、送信元アドレス(SA)82、タイ
プフイールド(TYP)83、データ(DATA)
84、フレームチエツクシーケンス(FCS)85
と続いて1つのパケツトを形成する。
プリアンブル(PR)80は1010……と“1”
と“0”が交互にくり返され最後に“1”が2つ
続いて終り、通常64ビツト以内で構成される。
前述の伝送制御用パケツトFH,DP,RPはプ
リアンブル(PR)80より少ないビツト数で構
成されておりプリアンブルのビツト数以内で伝送
制御用パケツトを検知するようにすれば
CSMA/CDのデータを用いても同様に本発明を
実施することができる。
本実施例では伝送制御用LSIとしてインテル社
の82586を用いたが、このLSIはデータの送受信
診断機能、4チヤンネルのDMA機能、バス制御
機能、送受信フレームの自動送受信チエイン機能
など高度の機能を有し、内部的には日経エレクト
ロニクス(No.307)P91〜100に示されている様に
パラレルプロセツサとなつており主にイーサーネ
ツト用として作られているが汎用性も有しており
HDLCにもCSMA/CDにも用いることができ
る。
本発明による伝送制御用付加回路は伝送制御用
LSI(82586)に比べれば回路の複雑さは容易であ
りセミカスタムLSI等により安価に作ることがで
きる。この様な比較的簡単なハードウエアの伝送
制御用付加回路を追加することで伝送制御用LSI
の高度な機能を活かしてN対Nのステーシヨン間
の自由なデータ伝送が効率的にしかもリアルタイ
ム性を有して実行することができる。
なお、伝送制御用LSIはインテル社製8274、マ
ルチプロトコルシリアルコントローラ等、他の
LSIを使用することもできる。
また、データ伝送路はバス形について説明した
がスター形、木形としてもよく、更に送受信回路
に光電変換器を備え伝送路に光フアイバを用いて
光スターカブラにより各ステーシヨンを結合する
こともできる。
〔発明の効果〕
本発明のデータ伝送装置によれば送信すべきデ
ータのないときCPUに対して割り込処理を行な
うことなくダミーパケツトのみを送出して次局へ
伝送路使用権を委譲するので従来のトークンパス
方式より伝送効率がよくしかもリアルタイム性を
有し、マイクロプロセツサ(CPU)のオーバー
ヘツドを少なくでき、また、任意の伝送ステーシ
ヨンが故障したとき残りの伝送ステーシヨン間で
継続してデータ伝送を行うことができるので信頼
性が向上し伝送制御用の市販のLSIが使用できる
ので高度の伝送機能を有したデータ伝送装置を安
価に提供することができる。
【図面の簡単な説明】
第1図はデータ伝送システムの一般的な構成
図、第2図はトークンパス方式による従来のデー
タ伝送装置の構成図、第3図は従来のトークンパ
ス方式によるデータ伝送装置の動作を説明するた
めのタイムチヤート、第4図は本発明のデータ伝
送装置の一実施例を示す構成図、第5図は本発明
のデータ伝送装置の動作を説明するためのタイム
チヤート、第6図はHDLCのデータパケツトの構
成図、第7図はフラグと本発明で新に設けたフレ
ームヘツダ、ダミーパケツト、代理パケツトのビ
ツト構成図、第8図は第4図中の伝送制御用付加
回路38の詳細ブロツク構成図、第9図は本発明
の他の実施例によるCSMA/CDのデータパケツ
トの構成図である。 1……データ伝送路(バス)、2〜5……伝送
ステーシヨン、6……送受信器(TR)、6A…
…エンコーダデコーダ、7……送受信回路、8…
…メモリ(M)、9……中央演算制御装置
(CPU)、11……入出力インターフエース
(I/O)、38……伝送制御用付加回路、40…
…デコーダ(DEC)、41……キヤリア検知回路
(CS)、42……エンコーダ(ENC)、43……
フレームヘツダ検出回路(FHD)、44……タイ
マー(TD)、45……スロツトカウンタ
(SLC)、46,47……一致検出回路、48……
ステーシヨン番号設定回路(STNO)、49……
ステーシヨン最大番号設定回路(MAXNO)、5
0……フレームヘツダ喪失タイマー(FHLT)、
51……代理パケツト送出タイマ(RPT)、52
……フレームヘツダ送出回路(FHS)、53……
代理パケツト送出回路(RPS)、54……ダミー
パケツト送出回路(DMS)、55……送信データ
制御回路、56……送信制御回路、76……伝送
制御用LSI。

Claims (1)

  1. 【特許請求の範囲】 1 1本のデータ伝送路を介して複数のデータ伝
    送装置が結合され、予め定められた順序で自局の
    データを他局へ順次送信して互いにデータの交換
    を行うデータ伝送装置において、送受信回路と伝
    送制御用LSIの間に伝送制御用付加回路を設け、
    この伝送制御用付加回路にはキヤリア検出手段
    と、フレームヘツダ,ダミーパケツト、代理パケ
    ツトの3種のパケツトの伝送制御用パケツト送出
    手段と、フレームヘツダ検出手段と、前記フレー
    ムヘツダ検出手段と前記キヤリア検出手段からの
    信号により自局の送信時期を検知する送信ステー
    シヨン判定手段と、前記送信ステーシヨン判定手
    段から送信要求が有り前記伝送制御用LSIから送
    信要求のないとき前記ダミーパケツトの送出を前
    記伝送制御用パケツト送出手段へ要求する送信制
    御回路と、前記フレームヘツダ検出手段から一定
    時間内に前記フレームヘツダが検知されないとき
    前記フレームヘツダの送出を前記伝送制御用パケ
    ツト送出手段に要求するフレームヘツダ喪失タイ
    マーと、前記キヤリア検出手段から一定時間内に
    キヤリアが検知されないとき前記代理パケツトの
    送出を前記伝送制御用パケソト送出手段に要求す
    る代理パケツト送出タイマーを設けたことを特徴
    とするデータ伝送装置。 2 前記伝送制御用LSIをHDLC用LSIまたは
    CSMA/CD用LSIとした前記特許請求の範囲第
    1項記載のデータ伝送装置。 3 前記フレームヘツダ、前記ダミーパケツト、
    前記代理パケツトは〓1″が7個以上連続しそれ
    ぞれが判別できる様にビツト構成した前記特許請
    求の範囲第2項記載のデータ伝送装置。 4 前記送信ステーシヨン判定手段は前記フレー
    ムヘツダ検出手段からの信号によりリセツトされ
    前記キヤリア検出手段からの信号によりインクリ
    メントされるスロツトカウンタと、所定の数値を
    設定するステーシヨン番号設定回路と、前記スロ
    ツトカウンタの計数値が前記所定の数値になつた
    とき自局の送信を前記送信制御回路へ要求する信
    号を出力する第1の一致検出回路で構成した前記
    特許請求の範囲第3項記載のデータ伝送装置。 5 前記伝送制御用パケツト送出手段は前記フレ
    ームヘツダを送出するフレームヘツダ送出回路
    と、前記スロツトカウンタの計数値が予め定めら
    れた値になつたときフレームヘツダの送出を前記
    フレームヘツダ送出回路へ要求する信号を出力す
    る第2の一致検出回路と、前記ダミーパケツトを
    送出するダミーパケツト送出回路と、前記代理パ
    ケツトを送出する代理パケツト送出回路で構成し
    た前記特許請求の範囲第4項記載のデータ伝送装
    置。
JP17638583A 1983-09-26 1983-09-26 デ−タ伝送装置 Granted JPS6068741A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP17638583A JPS6068741A (ja) 1983-09-26 1983-09-26 デ−タ伝送装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP17638583A JPS6068741A (ja) 1983-09-26 1983-09-26 デ−タ伝送装置

Publications (2)

Publication Number Publication Date
JPS6068741A JPS6068741A (ja) 1985-04-19
JPH047620B2 true JPH047620B2 (ja) 1992-02-12

Family

ID=16012716

Family Applications (1)

Application Number Title Priority Date Filing Date
JP17638583A Granted JPS6068741A (ja) 1983-09-26 1983-09-26 デ−タ伝送装置

Country Status (1)

Country Link
JP (1) JPS6068741A (ja)

Families Citing this family (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6359899B1 (en) 1997-05-28 2002-03-19 Lucent Technologies Inc. Priority access for real-time traffic in contention-based networks
JP3351744B2 (ja) 1998-09-10 2002-12-03 株式会社東芝 データ伝送システム
JP5923805B1 (ja) * 2015-02-24 2016-05-25 東芝エレベータ株式会社 無線伝送システム及び無線伝送方法
JP5932092B1 (ja) * 2015-03-31 2016-06-08 東芝エレベータ株式会社 無線伝送システム

Also Published As

Publication number Publication date
JPS6068741A (ja) 1985-04-19

Similar Documents

Publication Publication Date Title
US4785396A (en) Push-pull serial bus coupled to a plurality of devices each having collision detection circuit and arbitration circuit
US4332027A (en) Local area contention network data communication system
US4337465A (en) Line driver circuit for a local area contention network
US5303348A (en) Method of arbitrating access to a data bus and apparatus therefor
EP0344722B1 (en) Operation mode settable lan interconnecting apparatus
JP2654281B2 (ja) 共通バスの単独競合モジュール・アービトレーション機構
JPH047620B2 (ja)
US7076716B1 (en) Early acknowledgement of primary packets
JPH0439819B2 (ja)
JPS60226246A (ja) デ−タ伝送装置
JPS5986940A (ja) マルチドロツプ方式の情報伝送方式
JPH0564384B2 (ja)
JPS61125253A (ja) 媒体アクセス制御方式
EP0288191B1 (en) Method and apparatus for data transfer handshake pipelining
JP2851856B2 (ja) 画像データ送出装置および画像形成装置
JPH05324545A (ja) バス制御装置
JPH0136740B2 (ja)
JP2696105B2 (ja) ネットワーク相互接続回路
JP2874983B2 (ja) 通信装置
JPS59125137A (ja) デ−タ通信装置
JPS5813058B2 (ja) デ−タ転送優先制御方式
JPS6215953A (ja) デ−タ伝送制御方式
JPS61157045A (ja) デ−タ伝送装置
JPH0754938B2 (ja) 通信制御方式
JPS61175842A (ja) 高速の直列バス構造およびデ−タ転送方法