JPH0470912A - Three-terminal crystal oscillator - Google Patents

Three-terminal crystal oscillator

Info

Publication number
JPH0470912A
JPH0470912A JP2177085A JP17708590A JPH0470912A JP H0470912 A JPH0470912 A JP H0470912A JP 2177085 A JP2177085 A JP 2177085A JP 17708590 A JP17708590 A JP 17708590A JP H0470912 A JPH0470912 A JP H0470912A
Authority
JP
Japan
Prior art keywords
voltage
circuit
clock
power supply
crystal oscillator
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP2177085A
Other languages
Japanese (ja)
Inventor
Makoto Suwada
誠 須和田
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Fujitsu Ltd
Original Assignee
Fujitsu Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Fujitsu Ltd filed Critical Fujitsu Ltd
Priority to JP2177085A priority Critical patent/JPH0470912A/en
Publication of JPH0470912A publication Critical patent/JPH0470912A/en
Pending legal-status Critical Current

Links

Abstract

PURPOSE:To automatically stop the transmission of a clock with drop of the power voltage by providing a gate circuit which prevents the transmission of the clock when the comparison output showing the power voltage lower than a reference level is applied from a voltage comparator. CONSTITUTION:The power voltage is supplied to a crystal oscillation circuit 10 of a three-terminal crystal oscillator 18 from the outside. Thus the circuit 10 works to transmit a clock to the outside. The power voltage is also supplied to a constant voltage circuit 12, and the circuit 12 outputs the reference voltage. Furthermore the power voltage is applied to a voltage comparator 14 and compared with the reference voltage received from the circuit 12. The comparison output of the comparator 14 is given to a gate circuit 16. Then the transmission of the clock is prevented by the circuit 16 when the comparison output showing the power voltage lower than the reference level is obtained. Thus the transmission of the clock is automatically stopped with drop of the power voltage.

Description

【発明の詳細な説明】 〔目次コ 概要 産業上の利用分野 従来の技術 発明が解決しようとする課題 課題が解決しようとする手段 作用 実施例 発明の効果 [概要コ 三端子水晶発振器に関するものであり、電源電圧の低下
でクロック送出の動作を自動停止できる三端子水晶発振
器の提供を目的とし、外部から供給された電源電圧によ
り動作してクロックを外部へ送出する水晶発振回路と、
前記電源電圧の供給により基準電圧を出力する定電圧回
路と、前記電源電圧と基準電圧とを比較する電圧比較回
路と、前記電源電圧が基準電圧を下回ることを示す比較
出力が電圧比較回路から与えられたときに前記クロック
の送出を阻止するゲート回路と、を有する。
[Detailed Description of the Invention] [Table of Contents] Overview Industrial Application Fields Prior Art Problems to be Solved by the Invention Means for Solving the Problems Effects of the Invention [Summary] This relates to a three-terminal crystal oscillator. The purpose of the present invention is to provide a three-terminal crystal oscillator that can automatically stop the clock transmission operation due to a drop in the power supply voltage.
A constant voltage circuit that outputs a reference voltage by supplying the power supply voltage, a voltage comparison circuit that compares the power supply voltage and the reference voltage, and a comparison output that indicates that the power supply voltage is lower than the reference voltage is provided from the voltage comparison circuit. and a gate circuit that prevents transmission of the clock when the clock is activated.

[産業上の利用分野コ 本発明は、三端子の水晶発振器に関する。[Industrial application fields] The present invention relates to a three-terminal crystal oscillator.

この種の水晶発振器はポケットフンピユータなどの携帯
装置に使用されつる。
This type of crystal oscillator is used in portable devices such as pocket computers.

[従来の技術] ポケットコンピュータなどの携帯装置においては三端子
水晶発振器が他の回路素子と共に内蔵のプリント基板に
搭載さ札 三端子水晶発振器に装置内蔵の電池から電源
電圧が供給される。
[Prior Art] In a portable device such as a pocket computer, a three-terminal crystal oscillator is mounted on a built-in printed circuit board together with other circuit elements.Power supply voltage is supplied to the three-terminal crystal oscillator from a battery built into the device.

そして、電源供給ラインにはスイッチが挿入されており
、このスイッチは低電圧動作モードが選択されたときに
開かれる。
A switch is inserted in the power supply line, and this switch is opened when the low voltage operation mode is selected.

その結べ 水晶発振器の動作が停止し、装置の電流消費
量が大幅に抑制される。
As a result, the crystal oscillator stops operating and the current consumption of the device is significantly reduced.

したがって、内蔵電池を交換することなく長期間に亘っ
て携帯装置を使用することが可能となる。
Therefore, it is possible to use the portable device for a long period of time without replacing the built-in battery.

[発明が解決しようとする課題] しかしながら従来においては、基板上に前記スイッチを
搭載し これを低電圧動作モードの選択時に制御するこ
とが必要になるので、装置の製造コストが上昇する。
[Problems to be Solved by the Invention] Conventionally, however, it is necessary to mount the switch on the substrate and control it when selecting the low voltage operation mode, which increases the manufacturing cost of the device.

また、このスイッチのON、OFFにより装置が誤動作
する可能性がある。
Furthermore, the device may malfunction depending on whether this switch is turned on or off.

本発明は上記従来の課題に鑑みてなされたものであり、
その目的は、電源電圧の低下でクロック送出の動作を自
動停止できる三端子水晶発振器を提供することにある。
The present invention has been made in view of the above-mentioned conventional problems,
The purpose is to provide a three-terminal crystal oscillator that can automatically stop clock sending operation when the power supply voltage drops.

[課題を解決するための手段] 上記目的を達成するために、本発明に係る三端子水晶発
振器(18)は第1図のように構成されている。
[Means for Solving the Problems] In order to achieve the above object, a three-terminal crystal oscillator (18) according to the present invention is configured as shown in FIG.

同図において、三端子水晶発振器18の水晶発振回路1
0には外部から電源電圧が供給されており、これにより
水晶発振回路10が動作してその水晶発振回路10から
外部ヘクロックが送出されまた、上記の電源電圧は定電
圧回路12にも供給されており、その定電圧回路12か
らは基準電圧が出力される。
In the figure, a crystal oscillation circuit 1 of a three-terminal crystal oscillator 18 is shown.
0 is supplied with a power supply voltage from the outside, which causes the crystal oscillation circuit 10 to operate and a clock to be sent from the crystal oscillation circuit 10 to the outside.The above power supply voltage is also supplied to the constant voltage circuit 12. The constant voltage circuit 12 outputs a reference voltage.

さらに、上記電源電圧は電圧比較回路14に与えられて
おり、定電圧回路12から出力された基準電圧と比較さ
れる。
Furthermore, the power supply voltage is applied to a voltage comparison circuit 14 and is compared with a reference voltage output from the constant voltage circuit 12.

そして、電圧比較回路14の比較出力はゲート回路18
に与えら札 上記電源電圧が基準電圧を下回ることを示
す比較出力が電圧比較回路14で得られたときに、前記
クロックの送出がゲート回路16により阻止される。
The comparison output of the voltage comparison circuit 14 is output from the gate circuit 18.
When the voltage comparison circuit 14 obtains a comparison output indicating that the power supply voltage is lower than the reference voltage, the gate circuit 16 prevents the clock from being sent.

[作用コ 本発明では、外部から供給されている電源電圧が低下す
ると、クロックの送出動作が自動停止する。
[Operations] In the present invention, when the externally supplied power supply voltage drops, the clock transmission operation is automatically stopped.

[実施例コ 以下、図面に基づいて本発明に係る三端子水晶発振器(
18)の好適な実施例を説明する。
[Example] Hereinafter, a three-terminal crystal oscillator according to the present invention will be described based on the drawings.
A preferred embodiment of 18) will be described.

第2図には本発明が適用された三端子水晶発振器18の
回路構成が示されており、その水晶発振回路10には電
源端子から電源電圧Vccが供給されている。
FIG. 2 shows a circuit configuration of a three-terminal crystal oscillator 18 to which the present invention is applied, and the crystal oscillation circuit 10 is supplied with a power supply voltage Vcc from a power supply terminal.

また、電源端子と接地端子(GND)との間には抵抗1
2a、ダイオード12b、12cを直列接続した回路が
挿入されており、抵抗12aのダイオード12b側で安
定した基準電圧Vrefが得られている。
Also, a resistor 1 is connected between the power supply terminal and the ground terminal (GND).
A circuit in which diodes 2a, diodes 12b, and 12c are connected in series is inserted, and a stable reference voltage Vref is obtained on the diode 12b side of the resistor 12a.

さらに、抵抗20a、20bを直列接続した回路も電源
端子と接地端子との間に挿入されており、それらで電源
電圧Vccを分割した電圧Vin=Vc c @R3/
 (R2+R3)がコンパレータ14の非反転入力に与
えられている。
Furthermore, a circuit in which resistors 20a and 20b are connected in series is also inserted between the power supply terminal and the ground terminal, and the voltage obtained by dividing the power supply voltage Vcc by them is Vin=Vc c @R3/
(R2+R3) is applied to the non-inverting input of the comparator 14.

このコンパレータ14の反転入力には基準電圧Vref
が与えられており、その結六 コンパレータ出力OMが
電源電圧Vccに応じて次のように変化する。
The inverting input of this comparator 14 has a reference voltage Vref.
is given, and the comparator output OM changes as follows depending on the power supply voltage Vcc.

Vin>VrefseeOM=″H” (発振)Vin
<Vref 11 * @OM:″L” (停止)Vi
n=VrefeseOM=:”Z” (トライステート
) そして、コンパレータ出力OMはNANDゲート16に
与えられており、水晶発振回路10で得られたクロック
はこのNAND 16を介して出力端子(OUT)から
外部へ送出される。
Vin>VrefseeOM=“H” (oscillation) Vin
<Vref 11 * @OM:″L” (Stop) Vi
n=VrefeseOM=:"Z" (tri-state) The comparator output OM is given to the NAND gate 16, and the clock obtained from the crystal oscillation circuit 10 is externally sent from the output terminal (OUT) via this NAND 16. sent to.

以上のように本実施例の三端子水晶発振器18が構成さ
れているので、通常の電源電圧Vccが外部から供給さ
れているときには、電圧Vinが基準電圧Vrefを下
回ることはなく(Vin>Vref)、コンパレータ1
4の出力OMが”H”となる。
Since the three-terminal crystal oscillator 18 of this embodiment is configured as described above, when the normal power supply voltage Vcc is supplied from the outside, the voltage Vin will not fall below the reference voltage Vref (Vin>Vref). , comparator 1
The output OM of No. 4 becomes "H".

このため、水晶発振回路10で得られたクロックはNA
NDゲート16を介して出力端子から外部へ送出される
Therefore, the clock obtained by the crystal oscillator circuit 10 has a NA
It is sent out from the output terminal via the ND gate 16.

また、前述の低電圧動作モードが選択された場合には、
電源電圧Vccが低下して電圧Vinが基準電圧Vre
fを下回り(Vin<Vref)、コンパレータ14の
出力OMが”L”となる。
Additionally, if the aforementioned low voltage operation mode is selected,
The power supply voltage Vcc decreases and the voltage Vin becomes the reference voltage Vre.
f (Vin<Vref), the output OM of the comparator 14 becomes "L".

これにより、NANDゲート16が閉じろ汰水晶発振回
路10で得られたクロックの送出が阻止さ法 出力は”
H″固定なる。
This closes the NAND gate 16 and prevents the output of the clock obtained by the crystal oscillator circuit 10.
H″ is fixed.

以上のように本実施例においては、低電圧動作モードが
選択されて電源電圧Vccが低下すると、クロックの送
出動作が自動停止する。
As described above, in this embodiment, when the low voltage operation mode is selected and the power supply voltage Vcc decreases, the clock transmission operation is automatically stopped.

したがって、基板上にスイッチを搭載してこれを低電圧
動作モードの選択時に制御することが不要となる。
Therefore, it is not necessary to mount a switch on the board and control it when selecting the low voltage operation mode.

このため、内蔵電池を交換することなく長期間に亘って
使用できる携帯装置(ポケットコンピュータなど)をよ
り安価に製造することが可能となる。
Therefore, it becomes possible to manufacture at a lower cost a portable device (such as a pocket computer) that can be used for a long period of time without replacing the built-in battery.

[発明の効果コ 以上説明したように本発明によれば、電源電圧の低下で
クロックの送出動作が自動停止するので、三端子水晶発
振器を使用した装置の製造コストを引き下げることが可
能となる。
[Effects of the Invention] As explained above, according to the present invention, the clock transmission operation is automatically stopped when the power supply voltage decreases, so that it is possible to reduce the manufacturing cost of a device using a three-terminal crystal oscillator.

【図面の簡単な説明】[Brief explanation of the drawing]

第1図は発明の原理説明A 第2図は実施例の回路臥 である。 10 ・ ・ 12a  拳 12b。 14 @°・ 18 ・ ・  0 al Vcc  ・ Vref ・水晶発振回路 ・・抵抗 12c・・・ダイオード ・コンパレータ ・NANDゲート ・三端子水晶発振器 20b壷・・抵抗 ・・電源電圧 ・・・基準電圧 Figure 1 is an explanation of the principle of the invention A Figure 2 shows the circuit diagram of the embodiment. It is. 10・・ 12a Fist 12b. 14 @°・ 18 ・・  0 al Vcc ・ Vref ・Crystal oscillation circuit ··resistance 12c...diode ·comparator ・NAND gate ・Three-terminal crystal oscillator 20b jar...resistance ··Power-supply voltage ...Reference voltage

Claims (1)

【特許請求の範囲】 外部から供給された電源電圧により動作してクロックを
外部へ送出する水晶発振回路(10)と、前記電源電圧
の供給により基準電圧を出力する定電圧回路(12)と
、 前記電源電圧と基準電圧とを比較する電圧比較回路(1
4)と、 前記電源電圧が基準電圧を下回ることを示す比較出力が
電圧比較回路(14)から与えられたときに前記クロッ
クの送出を阻止するゲート回路(16)と、 を有する、ことを特徴とする三端子水晶発振器。
[Scope of Claims] A crystal oscillation circuit (10) that operates using an externally supplied power supply voltage and sends a clock to the outside; a constant voltage circuit (12) that outputs a reference voltage by supplying the power supply voltage; A voltage comparison circuit (1) that compares the power supply voltage and the reference voltage.
4); and a gate circuit (16) that blocks transmission of the clock when a comparison output indicating that the power supply voltage is lower than a reference voltage is given from the voltage comparison circuit (14). A three-terminal crystal oscillator.
JP2177085A 1990-07-04 1990-07-04 Three-terminal crystal oscillator Pending JPH0470912A (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP2177085A JPH0470912A (en) 1990-07-04 1990-07-04 Three-terminal crystal oscillator

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2177085A JPH0470912A (en) 1990-07-04 1990-07-04 Three-terminal crystal oscillator

Publications (1)

Publication Number Publication Date
JPH0470912A true JPH0470912A (en) 1992-03-05

Family

ID=16024867

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2177085A Pending JPH0470912A (en) 1990-07-04 1990-07-04 Three-terminal crystal oscillator

Country Status (1)

Country Link
JP (1) JPH0470912A (en)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
EP0977144A1 (en) * 1998-07-29 2000-02-02 Siemens Aktiengesellschaft Data carrier with a lockable clock signal and method for generating a clock signal in a data carrier
US20150222741A1 (en) * 2014-02-05 2015-08-06 Lg Electronics Inc. Mobile terminal and method of controlling therefor

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
EP0977144A1 (en) * 1998-07-29 2000-02-02 Siemens Aktiengesellschaft Data carrier with a lockable clock signal and method for generating a clock signal in a data carrier
US20150222741A1 (en) * 2014-02-05 2015-08-06 Lg Electronics Inc. Mobile terminal and method of controlling therefor
US9467551B2 (en) * 2014-02-05 2016-10-11 Lg Electronics Inc. Mobile terminal and method of controlling therefor

Similar Documents

Publication Publication Date Title
US4956618A (en) Start-up circuit for low power MOS crystal oscillator
US6335648B1 (en) Circuit using internal pull-up/pull-down resistor during reset
KR930001402B1 (en) Oscillator circuit
US5325074A (en) Oscillator with supply voltage changeover according to activated and disabled states of a microcomputer
JPH0470912A (en) Three-terminal crystal oscillator
US7876000B2 (en) Power path control circuit
US5101178A (en) Crystal oscillator having frequency adjustment responsive to power supply voltage
JPH0519911A (en) Power supply circuit
JPH01191064A (en) Voltage detecting circuit
JPH11133069A (en) Voltage monitoring circuit
CN209911860U (en) Voltage stabilizing circuit and electronic equipment
KR930002080Y1 (en) Driving circuit of solenoid for cardreader
JPS6134634B2 (en)
JPS63124731A (en) Charger of secondary battery in electronic equipment
JPH03178525A (en) Power-on reset circuit
JPH0267002A (en) Oscillation circuit
KR930003907Y1 (en) Stabilization circuit of power source control relay
JPH0719917Y2 (en) Automotive power supply IC
JPH07154923A (en) Method for controlling dark current reduction
JPS6260437A (en) Power source backup circuit
TW202412431A (en) Power management system and unit
KR20040102036A (en) A power-down scheme for an integrated circuit
JP2000267742A (en) Power source circuit for integrated circuit
JPS644289Y2 (en)
JPS5897719A (en) Power supply circuit