JPH0441422Y2 - - Google Patents

Info

Publication number
JPH0441422Y2
JPH0441422Y2 JP15920886U JP15920886U JPH0441422Y2 JP H0441422 Y2 JPH0441422 Y2 JP H0441422Y2 JP 15920886 U JP15920886 U JP 15920886U JP 15920886 U JP15920886 U JP 15920886U JP H0441422 Y2 JPH0441422 Y2 JP H0441422Y2
Authority
JP
Japan
Prior art keywords
ringing
clock signal
master
signal
slave
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired
Application number
JP15920886U
Other languages
Japanese (ja)
Other versions
JPS6368092U (en
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed filed Critical
Priority to JP15920886U priority Critical patent/JPH0441422Y2/ja
Publication of JPS6368092U publication Critical patent/JPS6368092U/ja
Application granted granted Critical
Publication of JPH0441422Y2 publication Critical patent/JPH0441422Y2/ja
Expired legal-status Critical Current

Links

Landscapes

  • Alarm Systems (AREA)

Description

【考案の詳細な説明】 A 産業上の利用分野 本考案は、システムの異常を鳴動によつて報知
する鳴動装置、特に2重化したデユアル型鳴動装
置に関するものである。
[Detailed Description of the Invention] A. Field of Industrial Application The present invention relates to a ringing device that notifies an abnormality in a system by ringing, and particularly to a dual-type ringing device.

B 考案の概要 本考案は、システムの異常時に鳴動音を発生す
るデユアル型鳴動装置において、 マスター及びスレイブに機能分類し、その間に
両方のクロツク信号を同期させるための回路を設
けることにより、 スレイブ側のクロツクをマスター側に同期させ
て音ずれのない鳴動音を発生させるようにしたも
のである。
B. Overview of the invention This invention is a dual-type ringing device that generates a ringing sound when a system abnormality occurs. By classifying the functions into master and slave, and providing a circuit between them to synchronize the clock signals of both, the slave side The clock is synchronized with the master side to generate a ringing sound without any sound lag.

C 従来の技術 システムの故障を検出し、その旨を報知する場
合、鳴動装置を2重化して、いわゆるデユアルシ
ステムとして信頼性の向上を図ることがある。そ
の場合、第4図に示すように鳴動指令S1,S2を鳴
動信号発生部1A及び1Bに付与して鳴動部2A
及び2Bを作動させ、それによりシステムの信頼
性を高めている。
C. Prior Art When detecting a failure in a system and notifying the user of the failure, the ringing device may be duplicated to improve reliability as a so-called dual system. In that case , as shown in FIG .
and 2B, thereby increasing the reliability of the system.

D 考案が解決しようとする問題点 しかし、このような構成とした場合には個々に
鳴動信号発生部1A,1Bを持つ必要があるた
め、発生部1A,1Bにおける鳴動指令のトリガ
ータイミングの違い、あるいは鳴動信号発生部1
A,1Bの信号発生用クロツク信号のずれにより
鳴動信号にずれが生じ、鳴動部2A,2Bの発生
音にずれを生じることがある。
D Problems to be solved by the invention However, with such a configuration, it is necessary to have separate ringing signal generators 1A and 1B, so there is a difference in the trigger timing of the ringing command between the generators 1A and 1B. Or the ringing signal generator 1
A deviation in the signal generation clock signals of the ringers 2A and 1B may cause a deviation in the ringing signal, which may cause a deviation in the sounds generated by the ringing sections 2A and 2B.

本考案の目的は、鳴動部の発生音にずれのない
装置を提供することにある。
An object of the present invention is to provide a device that does not cause any deviation in the sound generated by the ringing section.

E 問題点を解決するための手段 本考案は、二重化された鳴動装置の一方及び他
方を夫々マスター鳴動装置及びスレーブ鳴動装置
とし、 マスター側のクロツク信号の発生時にこれにス
レーブ側のクロツク信号を同期させる同期回路を
設けてなるものである。
E. Means for solving the problem The present invention uses one and the other of the duplicated ringing devices as a master ringing device and a slave ringing device, respectively, and synchronizes the clock signal on the slave side with this when the clock signal on the master side is generated. It is equipped with a synchronization circuit that allows

F 作用 マスター鳴動装置のクロツク信号の発生時に
は、同期回路によりスレーブ鳴動装置にてマスタ
ー側のクロツク信号に同期したクロツク信号が発
生する。従つてマスター側及びスレーブ側の各鳴
動信号は互に同期しているので鳴動音にずれを生
じない。マスター鳴動装置に異常が生じてマスタ
ー側のクロツク信号が消失したときには、スレー
ブ側にて独自にクロツク信号が発生し、これによ
りスレーブ側の鳴動部から鳴動音が発生する。
F. Effect When the clock signal of the master ringer is generated, the synchronization circuit generates a clock signal in synchronization with the master side clock signal in the slave ringer. Therefore, the respective ringing signals on the master side and the slave side are synchronized with each other, so that no deviation occurs in the ringing sounds. When an abnormality occurs in the master ringing device and the clock signal on the master side disappears, the slave side generates its own clock signal, which causes the ringing section on the slave side to generate a ringing sound.

G 実施例 第1図は本考案の一実施例を示すもので、一方
の鳴動装置10は鳴動信号発生部11と鳴動部1
2を有する。また、他方の鳴動装置20も鳴動信
号発生部21と鳴動部22を有する。両鳴動装置
10,20は鳴動指令S1またはS2を受けて動作す
る。
G. Embodiment FIG. 1 shows an embodiment of the present invention, in which one of the ringing devices 10 includes a ringing signal generating section 11 and a ringing section 1.
It has 2. Further, the other ringing device 20 also includes a ringing signal generating section 21 and a ringing section 22. Both ringing devices 10 and 20 operate upon receiving the ringing command S 1 or S 2 .

本実施例では、一方の鳴動装置10をマスター
鳴動装置、他方の鳴動装置20をスレイブ鳴動装
置とし、マスター側の鳴動信号発生部11からス
レイブ側の鳴動信号発生部21へマスタークロツ
ク信号(または同期信号)を付与して、鳴動部1
2,22を同期動作させるようにしている。その
回路構成を第2図に示す。
In this embodiment, one of the ringing devices 10 is used as a master ringing device, and the other ringing device 20 is used as a slave ringing device, and a master clock signal (or by adding a synchronization signal) to the ringer 1.
2 and 22 are operated synchronously. The circuit configuration is shown in FIG.

第2図において、31はその発振周波数が鳴動
させるためのクロツク信号の周波数の4,8,16
倍等の発振器、32はこの発振器31の出力パル
スをカウントするカウンタ、33は前記発振器3
1の出力パルスをサンプリングクロツクとして入
力されると共に、マスター側のクロツク信号発生
部30よりのマスタークロツク信号を入力とする
シフトレジスタ、34はこのシフトレジスタ33
の出力パルスの立上り点を検出し、その出力を前
記カウンタ32にリセツト信号として送出する判
定回路である。この例では、前記カウンタ32及
び発振器31によりスレーブ側のクロツク信号発
生部が構成され、また発振器31、シフトレジス
タ33及び判定回路34により同期回路が構成さ
れる。
In Fig. 2, 31 is the frequency of the clock signal for ringing, which is 4, 8, 16.
32 is a counter for counting the output pulses of the oscillator 31; 33 is the oscillator 3;
A shift register 34 receives the output pulse of 1 as a sampling clock and also receives the master clock signal from the clock signal generator 30 on the master side.
This is a determination circuit that detects the rising point of the output pulse and sends its output to the counter 32 as a reset signal. In this example, the counter 32 and the oscillator 31 constitute a clock signal generation section on the slave side, and the oscillator 31, the shift register 33, and the determination circuit 34 constitute a synchronization circuit.

次に、動作について述べる。鳴動指令S1,S2
出ると、これをトリガーとしてクロツク信号発生
部30からマスタークロツク信号がスレイブ側の
鳴動信号発生部21へ送出される。この信号がシ
フトレジスタ33に加わるとその立上りが検出さ
れ、カウンタ32にリセツト信号が加わる。これ
により、カウンタ32にクロツク信号が発生す
る。マスター側のクロツク信号とスレーブ側のク
ロツク信号とのずれは第3図に示すようにサンプ
リングクロツクの周期内となる。従つて、鳴動部
12,22が同期し鳴動音にずれはなくなる。
Next, the operation will be described. When the ringing commands S 1 and S 2 are issued, the master clock signal is sent from the clock signal generating section 30 to the ringing signal generating section 21 on the slave side using this as a trigger. When this signal is applied to the shift register 33, its rising edge is detected and a reset signal is applied to the counter 32. This generates a clock signal in the counter 32. The deviation between the clock signal on the master side and the clock signal on the slave side is within the period of the sampling clock, as shown in FIG. Therefore, the ringing units 12 and 22 are synchronized and there is no deviation in the ringing sounds.

ところで、マスター側に異常がある場合は、マ
スター側からスレイブ側へクロツク信号が送出さ
れない。このため、マスター側のクロツク信号の
立上り判定回路34が動作せず、カウンタ32は
発振器31の出力パルスをカウントし、基本的に
はマスター側と同一周波数のクロツクを出力す
る。この自己クロツクにより鳴動部22が動作す
る。
By the way, if there is an abnormality on the master side, no clock signal is sent from the master side to the slave side. Therefore, the clock signal rise judgment circuit 34 on the master side does not operate, and the counter 32 counts the output pulses of the oscillator 31 and basically outputs a clock having the same frequency as that on the master side. This self-clock causes the ringer 22 to operate.

なお、スレイブ側に異常がある場合は、マスタ
ー側は影響を受けないため、鳴動指令があると、
鳴動信号発生部11に鳴動信号が生じ、鳴動部1
2が働いて鳴動音が発生する。
In addition, if there is an abnormality on the slave side, the master side will not be affected, so if there is a ringing command,
A ringing signal is generated in the ringing signal generating section 11, and the ringing section 1
2 works and a ringing sound is generated.

H 考案の効果 以上のように本考案によれば、2重化した鳴動
装置の一方をマスター、他方をスレイブとし、マ
スター側からスレイブ側にクロツク信号(あるい
は同期信号)を送つて同期させるようにしたの
で、2台の鳴動部から音ずれのない鳴動音を発生
させることが可能となる。しかも、システムの2
重化の効果を維持できる。
H. Effects of the invention As described above, according to the invention, one of the duplicated ringing devices is designated as the master and the other as the slave, and a clock signal (or synchronization signal) is sent from the master side to the slave side for synchronization. Therefore, it is possible to generate ringing sounds without sound deviation from the two ringing units. Moreover, system 2
You can maintain the effect of weight gain.

【図面の簡単な説明】[Brief explanation of the drawing]

第1図は本考案に係る鳴動装置の一実施例を示
すブロツク図、第2図は同実施例における同期回
路のブロツク図、第3図は同期動作を説明するた
めの波形図、第4図は従来例を示すブロツク図で
ある。 10……マスター側鳴動装置、11……鳴動信
号発生部、12……鳴動部、20……スレイブ側
鳴動装置、21……鳴動信号発生部、22……鳴
動部、31……発振器、32……カウンタ、33
……シフトレジスタ、34……立上り判定回路。
Fig. 1 is a block diagram showing an embodiment of the ringing device according to the present invention, Fig. 2 is a block diagram of a synchronous circuit in the same embodiment, Fig. 3 is a waveform diagram for explaining the synchronous operation, and Fig. 4. 1 is a block diagram showing a conventional example. DESCRIPTION OF SYMBOLS 10... Master side ringing device, 11... Ringing signal generation part, 12... Ringing part, 20... Slave side ringing device, 21... Ringing signal generation part, 22... Ringing part, 31... Oscillator, 32 ...Counter, 33
...Shift register, 34...Rise determination circuit.

Claims (1)

【実用新案登録請求の範囲】 鳴動指令をトリガーとして、クロツク信号発生
部からのクロツク信号にもとずいてパルス列より
なる鳴動信号を発生する鳴動信号発生部と前記鳴
動信号により鳴動する鳴動部とを備えた鳴動装置
を二重化したものにおいて、 二重化された鳴動装置の一方及び他方を夫々マ
スター鳴動装置及びスレーブ鳴動装置とし、 マスター側のクロツク信号の発生時にこれにス
レーブ側のクロツク信号を同期させる同期回路を
設け、 マスター側のクロツク信号の消失時には、スレ
ーブ側のクロツク信号発生部から独自にクロツク
信号が発生することを特徴とするデユアル型鳴動
装置。
[Claims for Utility Model Registration] A ringing signal generating section that uses a ringing command as a trigger to generate a ringing signal consisting of a pulse train based on a clock signal from a clock signal generating section, and a ringing section that rings based on the ringing signal. A synchronization circuit that synchronizes a clock signal on the slave side with a clock signal on the master side when a clock signal on the master side is generated, in which one and the other of the duplicated ringers are used as a master ringer and a slave ringer, respectively. A dual-type ringing device characterized in that when the clock signal on the master side disappears, a clock signal is generated independently from the clock signal generating section on the slave side.
JP15920886U 1986-10-17 1986-10-17 Expired JPH0441422Y2 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP15920886U JPH0441422Y2 (en) 1986-10-17 1986-10-17

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP15920886U JPH0441422Y2 (en) 1986-10-17 1986-10-17

Publications (2)

Publication Number Publication Date
JPS6368092U JPS6368092U (en) 1988-05-07
JPH0441422Y2 true JPH0441422Y2 (en) 1992-09-29

Family

ID=31083424

Family Applications (1)

Application Number Title Priority Date Filing Date
JP15920886U Expired JPH0441422Y2 (en) 1986-10-17 1986-10-17

Country Status (1)

Country Link
JP (1) JPH0441422Y2 (en)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US9139663B2 (en) 2007-02-19 2015-09-22 Marine Polymer Technologies, Inc. Hemostatic compositions and therapeutic regimens
US9198928B2 (en) 2010-04-15 2015-12-01 Marine Polymer Technologies, Inc. Anti-bacterial applications of poly-N-acetylglucosamine nanofibers

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US9139663B2 (en) 2007-02-19 2015-09-22 Marine Polymer Technologies, Inc. Hemostatic compositions and therapeutic regimens
US9139664B2 (en) 2007-02-19 2015-09-22 Marine Polymer Technologies, Inc. Hemostatic compositions and therapeutic regimens
US9198928B2 (en) 2010-04-15 2015-12-01 Marine Polymer Technologies, Inc. Anti-bacterial applications of poly-N-acetylglucosamine nanofibers

Also Published As

Publication number Publication date
JPS6368092U (en) 1988-05-07

Similar Documents

Publication Publication Date Title
KR840004282A (en) Synchronous circuit
JPH0433056B2 (en)
ATE79680T1 (en) PHASE DETECTOR.
CA2084364A1 (en) Synchronous circuit
JPH0441422Y2 (en)
JPH01268220A (en) Pulse generation circuit
SU1335996A1 (en) Follow-up frequency multiplier
JPH03120127U (en)
SU1571755A1 (en) Device for controlling switching of redundant generators
RU1830531C (en) Device for subtraction of sequences of two pulse trains
JPH02113851U (en)
KR910008966A (en) Horizontal synchronous pulse measuring circuit
JPS63118647U (en)
JPH0216680U (en)
SU415705A1 (en)
JPS6326129U (en)
SU993327A1 (en) Device for indication of synchronism of acoustic accompaniment of motion-picture film
JPS61189624U (en)
JPH03123338U (en)
JPH0271638A (en) Timing signal generator
JPS63199390U (en)
JPH03289711A (en) Synchronizing circuit for digital signal
JPH063902B2 (en) External timing pull-in method
JPS5973882U (en) Horizontal scanning section detection circuit
JPH05327684A (en) Timing circuit and television signal processing unit