JPH04346409A - Laminated ceramic capacitor and chip fuse - Google Patents

Laminated ceramic capacitor and chip fuse

Info

Publication number
JPH04346409A
JPH04346409A JP11970391A JP11970391A JPH04346409A JP H04346409 A JPH04346409 A JP H04346409A JP 11970391 A JP11970391 A JP 11970391A JP 11970391 A JP11970391 A JP 11970391A JP H04346409 A JPH04346409 A JP H04346409A
Authority
JP
Japan
Prior art keywords
capacitor
fuse
value
electrode
ceramic capacitor
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP11970391A
Other languages
Japanese (ja)
Inventor
Koji Amano
天野 弘司
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Rohm Co Ltd
Original Assignee
Rohm Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Rohm Co Ltd filed Critical Rohm Co Ltd
Priority to JP11970391A priority Critical patent/JPH04346409A/en
Publication of JPH04346409A publication Critical patent/JPH04346409A/en
Pending legal-status Critical Current

Links

Abstract

PURPOSE:To obtain a small-sized laminated ceramic capacitor with a fuse, which is not cut by fusing without deterioration in electric characteristics with which the burning of other circuit element can be prevented by limiting an excessive current. CONSTITUTION:In the laminated ceramic capacitor consisting of a dielectric ceramic layer 1, a plurality of inner electrode layers 2 which are formed between the above-mentioned dielectric ceramic layers 1, and outer electrodes 3 to be connected to the aforesaid inner electrode layers 2, a positive characteristics thermistor element 4, with which resistance value is suddenly increased against temperature rise, is constituted in such a manner that the thermistor element 4 is interposed the inner electrode layer 2 and the outer electrode 3. Even when the inside of the capacitor is turned into a short-circuited state, the value of resistance suddenly increases by the temperature rise due to the power loss on the thermistor element 4, and the value of short-circuit current is subjected to restriction. Also, a chip fuse element is constituted using the thermistor element.

Description

【発明の詳細な説明】[Detailed description of the invention]

【0001】0001

【産業上の利用分野】この発明は、積層セラミックコン
デンサのうち、ヒューズ機能を有するコンデンサに関す
る。
BACKGROUND OF THE INVENTION 1. Field of the Invention The present invention relates to a multilayer ceramic capacitor having a fuse function.

【0002】0002

【従来の技術】小型で大容量の積層セラミックコンデン
サを指向すると、誘電体層などを薄層化する必要がある
。しかし、層間を薄くすると、今度は対向電極間のショ
ートによる焼損事故の危険性が増加することになる。 そこで、コンデンサの対向電極間がショートしても周辺
機器に大電流が流れないよう、コンデンサにいわゆるヒ
ューズ機能が必要となる。かかる要請に基づき、従来よ
り種々のヒューズ機能付きコンデンサが提案されており
、図7から図10はこれらのコンデンサを図示したもの
である。
2. Description of the Related Art In order to create a small-sized, large-capacity multilayer ceramic capacitor, it is necessary to make dielectric layers and the like thinner. However, if the interlayer thickness is made thinner, the risk of burnout due to short circuit between opposing electrodes increases. Therefore, the capacitor must have a so-called fuse function to prevent a large current from flowing to peripheral devices even if a short occurs between the opposing electrodes of the capacitor. Based on such demands, various types of capacitors with fuse functions have been proposed in the past, and FIGS. 7 to 10 illustrate these capacitors.

【0003】図7は、外部端子にヒューズを設けたコン
デンサを示したものであり、誘電体51と、内部電極5
2と、外部電極53とで構成されるコンデンサにおいて
、外部電極53の表面部に熱により溶断する部材54を
接続したものである(特願昭59─169648)。 図8のコンデンサは、片側の内部電極55の取り出し部
を細くし、幅の狭い外部端子56を形成し、同じように
形成している他の端子57との間に溶断性ヒューズ58
を取り付けている(特願昭60─115026)。
FIG. 7 shows a capacitor with a fuse provided at the external terminal, which includes a dielectric 51 and an internal electrode 5.
In this capacitor, a member 54 which melts due to heat is connected to the surface of the external electrode 53 (Japanese Patent Application No. 59-169648). In the capacitor shown in FIG. 8, the lead-out portion of the internal electrode 55 on one side is made thin to form a narrow external terminal 56, and a fusible fuse 58 is connected between the external terminal 56 and the other terminal 57 formed in the same manner.
(Patent application 1986-115026).

【0004】図9のコンデンサは、通常2か所に形成す
る外部端子59の間に他の外部端子60を設け、両端子
間にヒューズ61を付けている(特願昭59─1696
47)。図10のコンデンサは、内部電極62と外部電
極63の接合部分に溶断性ヒューズ64を形成している
(特願昭62─12633)。
In the capacitor shown in FIG. 9, another external terminal 60 is provided between two external terminals 59, and a fuse 61 is attached between both terminals.
47). The capacitor shown in FIG. 10 has a fusible fuse 64 formed at the junction between the internal electrode 62 and the external electrode 63 (Japanese Patent Application No. 12633/1986).

【0005】[0005]

【発明が解決しようとする課題】上記した従来のコンデ
ンサは、それぞれ熱により溶断するヒューズを用いてい
るが、全て実質的には実用性が乏しいと考えられる。す
なわち、図7の場合は、ヒューズ部54の全体が一体的
に溶断して電流を遮断することが事実上あり得ないので
実用性がない。
The conventional capacitors described above each use a fuse that melts due to heat, but all of them are considered to have little practical use. That is, in the case of FIG. 7, it is practically impossible for the entire fuse portion 54 to blow out in one piece to cut off the current, so it is not practical.

【0006】また、図8図9の構成のコンデンサでは小
型化が図れず、むりに小型化すれば他の部品との接触の
おそれが生じる。特に、そのコンデンサがチップ型素子
の場合なら、その大きさから考えて図8図9のものは実
現が不可能となる。さらに、図10のコンデンサにつき
検討すると、内部電極と外部電極は、最低でも1150
度程度の温度で焼結するのであるから、(通常のヒュー
ズなら、この温度で溶けてしまい)この構成では実用性
のあるヒューズが作れないと考えられる。
Further, the capacitor having the structure shown in FIGS. 8 and 9 cannot be made smaller, and if it is made too small, there is a risk of contact with other parts. Particularly, if the capacitor is a chip type element, the configurations shown in FIGS. 8 and 9 cannot be realized due to its size. Furthermore, considering the capacitor in FIG. 10, the internal and external electrodes are at least 1150
Since it is sintered at a temperature of about 30°F (normal fuses would melt at this temperature), it is thought that it would not be possible to make a practical fuse with this configuration.

【0007】本発明はかかる問題点を解決するため、ヒ
ューズ機能を有する小型の積層セラミックコンデンサで
あって、ヒューズ機能部分に溶断性がないものを提供す
ることを目的とする。また過電流を制限して他の回路素
子の焼損などを防止する機能を有した、回路素子を提供
することを目的とする。
SUMMARY OF THE INVENTION In order to solve these problems, it is an object of the present invention to provide a small-sized multilayer ceramic capacitor having a fuse function, the fuse function part of which is not blown. Another object of the present invention is to provide a circuit element that has a function of limiting overcurrent and preventing burnout of other circuit elements.

【0008】[0008]

【課題を解決するための手段】上記の目的を達成するた
め、請求項1のヒューズ機能付き積層セラミックコンデ
ンサは、誘電体セラミック層と、その誘電体セラミック
層の間に複数形成される内部電極層と、この内部電極層
に接続される外部電極とからなる積層セラミックコンデ
ンサにおいて、温度上昇に対して急激に抵抗値を増加さ
せる正特性感温抵抗素子を、内部電極層と外部電極間に
形成する構成にした。
[Means for Solving the Problems] In order to achieve the above object, a multilayer ceramic capacitor with a fuse function according to claim 1 is provided with a dielectric ceramic layer and a plurality of internal electrode layers formed between the dielectric ceramic layers. In a multilayer ceramic capacitor consisting of an external electrode connected to the internal electrode layer, a positive temperature sensitive resistance element whose resistance value rapidly increases as the temperature rises is formed between the internal electrode layer and the external electrode. I configured it.

【0009】また、請求項2のチップヒューズ素子は、
正特性感温抵抗素子を用いたヒューズ素子であって、予
め設定された電流値を越えると、自らの抵抗値を急激に
増加させ、このことで自らの電流値を所定の値に制限す
る素子により構成した。
Furthermore, the chip fuse element according to claim 2 comprises:
A fuse element using a positive temperature-sensitive resistance element, which rapidly increases its own resistance value when a preset current value is exceeded, thereby limiting its own current value to a predetermined value. It was constructed by

【0010】0010

【作用】請求項1に係るコンデンサが常温で動作してい
る場合(誘電体セラミックが絶縁体として正常に作用し
ている場合)は、正特性感温抵抗素子の抵抗値等が小さ
いのでコンデンサ素子としての特性に影響を与えない。 ところが、この正特性感温抵抗素子は、その温度が上昇
すると急激に抵抗値が増加する特性のものを使用してい
る。そのため、例えばコンデンサの絶縁劣化などのため
外部両端子間が短絡状態になると、この正特性感温抵抗
素子での電力損失によって、その温度が増加して抵抗値
が急激に増加することになる。すると、この絶縁劣化と
なったコンデンサの短絡電流は、正特性感温抵抗素子の
抵抗値で制限されることになり他の回路素子が焼損する
等の事故を防止する。尚、P.C.Tセラミックはキュ
リー点を境にして電気比抵抗が立ち上がるのであるが、
このキュリー点はP.C.Tセラミックの製法により任
意に設定出来るので、本願発明に係るコンデンサのヒュ
ーズ機能は任意の特性に設定出来る。
[Operation] When the capacitor according to claim 1 operates at room temperature (when the dielectric ceramic functions normally as an insulator), the resistance value of the positive temperature sensitive resistance element is small, so the capacitor element does not affect the characteristics of the product. However, the positive temperature sensitive resistance element used has a characteristic that the resistance value increases rapidly as the temperature rises. Therefore, if a short circuit occurs between the external terminals due to insulation deterioration of the capacitor, for example, the power loss in the positive temperature sensitive resistance element causes its temperature to increase and its resistance value to rapidly increase. Then, the short-circuit current of the capacitor whose insulation has deteriorated is limited by the resistance value of the positive temperature sensitive resistance element, thereby preventing accidents such as burnout of other circuit elements. Furthermore, P. C. The electrical resistivity of T-ceramic rises at the Curie point, but
This Curie point is P. C. Since the fuse function of the capacitor according to the present invention can be set arbitrarily depending on the manufacturing method of the T-ceramic, the fuse function of the capacitor according to the present invention can be set to any desired characteristic.

【0011】また、請求項2に係るチップヒューズ素子
も請求項1の場合と同じ特性の正特性感温抵抗素子を用
いている。従って、常温では、このチップヒューズ素子
が低抵抗の素子として動作するが、(他の回路素子等の
短絡のため、)回路に大電流が流れると、チップヒュー
ズ素子の温度が高まり、急激にその抵抗値が増加する。 そのため、チップヒューズ素子及び他の回路素子の電流
値が制限されることになり、結局これらの素子の焼損な
ども防止される。
The chip fuse element according to the second aspect also uses a positive temperature sensitive resistance element having the same characteristics as the one according to the first aspect. Therefore, at room temperature, this chip fuse element operates as a low-resistance element, but when a large current flows through the circuit (due to a short circuit in another circuit element, etc.), the temperature of the chip fuse element rises, and the temperature rapidly increases. Resistance value increases. Therefore, the current value of the chip fuse element and other circuit elements is limited, and burnout of these elements is eventually prevented.

【0012】0012

【実施例】図1は本発明の一実施例であるヒューズ機能
付き積層セラミックコンデンサの全体図を示したもので
ある。図2は図1のコンデンサのA−A断面図である。 図3は図2の一部、すなわち、外部電極の付近を拡大し
た断面図である。図2に則してこのコンデンサの構成を
説明すると、このコンデンサは、複数の誘電体セラミッ
ク層1の間に3層の内部電極層2を設け、この内部電極
層2を外部電極3と接続している。そして、この両外部
端子間の静電容量を利用している。ところで、外部電極
3は、詳細には図3の構成になっており、内部電極層は
、右側でP.T.Cセラミック部4と接続され、そのP
.T.Cセラミック部4はAgまたはAg/Pd電極5
と接続され、これがNiメッキ6で覆われている。そし
て、Niメッキ6の表面はSn又はハンダメッキ7がさ
れている。一方、このコンデンサの左側はP.T.Cセ
ラミック部を設けないで、内部電極2とAgまたはAg
/Pd電極5とを接続している。
DESCRIPTION OF THE PREFERRED EMBODIMENTS FIG. 1 shows an overall view of a multilayer ceramic capacitor with a fuse function, which is an embodiment of the present invention. FIG. 2 is a sectional view taken along line AA of the capacitor shown in FIG. FIG. 3 is an enlarged cross-sectional view of a part of FIG. 2, that is, the vicinity of the external electrode. The structure of this capacitor will be explained with reference to FIG. 2. This capacitor has three internal electrode layers 2 between a plurality of dielectric ceramic layers 1, and connects this internal electrode layer 2 to an external electrode 3. ing. The capacitance between these two external terminals is then utilized. By the way, the external electrode 3 has the structure shown in FIG. 3 in detail, and the internal electrode layer has a P. on the right side. T. C is connected to the ceramic part 4, and its P
.. T. C ceramic part 4 has Ag or Ag/Pd electrode 5
This is covered with Ni plating 6. The surface of the Ni plating 6 is coated with Sn or solder plating 7. On the other hand, the left side of this capacitor is P. T. C Without providing a ceramic part, the internal electrode 2 and Ag or Ag
/Pd electrode 5 is connected.

【0013】図4は本発明の別の一実施例を示したもの
であり、図3のコンデンサとは製法が一部異なるものを
示している。その構成を説明すると、複数の誘電体セラ
ミック層1の間に3層の内部電極層2を設け、この内部
電極層2を外部電極部と接続している。この点は図3の
コンデンサと同じであるが、外部電極部は異なっている
。すなわち、左の外部電極は薄膜電極8で構成されるが
、右側では内部電極層2が、まず第一の薄膜電極8−1
と接続され、その薄膜電極8−1は第二の薄膜電極8−
2とハンダ部9により接合される。そして、第二の薄膜
電極8−2と第三の薄膜電極8−3との間にP.T.C
セラミック部4が設けられている。
FIG. 4 shows another embodiment of the present invention, in which the manufacturing method is partially different from that of the capacitor shown in FIG. To explain its structure, three internal electrode layers 2 are provided between a plurality of dielectric ceramic layers 1, and the internal electrode layers 2 are connected to an external electrode section. This point is the same as the capacitor shown in FIG. 3, but the external electrode portion is different. That is, the left external electrode is composed of the thin film electrode 8, while the right internal electrode layer 2 is composed of the first thin film electrode 8-1.
The thin film electrode 8-1 is connected to the second thin film electrode 8-
2 and the solder portion 9. There is a P. between the second thin film electrode 8-2 and the third thin film electrode 8-3. T. C
A ceramic part 4 is provided.

【0014】図5は本発明の更に別の一実施例を示した
ものであり、図3のコンデンサとは製法が一部異なるも
のを示している。その構成を説明すると、複数の誘電体
セラミック層1の間に3層の内部電極層2を設け、この
内部電極層2を外部電極部と接続している。この点は図
3のコンデンサと同じであるが、外部電極部は図3のも
のと異なっいる。すなわち、左の外部電極はAgまたは
Ag/Pdによる電極5で構成されているが、右側では
内部電極層2が、まずAgまたはAg/Pdによる電極
5と接続され、その電極と第一の薄膜電極8−1とはハ
ンダ部9により接合される。そして、この第一の薄膜電
極8−1と第二の薄膜電極8−2との間にP.C.Tセ
ラミック部4が設けられている。
FIG. 5 shows still another embodiment of the present invention, in which the manufacturing method is partially different from that of the capacitor shown in FIG. To explain its structure, three internal electrode layers 2 are provided between a plurality of dielectric ceramic layers 1, and the internal electrode layers 2 are connected to an external electrode section. This point is the same as the capacitor in FIG. 3, but the external electrode portion is different from that in FIG. That is, the external electrode on the left is composed of an electrode 5 made of Ag or Ag/Pd, while the internal electrode layer 2 on the right is first connected to the electrode 5 made of Ag or Ag/Pd, and then connected to the electrode 5 made of Ag or Ag/Pd. It is joined to the electrode 8-1 by a solder portion 9. There is a P. between the first thin film electrode 8-1 and the second thin film electrode 8-2. C. A T ceramic part 4 is provided.

【0015】次に、以上の各コンデンサについて製造方
法を説明する。まず、BaTiO3 等の誘電体セラミ
ック、CeO2 やZrO2 等のデプレッサ、シフタ
ー及びMnO2 等の鉱化剤と有機結合材としてのエチ
ルセルロース、溶媒などからなるスラリーより15μm
から40μmのセラミックシートを成形、乾燥させて誘
電体シートを作成する。この誘電体シートは一定の大き
さに切断して内部Inkを印刷して少なくとも3枚以上
重ねて(図6のa参照)加熱、加圧により一体化した後
に切断する(図6のb参照)。尚、ここまでの工程は図
3から図5のコンデンサの全てに共通である。
Next, a manufacturing method for each of the above capacitors will be explained. First, a slurry of 15 μm was prepared using a dielectric ceramic such as BaTiO3, a depressor such as CeO2 or ZrO2, a sifter, a mineralizer such as MnO2, ethyl cellulose as an organic binder, a solvent, etc.
A dielectric sheet is prepared by molding a 40 μm ceramic sheet and drying it. This dielectric sheet is cut to a certain size, printed with internal ink, and stacked at least three sheets (see a in Figure 6), unified by heating and pressure, and then cut (see b in Figure 6). . Note that the steps up to this point are common to all of the capacitors shown in FIGS. 3 to 5.

【0016】以上の工程の後、図3のコンデンサの場合
は、対向している内部電極の出ている側(図3の右側)
に、P.T.Cセラミックペースト部をディップなどで
形成する。そして、脱バインダー焼成を経て焼結素子を
作成して、その後既知の方法によりAgまたはAg/P
dペーストを塗り重ね焼き付ける。さらに、ハンダとの
濡れ性を良くするためNiメッキ、ハンダメッキを施工
する。尚、一度素体のみで焼成してからP.C.Tペー
ストを焼き付け、前記と同様に既知の方法により外部電
極を形成することもできる。
After the above steps, in the case of the capacitor shown in FIG. 3, the side where the opposing internal electrodes are exposed (the right side in FIG. 3)
In, P. T. C: Form a ceramic paste part by dipping or the like. Then, a sintered element is created through binder removal firing, and then Ag or Ag/P
Apply d paste and bake. Furthermore, Ni plating and solder plating are applied to improve wettability with solder. In addition, after firing only the element body, P. C. The external electrodes can also be formed by baking the T paste and using a known method in the same manner as described above.

【0017】また図4のコンデンサの場合は、上記した
共通の製造工程(図6のaとb)により作成した積層セ
ラミックコンデンサ素体に、既知の方法で外部電極を形
成する。そして、それとは別にP.C.T薄板の両面に
AgまたはAg/Pdなどを焼き付けたものを作成し、
これを前記の外部電極の片側(図4では右側)にハンダ
接合する。
In the case of the capacitor shown in FIG. 4, external electrodes are formed by a known method on the multilayer ceramic capacitor body produced by the above-described common manufacturing process (a and b in FIG. 6). And apart from that, P. C. Create a thin T plate with Ag or Ag/Pd baked on both sides,
This is soldered to one side (the right side in FIG. 4) of the external electrode.

【0018】さらに図5のコンデンサの場合は、上記し
た共通の製造工程(図6のaとb)により積層セラミッ
クコンデンサ素体を作成し、この両側に薄膜電極を形成
する。そして、それとは別にP.C.T薄板の両面にA
gまたはAg/Pdなどを焼き付けたものを作成し、こ
れを前記の薄膜電極に接合する。次に、このようにして
製造するヒューズ機能付き積層セラミックコンデンサの
材料を改めて記述しておく。まず、誘電体セラミックは
、BaTiO3 などの既知のセラミックである。内部
電極材は、PdまたはAg/Pd粉末と有機結合剤と有
機溶剤とからなるInkである。また外部電極材のうち
ペストは、AgまたはAg/Pdおよびガラスフリット
と有機結合剤と有機溶剤とからなるペストであり、薄膜
電極材は、Mn、Cr、Ni、Agなどの多層からなる
電極材である。さらに本願発明の特徴部分であり、P.
C.T薄板などと既述したものは、P.C.Tセラミッ
ク粉体と有機結合剤と有機溶剤とからなるペストまたは
焼結した薄板である。
Furthermore, in the case of the capacitor shown in FIG. 5, a multilayer ceramic capacitor element body is produced by the above-described common manufacturing process (a and b in FIG. 6), and thin film electrodes are formed on both sides of the element body. And apart from that, P. C. A on both sides of the T thin plate
A baked material such as G or Ag/Pd is prepared and bonded to the thin film electrode described above. Next, the materials for the multilayer ceramic capacitor with a fuse function manufactured in this manner will be described again. First, the dielectric ceramic is a known ceramic such as BaTiO3. The internal electrode material is Ink made of Pd or Ag/Pd powder, an organic binder, and an organic solvent. Among the external electrode materials, pest is composed of Ag or Ag/Pd, glass frit, an organic binder, and an organic solvent, and thin film electrode material is an electrode material composed of multiple layers of Mn, Cr, Ni, Ag, etc. It is. Furthermore, it is a characteristic part of the present invention, and P.
C. Those already mentioned as T thin plates etc. are P. C. It is a paste or sintered thin plate made of T ceramic powder, an organic binder, and an organic solvent.

【0019】[0019]

【発明の効果】以上説明したように本願発明に係る積層
セラミックコンデンサは、溶断性のない材料によってヒ
ュズ機能を実現し、コンデンサ及び周辺素子の焼損事故
を防止している。従って、図7や図10に示す従来技術
の問題、すなわち、実用性に欠けるという問題がない。 また、P.C.T薄板を用いてヒューズ機能を実現して
いるのでコンデンサが大型化することがなく、また特別
な外部端子を必要としないので他の部品との不要な接触
も生じない。尚、製造工程において説明したように、本
発明に係るコンデンサは、既知の技術と既存の設備で製
造することが可能であり、従ってコスト的にも実用性を
損なわない。
As explained above, the multilayer ceramic capacitor according to the present invention achieves the fuse function using a non-melting material, thereby preventing burnout accidents of the capacitor and peripheral elements. Therefore, the problem of the prior art shown in FIGS. 7 and 10, that is, the problem of lack of practicality, is avoided. Also, P. C. Since the fuse function is realized using a thin T plate, the capacitor does not become large, and since no special external terminals are required, unnecessary contact with other parts does not occur. As explained in the manufacturing process, the capacitor according to the present invention can be manufactured using known technology and existing equipment, and therefore does not impair practicality in terms of cost.

【図面の簡単な説明】[Brief explanation of drawings]

【図1】本発明の一実施例のコンデンサの全体図である
FIG. 1 is an overall view of a capacitor according to an embodiment of the present invention.

【図2】図1のコンデンサの断面図である。FIG. 2 is a cross-sectional view of the capacitor of FIG. 1;

【図3】図2の断面図をさらに詳細に示す図面である。FIG. 3 is a drawing showing the cross-sectional view of FIG. 2 in further detail;

【図4】本発明の別の実施例であるコンデンサの断面図
である。
FIG. 4 is a cross-sectional view of a capacitor that is another embodiment of the present invention.

【図5】本発明の更に別の実施例であるコンデンサの断
面図である。
FIG. 5 is a sectional view of a capacitor that is still another embodiment of the present invention.

【図6】本発明に係るコンデンサの製造過程を示す図面
である。
FIG. 6 is a diagram showing a manufacturing process of a capacitor according to the present invention.

【図7】一従来例のコンデンサの断面図である。FIG. 7 is a sectional view of a conventional capacitor.

【図8】別の従来例のコンデンサの外観図てある。FIG. 8 is an external view of another conventional capacitor.

【図9】更に別の従来例のコンデンサの外観図である。FIG. 9 is an external view of yet another conventional capacitor.

【図10】更に別の従来例のコンデンサの外観図である
FIG. 10 is an external view of yet another conventional capacitor.

【符号の説明】[Explanation of symbols]

1  誘電体セラミック 2  内部電極 3  外部電極 4  P.C.Tセラミック 5  AgまたはAg/Pdによる電極6  Niメッ
キ 7  Sn又はハンダメッキ
1 Dielectric ceramic 2 Internal electrode 3 External electrode 4 P. C. T ceramic 5 Ag or Ag/Pd electrode 6 Ni plating 7 Sn or solder plating

Claims (2)

【特許請求の範囲】[Claims] 【請求項1】誘電体セラミック層と、その誘電体セラミ
ック層の間に複数形成される内部電極層と、この内部電
極層に接続される外部電極とからなる積層セラミックコ
ンデンサにおいて、過電流に対して大抵抗値を示す正特
性感温抵抗素子を、内部電極層と外部電極間に形成した
ことを特徴とするヒューズ機能付き積層セラミックコン
デンサ。
[Claim 1] A multilayer ceramic capacitor comprising a dielectric ceramic layer, a plurality of internal electrode layers formed between the dielectric ceramic layers, and an external electrode connected to the internal electrode layer. A multilayer ceramic capacitor with a fuse function, characterized in that a positive temperature sensitive resistance element exhibiting a large resistance value is formed between an internal electrode layer and an external electrode.
【請求項2】正特性感温抵抗素子を用いたヒューズ素子
であって、予め設定された電流値を越えると、自らの抵
抗値を急激に増加させ、このことで自らの電流値を所定
の値に制限するチップヒューズ素子。
2. A fuse element using a positive temperature sensitive resistance element, which rapidly increases its own resistance value when a preset current value is exceeded, thereby reducing its own current value to a predetermined value. Chip fuse element that limits the value.
JP11970391A 1991-05-24 1991-05-24 Laminated ceramic capacitor and chip fuse Pending JPH04346409A (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP11970391A JPH04346409A (en) 1991-05-24 1991-05-24 Laminated ceramic capacitor and chip fuse

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP11970391A JPH04346409A (en) 1991-05-24 1991-05-24 Laminated ceramic capacitor and chip fuse

Publications (1)

Publication Number Publication Date
JPH04346409A true JPH04346409A (en) 1992-12-02

Family

ID=14767996

Family Applications (1)

Application Number Title Priority Date Filing Date
JP11970391A Pending JPH04346409A (en) 1991-05-24 1991-05-24 Laminated ceramic capacitor and chip fuse

Country Status (1)

Country Link
JP (1) JPH04346409A (en)

Cited By (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2000022631A1 (en) * 1998-10-13 2000-04-20 Matsushita Electric Industrial Co., Ltd. Pct chip thermistor and method of manufacture thereof
WO2000024010A1 (en) * 1998-10-16 2000-04-27 Matsushita Electric Industrial Co., Ltd. Ptc chip thermistor
US6481094B1 (en) * 1998-07-08 2002-11-19 Matsushita Electric Industrial Co., Ltd. Method of manufacturing chip PTC thermistor
US6782604B2 (en) * 1997-07-07 2004-08-31 Matsushita Electric Industrial Co., Ltd. Method of manufacturing a chip PTC thermistor
CN106206017A (en) * 2015-05-27 2016-12-07 Tdk株式会社 Electronic unit

Cited By (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6782604B2 (en) * 1997-07-07 2004-08-31 Matsushita Electric Industrial Co., Ltd. Method of manufacturing a chip PTC thermistor
US7183892B2 (en) 1997-07-07 2007-02-27 Matsushita Electric Industrial Co., Ltd. Chip PTC thermistor and method for manufacturing the same
US6481094B1 (en) * 1998-07-08 2002-11-19 Matsushita Electric Industrial Co., Ltd. Method of manufacturing chip PTC thermistor
WO2000022631A1 (en) * 1998-10-13 2000-04-20 Matsushita Electric Industrial Co., Ltd. Pct chip thermistor and method of manufacture thereof
US6348852B1 (en) 1998-10-13 2002-02-19 Matsushita Electric Industrial Co., Ltd. Chip PTC thermistor and method of manufacturing the same
WO2000024010A1 (en) * 1998-10-16 2000-04-27 Matsushita Electric Industrial Co., Ltd. Ptc chip thermistor
US6593844B1 (en) 1998-10-16 2003-07-15 Matsushita Electric Industrial Co., Ltd. PTC chip thermistor
CN106206017A (en) * 2015-05-27 2016-12-07 Tdk株式会社 Electronic unit
US9881742B2 (en) 2015-05-27 2018-01-30 Tdk Corporation Electronic component

Similar Documents

Publication Publication Date Title
KR100770192B1 (en) Protective device
JP5398334B2 (en) Circuit protection device including resistor and fuse element
JP4110967B2 (en) Protective element
US4894746A (en) Laminated capacitor with fuse function
JP2002531939A (en) Stacked electronic device having film electrode for interrupting overcurrent
GB2038562A (en) Trimming film resistors
US10115523B2 (en) Ceramic electronic component and mounting structure of the same
JPH04346409A (en) Laminated ceramic capacitor and chip fuse
JPH063783B2 (en) Fail-safe monolithic ceramic capacitors
JPH01287905A (en) Inductance element and manufacture thereof
JPS6110203A (en) Organic positive temperature coefficient thermistor
US4245210A (en) Thick film resistor element and method of fabricating
JP2792012B2 (en) Multilayer capacitor and manufacturing method thereof
JPS59130414A (en) Laminated ceramic capacitor
JP2739453B2 (en) Capacitor with fuse function and method of manufacturing the same
JPH11176695A (en) Laminated ceramic capacitor with over-current and overheat protective function
JPS63305506A (en) Layered type capacitor
JPH09129403A (en) Varistor provided with fuse
JPH07167715A (en) Composite thermistor temperature sensor
JPS63305505A (en) Layered type capacitor
JP2949910B2 (en) Multilayer varistor
JPS588123B2 (en) Ceramic varistor manufacturing method
JPH0247844B2 (en) SERAMITSUKUBARISUTA
JPH056804A (en) Chip varistor
JPH1070002A (en) Ptc ceramic thermistor