JPH04304766A - Main scanning read method in picture reader using ccd - Google Patents

Main scanning read method in picture reader using ccd

Info

Publication number
JPH04304766A
JPH04304766A JP3094795A JP9479591A JPH04304766A JP H04304766 A JPH04304766 A JP H04304766A JP 3094795 A JP3094795 A JP 3094795A JP 9479591 A JP9479591 A JP 9479591A JP H04304766 A JPH04304766 A JP H04304766A
Authority
JP
Japan
Prior art keywords
main scanning
ccd
read
reading
scanning direction
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP3094795A
Other languages
Japanese (ja)
Other versions
JP3079387B2 (en
Inventor
Tomohiro Okumura
奥村 朋弘
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Kyocera Corp
Original Assignee
Kyocera Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Kyocera Corp filed Critical Kyocera Corp
Priority to JP03094795A priority Critical patent/JP3079387B2/en
Publication of JPH04304766A publication Critical patent/JPH04304766A/en
Application granted granted Critical
Publication of JP3079387B2 publication Critical patent/JP3079387B2/en
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Landscapes

  • Exposure Or Original Feeding In Electrophotography (AREA)
  • Facsimile Scanning Arrangements (AREA)

Abstract

PURPOSE:To realize the main scanning read method in the picture reader using a CCD in which the main scanning direction is read at a high speed when the read block in the main scanning direction is limited. CONSTITUTION:A CPU 30 calculates a block in which reading in the main scanning direction is desired, a comparator 16 discriminates whether or not a picture element transferred by the CCD 20 is resident in a block desired for reading, and when a picture element transferred from the CCD 20 is not resident in the block desired for reading, a COMP is outputted from the comparator 16 to a frequency divider circuit 11 to use transfer clocks phi1, phi2 faster than transmission clocks phi1, phi2 for the block desiring reading thereby transferring the stored charge of the CCD 20.

Description

【発明の詳細な説明】[Detailed description of the invention]

【0001】0001

【産業上の利用分野】本発明はCCDを用いてイメ−ジ
スキャナ等、画像読取装置における主走査方向を読み取
る主走査読取方法に関するものであり、特に読取領域が
限定された場合に高速に主走査方向を読み取る主走査読
取方法に関するものである。
[Field of Industrial Application] The present invention relates to a main scanning reading method for reading the main scanning direction in an image reading device such as an image scanner using a CCD. This relates to a main-running reading method for reading directions.

【0002】0002

【従来技術】従来、この種の主走査読取方法は以下のよ
うな手順で行なわれていた。
BACKGROUND OF THE INVENTION Conventionally, this type of main scanning reading method has been carried out using the following procedure.

【0003】図3はCCDを用いた主走査読取方法を適
用した画像読取装置の構成を示すブロック図である。同
図中、10はCCD20に対して制御信号を出力するC
CDコントロ−ラ、20はCCD、30は画像読取装置
全体の制御を行なうCPU、40はCCD20からの電
荷信号をA/D変換し、またアンプのゲイン調整するア
ナログ処理部、45はA/D変換されたデ−タを格納す
る画像メモリ、50は画像メモリ45から出力されたデ
ィジタル信号を画像信号として処理を行なうディジタル
画像処理部、60はホストコンピュ−タ80との間でデ
−タのやり取りを行なうホストインタフェ−ス、70は
光源、モ−タ等に制御信号を出力するためのI/O部、
80はホストコンピュ−タ、90はクロック発生部であ
る。
FIG. 3 is a block diagram showing the configuration of an image reading apparatus to which a main scanning reading method using a CCD is applied. In the figure, 10 is a C that outputs a control signal to the CCD 20.
CD controller, 20 is a CCD, 30 is a CPU that controls the entire image reading device, 40 is an analog processing unit that A/D converts the charge signal from the CCD 20 and also adjusts the gain of the amplifier, 45 is an A/D An image memory stores the converted data; 50 is a digital image processing unit that processes the digital signal output from the image memory 45 as an image signal; 70 is an I/O unit for outputting control signals to light sources, motors, etc.;
80 is a host computer, and 90 is a clock generator.

【0004】CCDコントロ−ラ10はクロック発生部
90から出力されたクロックCLKを分周等することに
よって、リセットパルスRS、転送クロックφ1,φ2
、電荷蓄積トリガSHを発生し、上記RS,φ1,φ2
及びSHをCCD20に対して、またRS,SHをアナ
ログ処理部40に対して出力する。CCD20ではCC
Dコントロ−ラ10から出力された電荷蓄積トリガSH
に従って光信号を電荷として蓄積し、また、同時に前回
蓄積した電荷信号を、転送クロックφ1,φ2に従って
アナログ処理部40に順次出力する。
[0004] The CCD controller 10 divides the clock CLK output from the clock generator 90 to generate a reset pulse RS and transfer clocks φ1, φ2.
, generates a charge accumulation trigger SH, and the above RS, φ1, φ2
and SH to the CCD 20, and RS and SH to the analog processing section 40. CC in CCD20
Charge accumulation trigger SH output from D controller 10
Accordingly, the optical signal is accumulated as a charge, and at the same time, the previously accumulated charge signal is sequentially outputted to the analog processing section 40 in accordance with the transfer clocks φ1 and φ2.

【0005】図4は従来の主走査読取方法の動作を説明
するためのタイミングチャ−トを表した図である。光源
(図示せず)から原稿(図示せず)に照射された光信号
は電荷蓄積トリガSH1周期分の時間(tINT)だけ
CCD20に蓄積される。CCD20に蓄積された電荷
信号は、電荷蓄積トリガSHの立ち下がりから、転送ク
ロックφ1,φ2に従って、アナログ処理部40にCC
D出力信号OSとして出力される。CCD出力信号OS
は同図に示すとおり、空送り等のダミ−信号が出力され
た後、有効画素信号Sが主走査方向の有効画素数だけ出
力される。本実施例の画像読取装置では主走査方向1ラ
イン当たり5000の有効画素を有するものであるため
、5000個の有効画素信号S1〜S5000が出力さ
れる。
FIG. 4 is a timing chart for explaining the operation of the conventional main scanning reading method. A light signal irradiated onto a document (not shown) from a light source (not shown) is accumulated in the CCD 20 for a time (tINT) corresponding to one period of the charge accumulation trigger SH1. The charge signal accumulated in the CCD 20 is transferred to the analog processing unit 40 from the fall of the charge accumulation trigger SH in accordance with the transfer clocks φ1 and φ2.
It is output as the D output signal OS. CCD output signal OS
As shown in the figure, after a dummy signal such as a blank feed is output, effective pixel signals S are output for the number of effective pixels in the main scanning direction. Since the image reading device of this embodiment has 5000 effective pixels per line in the main scanning direction, 5000 effective pixel signals S1 to S5000 are output.

【0006】CCD出力信号OSのうち有効画素信号S
はアナログ処理部40においてA/D変換され画像メモ
リ45に格納される。そして更に、ディジタル画像処理
部50において適当な処理を受けた後、画像デ−タとし
てホストインタフェ−ス60を通してホストコンピュ−
タ80に出力される。
Of the CCD output signals OS, the effective pixel signal S
is A/D converted in the analog processing section 40 and stored in the image memory 45. Further, after being subjected to appropriate processing in the digital image processing unit 50, the image data is sent to the host computer through the host interface 60.
The output signal is output to the data processor 80.

【0007】[0007]

【発明が解決しようとする課題】しかしながら、上記従
来の画像読取装置における主走査読取方法においては、
主走査方向1ラインの全部について、同一周波数の転送
クロック、リセットパルスを用いて電荷信号を読み取る
ものであるため、読取エリアが指定されていて主走査方
向の読取区間が限定された場合であっても、1ライン全
区間の読取が必要であり、主走査方向の読取の高速化が
図れないという問題点があった。
[Problems to be Solved by the Invention] However, in the above-mentioned main scanning scanning method in the conventional image reading device,
Since charge signals are read for all one line in the main scanning direction using a transfer clock and reset pulse of the same frequency, even if the reading area is specified and the reading section in the main scanning direction is limited. However, since it is necessary to read the entire section of one line, there is a problem that the reading speed in the main scanning direction cannot be increased.

【0008】本発明は上述した実情に鑑みてなされたも
ので、主走査方向の読取区間が限定された場合に高速に
主走査方向を読み取ることが可能な、CCDを用いた画
像読取装置における主走査読取方法を提供することを目
的とする。
The present invention has been made in view of the above-mentioned circumstances, and is a main feature of an image reading device using a CCD, which is capable of reading in the main scanning direction at high speed when the reading section in the main scanning direction is limited. The purpose is to provide a scanning reading method.

【0009】[0009]

【課題を解決するための手段】上記課題を解決するため
に本発明は、CCDに蓄積された主走査方向1ライン分
の画素の電荷信号を、転送クロックを用いて順次転送し
て主走査方向を読み取るCCDを用いた画像読取装置に
おける主走査読取方法において、読取を行ないたい領域
を指定し、該領域から主走査方向について読取を行ない
たい画素の区間を算出する工程と、CCDが転送してい
る画素が、読取を行ないたい画素の区間にあるか否かを
検出する工程とを有し、CCDが転送している画素が、
読取を行ないたい画素の区間でない場合に、読取を行な
いたい画素の区間における転送クロックより、高速の転
送クロックを用いてCCDに蓄積された電荷信号を転送
することを特徴とする。
[Means for Solving the Problems] In order to solve the above problems, the present invention sequentially transfers charge signals of pixels for one line in the main scanning direction accumulated in a CCD in the main scanning direction using a transfer clock. In a main scanning reading method in an image reading device using a CCD that reads images, there are two steps: specifying an area to be read, calculating a section of pixels to be read in the main scanning direction from the area; The pixel being transferred by the CCD is in the section of the pixel to be read.
The present invention is characterized in that when it is not the section of the pixel to be read, the charge signal accumulated in the CCD is transferred using a transfer clock faster than the transfer clock in the section of the pixel to be read.

【0010】0010

【作用】本発明は、CCDを用いた画像読取装置におけ
る主走査読取方法を上述のごとく構成し、画像の読取を
行ないたい区間については、通常の転送クロックを用い
て蓄積電荷を転送し、画像の読取を行ないたい区間以外
の区間においては、電荷が確実に転送される範囲内で転
送クロックの周波数を上げて、電荷の空送りをするため
、主走査方向の読取区間が小さくなればなるほど、高速
に主走査方向を読み取ることができる。
[Function] The present invention configures the main scanning reading method in an image reading device using a CCD as described above, and transfers the accumulated charge using a normal transfer clock for the section where it is desired to read the image, so that the image can be read. In sections other than the section where you want to read the charge, the frequency of the transfer clock is increased within the range where the charge is reliably transferred, and the charge is transferred without charge, so the smaller the reading section in the main scanning direction, the more Can read in the main scanning direction at high speed.

【0011】[0011]

【実施例】以下、本発明の一実施例を図面を用いて説明
する。なお、本発明にかかる主走査方法を適用した画像
読取装置の実施例のブロック図は、図3に示したものと
同一であるため説明は省略する。
DESCRIPTION OF THE PREFERRED EMBODIMENTS An embodiment of the present invention will be described below with reference to the drawings. Note that a block diagram of an embodiment of an image reading apparatus to which the main scanning method according to the present invention is applied is the same as that shown in FIG. 3, and therefore a description thereof will be omitted.

【0012】図1は本発明にかかる主走査方法を適用し
た画像読取装置のCCDコントロ−ラ10及びその周辺
回路を示した図である。同図に示すとおり本実施例のC
CDコントロ−ラ10は、分周回路11、リセットパル
ス発生回路12、転送クロック発生回路13、電荷蓄積
トリガ発生回路14、カウンタ15及び比較器16によ
って構成されている。
FIG. 1 is a diagram showing a CCD controller 10 and its peripheral circuits of an image reading apparatus to which the main scanning method according to the present invention is applied. As shown in the figure, C of this example
The CD controller 10 includes a frequency dividing circuit 11, a reset pulse generating circuit 12, a transfer clock generating circuit 13, a charge accumulation trigger generating circuit 14, a counter 15, and a comparator 16.

【0013】同図に示すようにクロック発生部90によ
って生成されたクロックCLKは分周回路11において
所定の回数分周され、リセットパルス(RS)発生回路
12、転送クロック(φ1,φ2)発生回路13、電荷
蓄積トリガ(SH)発生回路14及びカウンタ15に出
力される。ここで、分周回路11は比較器16の出力C
OMPによって分周比を変更できるようになっており、
比較器16の出力COMPが論理値”0”の場合には論
理値”1”の場合と比較して2倍の分周となるよう構成
されている。また、カウンタ15はリセットパルスRS
と同一の周期でインクリメントされるように構成されて
おり、また電荷蓄積トリガSHによって、カウンタ値は
0にリセットされる。比較器16はカウンタ15のカウ
ンタ値と、CPU30から出力される開始カウント値S
C及び終了カウント値ECとを比較し、SC≦(カウン
タ15のカウンタ値)≦ECであったときに、分周回路
11に対して論理値”1”を出力する構成となっている
。 なお、比較器16の出力COMPは画像メモリ45の書
き込みイネ−ブル(WE)にも接続され、画像メモリ4
5はWEが論理値”1”の場合に、アナログ処理部40
から出力されるデ−タを書き込めるようになっている。
As shown in the figure, the clock CLK generated by the clock generating section 90 is divided by a predetermined number of times in the frequency dividing circuit 11, and then divided by a reset pulse (RS) generating circuit 12 and a transfer clock (φ1, φ2) generating circuit. 13, and is output to the charge accumulation trigger (SH) generation circuit 14 and counter 15. Here, the frequency dividing circuit 11 outputs the output C of the comparator 16.
OMP allows you to change the division ratio.
When the output COMP of the comparator 16 has a logical value of "0", the frequency division is twice that when the output COMP has a logical value of "1". In addition, the counter 15 receives a reset pulse RS
The counter value is incremented at the same period as , and the counter value is reset to 0 by the charge accumulation trigger SH. The comparator 16 receives the counter value of the counter 15 and the start count value S output from the CPU 30.
C and the end count value EC, and when SC≦(counter value of the counter 15)≦EC, a logical value “1” is output to the frequency dividing circuit 11. Note that the output COMP of the comparator 16 is also connected to the write enable (WE) of the image memory 45.
5 is the analog processing unit 40 when WE is the logical value “1”.
It is now possible to write the data output from.

【0014】次に、図1、図2及び図3を用いて本実施
例の動作について説明する。ここで図2は本発明にかか
る主走査読取方法の動作を説明するためのタイミングチ
ャ−トを表した図である。まず、ホストコンピュ−タ8
0において、オペレ−タがホストコンピュ−タ80上の
アプリケ−ションプログラムを起動し、原稿のうち読取
を行ないたい範囲を読取領域として指定する。読取領域
の指定は原稿上の開始点及び終了点を指示することによ
り行なわれる。
Next, the operation of this embodiment will be explained using FIGS. 1, 2, and 3. FIG. 2 is a timing chart for explaining the operation of the main scanning reading method according to the present invention. First, host computer 8
At step 0, the operator starts an application program on the host computer 80 and specifies a range of the document to be read as a reading area. The reading area is specified by specifying the starting point and ending point on the document.

【0015】ホストコンピュ−タ80において指定され
た読取領域はホストインタフェ−ス60を通してCPU
30に入力される。CPU30は該読取領域から、主走
査方向について何画素目から何画素目の間が読取を行な
いたい区間かを検出し、開始カウント値SC及び終了カ
ウント値ECを算出し、SC、ECを比較器16に与え
る。なお、SC及びFCはそれぞれ空送りとダミ−画素
を考慮して算出される。さらにSCは、転送される電荷
信号の信頼性を上げるため読取を開始する画素よりも数
画素ほど前になるように決められる。
The reading area specified in the host computer 80 is read by the CPU through the host interface 60.
30 is input. The CPU 30 detects from the reading area the interval between which pixel and which pixel in the main scanning direction is desired to be read, calculates a start count value SC and an end count value EC, and uses SC and EC in a comparator. Give to 16. Note that SC and FC are calculated in consideration of blank feed and dummy pixels, respectively. Further, in order to increase the reliability of the transferred charge signal, the SC is determined to be several pixels before the pixel at which reading starts.

【0016】電荷蓄積トリガSHが論理値”1”となる
と、カウンタ15がリセットされる。電荷蓄積トリガS
Hが論理値”1”から論理値”0”となると、転送クロ
ックφ1,φ2に従って電荷の転送が開始され、CCD
出力OSがアナログ処理部40に出力される。また、カ
ウンタ15はリセットパルスRSと同一の周期でインク
リメントされていく。なお、電荷の転送開始時には所定
数の空送り及びダミ−画素が出力される。ここで、カウ
ンタ15のカウンタ値がSC以下のときはCOMPが論
理値”0”であるため、分周回路11の分周は通常の読
取に使用する場合の2倍となっている。従って、リセッ
トパルスRS、転送クロックφ1,φ2についても通常
の読取に使用するときの2倍の周波数となっている。
When the charge accumulation trigger SH becomes a logical value "1", the counter 15 is reset. Charge accumulation trigger S
When H changes from the logical value "1" to the logical value "0", charge transfer starts according to the transfer clocks φ1 and φ2, and the CCD
The output OS is output to the analog processing section 40. Further, the counter 15 is incremented at the same period as the reset pulse RS. Note that at the start of charge transfer, a predetermined number of blank feed and dummy pixels are output. Here, when the counter value of the counter 15 is less than or equal to SC, COMP is the logical value "0", so the frequency division of the frequency dividing circuit 11 is twice that when used for normal reading. Therefore, the frequency of the reset pulse RS and transfer clocks φ1 and φ2 is twice that when used for normal reading.

【0017】また、COMPが論理値”0”であると、
画像メモリ45のWEも論理値”0”となるため、アナ
ログ処理部40においてCCD出力信号OSをA/D変
換したデ−タは画像メモリ45に書き込まれない。
[0017] Furthermore, when COMP is the logical value "0",
Since WE of the image memory 45 also has a logical value of "0", the data obtained by A/D converting the CCD output signal OS in the analog processing section 40 is not written into the image memory 45.

【0018】空送りとダミ−画素がCCD出力OSから
出力された後に、有効画素信号Sが出力される。しかし
ながらカウンタ15のカウンタ値がSC以下の場合には
ウィンドウ外画素とされるため、通常の読取に使用する
ときの2倍の周波数の転送クロックφ1,φ2を用いて
高速に有効画素信号Sの転送が行なわれる。ここで、ウ
ィンドウ外画素とは有効画素信号Sとして出力される有
効画素のうち読取を行ないたい区間にない画素をいい、
また、ウィンドウ内画素とは読取を行ないたい区間にあ
る画素をいう。
After the blank feed and dummy pixels are output from the CCD output OS, a valid pixel signal S is output. However, if the counter value of the counter 15 is less than or equal to SC, it is treated as a pixel outside the window, so the effective pixel signal S is transferred at high speed using transfer clocks φ1 and φ2 with twice the frequency used for normal reading. will be carried out. Here, a pixel outside the window refers to a pixel that is not in the section to be read among the valid pixels output as the valid pixel signal S.
Furthermore, a pixel within the window refers to a pixel located in a section desired to be read.

【0019】カウンタ15のカウンタ値がSCとなると
、比較器16の出力COMPは論理値”1”となる。 分周回路11はCOMPの論理値”1”を入力すると、
分周を1/2にして通常の読取に使用する周波数にする
。従って、リセットパルスRS、転送クロックφ1,φ
2についても通常の読取に使用するときの周波数となり
、ウィンドウ内画素の有効画素信号Sは通常の転送速度
でアナログ処理部40に出力されA/D変換される。 ここでCOMPが論理値”1”であるため、画像メモリ
45のWEも論理値”1”となり、CCD出力信号OS
はアナログ処理部40でA/D変換された後、画像メモ
リ45に書き込まれる。
When the counter value of the counter 15 becomes SC, the output COMP of the comparator 16 becomes a logical value "1". When the frequency dividing circuit 11 inputs the logical value "1" of COMP,
Divide the frequency by 1/2 to obtain the frequency used for normal reading. Therefore, reset pulse RS, transfer clocks φ1, φ
2 is also the frequency used for normal reading, and the effective pixel signal S of the pixels within the window is output to the analog processing unit 40 at the normal transfer rate and A/D converted. Here, since COMP is the logical value "1", WE of the image memory 45 also becomes the logical value "1", and the CCD output signal OS
is A/D converted by the analog processing section 40 and then written to the image memory 45.

【0020】カウンタ15のカウンタ値がECとなると
、比較器16の出力COMPは論理値”0”となる。 分周回路11はCOMPの論理値”0”を入力すると分
周を2倍にする。従って、以後はウィンドウ外画素とさ
れるため、通常の読取に使用するときの2倍の周波数の
転送クロックφ1,φ2を用いて高速に有効画素信号S
の転送が行なわれる。また、COMPが論理値”0”と
なると、画像メモリ45のWEも論理値”0”となるた
め、CCD出力信号OSをA/D変換したデ−タは画像
メモリ45に書き込まれなくなる。
When the counter value of the counter 15 becomes EC, the output COMP of the comparator 16 becomes a logical value "0". When the frequency dividing circuit 11 receives the logic value "0" of COMP, it doubles the frequency division. Therefore, since it is treated as a pixel outside the window, effective pixel signal S
transfer is performed. Further, when COMP becomes the logical value "0", WE of the image memory 45 also becomes the logical value "0", so that the data obtained by A/D conversion of the CCD output signal OS is no longer written into the image memory 45.

【0021】なお、上述したように転送クロック等を高
速化することによって、主走査方向1ライン分の電荷蓄
積時間(tINT)が短くなり、CCD出力OSの出力
レベルが低下するが、この場合には、CPU30がアナ
ログ処理部40に対してアンプゲインを上げるよう制御
を行なうことによって、アナログ処理部40の出力は一
定のレベルとなるよう調整される。
As mentioned above, by increasing the speed of the transfer clock, etc., the charge accumulation time (tINT) for one line in the main scanning direction becomes shorter, and the output level of the CCD output OS decreases. The CPU 30 controls the analog processing section 40 to increase the amplifier gain, so that the output of the analog processing section 40 is adjusted to a constant level.

【0022】また、本実施例においてはウィンドウ外画
素について通常の2倍の周波数の転送クロックを用いて
画素信号の転送を行なったが、転送クロックの周波数は
これに限定されるものではなく、画素信号が確実に転送
される範囲内であれば構わない。
Furthermore, in this embodiment, pixel signals were transferred for pixels outside the window using a transfer clock with twice the normal frequency; however, the frequency of the transfer clock is not limited to this; It does not matter as long as the signal is reliably transferred.

【0023】[0023]

【発明の効果】本発明は、主走査方向の読取について、
画像の読取を行ないたい区間については、通常の転送ク
ロックを用いて蓄積電荷を転送し、画像の読取を行ない
たい区間以外の区間においては、電荷が確実に転送され
る範囲内で転送クロックの周波数を上げて電荷の空送り
をするため、高速に主走査方向を読み取ることができる
という優れた効果を得ることができる。
[Effects of the Invention] The present invention provides reading in the main scanning direction.
For the section where you want to read the image, the accumulated charge is transferred using the normal transfer clock, and for the section other than the section where you want to read the image, the frequency of the transfer clock is adjusted within the range that ensures the charge is transferred. Since the charge is fed emptyly by increasing the speed, it is possible to obtain an excellent effect of being able to read the main scanning direction at high speed.

【図面の簡単な説明】[Brief explanation of drawings]

【図1】本発明にかかる主走査方法を適用した画像読取
装置のCCDコントロ−ラ10及びその周辺回路を示し
た図である。
FIG. 1 is a diagram showing a CCD controller 10 and its peripheral circuits of an image reading apparatus to which a main scanning method according to the present invention is applied.

【図2】本発明にかかる主走査読取方法の動作を説明す
るためのタイミングチャ−トを表した図である。
FIG. 2 is a diagram showing a timing chart for explaining the operation of the main scanning reading method according to the present invention.

【図3】CCDを用いた主走査読取方法を適用した画像
読取装置の構成を示すブロック図である。
FIG. 3 is a block diagram showing the configuration of an image reading device to which a main scanning reading method using a CCD is applied.

【図4】従来の主走査読取方法の動作を説明するための
タイミングチャ−トを表した図である。
FIG. 4 is a diagram showing a timing chart for explaining the operation of a conventional main scanning reading method.

【符号の説明】[Explanation of symbols]

10    CCDコントロ−ラ 11    分周回路 12    リセットパルス発生回路 13    転送クロック発生回路 14    電荷蓄積トリガ−発生回路15    カ
ウンタ 16    比較器 20    CCD 30    CPU 40    アナログ処理部 90    クロック発生部
10 CCD controller 11 Frequency dividing circuit 12 Reset pulse generation circuit 13 Transfer clock generation circuit 14 Charge accumulation trigger generation circuit 15 Counter 16 Comparator 20 CCD 30 CPU 40 Analog processing section 90 Clock generation section

Claims (1)

【特許請求の範囲】[Claims] 【請求項1】CCDに蓄積された主走査方向1ライン分
の画素の電荷信号を、転送クロックを用いて順次転送し
て主走査方向を読み取るCCDを用いた画像読取装置に
おける主走査読取方法において、読取を行ないたい領域
を指定し、前記指定された領域から主走査方向について
読取を行ないたい画素の区間を算出する工程と、前記C
CDが転送している画素が、前記読取を行ないたい画素
の区間にあるか否かを検出する工程とを有し、前記CC
Dが転送している画素が、前記読取を行ないたい画素の
区間でない場合に、前記読取を行ないたい画素の区間に
おける転送クロックより、高速の転送クロックを用いて
前記CCDに蓄積された電荷信号を転送することを特徴
とするCCDを用いた画像読取装置における主走査読取
方法。
1. A main scanning reading method in an image reading device using a CCD, in which charge signals of pixels for one line in the main scanning direction accumulated in a CCD are sequentially transferred using a transfer clock to read the main scanning direction. , a step of specifying an area to be read and calculating a section of pixels to be read in the main scanning direction from the specified area;
detecting whether or not the pixels being transferred by the CD are in the section of the pixels to be read;
If the pixel D is being transferred is not in the section of the pixel to be read, the charge signal accumulated in the CCD is transferred using a transfer clock faster than the transfer clock in the section of the pixel to be read. 1. A main scanning scanning method in an image reading device using a CCD, which is characterized by transferring images.
JP03094795A 1991-04-01 1991-04-01 Main scanning reading device in image reading device using CCD Expired - Fee Related JP3079387B2 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP03094795A JP3079387B2 (en) 1991-04-01 1991-04-01 Main scanning reading device in image reading device using CCD

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP03094795A JP3079387B2 (en) 1991-04-01 1991-04-01 Main scanning reading device in image reading device using CCD

Publications (2)

Publication Number Publication Date
JPH04304766A true JPH04304766A (en) 1992-10-28
JP3079387B2 JP3079387B2 (en) 2000-08-21

Family

ID=14120011

Family Applications (1)

Application Number Title Priority Date Filing Date
JP03094795A Expired - Fee Related JP3079387B2 (en) 1991-04-01 1991-04-01 Main scanning reading device in image reading device using CCD

Country Status (1)

Country Link
JP (1) JP3079387B2 (en)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2021029019A (en) * 2019-08-09 2021-02-25 キヤノン株式会社 Image processing apparatus, control method, and program

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2021029019A (en) * 2019-08-09 2021-02-25 キヤノン株式会社 Image processing apparatus, control method, and program

Also Published As

Publication number Publication date
JP3079387B2 (en) 2000-08-21

Similar Documents

Publication Publication Date Title
US5841471A (en) Timing control for a digitally interfaced camera using variable line readout intervals
EP0133586A1 (en) Apparatus and method for producing a still image video signal using solid-state imaging device
JPH0263190B2 (en)
US20070019093A1 (en) High-speed image pickup method and controller for image pickup device
JPH04304766A (en) Main scanning read method in picture reader using ccd
JPH09130558A (en) Video data transfer system and video data transfer method
JP2882532B2 (en) Image data processing device
JPH11308409A (en) Image reader and method for image reduction reading
JP3362355B2 (en) Image sensor drive
JPS6089169A (en) Picture information reduction processing method
JP2022164050A (en) Information processing device and control method for the same
JP2603961B2 (en) Electronic still camera
JP2830028B2 (en) Reading circuit of facsimile machine
JP2002111982A (en) Image reader, recording medium and data structure for transmitting computer program signal
KR100242116B1 (en) Variable magnification photo-recorder
JPS62208752A (en) Image reader
JPH10210347A (en) Ae control signal processor
KR100260908B1 (en) Ccd device trigger pulse generator for a head scanner apparatus
JPH08331335A (en) Image reader
JPS61198872A (en) Picture input device
JPH07254978A (en) Image reader/processor
JPH089119A (en) Data processor
JPS6376570A (en) Image reader
JPS6387072A (en) Picture reading device
JPH05244345A (en) Picture reader

Legal Events

Date Code Title Description
LAPS Cancellation because of no payment of annual fees