JPH0429983B2 - - Google Patents

Info

Publication number
JPH0429983B2
JPH0429983B2 JP57152194A JP15219482A JPH0429983B2 JP H0429983 B2 JPH0429983 B2 JP H0429983B2 JP 57152194 A JP57152194 A JP 57152194A JP 15219482 A JP15219482 A JP 15219482A JP H0429983 B2 JPH0429983 B2 JP H0429983B2
Authority
JP
Japan
Prior art keywords
output
power amplifier
load
collector loss
value
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Lifetime
Application number
JP57152194A
Other languages
Japanese (ja)
Other versions
JPS5940275A (en
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed filed Critical
Priority to JP15219482A priority Critical patent/JPS5940275A/en
Publication of JPS5940275A publication Critical patent/JPS5940275A/en
Publication of JPH0429983B2 publication Critical patent/JPH0429983B2/ja
Granted legal-status Critical Current

Links

Classifications

    • GPHYSICS
    • G01MEASURING; TESTING
    • G01RMEASURING ELECTRIC VARIABLES; MEASURING MAGNETIC VARIABLES
    • G01R31/00Arrangements for testing electric properties; Arrangements for locating electric faults; Arrangements for electrical testing characterised by what is being tested not provided for elsewhere
    • G01R31/26Testing of individual semiconductor devices
    • G01R31/2607Circuits therefor
    • G01R31/2608Circuits therefor for testing bipolar transistors

Landscapes

  • Engineering & Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Testing Of Individual Semiconductor Devices (AREA)

Description

【発明の詳細な説明】 産業上の利用分野 本発明は、電力増幅器における出力トランジス
タのコレクタ損失を簡単に算出するとともに、ス
ピーカ等の負荷が切り離されているときは、電力
増幅器の出力のいかんにかかわらず、無信号時の
出力トランジスタのコレクタ損失が得られるよう
にしたコレクタ損出算出装置に関するものであ
る。
[Detailed Description of the Invention] Industrial Application Field The present invention not only easily calculates the collector loss of an output transistor in a power amplifier, but also calculates the output of the power amplifier when a load such as a speaker is disconnected. Regardless, the present invention relates to a collector loss calculation device that can obtain the collector loss of an output transistor when there is no signal.

従来例の構成とその問題点 一般に出力段にSEPP(Single Ended Push
Pull)回路を備えた電力増幅器においては、出力
段のバイアス電流が出力トランジスタのコレクタ
損失の変動により変動し、出力波形に歪を生ずる
欠点がある。
Conventional configurations and their problems Generally, the output stage uses SEPP (Single Ended Push)
In a power amplifier equipped with a Pull (Pull) circuit, the bias current in the output stage fluctuates due to fluctuations in the collector loss of the output transistor, resulting in distortion in the output waveform.

発明の目的 本発明は簡単な構成でこのような出力トランジ
スタのコレクタ損失を求めることができるように
するとともに、負荷が切り離されているときは、
電力増幅器のいかんにかかわらず、無信号時の出
力トランジスタのコレクタ損失が得られるように
したものである。
Purpose of the Invention The present invention makes it possible to determine the collector loss of such an output transistor with a simple configuration, and when the load is disconnected,
Regardless of the power amplifier, the collector loss of the output transistor when there is no signal can be obtained.

発明の構成 本発明は電力増幅器の出力に対するコレクタ損
失の変化を予め記憶手段に記憶しておき、実際の
出力を記憶手段に入力し、入力された実際の出力
に対応するコレクタ損失を記憶手段から出力する
ようにしたものである。そして電力増幅器の出力
端と負荷の間に挿入されたスイツチの開閉に連動
して負荷検出手段により負荷の断続状態を示す信
号を出力し、この出力を記憶手段に入力し、負荷
が切り離されているときは、電力増幅器のいかん
にかかわらず、記憶手段に記憶した無信号時の出
力トランジスタのコレクタ損失を読み出すように
したものである。
Structure of the Invention The present invention stores changes in collector loss with respect to the output of a power amplifier in advance in a storage means, inputs the actual output into the storage means, and stores the collector loss corresponding to the inputted actual output from the storage means. It is designed to be output. Then, in conjunction with the opening and closing of a switch inserted between the output terminal of the power amplifier and the load, the load detection means outputs a signal indicating the intermittent state of the load, and this output is input to the storage means, and the load is disconnected. When there is no signal, the collector loss of the output transistor at the time of no signal stored in the storage means is read out regardless of the power amplifier.

実施例の説明 図面は本発明の一実施例を示すものであり、1
はSEEP出力段をもつ電灯増幅器、2はスピーカ
等の負荷に接続される出力端子、3は電力増幅器
1の出力電圧をデイジタル値に変換するA/D変
換器、4は内部に記憶部を有するマイクコンピユ
ータ、4a,4bはその入力ポート及び出力ポー
ト、5はマイクロコンピユータ4の出力データを
電圧に変換するD/A変換器、6はその出力端子
である。7は負荷検出手段、7aはその一部を構
成する直流電源、8は電力増幅器1の出力端と負
荷の接続される端子2の間に挿入されたスイツチ
8aと、直流電源7aの出力端とマイクロコンピ
ユータ4の入力ポート4cの間に挿入され、互に
連動して切換わるスイツチである。
DESCRIPTION OF THE EMBODIMENTS The drawings show one embodiment of the present invention, 1
is a lamp amplifier with a SEEP output stage, 2 is an output terminal connected to a load such as a speaker, 3 is an A/D converter that converts the output voltage of power amplifier 1 into a digital value, and 4 has an internal storage section. A microphone computer, 4a and 4b are its input ports and output ports, 5 is a D/A converter that converts the output data of the microcomputer 4 into voltage, and 6 is its output terminal. 7 is a load detection means, 7a is a DC power supply forming a part thereof, 8 is a switch 8a inserted between the output end of the power amplifier 1 and the terminal 2 to which the load is connected; and the output end of the DC power supply 7a. These switches are inserted between the input ports 4c of the microcomputer 4 and are switched in conjunction with each other.

次に、上記実施例の動作を説明する。 Next, the operation of the above embodiment will be explained.

一般に、電力増幅器1の出力電圧に対するコレ
クタ損失特性は、事前の測定により、たとえば第
2図のように変化することを知ることができる。
そこで、これをたとえば第3図に示すように出力
電圧を0〜7の8つの電圧区間に分割し、各区間
におけるコレクタ損失値を、第4図に示すように
マイクロコンピユータ4の記憶部の“0000”〜
“0111”の各アドレスに対応させてデータとして
記憶しておく。そして電力増幅器1の実際の出力
電圧をA/D変換器3により4ビツト(厳密には
3ビツトでよい)のデイジタルデータV0に変換
し、このデイジタルデータV0を入力ポート4a
を介してマイクロコンピユータ4に入力し、これ
によつて記憶部のアドレスを指定して対応するコ
レクタ損失データPcを読み出す。このコレクタ損
失データPcはD/A変換器5により電圧値に変換
されて出力端子6に出力される。これにより、電
力増幅器1の出力電圧の変化により変化する出力
トランジスタのコレクタ損失の値を常時とり出す
ことができる。したがつてこのようにして得られ
たコレクタ損失値に応じてバイアス電圧を変化さ
せるようにすれば、出力段のアイドリング電流の
変動を抑えることができる。
In general, it can be known from prior measurements that the collector loss characteristic with respect to the output voltage of the power amplifier 1 changes as shown in FIG. 2, for example.
Therefore, the output voltage is divided into eight voltage sections from 0 to 7 as shown in FIG. 3, and the collector loss value in each section is stored in the memory section of the microcomputer 4 as shown in FIG. 0000”~
It is stored as data in correspondence with each address of "0111". Then, the actual output voltage of the power amplifier 1 is converted into 4-bit (strictly speaking, 3 bits is sufficient) digital data V0 by the A/D converter 3, and this digital data V0 is sent to the input port 4a.
The data is inputted to the microcomputer 4 via the controller 4, thereby specifying the address of the storage section and reading out the corresponding collector loss data Pc . This collector loss data P c is converted into a voltage value by the D/A converter 5 and output to the output terminal 6 . Thereby, the value of the collector loss of the output transistor, which changes due to changes in the output voltage of the power amplifier 1, can be constantly extracted. Therefore, by changing the bias voltage according to the collector loss value obtained in this way, it is possible to suppress fluctuations in the idling current of the output stage.

なお、以上はスイツチ8を切換えてスピーカを
接続した状態での動作であるが、スイツチ8によ
りスピーカを切り離したときは、マイクロコンピ
ユータ4の入力ポート4cに+Vccが印加される。
このため、このときマイクロコンピユータ4の制
御により、電力増幅器1の出力電圧のいかんにか
かわらず、無信号時のコレクタ損失(第3図の出
力電圧区間が“0”のときのコレクタ損失)が読
み出される。
Note that the above is an operation with the speaker connected by switching the switch 8, but when the speaker is disconnected by the switch 8, +V cc is applied to the input port 4c of the microcomputer 4.
Therefore, at this time, under the control of the microcomputer 4, the collector loss when there is no signal (the collector loss when the output voltage section in Figure 3 is "0") is read out regardless of the output voltage of the power amplifier 1. It will be done.

なお、以上はすべて電圧値で動作させる場合に
ついて説明したが、電流値で動作させるようにし
てもよい。
In addition, although the case where the operation is performed using a voltage value has been described above, the operation may be performed using a current value.

発明の効果 本発明は記憶手段に予め出力電圧または出力電
流に対応したコレクタ損失値を記憶しておき、実
際の出力電圧または出力電流を検出してこれを記
憶手段に入力し、対応するコレクタ損失値を読み
出すようにしたものであるから、簡単にしかも正
確にコレクタ損失値を得ることができ、これに基
づいて電力増幅器のバイアスを可変するようにす
れば、出力波形の歪を抑えることができる。しか
も本発明によれば、負荷を切り離した状態では、
電力増幅器の出力のいかんにかかわらず無信号時
のコレクタ損失を得ることができる。
Effects of the Invention The present invention stores in advance a collector loss value corresponding to the output voltage or output current in the storage means, detects the actual output voltage or output current, inputs it to the storage means, and stores the collector loss value corresponding to the output voltage or output current in the storage means. Since the value is read out, it is possible to easily and accurately obtain the collector loss value, and by varying the bias of the power amplifier based on this, distortion of the output waveform can be suppressed. . Moreover, according to the present invention, when the load is disconnected,
Collector loss during no signal can be obtained regardless of the output of the power amplifier.

【図面の簡単な説明】[Brief explanation of drawings]

第1図は本発明の一実施例のブロツク図、第2
図〜第5図はその動作説明図である。 1……電力増幅器、2……出力端子、3……
A/D変換器、4……マイクロコンピユータ、5
……D/A変換器、6……コレクタ損失値の出力
端子。
FIG. 1 is a block diagram of one embodiment of the present invention, and FIG.
5 to 5 are explanatory diagrams of the operation. 1...Power amplifier, 2...Output terminal, 3...
A/D converter, 4...Microcomputer, 5
...D/A converter, 6...Output terminal for collector loss value.

Claims (1)

【特許請求の範囲】[Claims] 1 電力増幅器の出力電圧または出力電流に対応
する上記電力増幅器の出力トランジスタのコレク
タ損失の値を予め記憶した記憶手段と、上記電力
増幅器の実際の出力電圧または出力電流を検出す
る出力検出手段と、上記電力増幅器の出力端と負
荷の間を開閉するスイツチに運動して負荷の断続
状態を示す信号を出力する負荷検出手段と、上記
記憶手段から出力されるコレクタ損失の値を電圧
または電流信号として出力する手段とを備え、上
記負荷検出手段により検出された実際の出力電圧
または出力電流と上記負荷検出手段の出力とを上
記記憶手段に入力し、負荷が接続されているとき
は上記出力検出手段の出力に対応するコレクタ損
失の値を上記記憶手段から読み出し、負荷が切り
離されているときは上記出力検出手段の出力のい
かんにかかわらず、上記電力増幅器の出力電圧ま
た出力電流が0のときのコレクタ損失の値を読み
出すようにしたコレクタ損失算出装置。
1. storage means that stores in advance the value of the collector loss of the output transistor of the power amplifier corresponding to the output voltage or output current of the power amplifier; and output detection means that detects the actual output voltage or output current of the power amplifier; Load detection means outputs a signal indicating the intermittent state of the load by moving to a switch that opens and closes between the output end of the power amplifier and the load, and the collector loss value outputted from the storage means as a voltage or current signal. inputting the actual output voltage or output current detected by the load detection means and the output of the load detection means into the storage means, and when a load is connected, the output detection means The value of the collector loss corresponding to the output of the power amplifier is read from the storage means, and when the load is disconnected, regardless of the output of the output detection means, the value of the collector loss corresponding to the output voltage or current of the power amplifier is 0. A collector loss calculation device configured to read the value of collector loss.
JP15219482A 1982-08-31 1982-08-31 Apparatus for calculating collector loss Granted JPS5940275A (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP15219482A JPS5940275A (en) 1982-08-31 1982-08-31 Apparatus for calculating collector loss

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP15219482A JPS5940275A (en) 1982-08-31 1982-08-31 Apparatus for calculating collector loss

Publications (2)

Publication Number Publication Date
JPS5940275A JPS5940275A (en) 1984-03-05
JPH0429983B2 true JPH0429983B2 (en) 1992-05-20

Family

ID=15535111

Family Applications (1)

Application Number Title Priority Date Filing Date
JP15219482A Granted JPS5940275A (en) 1982-08-31 1982-08-31 Apparatus for calculating collector loss

Country Status (1)

Country Link
JP (1) JPS5940275A (en)

Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS51144152A (en) * 1975-06-05 1976-12-10 Kikusui Denshi Kogyo Kk Power detector
JPS55122170A (en) * 1979-03-15 1980-09-19 Fujitsu Ltd Method of measuring lag time of integrated circuit

Patent Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS51144152A (en) * 1975-06-05 1976-12-10 Kikusui Denshi Kogyo Kk Power detector
JPS55122170A (en) * 1979-03-15 1980-09-19 Fujitsu Ltd Method of measuring lag time of integrated circuit

Also Published As

Publication number Publication date
JPS5940275A (en) 1984-03-05

Similar Documents

Publication Publication Date Title
JPH05883B2 (en)
KR860002102A (en) Sample and Hold Circuit
US4255716A (en) Automatic gain control circuit
JPH0429983B2 (en)
JPS5940276A (en) Apparatus for calculating collector loss
GB1191740A (en) Recording and/or Reproducing Apparatus
JPS60101816U (en) Sound output amplification device
SU1088677A3 (en) Device for matching equipment with line
JPH03239004A (en) Amplifier
JPS63269399A (en) Track hold circuit
JPS6118644U (en) Transmission output control circuit
JPH06224672A (en) Power amplifier
KR890007295Y1 (en) Control circuit of audio signal output by external noise
JPH03222508A (en) Amplifier circuit
SU1147993A2 (en) Converter of ac actual value to dc voltage
SU987793A1 (en) Dc amplifier
JPH0618303B2 (en) Current limit circuit
KR900001327Y1 (en) Zoom motor speed control circuit
JPS60119123U (en) Power amplifier power supply circuit
JPS59156007A (en) Amplifier circuit
JPS63213430A (en) Constant current/voltage charger
JPS5813780U (en) Squelch signal generator
JPH07202580A (en) Fet amplifier
JPS5868311A (en) Amplifying circuit
JPS609332U (en) Balanced-unbalanced converter