JPH0429491A - Quantization converter - Google Patents

Quantization converter

Info

Publication number
JPH0429491A
JPH0429491A JP2133594A JP13359490A JPH0429491A JP H0429491 A JPH0429491 A JP H0429491A JP 2133594 A JP2133594 A JP 2133594A JP 13359490 A JP13359490 A JP 13359490A JP H0429491 A JPH0429491 A JP H0429491A
Authority
JP
Japan
Prior art keywords
section
signal
limit voltage
quantization
lower limit
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP2133594A
Other languages
Japanese (ja)
Inventor
Takuma Tamada
玉田 琢磨
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Panasonic Holdings Corp
Original Assignee
Matsushita Electric Industrial Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Matsushita Electric Industrial Co Ltd filed Critical Matsushita Electric Industrial Co Ltd
Priority to JP2133594A priority Critical patent/JPH0429491A/en
Publication of JPH0429491A publication Critical patent/JPH0429491A/en
Pending legal-status Critical Current

Links

Landscapes

  • Color Television Systems (AREA)
  • Processing Of Color Television Signals (AREA)
  • Compression Or Coding Systems Of Tv Signals (AREA)
  • Picture Signal Circuits (AREA)

Abstract

PURPOSE:To reduce the jitter of a clock signal by improving the quantization precision of a burst signal part in a video input signal to improve the detection precision of the phase error between a burst signal and the clock signal used in a quantization converting part. CONSTITUTION:The video input signal inputted from an input terminal A is supplied to not only an input signal clamping part 12 but also a timing pulse generating part 13, and the timing pulse of a burst signal period is generated in this part 13. This timing pulse is supplied to a variable upper limit voltage generating part 14 and a variable lower limit voltage generating part 15, and the potential difference between these reference voltage generating parts is made smaller than normal only in the period of this timing pulse. That is, the potential difference between voltages (h) and (i) is reduced by the timing pulse (f) in the period of a burst signal (g) in the video input signal of an A/D converter 11, and a proportion of the amplitude of the burst signal (g) to the overall amplitude of a composite video signal (e) which can be subjected to A/D conversion is made higher than conventional, and thus, the quantization precision is actually improved.

Description

【発明の詳細な説明】 産業上の利用分野 本発明はデジタルVTRなどのアナログ信号を量子化し
て扱う量子化変換装置に関するものである。
DETAILED DESCRIPTION OF THE INVENTION Field of the Invention The present invention relates to a quantization conversion device for quantizing and handling analog signals such as digital VTRs.

従来の技術 現在、各種の映像量子化信号(以下、デジタル信号とい
う)を扱う機器が存在し、それらの多くがアナログ映像
信号の量子化変換(以下、A/D変換という)回路を備
えている。
BACKGROUND OF THE INVENTION Currently, there are devices that handle various video quantized signals (hereinafter referred to as digital signals), and many of them are equipped with circuits for quantization conversion (hereinafter referred to as A/D conversion) of analog video signals. .

第9図に従来の代表的なA/D変換装置のブロック図を
示す、第9図において、細い実線の矢印aは、映像入力
信号の流れを示し、また、太い矢印マークbはデジタル
信号の流れを示し、さらに、破線の矢印Cはその他の信
号の流れを示す。いま、入力端子Aより入力された映像
入力信号は、入力信号クランプ部1により直流電位が固
定化された後、A/D変換fii2に入力される。また
、このA/D変換器2には上限電圧発生部3および下@
電圧発生部4よりA/D変換できる上限および下限電圧
が供給されており、これらの電圧によって規制された範
囲内で入力された映像入力信号がデジタル信号に変換さ
れて出力され、次段回路の入力端子Bに至る。一方、−
点鎖線でかこった部分dは、A/D変換器2に供給する
量子化同期信号(以下、タロツク信号という)を作成す
るための帰還部分で、このクロック信号は、入力が複合
映像信号の場合で、普通、バースト信号に位相固定され
た、バースト信号の4倍の周波数の信号が使用されるた
め、デジタル変換された信号中のバースト信号部分の状
態を位相誤差検出部5にて検出し、誤差増幅部6によっ
て増幅して電圧可変型水晶発振器7に供給して位相制御
することによって得ている。
Figure 9 shows a block diagram of a typical conventional A/D conversion device. In Figure 9, thin solid arrows a indicate the flow of video input signals, and thick arrow marks b indicate the flow of digital signals. In addition, the dashed arrow C indicates the flow of other signals. Now, the video input signal inputted from the input terminal A has its DC potential fixed by the input signal clamp section 1, and is then inputted to the A/D conversion fii2. The A/D converter 2 also includes an upper limit voltage generator 3 and a lower
Upper and lower limit voltages for A/D conversion are supplied from the voltage generator 4, and video input signals input within the range regulated by these voltages are converted to digital signals and output, and are sent to the next stage circuit. It reaches input terminal B. On the other hand, −
The part d surrounded by a dashed dotted line is a feedback part for creating a quantized synchronization signal (hereinafter referred to as a tarokk signal) to be supplied to the A/D converter 2. This clock signal is used when the input is a composite video signal. Since a signal whose frequency is four times that of the burst signal and which is phase-locked to the burst signal is normally used, the state of the burst signal portion in the digitally converted signal is detected by the phase error detection section 5, The signal is obtained by amplifying it by the error amplifying section 6 and supplying it to the voltage variable crystal oscillator 7 for phase control.

発明が解決しようとする課題 しかしながら上記従来の構成では、複合映像信号中のバ
ースト信号の振幅レベルは複合映像信号の全振幅に比べ
てそれ程大きくないため、たとえば、上限および下II
I電圧の電位差を2.0■に設定したA/D変換器2に
振幅1.5Vの複合映像信号を入力した場合、複合映像
信号の、A/D変換できる全振幅に占めるバースト信号
の振幅の割合は約23%にすぎず、これにより、デジタ
ル変換後のバースト信号中の量子化誤差はかなり大きな
ものとなってしまう、このため、位相誤差検出部5にて
検出されたバースト位相とクロック信号の見かけ上の位
相誤差に占める量子化誤差の割合が無視できない値とな
り、電圧可変型水晶発振器7で発生するタロツク信号の
中に時間軸変動(ジッター)という形で現われ、最終的
には機器そのものの性能に影響をおよぼすという問題を
有していた。
Problem to be Solved by the Invention However, in the conventional configuration described above, the amplitude level of the burst signal in the composite video signal is not so large compared to the total amplitude of the composite video signal.
When a composite video signal with an amplitude of 1.5V is input to the A/D converter 2 with the potential difference of the I voltage set to 2.0■, the amplitude of the burst signal that accounts for the total amplitude that can be A/D converted of the composite video signal. The ratio is only about 23%, and as a result, the quantization error in the burst signal after digital conversion becomes quite large. Therefore, the burst phase and clock detected by the phase error detection section 5 The ratio of quantization error to the apparent phase error of the signal becomes a non-negligible value, which appears in the form of time axis fluctuation (jitter) in the tarokk signal generated by the voltage variable crystal oscillator 7, and ultimately affects the equipment. The problem was that it affected the performance of the device itself.

本発明は上記従来の問題を解決するもので映像信号中の
バースト信号部分の量子化誤差を、量子化精度を向上す
ることによって量子化誤差の低減を図ることのできるA
/D変換装置を提供することを目的とするものである。
The present invention solves the above-mentioned conventional problems, and is capable of reducing quantization errors in burst signal portions of video signals by improving quantization accuracy.
The object of the present invention is to provide a /D conversion device.

課題を解決するための手段 上記課題を解決するために本発明の第1の構成における
A/D変換装置は、映像信号が入力され前記映@信号の
直流電位を固定化するためのクランプ部と、前記クラン
プ部の出力を量子化する量子化変換部と、前記量子化変
換部に対して量子化可能な電圧範囲の上限および下限電
圧の少なくとも一方の電圧を可変して前記映像信号中の
バースト信号期間の前記上限および下限電圧の電位差を
狭めるように前記上限および下限電圧を設定する手段と
を備えたものである。
Means for Solving the Problems In order to solve the above problems, an A/D converter according to a first configuration of the present invention includes a clamp section to which a video signal is input and for fixing the DC potential of the video signal. , a quantization conversion unit that quantizes the output of the clamp unit, and a burst in the video signal by varying at least one of an upper limit voltage and a lower limit voltage of a quantizable voltage range for the quantization conversion unit. and means for setting the upper and lower limit voltages so as to narrow the potential difference between the upper and lower limit voltages during the signal period.

また、本発明の第2の構成における量子化変換装置は、
映像信号が入力され前記映像信号の直流電位を固定化す
るためのクラン1部と、前記クランプ部の出力を量子化
する第1および第2の量子化変換部と、前記第1および
第2の量子化変換部のそれぞれに対して量子化可能な電
圧範囲の上限および下@電圧を設定する上限電圧発生部
および下@電圧発生部とを備え、前記第1および第2の
量子化変換部のそれぞれに対して前記上限電圧発生部お
よび下限電圧発生部の少なくとも一方を別々に設け、前
記第1の量子化変換部に対して設定される上限および下
限電圧の電位差と、第2の量子化変換部に対して設定さ
れる上限および下限電圧の電位差とのいずれか一方を他
方より狭く設定するように構成したものである。
Moreover, the quantization conversion device in the second configuration of the present invention is
a clamp 1 section to which a video signal is input and for fixing the DC potential of the video signal; first and second quantization conversion sections for quantizing the output of the clamp section; an upper voltage generation section and a lower voltage generation section for setting the upper and lower voltages of a quantizable voltage range for each of the quantization conversion sections; At least one of the upper limit voltage generation section and the lower limit voltage generation section is separately provided for each, and the potential difference between the upper limit voltage and the lower limit voltage set for the first quantization conversion section and the second quantization conversion One of the potential differences between the upper limit voltage and the lower limit voltage set for the section is set to be narrower than the other.

さらに、本発明の第3の構成におけるA/D変換装置は
、映像信号が入力され前記映像信号の振幅レベルを設定
し、かつ直流電位を固定化する第1および第2のクラン
プアンプ部と、前記第1のクランプアンプ部の出力を量
子化する第1の量子化変換部と、前記第2のクランプア
ンプ部の出力を量子化する第2の量子化変換部と、前記
第1および第2の量子化変換部に対して量子化可能な電
圧範囲の上限および下限電圧を設定して供給する上限電
圧発生部および下限電圧発生部とを備え、前記第2のク
ランプアンプ部の出力振幅レベルを前記第1のクランプ
アンプ部の出力振幅レベルよりも大きく設定し、前記第
2の量子化変換部から高量子化精度の量子化信号を得る
構成としたものである。
Furthermore, the A/D conversion device according to the third configuration of the present invention includes first and second clamp amplifier sections that receive a video signal, set the amplitude level of the video signal, and fix the DC potential. a first quantization conversion unit that quantizes the output of the first clamp amplifier unit; a second quantization conversion unit that quantizes the output of the second clamp amplifier unit; an upper limit voltage generating section and a lower limit voltage generating section that set and supply upper and lower limit voltages of a quantizable voltage range to the quantization conversion section of the second clamp amplifier section; The output amplitude level is set higher than the output amplitude level of the first clamp amplifier section, and a quantized signal with high quantization accuracy is obtained from the second quantization conversion section.

作用 上記第1の構成により、量子化変換部に入力された上限
および下限電圧の間の電位差を、映像入力信号のバース
ト信号の期間だけ狭めることにより、バースト信号部分
の量子化精度が向上し、量子化誤差の低減が可能となる
Effect: According to the first configuration, the potential difference between the upper limit voltage and the lower limit voltage input to the quantization conversion section is narrowed by the period of the burst signal of the video input signal, thereby improving the quantization accuracy of the burst signal portion. It becomes possible to reduce quantization errors.

また、上記第2および第3の構成により、2個の量子化
変換部のうちの一方を映像信号全体の量子化変換部とし
て使用し、また、もう一方を、上限電圧と下限電圧との
電位差に対するバースト信号の割合を大きく得るように
バースト信号専用の量子化変換部として使用するので、
量子化誤差の少いバースト信号の量子化信号が得られる
ことになる。
Furthermore, with the second and third configurations described above, one of the two quantization conversion units is used as a quantization conversion unit for the entire video signal, and the other is used to convert the potential difference between the upper limit voltage and the lower limit voltage. Since it is used as a quantization converter exclusively for burst signals to obtain a large ratio of burst signals to
A quantized burst signal with less quantization error can be obtained.

実施例 以下、本発明の実施例について図面を参照しながら説明
する。
EXAMPLES Hereinafter, examples of the present invention will be described with reference to the drawings.

第1図は本発明の第1の実施例を示すA/D変換装置の
ブロック図である。第1図において、細い実線の矢印a
1は映像入力信号の流れを示し、また、太い矢印マーク
b1はデジタル信号の流れを示し、さらに、破線の矢印
C1はその他の信号の流れを示している0機器の入力端
子Aより入力された映像入力信号は、A/D変換器11
に至る前の段階である直流電位を固定化する入力信号ク
ランプ部12に入力される他、タイミングパルス発生部
13にも供給され、ここで、バースト信号期間のタイミ
ングパルスが作成される。このタイミングパルスは、可
変型上限電圧発生部14および可変型下限電圧発生部1
5に供給され、これら両基準電圧発生部ではこのタイミ
ングパルスの期間だけ電位差を通常より狭めるという動
作を行う。
FIG. 1 is a block diagram of an A/D conversion device showing a first embodiment of the present invention. In Figure 1, the thin solid arrow a
1 indicates the flow of the video input signal, the thick arrow mark b1 indicates the flow of the digital signal, and the dashed arrow C1 indicates the flow of other signals.0 Input from the input terminal A of the device The video input signal is sent to the A/D converter 11
In addition to being input to the input signal clamp section 12 that fixes the DC potential at the stage before reaching the DC potential, the signal is also supplied to the timing pulse generation section 13, where a timing pulse for the burst signal period is created. This timing pulse is generated by the variable upper limit voltage generator 14 and the variable lower limit voltage generator 1.
5, and both of these reference voltage generators perform an operation of narrowing the potential difference compared to normal during the period of this timing pulse.

なお、16は位相誤差検出部、17は誤差増幅部、18
は電圧可変型水晶発振器である。
In addition, 16 is a phase error detection section, 17 is an error amplification section, and 18
is a voltage variable crystal oscillator.

この一連の動作を第2図を参照して実際に近い数字を揚
げて説明を行う、第2図において、eはA/D変換器1
1の映像入力信号である複合映像信号、fはバースト信
号gのタイミングパルス、hは上限電圧、iは下限電圧
のそれぞれの時間軸変化を示し、さらに、e、h、iの
互いの電位関係も同時に示している。A/D変換器11
の映像入力信号におけるバースト信号gの期間は、タイ
ミングパルスfによって、h、1間の電位差が狭められ
る。ここで、1.5■の振幅の複合映像信号eに対して
、上限電圧りと下限電圧iの電位差をバースト信号gの
期間、2.OVから1.0Vに狭めたとすると、A/D
変換できる複合映像信号eの全振幅に占めるバースト信
号gの振幅の割合が、従来の23%から45%に増大し
たことになり、これにより、実際上、同一の信号を量子
化するのに量子化精度か約2倍のA/D変換器を使用し
たのと同様の結果をもたらすことになる。つまり、この
ことは実際上、同一の信号を量子化するのに量子化密度
の高いA/D変換器を使用した゛のと同様の効果をもた
らすことになる。
This series of operations will be explained using figures close to the actual numbers with reference to FIG. 2. In FIG. 2, e is the A/D converter 1.
f is the timing pulse of the burst signal g, h is the upper limit voltage, and i is the time axis change of the lower limit voltage, and the mutual potential relationship of e, h, and i is also shown at the same time. A/D converter 11
During the period of the burst signal g in the video input signal of , the potential difference between h and 1 is narrowed by the timing pulse f. Here, for a composite video signal e with an amplitude of 1.5cm, the potential difference between the upper limit voltage i and the lower limit voltage i is set during the period of the burst signal g, 2. If you narrow it down from OV to 1.0V, A/D
This means that the ratio of the amplitude of the burst signal g to the total amplitude of the composite video signal e that can be converted has increased from 23% to 45%. This results in the same result as using an A/D converter with approximately twice the accuracy. In other words, this actually has the same effect as using an A/D converter with a high quantization density to quantize the same signal.

この結果、第3図(a)(tlに示すように、量子化時
の量子化誤差の大きさを確定する最小量子化単位(IL
SB)jが信号のレベルに対し相対的に小さくなったこ
とになり、結果として量子化誤差を減少させることがで
きる。
As a result, as shown in Figure 3(a) (tl), the minimum quantization unit (IL) that determines the size of the quantization error during quantization is
SB)j has become relatively small with respect to the signal level, and as a result, the quantization error can be reduced.

第3図(a)は本実施例のA/D変換装置によらない場
合を示し、第3図(b)は本実施例のA/D変換装置を
使用し、量子化精度を第3図(a)の2倍にした場合の
状態を示している。
Fig. 3(a) shows the case where the A/D converter of this embodiment is not used, and Fig. 3(b) shows the case where the A/D converter of this embodiment is used, and the quantization accuracy is shown in Fig. 3. This shows the state when the number is doubled as in (a).

第4図は本発明の第2の実施例を示すA/D変換装置の
ブロック図である。第4図において、細い実線の矢印a
2は映像入力信号の流れを示し、また、太い矢印マーク
b2はデジタル信号の流れを示し、さらに、破線の矢印
c2はその他の信号の流れを示している。Il器の入力
端子Aより入力された映像入力信号は、クランプ部21
によって直流成分が固定化されてA/D変換器22.2
3に供給される。A/D変換器22には上限電圧発生部
24より上限電圧が、下限電圧発生部25より下@電圧
が供給され、また、A/D変換器23には上限電圧発生
部26より上限電圧が、下限電圧発生部27まり下@電
圧が供給されている。そして、各A/D変換器22.2
3に入力された映像入力信号はそれぞれA/D変換され
、A/D変換器22の出力は次段への出力端子Bに出力
され、またA/D変換器23の出力は位相誤差検出部2
8へ出力され、さらに、誤差増幅部29さらに、その後
段の電圧可変型水晶発振器30によってA/D変換器2
2.23へ供給するクロック信号か作られている。
FIG. 4 is a block diagram of an A/D conversion device showing a second embodiment of the present invention. In Figure 4, the thin solid line arrow a
2 indicates the flow of the video input signal, a thick arrow mark b2 indicates the flow of the digital signal, and a broken arrow c2 indicates the flow of other signals. The video input signal input from the input terminal A of the Il device is sent to the clamp section 21.
The DC component is fixed by A/D converter 22.2.
3. The A/D converter 22 is supplied with the upper limit voltage from the upper limit voltage generator 24 and the lower voltage is supplied from the lower limit voltage generator 25, and the A/D converter 23 is supplied with the upper limit voltage from the upper limit voltage generator 26. , a lower voltage is supplied to the lower limit voltage generating section 27. And each A/D converter 22.2
The video input signals input to 3 are each A/D converted, the output of the A/D converter 22 is output to the output terminal B to the next stage, and the output of the A/D converter 23 is output to the phase error detection section. 2
8, and is further output to the A/D converter 2 by the error amplifying section 29 and the voltage variable crystal oscillator 30 at the subsequent stage.
A clock signal to be supplied to 2.23 is created.

第5図は第4図の2個のA/D変換器22.23に供給
される各電圧の関係を示したものである。にはA/D変
換器22.23に供給される直流電位か固定された映像
入力信号としての複合映像信号、ρはA/D変換器22
の上限電圧、mはA/D変換器22の下限電圧、nはA
/D変換器23の上限電圧、QはA/D変換器23の下
限電圧である。また、kは全振幅が1,5■でバースト
信号Pの振幅が0.45■の複合映像信号であり、全振
幅1.5Vが上限電圧ρと下限電圧mの電位差(ρ−m
)2.OVの範囲内にありまた、上@電圧nと下限電圧
Qの電位差(n−Q)は1.OVでバースト信号Pの振
幅0.45Vの中心電位がその電位差の中心になるよう
に設定されている。このとき、電位差(Q−m)、電位
差(n−Q)に対するバースト信号Pの振幅の割合は下
記の値となる。すなわち、 また、A/D変換器22.23の変換レートを8ビツト
とすると、8ビ・yトの全量子化単価(256LSB)
に占めるバースト信号Pの部分の量子化単価(LSB)
は下記の値となる。すなわち、となる。
FIG. 5 shows the relationship between the voltages supplied to the two A/D converters 22 and 23 in FIG. 4. is a composite video signal as a DC potential or a fixed video input signal supplied to the A/D converter 22, 23, and ρ is a composite video signal supplied to the A/D converter 22.
m is the lower limit voltage of the A/D converter 22, n is A
The upper limit voltage of the /D converter 23 and Q are the lower limit voltage of the A/D converter 23. In addition, k is a composite video signal with a total amplitude of 1.5 μ and an amplitude of burst signal P of 0.45 μ, and the total amplitude of 1.5 V is the potential difference between the upper limit voltage ρ and the lower limit voltage m (ρ −
)2. It is within the range of OV, and the potential difference (n-Q) between the upper @ voltage n and the lower limit voltage Q is 1. The center potential of the burst signal P having an amplitude of 0.45 V at OV is set to be the center of the potential difference. At this time, the ratio of the amplitude of the burst signal P to the potential difference (Q-m) and the potential difference (n-Q) has the following value. That is, if the conversion rate of the A/D converters 22 and 23 is 8 bits, the total quantization unit cost of 8 bits (256 LSB)
Quantization unit cost (LSB) of the burst signal P portion
has the following value. In other words, it becomes.

さらに、第6図は、映像入力信号とA/D変換後のLS
Bの関係を判り易く描いたものである。
Furthermore, FIG. 6 shows the video input signal and the LS after A/D conversion.
This is an easy-to-understand depiction of the relationship between B.

実線部分のデジタル値は、最大値10L S B、最小
値ILSBで、振幅は10−1 = 9で、9LSBで
ある。しかし、第6図中に破線で示したように、I L
SB以内の振幅のバラツキはデジタル出力には一切現れ
ることのない量子化誤差の範囲であり、その誤差レベル
は信号@幅の両端に最大各ILSB以内、合計2LSB
存在することになる。よって、デジタル側から見た信号
振幅は9LSBではあるが、実際のところはその上、下
各I LSB以内の誤差を含んでいることになる。
The digital value of the solid line portion has a maximum value of 10LSB and a minimum value ILSB, and the amplitude is 10-1 = 9, which is 9LSB. However, as shown by the broken line in FIG.
Amplitude variations within SB are within the range of quantization errors that never appear in the digital output, and the error level is within each ILSB at both ends of the signal @ width, a total of 2LSB.
It will exist. Therefore, although the signal amplitude seen from the digital side is 9LSB, in reality it includes an error within each lower ILSB.

以上のように、A/D変換器22.23のデジタル出力
中のバースト信号Pの誤差レベルを算出すると下記の値
となる。すなわち、 22の出力(設定電位差Ω−m): 23の出力(設定電位差n−Q): となる。
As described above, when the error level of the burst signal P in the digital output of the A/D converters 22 and 23 is calculated, the following value is obtained. That is, the output of 22 (set potential difference Ω-m): the output of 23 (set potential difference n-Q):

このように、A/D変換器23ではA/D変換器22や
、入力電位差設定がそれと同様の従来例におけるA/D
変換器2に比べてデジタル出力中の量子化誤差を1/2
に減少させている。これにより、A/D変換器に入力さ
れている映像入力信号の振幅が同じならば、上限および
下限電圧間の電位差の違いと同等の割合で量子化誤差を
低減させることができる。
In this way, the A/D converter 23 is similar to the A/D converter 22 or the conventional A/D converter with the same input potential difference setting.
1/2 the quantization error in digital output compared to converter 2
has been reduced to Thereby, if the amplitude of the video input signal input to the A/D converter is the same, the quantization error can be reduced at a rate equivalent to the difference in potential between the upper and lower limit voltages.

第7図は本発明の第3の実施例を示すA/D変換装置の
ブロック図である。第7図において、細い実線の矢印a
3は映像入力信号の流れを示し、また、太い矢印マーク
b3はデジタル信号の流れを示し、さらに、破線の矢印
C3はその他の信号の流れを示している。入力端子Aよ
り入力された映像入力信号は、クランプアンプ部41.
42に入力され、クランプアンプ部41では1,5Vに
、クランプアンプ部42では3.OVにそれぞれ振幅増
幅されて直流電位が固定化され、クランプアンプ部41
の出力はA/D変換器43に、クランプアンプ部42の
出力はA/D変換器44にそれぞれ供給されている。
FIG. 7 is a block diagram of an A/D conversion device showing a third embodiment of the present invention. In Figure 7, the thin solid line arrow a
3 indicates the flow of the video input signal, a thick arrow mark b3 indicates the flow of the digital signal, and a broken arrow C3 indicates the flow of other signals. The video input signal input from the input terminal A is sent to the clamp amplifier section 41.
42, the clamp amplifier section 41 outputs 1.5V, and the clamp amplifier section 42 outputs 3.5V. The DC potential is fixed by being amplitude amplified in each OV, and the clamp amplifier section 41
The output of the clamp amplifier section 42 is supplied to an A/D converter 43, and the output of the clamp amplifier section 42 is supplied to an A/D converter 44.

また、A/D変換器43およびA/D変換器44には、
上限電圧発生部45より上限電圧が、下限電圧発生部4
6より下@電圧が各並列に供給されている。そして、各
A/D変換器43.44に入力された映像入力信号はそ
れぞれA/D変換されて、A/D変換器43の出力は次
段への出力端子Bに出力されまた、A/D変換器44の
出力は位相誤差検出部47へ出力され、誤差増幅部48
、さらに、その後段の電圧可変型水晶発振器49によっ
てA/D変換器43.44へ供給するタロツク信号が作
られる。
In addition, the A/D converter 43 and the A/D converter 44 include
The upper limit voltage is output from the upper limit voltage generator 45 to the lower limit voltage generator 4.
A voltage below 6 is supplied to each parallel. The video input signals input to each A/D converter 43 and 44 are respectively A/D converted, and the output of the A/D converter 43 is output to the output terminal B to the next stage. The output of the D converter 44 is output to a phase error detection section 47, and an error amplification section 48
Further, a voltage variable crystal oscillator 49 at the subsequent stage generates a tarock signal to be supplied to A/D converters 43 and 44.

第8図は2個のA/D変換器43.44に供給される各
電圧の関係を示したものである。QはA/D変換器43
の映像入力信号で振幅が1.5■、バースト信号Rの振
幅が0.45Vの複合映像信号、SはA/D変換器44
の映像入力信号で振幅が3,0■、バースト信号tの振
幅が0.9■の複合映像信号、UはA/D変換器43.
44の入力上限電圧、WはA/D変換器43.44の入
力下@電圧である。そして、このとき、上限電圧Uと下
限電圧W間の電位差2.0■に対する複合映像信号Q、
Sのバースト信号R,tのそれぞれの割合は下記の値と
なる。すなわち、 また、A/D変換器43.44の変換レートを8とット
とすると、8ビツトの全量子化単価(256LSB)に
占めるバースト信号R,tの量子化単位(LSB)は下
記の値となる。すなわち、このように、A/D変換器4
4では、A/D変換器43や、これと入力信号レベルや
入力上、下限電位差設定か同様の従来例におけるA/D
変換器2のA/D変換出力に対して同様の優位性を持つ
ことが明らかであるため、量子化誤差を低減させること
ができる。
FIG. 8 shows the relationship between the voltages supplied to the two A/D converters 43 and 44. Q is A/D converter 43
The video input signal is a composite video signal with an amplitude of 1.5V, the amplitude of the burst signal R is 0.45V, and S is the A/D converter 44.
The video input signal is a composite video signal with an amplitude of 3.0 cm, the amplitude of the burst signal t is 0.9 cm, and U is an A/D converter 43.
The input upper limit voltage of 44, W is the input lower voltage of A/D converter 43.44. At this time, the composite video signal Q for a potential difference of 2.0■ between the upper limit voltage U and the lower limit voltage W,
The respective ratios of the burst signals R and t of S are as follows. That is, if the conversion rate of the A/D converter 43, 44 is 8 bits, the quantization unit (LSB) of the burst signal R, t in the total 8-bit quantization unit cost (256LSB) is as follows. value. That is, in this way, the A/D converter 4
4, the A/D converter 43 and the input signal level, upper input, and lower limit potential difference setting, or the A/D converter 43 in a similar conventional example.
It is clear that this has a similar advantage over the A/D conversion output of the converter 2, so that the quantization error can be reduced.

なお、第1〜第3の実施例の説明を複合映像信号を例に
揚げて行ったが、映像信号全般について同様の効果を得
ることができる。
Although the first to third embodiments have been described using a composite video signal as an example, similar effects can be obtained for video signals in general.

発明の効果 以上のように本発明によれば、映像入力信号中のバース
ト信号部分の量子化精度を向上させることによって量子
化誤差を大幅に低減することができるものである。得に
、VTRのようなビデオ機器に使用すれば、バースト信
号と、量子化変換部で用いるクロック信号との位相誤差
検出精度が向上してクロック信号のジッターを軽減させ
ることができるため、画質性能の向上を図ることができ
るものである。
Effects of the Invention As described above, according to the present invention, quantization errors can be significantly reduced by improving the quantization accuracy of the burst signal portion in the video input signal. In particular, when used in video equipment such as a VTR, the accuracy of detecting the phase error between the burst signal and the clock signal used in the quantization converter can be improved and the jitter of the clock signal can be reduced, resulting in improved image quality performance. It is possible to improve this.

【図面の簡単な説明】[Brief explanation of the drawing]

第1図は本発明の第1の実施例を示すA/D変換装置の
ブロック図、第2図は同A/D変換装置における波形図
、第3図(aHb)は第1の実施例の効果説明のための
、信号振幅とI LSBのレベルの相対関係を示し、第
3図fa)は従来の場合、第3図(b)は第1の実施例
の場合の波形図、第4図は本発明の第2の実施例を示す
A/D変換装置のブロック図、第5図は同A/D変換装
置における波形図、第6図は第2の実施例の効果説明の
ための波形図、第7図は本発明の第3の実施例を示すA
/D変換装置のブロック図、第8図は同A/D変換装置
における波形図、第9図は従来のA/D変換装置のブロ
ック図である。 11.22,23,43.44・・・A/D変換器、1
2.21・・・入力信号クランプ部、13・・・タイミ
ングパルス発生部、14・・・可変型上@電圧発生部、
15・・・可変型下限電汗発生部、24,26.45・
・・上限電圧発生部、25,27.46・・・下限電圧
発生部、41.42・・・入力信号クランプアンプ部。 代理人   森  本  義  弘 第 図 ρLSB
FIG. 1 is a block diagram of an A/D converter showing a first embodiment of the present invention, FIG. 2 is a waveform diagram in the same A/D converter, and FIG. 3 (aHb) is a block diagram of an A/D converter according to a first embodiment of the present invention. To explain the effect, the relative relationship between the signal amplitude and the level of I LSB is shown. FIG. 3(fa) is a waveform diagram for the conventional case, FIG. 3(b) is a waveform diagram for the first embodiment, and FIG. 4 is a waveform diagram for the conventional case. is a block diagram of an A/D conversion device showing a second embodiment of the present invention, FIG. 5 is a waveform diagram in the same A/D conversion device, and FIG. 6 is a waveform diagram for explaining the effects of the second embodiment. 7A and 7B show a third embodiment of the present invention.
FIG. 8 is a waveform diagram of the A/D converter, and FIG. 9 is a block diagram of a conventional A/D converter. 11.22, 23, 43.44...A/D converter, 1
2.21... Input signal clamp section, 13... Timing pulse generation section, 14... Variable type upper@voltage generation section,
15... Variable lower limit electric sweat generation section, 24, 26.45.
... Upper limit voltage generation section, 25, 27.46... Lower limit voltage generation section, 41.42... Input signal clamp amplifier section. Agent Yoshihiro Morimoto Figure ρLSB

Claims (1)

【特許請求の範囲】 1、映像信号が入力され前記映像信号の直流電位を固定
化するためのクランプ部と、前記クランプ部の出力を量
子化する量子化変換部と、前記量子化変換部に対して量
子化可能な電圧範囲の上限および下限電圧の少なくとも
一方の電圧を可変して前記映像信号中のバースト信号期
間の前記上限および下限電圧の電位差を狭めるように前
記上限および下限電圧を設定する手段とを備えた量子化
変換装置。 2、映像信号が入力され前記映像信号の直流電位を固定
化するためのクランプ部と、前記クランプ部の出力を量
子化する第1および第2の量子化変換部と、前記第1お
よび第2の量子化変換部のそれぞれに対して量子化可能
な電圧範囲の上限および下限電圧を設定する上限電圧発
生部および下限電圧発生部とを備え、前記第1および第
2の量子化変換部のそれぞれに対して前記上限電圧発生
部および下限電圧発生部の少なくとも一方を別々に設け
、前記第1の量子化変換部に対して設定される上限およ
び下限電圧の電位差と、第2の量子化変換部に対して設
定される上限および下限電圧の電位差とのいずれか一方
を他方より狭く設定するように構成した量子化変換装置
。 3、映像信号が入力され前記映像信号の振幅レベルを設
定し、かつ直流電位を固定化する第1および第2のクラ
ンプアンプ部と、前記第1のクランプアンプ部の出力を
量子化する第1の量子化変換部と、前記第2のクランプ
アンプ部の出力を量子化する第2の量子化変換部と、前
記第1および第2の量子化変換部に対して量子化可能な
電圧範囲の上限および下限電圧を設定して供給する上限
電圧発生部および下限電圧発生部とを備え、前記第2の
クランプアンプ部の出力振幅レベルを前記第1のクラン
プアンプ部の出力振幅レベルよりも大きく設定し、前記
第2の量子化変換部から高量子化精度の量子化信号を得
る構成とした量子化変換装置。
[Claims] 1. A clamp section to which a video signal is input and for fixing the DC potential of the video signal, a quantization conversion section for quantizing the output of the clamp section, and a quantization conversion section for the quantization conversion section. The upper and lower limit voltages are set such that at least one of the upper and lower limit voltages of a quantizable voltage range is varied to narrow the potential difference between the upper and lower limit voltages during a burst signal period in the video signal. A quantization conversion device comprising means. 2. A clamp section to which a video signal is input and for fixing the DC potential of the video signal, first and second quantization conversion sections for quantizing the output of the clamp section, and the first and second an upper limit voltage generation section and a lower limit voltage generation section that set upper and lower limit voltages of a quantizable voltage range for each of the quantization conversion sections, respectively of the first and second quantization conversion sections; At least one of the upper limit voltage generation section and the lower limit voltage generation section is provided separately for the first quantization conversion section, and the potential difference between the upper limit voltage and the lower limit voltage set for the first quantization conversion section and the second quantization conversion section A quantization conversion device configured to set one of an upper limit voltage and a lower limit voltage potential difference set to be narrower than the other. 3. first and second clamp amplifier sections to which a video signal is input, set the amplitude level of the video signal, and fix the DC potential; and a first clamp amplifier section that quantizes the output of the first clamp amplifier section. a quantization conversion section for quantizing the output of the second clamp amplifier section; and a second quantization conversion section for quantizing the output of the second clamp amplifier section; An upper limit voltage generation section and a lower limit voltage generation section are provided to set and supply upper and lower limit voltages, and the output amplitude level of the second clamp amplifier section is set to be larger than the output amplitude level of the first clamp amplifier section. A quantization conversion device configured to obtain a quantized signal with high quantization accuracy from the second quantization conversion section.
JP2133594A 1990-05-23 1990-05-23 Quantization converter Pending JPH0429491A (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP2133594A JPH0429491A (en) 1990-05-23 1990-05-23 Quantization converter

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2133594A JPH0429491A (en) 1990-05-23 1990-05-23 Quantization converter

Publications (1)

Publication Number Publication Date
JPH0429491A true JPH0429491A (en) 1992-01-31

Family

ID=15108463

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2133594A Pending JPH0429491A (en) 1990-05-23 1990-05-23 Quantization converter

Country Status (1)

Country Link
JP (1) JPH0429491A (en)

Similar Documents

Publication Publication Date Title
US6489906B2 (en) ΔΣ type A/D converter
US5818372A (en) D/A converter circuit having offset voltage application device
EP0220894B1 (en) A clamping circuit for an analogue to digital converter
US4808998A (en) Distortion reduction circuit for a D/A converter
JPH0429491A (en) Quantization converter
JPS592431A (en) Analog-digital converter
JP2001339303A (en) Analog/digital converter circuit
JPS61295722A (en) Gain control system of d/a converter
JPS59181719A (en) Offset compensating circuit
JP2511896B2 (en) A / D converter
JP3307708B2 (en) Automatic loop control method and automatic loop control device
JPH09181604A (en) Semiconductor integrated circuit device and its noise reduction method
JP3230227B2 (en) A / D converter
JP2513629B2 (en) Image processing device
JP3760503B2 (en) Clamp circuit
JPH0379128A (en) A/d converter
JPH0555917A (en) A/d converter
JP2794050B2 (en) AD converter test equipment
JP2000004123A (en) Phase difference arithmetic circuit
JP2610399B2 (en) A / D converter
JP3006291B2 (en) Analog / Digital Converter for Television Camera
JPS60210029A (en) Temperature correction type digital-analog converter
JPH066227A (en) A/d converter
JPH0323778A (en) Video signal clamp circuit
JPS58212220A (en) Method for compensating offset voltage of analog- digital converter