JPH04288747A - デジタル回線の遅延シュミレータ - Google Patents
デジタル回線の遅延シュミレータInfo
- Publication number
- JPH04288747A JPH04288747A JP2418109A JP41810990A JPH04288747A JP H04288747 A JPH04288747 A JP H04288747A JP 2418109 A JP2418109 A JP 2418109A JP 41810990 A JP41810990 A JP 41810990A JP H04288747 A JPH04288747 A JP H04288747A
- Authority
- JP
- Japan
- Prior art keywords
- data
- read
- address
- delay time
- parallel
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
- 238000004891 communication Methods 0.000 claims abstract description 32
- 238000006243 chemical reaction Methods 0.000 claims description 11
- 230000003111 delayed effect Effects 0.000 abstract description 4
- 230000005540 biological transmission Effects 0.000 description 19
- 238000000034 method Methods 0.000 description 6
- 238000010586 diagram Methods 0.000 description 4
- 238000005516 engineering process Methods 0.000 description 4
- 238000011161 development Methods 0.000 description 3
- 238000002474 experimental method Methods 0.000 description 2
- 230000001934 delay Effects 0.000 description 1
- 230000000694 effects Effects 0.000 description 1
- 238000004519 manufacturing process Methods 0.000 description 1
- 238000012545 processing Methods 0.000 description 1
Landscapes
- Communication Control (AREA)
- Radio Relay Systems (AREA)
Abstract
(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。
め要約のデータは記録されません。
Description
【0001】
【産業上の利用分野】本発明は、衛星デジタル回線で生
じるデータ伝達の遅れを疑似的に発生させるデジタル回
線の遅延シュミレータに関する。
じるデータ伝達の遅れを疑似的に発生させるデジタル回
線の遅延シュミレータに関する。
【0002】
【従来の技術】今日における通信技術の発達に伴い、例
えば衛星放送,船舶通信,電話通信等のような衛星通信
が頻繁に行われるようになった。このような衛星通信は
、宇宙空間に電波の送受信と増幅ができる衛星を打ち上
げ、地上の地球局より発振した電波を増幅し、再び地球
に電波を再発射して通信を行うものである。上記衛星通
信には、伝送すべき情報の波形に応じて送信周波数を変
化(例えばFM変調。)させるアナログ通信方式と、伝
送すべき情報をデジタルデータに変換しこのデジタルデ
ータで搬送波を変調して伝送するデジタル通信方式との
2種類の通信方式がある。従来は、送受信システムにお
けるアナログ技術が確率されていたため上記アナログ通
信方式が多く用いられたが、今日におけるデジタル技術
の発展に伴い、上記デジタル通信が多く用いられるよう
になってきた。ここで、上記通信衛星としては、例えば
地上から約3万6千Kmの宇宙空間に位置する静止衛星
を用いて通信を行うと送信した電波が受信されるまで(
往復)に約0.6秒の遅れを生ずる。このため、送受信
システム等を開発するには、上記送受信間での電波伝送
の遅れを考慮したうえでの開発が必要となる。すなわち
、上記送受信システム等は、実際に電波を伝送し上記通
信衛星を介して該伝送した電波を受信しながら開発する
か、疑似的に上記送受信間での電波伝送の遅れを発生さ
せる遅延シュミレータを用いて開発を行っていた。
えば衛星放送,船舶通信,電話通信等のような衛星通信
が頻繁に行われるようになった。このような衛星通信は
、宇宙空間に電波の送受信と増幅ができる衛星を打ち上
げ、地上の地球局より発振した電波を増幅し、再び地球
に電波を再発射して通信を行うものである。上記衛星通
信には、伝送すべき情報の波形に応じて送信周波数を変
化(例えばFM変調。)させるアナログ通信方式と、伝
送すべき情報をデジタルデータに変換しこのデジタルデ
ータで搬送波を変調して伝送するデジタル通信方式との
2種類の通信方式がある。従来は、送受信システムにお
けるアナログ技術が確率されていたため上記アナログ通
信方式が多く用いられたが、今日におけるデジタル技術
の発展に伴い、上記デジタル通信が多く用いられるよう
になってきた。ここで、上記通信衛星としては、例えば
地上から約3万6千Kmの宇宙空間に位置する静止衛星
を用いて通信を行うと送信した電波が受信されるまで(
往復)に約0.6秒の遅れを生ずる。このため、送受信
システム等を開発するには、上記送受信間での電波伝送
の遅れを考慮したうえでの開発が必要となる。すなわち
、上記送受信システム等は、実際に電波を伝送し上記通
信衛星を介して該伝送した電波を受信しながら開発する
か、疑似的に上記送受信間での電波伝送の遅れを発生さ
せる遅延シュミレータを用いて開発を行っていた。
【0003】
【発明が解決しようとする課題】しかし、上述のように
従来における衛星通信はアナログ技術が先行していたた
め、上記疑似的に送受信間での電波伝送の遅れを発生さ
せるシュミレータもアナログ通信方式用のものしか開発
されておらず、デジタル通信方式用の遅延シュミレータ
は開発されていなかった。ここで、上記デジタル通信方
式用の遅延シュミレータは、例えば図4に示すようにシ
フトレジスタを用いて構成することができる。この図4
において、入力端子51には、伝送すべき情報をデジタ
ル化しデジタルデータとした回線データが供給される。 この回線データは、入力端子53から供給される通信ク
ロックに同期してバッファ52を介してシフトレジスタ
54,55,56・・・・に順に供給される。上記シフ
トレジスタ54,55,56・・・・を介した回線デー
タは、上記通信クロックに同期してバッファ57を介し
て出力端子58より出力される。このように、上記回線
データを複数のシフトレジスタ54,55,56・・・
に供給することにより、設置されたシフトレジスタ分の
だけ遅延を施して回線データを出力することができる。 しかし、この図4に示したようなデジタル通信方式用の
遅延シュミレータは、数10Kbpsの通信クロックで
コンマ数秒の遅延を回線データに施すのに、8ビットの
シフトレジスタを用いたとすると、該8ビットのシフト
レジスタが数千個必要となり、コスト等の面から現実的
な物ではない。本発明は上述の課題に鑑みてなされたも
のであり、シフトレジスタを用いないで任意の遅延を施
した回線データに出力することができる実用的なデジタ
ル回線の遅延シュミレータを提供することを目的とする
。
従来における衛星通信はアナログ技術が先行していたた
め、上記疑似的に送受信間での電波伝送の遅れを発生さ
せるシュミレータもアナログ通信方式用のものしか開発
されておらず、デジタル通信方式用の遅延シュミレータ
は開発されていなかった。ここで、上記デジタル通信方
式用の遅延シュミレータは、例えば図4に示すようにシ
フトレジスタを用いて構成することができる。この図4
において、入力端子51には、伝送すべき情報をデジタ
ル化しデジタルデータとした回線データが供給される。 この回線データは、入力端子53から供給される通信ク
ロックに同期してバッファ52を介してシフトレジスタ
54,55,56・・・・に順に供給される。上記シフ
トレジスタ54,55,56・・・・を介した回線デー
タは、上記通信クロックに同期してバッファ57を介し
て出力端子58より出力される。このように、上記回線
データを複数のシフトレジスタ54,55,56・・・
に供給することにより、設置されたシフトレジスタ分の
だけ遅延を施して回線データを出力することができる。 しかし、この図4に示したようなデジタル通信方式用の
遅延シュミレータは、数10Kbpsの通信クロックで
コンマ数秒の遅延を回線データに施すのに、8ビットの
シフトレジスタを用いたとすると、該8ビットのシフト
レジスタが数千個必要となり、コスト等の面から現実的
な物ではない。本発明は上述の課題に鑑みてなされたも
のであり、シフトレジスタを用いないで任意の遅延を施
した回線データに出力することができる実用的なデジタ
ル回線の遅延シュミレータを提供することを目的とする
。
【0004】
【課題を解決するための手段】本発明は、シリアルデー
タで入力される回線データをパラレルデータに変換する
シリアル/パラレル変換手段と、上記シリアル/パラレ
ル変換手段から出力されるパラレルデータを記憶する記
憶手段と、上記記憶手段に書き込まれるパラレルデータ
の書き込みアドレスを通信クロックに同期して発生する
書き込みアドレス発生手段と、上記記憶手段から読み出
されるパラレルデータの読み出しアドレスを通信クロッ
クに同期して発生する読み出しアドレス発生手段と、上
記書き込みアドレスが上記読み出しアドレスより進むよ
うに制御する制御手段と、上記記憶手段から読み出され
たパラレルデータをシリアルデータに変換するパラレル
/シリアル変換手段とを有し、上記制御手段により、書
き込みアドレスに対する読み出しアドレスの進み具合を
制御して、任意の遅延を施した回線データを上記パラレ
ル/シリアル変換手段から出力することを特徴として上
述の課題を解決する。
タで入力される回線データをパラレルデータに変換する
シリアル/パラレル変換手段と、上記シリアル/パラレ
ル変換手段から出力されるパラレルデータを記憶する記
憶手段と、上記記憶手段に書き込まれるパラレルデータ
の書き込みアドレスを通信クロックに同期して発生する
書き込みアドレス発生手段と、上記記憶手段から読み出
されるパラレルデータの読み出しアドレスを通信クロッ
クに同期して発生する読み出しアドレス発生手段と、上
記書き込みアドレスが上記読み出しアドレスより進むよ
うに制御する制御手段と、上記記憶手段から読み出され
たパラレルデータをシリアルデータに変換するパラレル
/シリアル変換手段とを有し、上記制御手段により、書
き込みアドレスに対する読み出しアドレスの進み具合を
制御して、任意の遅延を施した回線データを上記パラレ
ル/シリアル変換手段から出力することを特徴として上
述の課題を解決する。
【0005】
【作用】本発明に係るデジタル回線の遅延シュミレータ
は、上記制御手段により、上記記憶手段に書き込んだ回
線データの書き込みアドレスに対する該回線データの読
み出しアドレスの進み具合を制御して任意の遅延を施し
た回線データを上記パラレル/シリアル変換手段から出
力する。
は、上記制御手段により、上記記憶手段に書き込んだ回
線データの書き込みアドレスに対する該回線データの読
み出しアドレスの進み具合を制御して任意の遅延を施し
た回線データを上記パラレル/シリアル変換手段から出
力する。
【0006】
【実施例】以下、本発明に係るデジタル回線の遅延シュ
ミレータの実施例について図面を参照しながら説明する
。本発明に係るデジタル回線の遅延シュミレータは、例
えば図1に示すような構成を有している。この図1にお
いて、入力端子1には伝送すべき情報をデジタル化しデ
ジタルデータとした回線データがシリアルに供給される
。この入力端子1を介した上記シリアルの回線データは
、シリアル/パラレル変換手段であるシリアル/パラレ
ル変換器2に供給されパラレルデータに変換され、デー
タバス10を介して記憶手段である、例えばRAM(ラ
ンダムアクセスメモリ)等のメモリ3に供給される。一
方、入力端子4には、基準クロックとなる通信クロック
が供給される。この通信クロックは、読み出しアドレス
発生手段であるリードアドレスカウンタ6に供給される
。上記リードアドレスカウンタ6は、上記入力端子4を
介して供給される通信クロックに同期してリードアドレ
スを発生し、このリードアドレスをリード/ライト切り
換え回路5及び制御手段である遅延時間制御装置14内
の加算器8に供給する。上記遅延時間制御装置14は、
上記加算器8及び遅延時間設定回路9からなっている。 上記遅延時間設定回路9は、例えば0.25秒,0.5
0秒,0.75秒等のように、入力される回線データに
施したい遅延時間が設定できるようになっており、ユー
ザは上記遅延時間の中から任意の遅延時間の選択を行う
。この遅延時間の選択が行われると、上記遅延時間設定
回路9から該選択された設定時間に応じた係数が出力さ
れ上記加算器8に供給される。上記加算器8は、上記リ
ードアドレスカウンタ6から供給されるリードアドレス
データと上記遅延時間設定回路9から供給される係数と
を加算し、この加算出力を読み出しアドレス発生手段で
あるライトアドレス発生回路7に供給する。 上記ライトアドレス発生回路7は、供給される加算出力
に応じたライトアドレスデータを出力する。このライト
アドレスデータは、リード/ライト切り換え回路5に供
給される。上記リード/ライト切り換え回路5は、供給
される上記リードアドレスデータとライトアドレスデー
タとを切り換えて出力する。このリード/ライト切り換
え回路5により切り換えられて出力されるリードアドレ
スデータ又はライトアドレスデータは、それぞれ上記メ
モリ3に供給される。これにより、上記メモリ3に供給
された回線データが書き込まれ、又、読み出される。す
なわち、上記メモリ3が図2に示すように最上位アドレ
スのデータ領域A〜最下位アドレスのデータ領域Jで構
成されており、上記リードアドレスカウンタ6が該デー
タ領域Aのリードアドレスを生成したとすると、このデ
ータ領域Aのリードアドレスは上記リードライト切り換
え回路5及びアドレスバス15を介してメモリ3に供給
され、該データ領域Aに記録された回線データが読み出
される。一方、上記データ領域Aのリードアドレスは、
遅延時間制御装置14内の加算器8に供給され、この加
算器8において、上記遅延時間設定回路9から供給され
る任意に設定された遅延時間に応じた係数と加算される
。上記ライトアドレス発生回路7は、この加算出力に応
じてライトアドレスを生成するため、該ライトアドレス
は、上記データ領域Aのリードアドレスに上記係数が加
算された分だけ進んだアドレスの、例えばデータ領域E
を差し示すアドレスデータとなる。このライトアドレス
は、リード/ライト切り換え回路5及びアドレスバス1
5を介してメモリ3に供給され、上記回線データがデー
タ領域Eに書き込まれる。上記遅延時間設定回路9から
出力される設定された遅延時間に応じた係数は、上記リ
ードアドレスとライトアドレスとをづらす役割を果たし
ており、このリードアドレスとライトアドレスの“づれ
分”が遅延時間となる。従って、設定される遅延時間に
応じて上記係数の値を変えれば上記入力される回線デー
タに任意の遅延時間を施して出力することができる。 なお、上記リードアドレスカウンタ6は、リングカウン
タとなっており、最下位アドレス(データ領域Jのアド
レス)のアドレスデータを生成した後は、最上位アドレ
ス(データ領域Aのアドレス)のアドレスデータを生成
するようになっている。上記リードアドレスによりメモ
リ3から読み出された回線データは、データバス11を
介してパラレル/シリアル変換器12に供給される。上
記パラレル/シリアル変換器12は、供給される上記パ
ラレルの回線データをシリアルデータに変換しこれを出
力端子13を介して出力する。以上の説明から明らかな
ように、本実施例に係るデジタル回線の遅延シュミレー
タは、上記リードアドレスカウンタ6で生成されたリー
ドアドレスにより、上記メモリに書き込まれた回線デー
タを読み出し、また、上記遅延時間設定回路9で設定さ
れた遅延時間に応じた係数を該リードアドレスに加算し
、この加算出力をライトアドレス発生回路7に供給して
ライトアドレスを得、該ライトアドレスにより上記回線
データをメモリに書き込むことにより、該回線データを
メモリに書き込むアドレスと該回線データをメモリから
読み出すアドレスとをづらすことができ、入力された回
線データに任意の遅延を施し出力することができる。 これにより、実際の衛星回線を用いることなく擬似的に
回線データを遅延させることができる。また、上記シリ
アル/パラレル変換器2及びパラレル/シリアル変換器
12を用いて回線データのデータ処理を行っているため
、データバス10,11を有効に利用することができる
。そして、簡単な回路構成で製作することができるため
、ローコスト化を達成することができる。なお、上述の
実施例では、上記リードアドレスカウンタ6で生成した
リードアドレスに係数を加算し、上記ライトアドレス発
生手段7で上記加算出力に応じたライトアドレスを発生
するようにしたが、これは、それぞれリングカウンタを
用いたリードアドレスカウンタ及びライトアドレスカウ
ンタを設け、該各カウンタに任意の遅延時間に応じた異
なるプリセット値をそれぞれ設定すればよい。ここで、
本発明に係るデジタル回線の遅延シュミレータを実際に
製作してデータ伝送実験を試みた結果を図3に示す。な
お、本実験では、国際電信電話諮問委員会(CCITT
)勧告のV.35の規格に従って変調した69632b
yteの画像データを用いた。この図3において、上記
遅延時間設定回路9において遅延時間を0と設定した場
合のデータ伝送時間は11秒であり、このときの伝送速
度が50.6Kbpsであった。この遅延時間が0のと
きには、データ化け,通信断等は生じなかった。また、
上記遅延時間を0.25秒に設定した場合のデータ伝送
時間は49秒であり、このときの伝送速度は11.4K
bpsであった。また、上記遅延時間を1.00秒に設
定した場合のデータ伝送時間は158秒であり、このと
きの伝送速度が3.5Kbpsであった。このように、
遅延時間を0.25秒に設定した場合でも、上記遅延時
間を0のときに比べ約1/4〜1/5の伝送速度となり
、また、それ以上の遅延時間を設定すると約数分の1〜
数十分の1の伝送速度となり、確実に伝送データに遅延
を施すことができた。
ミレータの実施例について図面を参照しながら説明する
。本発明に係るデジタル回線の遅延シュミレータは、例
えば図1に示すような構成を有している。この図1にお
いて、入力端子1には伝送すべき情報をデジタル化しデ
ジタルデータとした回線データがシリアルに供給される
。この入力端子1を介した上記シリアルの回線データは
、シリアル/パラレル変換手段であるシリアル/パラレ
ル変換器2に供給されパラレルデータに変換され、デー
タバス10を介して記憶手段である、例えばRAM(ラ
ンダムアクセスメモリ)等のメモリ3に供給される。一
方、入力端子4には、基準クロックとなる通信クロック
が供給される。この通信クロックは、読み出しアドレス
発生手段であるリードアドレスカウンタ6に供給される
。上記リードアドレスカウンタ6は、上記入力端子4を
介して供給される通信クロックに同期してリードアドレ
スを発生し、このリードアドレスをリード/ライト切り
換え回路5及び制御手段である遅延時間制御装置14内
の加算器8に供給する。上記遅延時間制御装置14は、
上記加算器8及び遅延時間設定回路9からなっている。 上記遅延時間設定回路9は、例えば0.25秒,0.5
0秒,0.75秒等のように、入力される回線データに
施したい遅延時間が設定できるようになっており、ユー
ザは上記遅延時間の中から任意の遅延時間の選択を行う
。この遅延時間の選択が行われると、上記遅延時間設定
回路9から該選択された設定時間に応じた係数が出力さ
れ上記加算器8に供給される。上記加算器8は、上記リ
ードアドレスカウンタ6から供給されるリードアドレス
データと上記遅延時間設定回路9から供給される係数と
を加算し、この加算出力を読み出しアドレス発生手段で
あるライトアドレス発生回路7に供給する。 上記ライトアドレス発生回路7は、供給される加算出力
に応じたライトアドレスデータを出力する。このライト
アドレスデータは、リード/ライト切り換え回路5に供
給される。上記リード/ライト切り換え回路5は、供給
される上記リードアドレスデータとライトアドレスデー
タとを切り換えて出力する。このリード/ライト切り換
え回路5により切り換えられて出力されるリードアドレ
スデータ又はライトアドレスデータは、それぞれ上記メ
モリ3に供給される。これにより、上記メモリ3に供給
された回線データが書き込まれ、又、読み出される。す
なわち、上記メモリ3が図2に示すように最上位アドレ
スのデータ領域A〜最下位アドレスのデータ領域Jで構
成されており、上記リードアドレスカウンタ6が該デー
タ領域Aのリードアドレスを生成したとすると、このデ
ータ領域Aのリードアドレスは上記リードライト切り換
え回路5及びアドレスバス15を介してメモリ3に供給
され、該データ領域Aに記録された回線データが読み出
される。一方、上記データ領域Aのリードアドレスは、
遅延時間制御装置14内の加算器8に供給され、この加
算器8において、上記遅延時間設定回路9から供給され
る任意に設定された遅延時間に応じた係数と加算される
。上記ライトアドレス発生回路7は、この加算出力に応
じてライトアドレスを生成するため、該ライトアドレス
は、上記データ領域Aのリードアドレスに上記係数が加
算された分だけ進んだアドレスの、例えばデータ領域E
を差し示すアドレスデータとなる。このライトアドレス
は、リード/ライト切り換え回路5及びアドレスバス1
5を介してメモリ3に供給され、上記回線データがデー
タ領域Eに書き込まれる。上記遅延時間設定回路9から
出力される設定された遅延時間に応じた係数は、上記リ
ードアドレスとライトアドレスとをづらす役割を果たし
ており、このリードアドレスとライトアドレスの“づれ
分”が遅延時間となる。従って、設定される遅延時間に
応じて上記係数の値を変えれば上記入力される回線デー
タに任意の遅延時間を施して出力することができる。 なお、上記リードアドレスカウンタ6は、リングカウン
タとなっており、最下位アドレス(データ領域Jのアド
レス)のアドレスデータを生成した後は、最上位アドレ
ス(データ領域Aのアドレス)のアドレスデータを生成
するようになっている。上記リードアドレスによりメモ
リ3から読み出された回線データは、データバス11を
介してパラレル/シリアル変換器12に供給される。上
記パラレル/シリアル変換器12は、供給される上記パ
ラレルの回線データをシリアルデータに変換しこれを出
力端子13を介して出力する。以上の説明から明らかな
ように、本実施例に係るデジタル回線の遅延シュミレー
タは、上記リードアドレスカウンタ6で生成されたリー
ドアドレスにより、上記メモリに書き込まれた回線デー
タを読み出し、また、上記遅延時間設定回路9で設定さ
れた遅延時間に応じた係数を該リードアドレスに加算し
、この加算出力をライトアドレス発生回路7に供給して
ライトアドレスを得、該ライトアドレスにより上記回線
データをメモリに書き込むことにより、該回線データを
メモリに書き込むアドレスと該回線データをメモリから
読み出すアドレスとをづらすことができ、入力された回
線データに任意の遅延を施し出力することができる。 これにより、実際の衛星回線を用いることなく擬似的に
回線データを遅延させることができる。また、上記シリ
アル/パラレル変換器2及びパラレル/シリアル変換器
12を用いて回線データのデータ処理を行っているため
、データバス10,11を有効に利用することができる
。そして、簡単な回路構成で製作することができるため
、ローコスト化を達成することができる。なお、上述の
実施例では、上記リードアドレスカウンタ6で生成した
リードアドレスに係数を加算し、上記ライトアドレス発
生手段7で上記加算出力に応じたライトアドレスを発生
するようにしたが、これは、それぞれリングカウンタを
用いたリードアドレスカウンタ及びライトアドレスカウ
ンタを設け、該各カウンタに任意の遅延時間に応じた異
なるプリセット値をそれぞれ設定すればよい。ここで、
本発明に係るデジタル回線の遅延シュミレータを実際に
製作してデータ伝送実験を試みた結果を図3に示す。な
お、本実験では、国際電信電話諮問委員会(CCITT
)勧告のV.35の規格に従って変調した69632b
yteの画像データを用いた。この図3において、上記
遅延時間設定回路9において遅延時間を0と設定した場
合のデータ伝送時間は11秒であり、このときの伝送速
度が50.6Kbpsであった。この遅延時間が0のと
きには、データ化け,通信断等は生じなかった。また、
上記遅延時間を0.25秒に設定した場合のデータ伝送
時間は49秒であり、このときの伝送速度は11.4K
bpsであった。また、上記遅延時間を1.00秒に設
定した場合のデータ伝送時間は158秒であり、このと
きの伝送速度が3.5Kbpsであった。このように、
遅延時間を0.25秒に設定した場合でも、上記遅延時
間を0のときに比べ約1/4〜1/5の伝送速度となり
、また、それ以上の遅延時間を設定すると約数分の1〜
数十分の1の伝送速度となり、確実に伝送データに遅延
を施すことができた。
【0007】
【発明の効果】本発明に係るデジタル回線の遅延シュミ
レータは、上記制御手段により書き込みアドレスが読み
出しアドレスより進むように制御し、この書き込みアド
レスにより回線データを記憶手段に書き込み該書き込ん
だ回線データを上記読み出しアドレスにより読み出すこ
とにより、入力される回線データに任意の遅延を施し出
力することができる。また、比較的簡単な回路構成のた
めローコストで製作することができる。そして、このデ
ジタル回線の遅延シュミレータを用いることにより、実
際に衛星回線を使用しなくとも擬似的に回線データを遅
延させることができる。さらに、シリアル/パラレル変
換手段及びパラレル/シリアル変換手段で回線データの
データ処理を行っているため、データ伝送路(データバ
ス)を有効利用することができる。
レータは、上記制御手段により書き込みアドレスが読み
出しアドレスより進むように制御し、この書き込みアド
レスにより回線データを記憶手段に書き込み該書き込ん
だ回線データを上記読み出しアドレスにより読み出すこ
とにより、入力される回線データに任意の遅延を施し出
力することができる。また、比較的簡単な回路構成のた
めローコストで製作することができる。そして、このデ
ジタル回線の遅延シュミレータを用いることにより、実
際に衛星回線を使用しなくとも擬似的に回線データを遅
延させることができる。さらに、シリアル/パラレル変
換手段及びパラレル/シリアル変換手段で回線データの
データ処理を行っているため、データ伝送路(データバ
ス)を有効利用することができる。
【図 1】本発明に係るデジタル回線の遅延シュミレ
ータの実施例のブロック図である。
ータの実施例のブロック図である。
【図 2】本発明に係るデジタル回線の遅延シュミレ
ータの遅延時間の施し方を説明するためのメモリの概略
図である。
ータの遅延時間の施し方を説明するためのメモリの概略
図である。
【図 3】本発明に係るデジタル回線の遅延シュミレ
ータの実験結果を示す図である。
ータの実験結果を示す図である。
【図 4】シフトレジスタを用いて構成したデジタル
回線の遅延シュミレータのブロック図である。
回線の遅延シュミレータのブロック図である。
【符号の説明】
2・・・・・・・・・・シリアル/パラレル変換器3・
・・・・・・・・・メモリ 5・・・・・・・・・・リード/ライト切り換え回路6
・・・・・・・・・・リードアドレスカウンタ7・・・
・・・・・・・ライトアドレス発生回路8・・・・・・
・・・・加算器 9・・・・・・・・・・遅延時間設定回路10,11・
・・・・・データバス
・・・・・・・・・メモリ 5・・・・・・・・・・リード/ライト切り換え回路6
・・・・・・・・・・リードアドレスカウンタ7・・・
・・・・・・・ライトアドレス発生回路8・・・・・・
・・・・加算器 9・・・・・・・・・・遅延時間設定回路10,11・
・・・・・データバス
Claims (1)
- 【請求項1】 シリアルデータで入力される回線デー
タをパラレルデータに変換するシリアル/パラレル変換
手段と、上記シリアル/パラレル変換手段から出力され
るパラレルデータを記憶する記憶手段と、上記記憶手段
に書き込まれるパラレルデータの書き込みアドレスを通
信クロックに同期して発生する書き込みアドレス発生手
段と、上記記憶手段から読み出されるパラレルデータの
読み出しアドレスを通信クロックに同期して発生する読
み出しアドレス発生手段と、上記書き込みアドレスが上
記読み出しアドレスより進むように制御する制御手段と
、上記記憶手段から読み出されたパラレルデータをシリ
アルデータに変換するパラレル/シリアル変換手段とを
有し、上記制御手段により、書き込みアドレスに対する
読み出しアドレスの進み具合を制御して、任意の遅延を
施した回線データを上記パラレル/シリアル変換手段か
ら出力することを特徴とするデジタル回線の遅延シュミ
レータ。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2418109A JPH04288747A (ja) | 1990-12-28 | 1990-12-28 | デジタル回線の遅延シュミレータ |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2418109A JPH04288747A (ja) | 1990-12-28 | 1990-12-28 | デジタル回線の遅延シュミレータ |
Publications (1)
Publication Number | Publication Date |
---|---|
JPH04288747A true JPH04288747A (ja) | 1992-10-13 |
Family
ID=18526049
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2418109A Pending JPH04288747A (ja) | 1990-12-28 | 1990-12-28 | デジタル回線の遅延シュミレータ |
Country Status (1)
Country | Link |
---|---|
JP (1) | JPH04288747A (ja) |
Cited By (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
WO2001017128A2 (en) * | 1999-08-31 | 2001-03-08 | Qualcomm Incorporated | Synchronous delay generator |
US6549051B1 (en) | 2000-03-20 | 2003-04-15 | Qualcomm, Inc. | Synchronous delay generator |
JP2009147620A (ja) * | 2007-12-13 | 2009-07-02 | Anritsu Corp | フレーム遅延発生装置 |
JP2009188915A (ja) * | 2008-02-08 | 2009-08-20 | Anritsu Corp | データ遅延回路およびフェージングシミュレータ |
-
1990
- 1990-12-28 JP JP2418109A patent/JPH04288747A/ja active Pending
Cited By (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
WO2001017128A2 (en) * | 1999-08-31 | 2001-03-08 | Qualcomm Incorporated | Synchronous delay generator |
WO2001017128A3 (en) * | 1999-08-31 | 2001-09-07 | Qualcomm Inc | Synchronous delay generator |
US6549051B1 (en) | 2000-03-20 | 2003-04-15 | Qualcomm, Inc. | Synchronous delay generator |
JP2009147620A (ja) * | 2007-12-13 | 2009-07-02 | Anritsu Corp | フレーム遅延発生装置 |
JP2009188915A (ja) * | 2008-02-08 | 2009-08-20 | Anritsu Corp | データ遅延回路およびフェージングシミュレータ |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
WO1985003827A1 (en) | Method of efficiently and simultaneously transmitting both isochronous and nonisochronous data in a computer network | |
US5633862A (en) | DTMF signal transmission method in single frequency simultaneous transmitting and receiving system and single frequency simultaneous transmitting and receiving system transceiver capable of transmitting DTMF signal | |
US6239720B1 (en) | Circuit and method for providing simultaneous transmission of page data in a paging system | |
US20080225980A1 (en) | Transmission Signal Producing Apparatus | |
JPH04288747A (ja) | デジタル回線の遅延シュミレータ | |
JPH01215135A (ja) | 多元接続擬似衛星遅延装置 | |
JPH0575594A (ja) | パラレルビツト同期方式 | |
US4730341A (en) | Equalizer and equalizing circuit using the same | |
JPH10154954A (ja) | 伝搬信号模擬装置 | |
JPH0621851A (ja) | データ送受信装置 | |
MY133642A (en) | Communication system and relay thereof. | |
US5327239A (en) | Video data splitting circuit | |
JP2687744B2 (ja) | 移動体衛星通信システム | |
JP2850817B2 (ja) | データハイウェイ用信号速度変換回路 | |
JP3157663B2 (ja) | ビデオ信号伝送方法及びビデオ信号伝送装置 | |
US6393079B1 (en) | Transient-suppressing mode switch | |
JP2974390B2 (ja) | フレーム信号再生回路 | |
KR19980038098A (ko) | 위성통신 시스템의 데이터프레임 발생장치 | |
JPH05292070A (ja) | 信号処理方式 | |
JPH0724832Y2 (ja) | 送受信自動切換回路 | |
JPS5931903B2 (ja) | 位相変調通信装置 | |
JPS6190544A (ja) | シンプレツクス無線チヤネルによるデユプレツクス送信方法および装置 | |
GB1597365A (en) | Apparatus for communicating an information signal over a bandwidth constrained channel | |
JPH0936852A (ja) | データ伝送装置 | |
JPH08130492A (ja) | 無線装置 |