JPH04237154A - 半導体パッケージ - Google Patents

半導体パッケージ

Info

Publication number
JPH04237154A
JPH04237154A JP3005619A JP561991A JPH04237154A JP H04237154 A JPH04237154 A JP H04237154A JP 3005619 A JP3005619 A JP 3005619A JP 561991 A JP561991 A JP 561991A JP H04237154 A JPH04237154 A JP H04237154A
Authority
JP
Japan
Prior art keywords
semiconductor package
external terminal
substrate
outer lead
printed circuit
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP3005619A
Other languages
English (en)
Inventor
Kazuo Murata
和夫 村田
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Sumitomo Electric Industries Ltd
Original Assignee
Sumitomo Electric Industries Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Sumitomo Electric Industries Ltd filed Critical Sumitomo Electric Industries Ltd
Priority to JP3005619A priority Critical patent/JPH04237154A/ja
Publication of JPH04237154A publication Critical patent/JPH04237154A/ja
Pending legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L2224/48Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
    • H01L2224/4805Shape
    • H01L2224/4809Loop shape
    • H01L2224/48091Arched
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/15Details of package parts other than the semiconductor or other solid state devices to be connected
    • H01L2924/181Encapsulation
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K1/00Printed circuits
    • H05K1/18Printed circuits structurally associated with non-printed electric components
    • H05K1/182Printed circuits structurally associated with non-printed electric components associated with components mounted in the printed circuit board, e.g. insert mounted components [IMC]
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K3/00Apparatus or processes for manufacturing printed circuits
    • H05K3/30Assembling printed circuits with electric components, e.g. with resistor
    • H05K3/32Assembling printed circuits with electric components, e.g. with resistor electrically connecting electric components or wires to printed circuits
    • H05K3/34Assembling printed circuits with electric components, e.g. with resistor electrically connecting electric components or wires to printed circuits by soldering
    • H05K3/341Surface mounted components
    • H05K3/3421Leaded components

Landscapes

  • Structures For Mounting Electric Components On Printed Circuit Boards (AREA)
  • Lead Frames For Integrated Circuits (AREA)

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】
【0001】
【産業上の利用分野】電極が少なくとも一面に形成され
た基板に実装される半導体パッケージに関する。
【0002】
【従来の技術】図4は従来の半導体パッケージが基板上
に実装された状態を示す斜視図である。従来の半導体パ
ッケージ1はパッケージ部1aとリードフレームで構成
されている。パッケージ部1aの両側からはリードフレ
ームの一部である複数のアウタリード1bが延びており
、基板2の表面に形成された電極(図示せず)と接続さ
れている。
【0003】
【発明が解決しようとする課題】従来の半導体パッケー
ジによると、基板2上に於ける占有面積が大きく、高密
度実装上の妨げになっていた。
【0004】そこで本発明は、占有面積を小さくするこ
とにより、高密度実装が可能な半導体パッケージを提供
することを課題とする。
【0005】
【課題を解決するための手段】上記課題を達成する為に
、本発明は電極が少なくとも一面に形成された基板に実
装される半導体パッケージにおいて、この基板の一面と
面接触するように設置された第1外部端子と、この基板
の厚さに相当する間隔を隔てて上記第1外部端子に対し
平行に設置された第2外部端子とを備える。
【0006】
【作用】本発明は、第1外部端子と第2外部端子は基板
の厚さに相当する間隔を隔てて2列に配置されているの
で、第1外部端子と第2外部端子の間に基板のエッジ部
を挿入すると、第1外部端子は基板の一面と面接触し、
第2外部端子は基板の他面と面接触する。そのため、基
板上に電極が形成されていると、第1外部端子または/
および第2外部端子と基板上の電極は良好に接続される
【0007】
【実施例】以下、本発明の一実施例を添付図面に基づき
説明する。説明において同一要素には同一符号を用い、
重複する説明は省略する。
【0008】図1は実施例に係る半導体パッケージとプ
リント基板を示す斜視図である。半導体パッケージ3は
直方体に近い形状で構成されており、その側面には上部
アウタリード(第1外部端子)3aと下部アウタリード
(第2外部端子)3bが配列されている。これらのアウ
タリードは金属などの板状部材で形成されており、同一
面上に上部アウタリード3aが配置されている。また、
下部アウタリード3bは上部アウタリード3aに対し、
プリント基板4の厚さhに相当する間隔を隔てて、上部
アウタリードが配置された面と平行な同一面上に配置さ
れている。一方、プリント基板4の表面にはメタル配線
4aがプリント基板4のエッジに形成されている。
【0009】図2は上記半導体パッケージの内部構造の
一例を示す縦断面図である。セラミック基板3c上にチ
ップ3dが載置されており、その両側にはメタル配線3
e、3fが形成されている。メタル配線3eは、チップ
3dの左側にその一端部があり、セラミック基板3cの
裏面に延びて形成され、セラミック基板3dの裏面右端
部にその他端部がある。また、メタル配線3fはチップ
3cの右側にその一端部があり、セラミック基板3cの
右端部にその他端部が形成されている。メタル配線3f
の他端部は上部アウタリード3aに接続され、メタル配
線3eの他端部は下部アウタリード3bに接続され、こ
の状態で上部アウタリード3a、下部アウタリード3b
、セラミック基板3c、チップ3dが成形樹脂で一体化
され、パッケージ本体が構成されている。
【0010】なお、上記半導体パッケージの内部構造と
しては、チップを載置した2枚のセラミック基板のそれ
ぞれに上部アウタリード3aと下部アウタリード3bを
接続した構造でもよい。
【0011】また、1枚の基板の両側に2個のチップを
固定し、それぞれのチップに上部アウタリード3aと下
部アウタリード3bを接続した構造でもよい。
【0012】図3は実施例に係る半導体パッケージ3を
プリント基板4のエッジ部に装着した状態を示す斜視図
である。上部アウタリード3aと下部アウタリード3b
は、プリント基板4の厚さに等しい距離を隔てて配置さ
れているので、プリント基板4のエッジ部を上部アウタ
リード3aと下部アウタリード3bの間に挾むことがで
きる。この場合、上部アウタリード3aはプリント基板
4の表面に面接触し、下部アウタリード3bはプリント
基板4の裏面に面接触する。その為、プリント基板4の
表面にメタル配線4aを形成しておけば、良好な電気接
続が実現する。
【0013】このように、プリント基板4のエッジ部に
半導体パッケージ3を簡単に装着することが可能になる
。したがって、プリント基板の表面をほとんど占有する
ことなく半導体パッケージ3を実装することができる。 この場合、半導体パッケージ3を保持する為に他の保持
部材は不要である。
【0014】なお、本発明は上記実施例に限定されるも
のではない。例えば、半導体パッケージの外部端子の形
状は板状でなくてもよく、基板に対して多少の曲率を設
けてもよい。また、半導体パッケージに形成された外部
端子の数、配置、ピッチは上記実施例に限定されるもの
ではない。
【0015】
【発明の効果】本発明は以上説明したように構成されて
いるので、外部端子の上下間隔が基板の厚みに等しいの
で、半導体パッケージの基板上の占有面積を最小とし、
パターンレイアウトの自由度が増すと共に、高密度実装
に有効である。
【図面の簡単な説明】
【図1】本発明の一実施例に係る半導体パッケージと基
板を示す斜視図である。
【図2】本発明の一実施例に係る半導体パッケージの内
部構造を示す縦断面図である。
【図3】本発明の一実施例に係る半導体パッケージを基
板に実装した状態を示す斜視図である。
【図4】従来の半導体パッケージが基板に実装された状
態を示す斜視図である。
【符号の説明】
1、3…半導体パッケージ、2…基板、4…プリント基
板。

Claims (1)

    【特許請求の範囲】
  1. 【請求項1】  電極が少なくとも一面に形成された基
    板に実装される半導体パッケージにおいて、前記基板の
    一面と面接触するように設置された第1外部端子と、前
    記基板の厚さに相当する間隔を隔てて前記第1外部端子
    に対し平行に設置された第2外部端子とを備える半導体
    パッケージ。
JP3005619A 1991-01-22 1991-01-22 半導体パッケージ Pending JPH04237154A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP3005619A JPH04237154A (ja) 1991-01-22 1991-01-22 半導体パッケージ

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP3005619A JPH04237154A (ja) 1991-01-22 1991-01-22 半導体パッケージ

Publications (1)

Publication Number Publication Date
JPH04237154A true JPH04237154A (ja) 1992-08-25

Family

ID=11616196

Family Applications (1)

Application Number Title Priority Date Filing Date
JP3005619A Pending JPH04237154A (ja) 1991-01-22 1991-01-22 半導体パッケージ

Country Status (1)

Country Link
JP (1) JPH04237154A (ja)

Cited By (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO1996041507A1 (en) * 1995-06-07 1996-12-19 The Panda Project Low profile semiconductor die carrier
US5592019A (en) * 1994-04-19 1997-01-07 Mitsubishi Denki Kabushiki Kaisha Semiconductor device and module
US5821457A (en) * 1994-03-11 1998-10-13 The Panda Project Semiconductor die carrier having a dielectric epoxy between adjacent leads
US6339191B1 (en) 1994-03-11 2002-01-15 Silicon Bandwidth Inc. Prefabricated semiconductor chip carrier

Cited By (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5821457A (en) * 1994-03-11 1998-10-13 The Panda Project Semiconductor die carrier having a dielectric epoxy between adjacent leads
US5824950A (en) * 1994-03-11 1998-10-20 The Panda Project Low profile semiconductor die carrier
US6339191B1 (en) 1994-03-11 2002-01-15 Silicon Bandwidth Inc. Prefabricated semiconductor chip carrier
US6828511B2 (en) 1994-03-11 2004-12-07 Silicon Bandwidth Inc. Prefabricated semiconductor chip carrier
US6977432B2 (en) 1994-03-11 2005-12-20 Quantum Leap Packaging, Inc. Prefabricated semiconductor chip carrier
US5592019A (en) * 1994-04-19 1997-01-07 Mitsubishi Denki Kabushiki Kaisha Semiconductor device and module
WO1996041507A1 (en) * 1995-06-07 1996-12-19 The Panda Project Low profile semiconductor die carrier

Similar Documents

Publication Publication Date Title
US6501157B1 (en) Substrate for accepting wire bonded or flip-chip components
US20080023848A1 (en) Semiconductor device and its wiring method
JP4545917B2 (ja) 電子回路モジュールの薄型相互接続構造及び接続方法
JPH03169062A (ja) 半導体装置
JPH0376582B2 (ja)
US4949220A (en) Hybrid IC with heat sink
US6184579B1 (en) Double-sided electronic device
JPH04335555A (ja) 半導体装置用パッケージ
US5410182A (en) High density semiconductor device having inclined chip mounting
JPH04237154A (ja) 半導体パッケージ
JPS59107551A (ja) 半導体装置
KR20000071430A (ko) 땜납 및 이에 상응하는 장착 공정으로 지지체 상에 장착된전력용 소자
US4536825A (en) Leadframe having severable fingers for aligning one or more electronic circuit device components
JPS6013186Y2 (ja) 電気コネクタ
JP3159950B2 (ja) 半導体パッケージ実装用ソケット
KR960019683A (ko) 반도체 장치
JP2004153243A (ja) 電力用半導体装置
JPH0661289A (ja) 半導体パッケージ及びこれを用いた半導体モジュール
JPH0216791A (ja) 混成集積回路装置
JP2641912B2 (ja) 格子配列形半導体素子パッケージ
JP3589941B2 (ja) 半導体装置
JPH0864722A (ja) 混成集積回路装置
JPS62134957A (ja) 半導体装置
JPH09283690A (ja) 半導体集積回路用リードフレーム
JPH01318259A (ja) 混成集積回路装置