JPH0421223A - 受信データの分離方式 - Google Patents

受信データの分離方式

Info

Publication number
JPH0421223A
JPH0421223A JP12587390A JP12587390A JPH0421223A JP H0421223 A JPH0421223 A JP H0421223A JP 12587390 A JP12587390 A JP 12587390A JP 12587390 A JP12587390 A JP 12587390A JP H0421223 A JPH0421223 A JP H0421223A
Authority
JP
Japan
Prior art keywords
order group
data
window
frame synchronization
channel
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP12587390A
Other languages
English (en)
Other versions
JPH07120988B2 (ja
Inventor
Haruki Watanabe
治喜 渡辺
Tadayuki Takada
高田 忠行
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Fujitsu Ltd
Original Assignee
Fujitsu Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Fujitsu Ltd filed Critical Fujitsu Ltd
Priority to JP2125873A priority Critical patent/JPH07120988B2/ja
Publication of JPH0421223A publication Critical patent/JPH0421223A/ja
Publication of JPH07120988B2 publication Critical patent/JPH07120988B2/ja
Anticipated expiration legal-status Critical
Expired - Lifetime legal-status Critical Current

Links

Landscapes

  • Time-Division Multiplex Systems (AREA)

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 〔概   要〕 ワードインタリーブ方式により多重化された高次群送信
データを低次群受信データに分離する方式に関し、 ワードインタリーブ方式により多重化された高次群送信
データを低次群受信データに分離する方式において、各
低次群データのフレーム同期パターンのタイミングを合
わせる必要がないようにすることを目的とし、 ラインバッファを介して受信した咳高次群送信データを
分離ウィンドウにより低次群受信データに変換するチャ
ネル分離部と、該低次群受信データからフレーム同期パ
ターンを検出するフレーム同期パターン検出回路と、該
フレーム同期パターンの検出信号と該高次群送信データ
の伝送クロックとにより各チャネルに対応したフレーム
同期の確立した分離ウィンドウを発生して該チャネル分
離部に与えるウィンドウ発注部とで構成する。
〔産業上の利用分野〕
本発明は受信データの分離方式に関し、特にワードイン
タリーブ方式により多重化された高次群送信データを低
次群受信データに分離する方式に関するものである。
近年、宛先制御などフレキシブルなネットワークを構築
するため、低次群信号をワード単位に多重化して高次群
信号を形成するワードインタリーブ方式が主流になって
来ている。
〔従来の技術〕
従来、このようなワードインタリーブ方式により多重化
する場合には、第7図に示すように、1つのチャネルの
低次群データが、例えばチャネルCH1の場合には、ワ
ード長5ビットのフレーム同期パターンFAWIと、こ
れに続くやはりワード長5ビットのデータDATAI−
1,DATAI−2,DATAl−3,・・・DATA
l−*で1つのフレーム(フレーム長・5X(1十−)
ビット)が構成されている。
そして、このような低次群のフレームデータが3チャネ
ル分多重化されることにより、図示のように15ビツト
のフレーム同期パターンFAWI、 PAW2FIV3
と、これに続り15ビツトづつのデータIIATAI−
1、DATA2−1. DATA34; DATAl−
2,DATA2−2. DATA32、  [1ATA
1−3.  DATA2−3.  DATA3−3.・
・・DATAI−+w、  DATA2−+s、 DA
τ^3− で1つの高次群のフレーム(フレーム長−低
次群フレーム長×3)が構成されて伝送路に送出される
こととなる。
〔発明が解決しようとする課題〕
このように、従来においては、多重化するために各チャ
ネルの低次群フレームデータのフレーム同期パターンF
AWを、第7図に示すように、CHl−CH2→CH3
というように所定の順番に従ったタイミングに合わセる
必要があり、また受信側の分離動作においても第2図(
b)に示すように各チャネル毎の分離タイミングウィン
ドウを送信側と同じ順序で発生しなければならないとい
う問題点があった。
従って、本発明は、ワードインタリーブ方式により多重
化された高次群送信データを低次群受信データに分離す
る方式において、各低次群データのフレーム同期パター
ンのタイミングを合わせる必要がないようにすることを
目的とする。
〔課題を解決するための手段〕
第1図は、上記の目的を達成するための本発明に係る受
信データの分離方式を原理的に示したもので、本発明は
、ラインバッファ10を介して受信した該高次群送信デ
ータを分離ウィンドウにより低次群受信データに変換す
るチャネル分離部1と、該低次群受信データからフレー
ム同期パターンを検出するフレーム同期パターン検出回
路2と、該フレーム同期パターンの検出信号と該高次群
送信データの伝送クロックとにより各チャネルに対応し
たフレーム同期の確立した分離ウィンドウを発生して該
チャネル分離部1に与えるウィンドウ発生部3と、で構
成されている。
この場合、上記の高次群送信データに含まれる低次群デ
ータの多重化チャネル順序は不定のもので良い。
また、ウィンドウ発生部は、該フレーム同期パターンの
検出信号を受けるまでは低次群チャネル数を周期とした
分離ウィンドウの発生を該伝送クロックに従って順次ず
らして行くことができる。
〔作   用〕
第1図において、ラインバッファ10を介して受信した
高次群送信データは、その伝送クロックと共に本発明方
式による複数の分離装置DMtlXl〜DMUXnに共
通に送られる。
各分離装置においては、チャネル分離部lが高次群の受
信データから、ウィンドウ発生部3からの分離ウィンド
ウ−NDHに従って低次群データを分離する。
そして、この分離された低次群データの中からフレーム
同期パターン検出回路2が自チャネルのフレーム同期パ
ターンを検出する。
フレーム同期パターン検出回路2では、フレーム同期パ
ターンを検出したとき、検出信号5YNCを発生してウ
ィンドウ発生部3に送る。
ウィンドウ発生部3では、この検出信号5YNCを受け
るまで、高次群受信データに対する分離ウィンドウをシ
フトしており、検出信号5YNCを受けた時点で自チャ
ネルの分離ウィンドウを固定してフレームデータを順次
分離して自チャネルの受信データとしている。
この結果、本発明では、低次群データの中から各チャネ
ルに対応したフレーム同期パターンを検出すればよいの
で、第2図(a)に示すように、各フレーム同期パター
ンの順序は不定で良く、同図(b)に示すように所定順
次に基づいて決められたタイミングに合わせる必要は無
い。
従って送信側での高次群データの多重化タイミングも決
められたタイミングで行う必要は無くなる。
〔実 施 例〕
第3図は、第1図に示した本発明に係る受信データの分
離方式に用いられるフレーム同期パターン検出回路の一
実施例を示したもので、自チャネルのフレーム同期パタ
ーンを記憶したフレームパターン設定部F1〜F、と、
チャネル分離部1からの低次群受信データを1ピントづ
つシフトするシフトレジスタSR,〜SR,と、フレー
ムパターン設定部F1〜FNとシフトレジスタSR,〜
SRNの各出力同士の一致を検出して同期検出信号5Y
NCを発生するEOR,〜EOR,とで構成されている
第4図は、第1図に示した本発明に係る受信データの分
離方式に用いられるウィンドウ発生部の一実施例を示し
たもので、第4図(a)の実施例では、発振器(OSC
) 41と、この発振器41の出力パルスの内からクロ
ック・インヒビノド・タイミング信号を発生するタイミ
ング信号発生部42と、この発生部42からのクロック
・インヒビノド・タイミング信号とフレーム同期パター
ン検出回路2からの同期検出信号5YNCとを入力する
NANDゲート43と、このNANDゲート43の出力
と伝送クロックCLK とを入力するANDゲート44
と、ANDゲート44の出力を分周する分周器45と、
この分周器45の出力によりウィンドウタイミング信号
を発生するウィンドウ・タイミング信号発生部46とで
構成されている。
また、第4図(b)の実施例では、発振器410代わり
に伝送クロックCLXを分周してクロック・インヒビノ
ド・タイミング信号発生部42に与える分周器50を用
いている。
このようなウィンドウ発生部においては、発振器41か
らの出力によりクロック・インヒビノド・タイミング信
号が発生され、このときに同期検出信号5YNCが発生
されていなければ(フレーム同期外れ時でHレベル)、
NANDゲート43の出力がそのクロック・インヒビノ
ド・タイミングがLレベルのときだけ、伝送クロックC
LKはANDゲート44から分周器45に与えられなく
なるので、第5図に示すように、伝送クロックCLKを
1ビ、トだけインヒビ、トシてウィンドウタイミングを
ToからT、にずらし、これでも同期検出信号5YNC
が発生されなければ、更に1ビツト同様に伝送クロック
CLKをインヒビノドしてウィンドウタイミングをT1
からT2にずらす。
このとき、同期検出信号5Y)ICが発生されてLレベ
ルになることによりNANDゲート43の出力は常にH
レヘルとなり、伝送クロックCLKはインヒビノドされ
ないこととなり、図示のようにフレーム同期を確定させ
る。
フレーム同期が確定された後は、各チャネルのデータが
順次分離されることとなる。
第6図は、上記のようにして高次群送信データから低次
群受信データを分離するところを示したものである。
二の例では、第7図に対応して5ビツトのワード長を3
チャネル分、多重・分離化を行っており、例えばチャネ
ルCH1について見ると、多重化された高次群送信デー
タの内のフレーム同期パターンFA−を第1図に示した
フレーム同期パターン検出回路2で検出したことにより
、ウィンドウ発生部3からの同期した分離ウィンドウW
ND−によりチャネル分離部1で高次群送信データを分
離して自チャネルの低次群受信データDATAI−1,
DATAI−2DATAI−3,・・・DATAI4が
得られることとなる。
これは、その他のチャネルCH2,CH3についても同
様にして低次群受信データが得られる。
(発明の効果〕 以上のように、本発明に係る受信データの分離方式によ
れば、受信した高次群送信データを分離ウィンドウによ
り低次群受信データに変換し、これからフレーム同期パ
ターンを検出して各チャネルに対応した分離ウィンドウ
によりフレーム同期が確立した低次群受信データを得る
ように構成したので、チャネル間での特別なタイミング
合わせを行うことなく高次群データの分離を行うことが
できると共に、フレーム同期パターンの検出を低次群側
で行えるので、回路構成の低速化及び低消費電力化が実
現できる。
そして、これに伴い、高次群送信データに含まれる低次
群データの多重化チャネル順序が不定であっても、これ
にフレーム同期パターンさえ検出できれば自チャネルの
低次群受信データを得ることができる。
更に、ウィンドウ発生部が、咳フレーム同期パターンの
検出信号を受けるまでは低次群チャネル数を周期とした
分離ウィンドウの発生を該伝送りロンジに従って順次ず
らして行くことにより、簡易な形でフレーム同期パター
ンの検出を行うことが可能となる。
【図面の簡単な説明】
第1図は、本発明に係る受信データの分離方式の構成を
概念的に示したブロック図、 第2図は、本発明及び従来例に係る受信データの分離方
式によるワードインタリーブ・分離タイミングを示した
タイムチャート図、 第3図は、本発明に係る受信データの分離方式に用いる
フレーム同期パターン検出回路の一実施例を示したブロ
ック図、 第4図は、本発明に係る受信データの分離方式に用いる
ウィンドウ発生部の実施例を示した回路図、 第5図は、本発明によるフレーム同期の過程を説明する
ためのタイムチャート図、 第6図は、本発明によるワードインタリーブ・分離化の
一実施例を示したタイムチャート図、第7図は、ワード
インタリープ方式による多重化を説明するためのタイム
チャート図、である。 第1図において、 1・・・チャネル分離部、 2・・・フレーム同期パターン検出回路、3・・・ウィ
ンドウ発生部、 10・・・ラインバッファ。 図中、同一符号は同−又は相当部分を示す。

Claims (3)

    【特許請求の範囲】
  1. (1)ワードインタリーブ方式により多重化された高次
    群送信データを低次群受信データに分離する方式におい
    て、 ラインバッファ(10)を介して受信した該高次群送信
    データを分離ウィンドウにより低次群受信データに変換
    するチャネル分離部(1)と、 該低次群受信データからフレーム同期パターンを検出す
    るフレーム同期パターン検出回路(2)と、該フレーム
    同期パターンの検出信号と該高次群送信データの伝送ク
    ロックとにより各チャネルに対応したフレーム同期の確
    立した分離ウィンドウを発生して該チャネル分離部(1
    )に与えるウィンドウ発生部(3)と、 を備えたことを特徴とする受信データの分離方式。
  2. (2)該高次群送信データに含まれる低次群データの多
    重化チャネル順序が不定であることを特徴とした請求項
    1に記載の受信データの分離方式。
  3. (3)該ウィンドウ発生部が、該フレーム同期パターン
    の検出信号を受けるまでは低次群チャネル数を周期とし
    た分離ウィンドウの発生を該伝送クロックに従って順次
    ずらして行くことを特徴とした請求項1に記載の受信デ
    ータの分離方式。
JP2125873A 1990-05-16 1990-05-16 受信データの分離方式 Expired - Lifetime JPH07120988B2 (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP2125873A JPH07120988B2 (ja) 1990-05-16 1990-05-16 受信データの分離方式

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2125873A JPH07120988B2 (ja) 1990-05-16 1990-05-16 受信データの分離方式

Publications (2)

Publication Number Publication Date
JPH0421223A true JPH0421223A (ja) 1992-01-24
JPH07120988B2 JPH07120988B2 (ja) 1995-12-20

Family

ID=14921039

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2125873A Expired - Lifetime JPH07120988B2 (ja) 1990-05-16 1990-05-16 受信データの分離方式

Country Status (1)

Country Link
JP (1) JPH07120988B2 (ja)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6477184B1 (en) 1997-05-20 2002-11-05 Nec Corporation Time-division multiplexing transmission system

Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS6390928A (ja) * 1986-10-06 1988-04-21 Nec Corp フレ−ム位相制御回路
JPH01314445A (ja) * 1988-06-14 1989-12-19 Sumitomo Electric Ind Ltd 並列形フレーム同期方式

Patent Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS6390928A (ja) * 1986-10-06 1988-04-21 Nec Corp フレ−ム位相制御回路
JPH01314445A (ja) * 1988-06-14 1989-12-19 Sumitomo Electric Ind Ltd 並列形フレーム同期方式

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6477184B1 (en) 1997-05-20 2002-11-05 Nec Corporation Time-division multiplexing transmission system

Also Published As

Publication number Publication date
JPH07120988B2 (ja) 1995-12-20

Similar Documents

Publication Publication Date Title
US5001711A (en) Complex multiplexer/demultiplexer apparatus
GB1407891A (en) Asynchronous time division multiplexer and demultiplexer
CN1729639B (zh) 帧同步设备和方法
GB2250896A (en) A word synchronous system for a word interleave method In a digital communication system
CA2374777A1 (en) Clock/data recovery circuit
JPH0421223A (ja) 受信データの分離方式
KR100313141B1 (ko) 다중화전송회로
KR100221498B1 (ko) 10지비/에스 광전송 시스템에서의 2.5지비/에스 종속신호 송신부 접속 장치
JP2736185B2 (ja) チャネル検出装置
KR100580862B1 (ko) 패킷 동기를 고려한 고속 패킷 데이터의 시간 역다중 회로 및 방법
JP2546286B2 (ja) 並列同期回路
JPH0461528A (ja) 時分割多重分離装置
JP4828818B2 (ja) 信号多重化伝送装置及び多重化伝送方法
JPH04119738A (ja) フレーム同期回路
JPH0530068A (ja) 調歩式データ多重化方式
JPH08307404A (ja) フレーム同期方法及びフレーム同期装置
JPH10150422A (ja) 多重分離装置及びフレームパルス生成回路
JPH0595338A (ja) 信号処理装置
JPH05304522A (ja) 同期検出制御装置
JPS6340508B2 (ja)
JPS63185133A (ja) 時分割多重化方式
GB2282940A (en) A word synchronous system for a word interleave method in a digital communication system
JP2004040475A (ja) データバス処理回路
JPS628636A (ja) フレ−ム同期装置
JPH05206974A (ja) フレームパタン検出回路