JPH0413885Y2 - - Google Patents

Info

Publication number
JPH0413885Y2
JPH0413885Y2 JP15421385U JP15421385U JPH0413885Y2 JP H0413885 Y2 JPH0413885 Y2 JP H0413885Y2 JP 15421385 U JP15421385 U JP 15421385U JP 15421385 U JP15421385 U JP 15421385U JP H0413885 Y2 JPH0413885 Y2 JP H0413885Y2
Authority
JP
Japan
Prior art keywords
circuit
voltage
oscillation frequency
oscillation
resistor
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired
Application number
JP15421385U
Other languages
Japanese (ja)
Other versions
JPS6264068U (en
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed filed Critical
Priority to JP15421385U priority Critical patent/JPH0413885Y2/ja
Publication of JPS6264068U publication Critical patent/JPS6264068U/ja
Application granted granted Critical
Publication of JPH0413885Y2 publication Critical patent/JPH0413885Y2/ja
Expired legal-status Critical Current

Links

Landscapes

  • Synchronizing For Television (AREA)
  • Details Of Television Scanning (AREA)

Description

【考案の詳細な説明】 (産業上の利用分野) 本考案は、水平偏向発振回路における発振周波
数制御電圧発生回路、特に、種々の異なつた周波
数値の水平偏向周波数の発振波を発振させること
が必要とされる機器、例えば複数の走査標準に従
う映像信号による画像を陰極線管の映像面上に映
出することが要求されるデイスプレイ機器での使
用に適する水平偏向発振回路における発振周波数
制御電圧発生回路に関する。
[Detailed description of the invention] (Industrial application field) The present invention is an oscillation frequency control voltage generation circuit in a horizontal deflection oscillation circuit, and in particular, is capable of oscillating oscillation waves of horizontal deflection frequencies of various different frequency values. An oscillation frequency control voltage generation circuit in a horizontal deflection oscillator circuit suitable for use in required equipment, for example, a display equipment that is required to project an image on the image plane of a cathode ray tube using video signals that comply with multiple scanning standards. Regarding.

(従来の技術) 陰極管線を用いて画像の再現を行なうようにな
されている画像再生装置としては、従来からテレ
ビジヨン受像機、各種の情報機器において用いら
れるデイスプレイ装置などを例として挙げること
ができるが、前記のような画像再生装置において
陰極線管上に画像を再現するのには、周知のよう
に、所定の走査標準に従つて陰極線管の電子ビー
ムを縦横方向に偏向することが必要とされる。
(Prior Art) Examples of image reproducing devices that reproduce images using cathode tube rays include television receivers and display devices used in various information devices. However, as is well known, in order to reproduce an image on a cathode ray tube in such an image reproduction device, it is necessary to deflect the electron beam of the cathode ray tube in the vertical and horizontal directions according to a predetermined scanning standard. Ru.

ところで、画像の再現に際して適用されるべき
走査標準は、例えばテレビジヨン受像機について
いえば、受像の対象にされているテレビジヨン方
式の標準方式に応じて、それぞれ異なることが多
く、また、各種の情報機器におけるデイスプレイ
装置についていえば、それぞれの機器のメーカ毎
にそれぞれ勝手に走査標準を設定しているといつ
てもよい程に走査標準を異にしていることが多
い。
By the way, the scanning standards that should be applied when reproducing images often differ depending on the standard format of the television system that is being received, for example in the case of television receivers, and there are also various scanning standards that should be applied when reproducing images. When it comes to display devices in information equipment, the scanning standards are often so different that each manufacturer of the equipment sets their own scanning standards.

そして、前記のように走査標準が異なる場合に
は、偏向回路の構成も当然に異なるものとなる
が、走査標準が異なる毎にそれぞれ別構成の画像
再生装置を構成したのでは、多種少量生産形態に
よる生産となつて生産管理上、コスト上で色々と
不利なので、従来から複数の走査標準に兼用され
うるような偏向回路が望まれており、その要望に
応えるための数多くの提案もなされて来ているこ
とは周知のとおりである。
As mentioned above, when the scanning standards differ, the configuration of the deflection circuit will naturally differ, but if an image reproducing device with a different configuration is configured for each different scanning standard, it will not be possible to produce a wide variety of products in small quantities. Since the production is disadvantageous in terms of production management and cost, there has been a desire for a deflection circuit that can be used for multiple scanning standards, and many proposals have been made to meet this demand. It is well known that

第3図は複数の走査標準に従う映像信号の再生
を行なうことができるように構成されている機器
に使用されている従来の水平偏向発振回路の一例
として、水平同期信号が供給されることにより水
平同期信号の繰返し周波数に応じた直流電圧を発
生しうる発振周波数制御電圧発生回路を備えて、
前記の発振周波数制御電圧発生回路で発生された
直流電圧により電圧制御発振器の発振周波数の制
御が行なわれるようにすることにより、水平偏向
発振周波数が広い周波数範囲にわたつて可変とな
るようにされている従来の水平偏向発振回路の一
例のもののブロツク図である。
Figure 3 shows an example of a conventional horizontal deflection oscillation circuit used in equipment configured to reproduce video signals that comply with multiple scanning standards. Equipped with an oscillation frequency control voltage generation circuit that can generate a DC voltage according to the repetition frequency of the synchronization signal,
By controlling the oscillation frequency of the voltage controlled oscillator using the DC voltage generated by the oscillation frequency control voltage generation circuit, the horizontal deflection oscillation frequency is made variable over a wide frequency range. 1 is a block diagram of an example of a conventional horizontal deflection oscillation circuit.

前記の第3図においてInは水平同期信号の入力
端子であり、この入力端子Inには図示されていな
い前段回路、あるいは外部入力端子からの水平同
期信号Phが供給される。入力端子Inに供給され
た水平同期信号Phは、周波数電圧変換回路FVC
と位相比較回路PDETとに与えられ、前記の周波
数電圧変換回路FVCでは水平同期信号Phの繰返
し周波数hに応じた直流電圧Efを発生し、それ
を周波数制御電圧として電圧制御発振器VCOに
与え、電圧制御発振器VCOからは前記した周波
数制御電圧Efに応じた繰返し周波数の矩形波の
出力信号Rが水平偏向出力回路DEFCに供給され
る。それにより、水平偏向出力回路DEFCは水平
偏向コイルChに鋸歯状波の水平偏向電流Sを流
し、図示されていない陰極線管の電子ビームが水
平方向に偏向される。
In FIG. 3, In is an input terminal for a horizontal synchronizing signal, and this input terminal In is supplied with a horizontal synchronizing signal Ph from a pre-stage circuit (not shown) or an external input terminal. The horizontal synchronizing signal Ph supplied to the input terminal In is connected to the frequency-voltage conversion circuit FVC.
and the phase comparator circuit PDET, and the frequency-voltage conversion circuit FVC generates a DC voltage Ef corresponding to the repetition frequency h of the horizontal synchronization signal Ph, which is applied as a frequency control voltage to the voltage-controlled oscillator VCO, and the voltage A rectangular wave output signal R having a repetition frequency corresponding to the frequency control voltage Ef is supplied from the controlled oscillator VCO to the horizontal deflection output circuit DEFC. As a result, the horizontal deflection output circuit DEFC causes a sawtooth wave horizontal deflection current S to flow through the horizontal deflection coil Ch, and the electron beam of the cathode ray tube (not shown) is deflected in the horizontal direction.

また、前記した水平偏向出力回路DEFCで発生
された水平帰線パルスPcが位相比較回路PDET
に供給されることにより、位相比較回路PDETで
は水平同期信号Phと水平帰線パルスPcとの位相
差に応じた直線電圧Epを出力して、それを前記
した電圧制御発振器VCOに与える。
In addition, the horizontal retrace pulse Pc generated by the horizontal deflection output circuit DEFC described above is transmitted to the phase comparator circuit PDET.
, the phase comparator circuit PDET outputs a linear voltage Ep corresponding to the phase difference between the horizontal synchronizing signal Ph and the horizontal blanking pulse Pc, and supplies it to the voltage controlled oscillator VCO.

前記した構成を有する第3図示の回路配置にお
いて、電圧制御発振器VCOの自走発振周波数o
が、入力端子Inに供給された水平同期信号Phの
繰返し周波数hの必要な周波数変化範囲内にお
ける周波数の変化態様に略々一致した変化態様と
なるように、周波数変換回路FVCの特性と電圧
制御発振器VCOの特性とが設定されるとともに、
位相比較回路PDETにおける水平同期信号Phと
帰線パルスPcとの位相差に応じた直流電圧によ
り、水平同期信号Phと帰線パルスPcとの位相差
が零になされる方向で電圧制御発振器VCOが制
御されたときには、水平偏向電流Sは入力端子In
に供給された水平同期信号の周波数と位相とに一
致した周波数と位相となされる。
In the circuit arrangement shown in the third diagram having the above-mentioned configuration, the free-running oscillation frequency o of the voltage controlled oscillator VCO is
The characteristics of the frequency conversion circuit FVC and the voltage control are set so that the frequency change mode approximately matches the frequency change mode within the required frequency change range of the repetition frequency h of the horizontal synchronization signal Ph supplied to the input terminal In. The characteristics of the oscillator VCO are set, and
A DC voltage corresponding to the phase difference between the horizontal synchronizing signal Ph and the retrace pulse Pc in the phase comparison circuit PDET causes the voltage controlled oscillator VCO to move in the direction in which the phase difference between the horizontal synchronizing signal Ph and the retrace pulse Pc is made zero. When controlled, the horizontal deflection current S is at the input terminal In
The frequency and phase are set to match the frequency and phase of the horizontal synchronizing signal supplied to the horizontal synchronizing signal.

上記の点について第4図を参照して説明すると
次のとおりである。第4図において横軸は電圧、
縦軸は周波数であつて、図中の直線FVCは水平
同期信号Phの繰返し周波数hの変化に対する周
波数電圧変換回路FVCの出力電圧Efの変化特性、
直線VCOは入力直流電圧Efの変化に対する電圧
制御発振器VCOの自走発振周波数oの変化特性
である。
The above points will be explained with reference to FIG. 4 as follows. In Figure 4, the horizontal axis is voltage,
The vertical axis is frequency, and the straight line FVC in the figure represents the change characteristic of the output voltage Ef of the frequency-voltage conversion circuit FVC with respect to the change in the repetition frequency h of the horizontal synchronization signal Ph.
The straight line VCO is the change characteristic of the free-running oscillation frequency o of the voltage controlled oscillator VCO with respect to the change in the input DC voltage Ef.

第3図示の水平偏向発振回路において、同一の
直流電圧Efに対する水平同期信号Phの繰返し周
波数hと、電圧制御発振器VCOの自走発振周波
数oとの第4図中の周波数差△が、予定され
た周波数の変化範囲Zfにおいて電圧制御発振器
VCO→水平偏向出力回路DEFC→位相比較回路
PDETにより構成されている一巡の自動制御系に
おける引込範囲内に納まるように充分に小さけれ
ば、水平偏向電流Sの周波数と位相と、入力端子
Inに供給された水平同期信号Phの周波数と位相
とは、予定された周波数の変化範囲Zf内で一致す
るから、この第3図示の水平偏向発振回路では、
予定された周波数の変化範囲内Zf内における種々
の水平走査標準に従う映像信号による画像を陰極
線管の表示画面上に正しく表示させるようにする
ことができるのである。
In the horizontal deflection oscillator circuit shown in Figure 3, the frequency difference △ in Figure 4 between the repetition frequency h of the horizontal synchronizing signal Ph and the free-running oscillation frequency o of the voltage controlled oscillator VCO for the same DC voltage Ef is expected. The voltage controlled oscillator
VCO → horizontal deflection output circuit DEFC → phase comparison circuit
If the frequency and phase of the horizontal deflection current S and the input terminal
Since the frequency and phase of the horizontal synchronizing signal Ph supplied to In match within the planned frequency change range Zf, in the horizontal deflection oscillator circuit shown in the third diagram,
Images based on video signals conforming to various horizontal scanning standards within the predetermined frequency change range Zf can be correctly displayed on the display screen of the cathode ray tube.

(考案が解決しようとする問題点) ところで、前記した第3図示の水平偏向発振回
路において使用される発振周波数制御電圧発生回
路における周波数電圧変換回路FVCとしては、
単安定マルチバイブレータを用いて構成すること
ができるのであり、ナンド回路により構成した単
安定マルチバイブレータを用いて構成した周波数
電圧変換回路FVCの一例構成を第5図に示す。
(Problems to be solved by the invention) By the way, the frequency-voltage conversion circuit FVC in the oscillation frequency control voltage generation circuit used in the horizontal deflection oscillation circuit shown in the third diagram is as follows.
It can be constructed using a monostable multivibrator, and FIG. 5 shows an example of the construction of a frequency-voltage conversion circuit FVC constructed using a monostable multivibrator constructed from a NAND circuit.

第5図において、図中の点線枠MM内の部分が
周知構成の単安定マルチバイブレータであり、C
1,C2は結合コンデンサ、N1,N2はナンド
回路、R1,R2は抵抗である。前記したナンド
回路N1の出力端に一端が接続されている抵抗R
3は平滑用抵抗であつて、これは平滑用コンデン
サC3とともに平滑動作を行なう。
In Fig. 5, the part within the dotted line frame MM in the figure is a monostable multivibrator with a well-known configuration, and C
1 and C2 are coupling capacitors, N1 and N2 are NAND circuits, and R1 and R2 are resistors. A resistor R whose one end is connected to the output end of the NAND circuit N1 described above.
A smoothing resistor 3 performs a smoothing operation together with a smoothing capacitor C3.

第6図a〜cは前記した第5図示の従来構成の
周波数電圧変換回路FVCにおけるa点とQ点と
Qバー点とにおける信号の波形図であつて、第6
図のaは第5図中の単安定マルチバイブレータ
MMにおける結合コンデンサC1を介してナンド
回路N1の一方の入力点aに供給されている水平
同期信号Phであり、また、第6図のbは前記し
たナンド回路N1の出力側のQ点に現われる出力
パルスRoであり、さらに、第6図のcはナンド
回路N2の出力側のQバー点に現われるパルスで
あり、この第6図のcに示すパルスは第6図に示
されている出力パルスRoとは逆極性のものであ
る。
6a to 6c are waveform diagrams of signals at point a, point Q, and point Q bar in the frequency-voltage conversion circuit FVC of the conventional configuration shown in FIG.
A in the figure is the monostable multivibrator in Figure 5.
This is the horizontal synchronizing signal Ph that is supplied to one input point a of the NAND circuit N1 via the coupling capacitor C1 in MM, and b in FIG. 6 appears at the Q point on the output side of the NAND circuit N1 mentioned above. This is the output pulse Ro, and c in FIG. 6 is a pulse that appears at the Q-bar point on the output side of the NAND circuit N2, and the pulse shown in c in FIG. 6 is the output pulse shown in FIG. It has the opposite polarity to Ro.

前記した第6図のbに示されている出力パルス
Roは、ナンド回路N1の一方入力として与えら
れた水平同期信号Phの時点からTwのパルス幅
(ただし、パルス幅Twは水平走査周期Thよりも
短い)を有する矩形波である。
The output pulse shown in FIG. 6b above
Ro is a rectangular wave having a pulse width Tw (however, the pulse width Tw is shorter than the horizontal scanning period Th) from the time of the horizontal synchronizing signal Ph given as one input of the NAND circuit N1.

第5図に示されている周波数電圧変換回路
FVCにおいて、単安定マルチバイブレータMM
におけるナンド回路N1の一方の入力点aに供給
されている繰返し周波数hを有する水平同期信
号Phの周期をThとし、また、周波数電圧変換回
路FVCへの供給電圧をEoとすると、前記した矩
形波の出力パルスRoが抵抗R3とコンデンサC
3とによつて構成されている平滑回路で平滑され
て得られる直流電圧Efの電圧値は、 Ef=(Tw/Th)Eo=Tw・Eo・hのように表
わされるものとなり、前記した周波数電圧変換回
路FVCからの直流出力電圧Efは水平同期信号Ph
の繰返し周波数hに比例しているものになつて
いる。
Frequency-voltage conversion circuit shown in Figure 5
In FVC, monostable multivibrator MM
Let Th be the period of the horizontal synchronizing signal Ph having a repetition frequency h, which is supplied to one input point a of the NAND circuit N1 in , and let Eo be the voltage supplied to the frequency-voltage conversion circuit FVC. The output pulse Ro of resistor R3 and capacitor C
The voltage value of the DC voltage Ef obtained by smoothing with the smoothing circuit configured by The DC output voltage Ef from the voltage conversion circuit FVC is the horizontal synchronization signal Ph
is proportional to the repetition frequency h.

さて、周波数電圧変換回路FVCとして前記の
第5図示のような構成を有する周波数電圧変換回
路FVCを備えた第3図示の水平偏向発振回路は、
それの入力端子Inに対して水平同期信号Phが連
続して供給されている状態においては、既述もし
たように種々の水平走査標準に従う映像信号によ
る再生画像を陰極線管の表示画面上に正しく表示
させることができるのであるが、各種の情報機器
で使用されている複合同期信号における垂直帰線
消去期間中の信号の構成形態についてみると、例
えば数Hの期間にわたつて水平同期信号が欠落し
ているもの、あるいは標準方式のテレビジヨン放
送波のように等価パルスを有しているもの等、
種々雑他であつて、タイミング的に不均一になつ
ていることの多いのが実情である。
Now, the horizontal deflection oscillation circuit shown in FIG. 3 is equipped with the frequency-voltage conversion circuit FVC having the configuration shown in FIG.
When the horizontal synchronizing signal Ph is continuously supplied to the input terminal In, as mentioned above, the reproduced image based on the video signal conforming to various horizontal scanning standards can be displayed correctly on the display screen of the cathode ray tube. However, if we look at the structure of the signal during the vertical blanking period in composite synchronization signals used in various information devices, we can see that, for example, the horizontal synchronization signal is missing for a period of several H. or have equivalent pulses like standard television broadcast waves, etc.
The reality is that the timing is often uneven due to various miscellaneous factors.

第5図を参照して説明した周波数電圧変換回路
FVCは、それに入力される水平同期信号が不均
一になつた場合には出力電圧が変動し、ひいては
後続の電圧制御発振器VCOをゆさぶることによ
り発振周波数に変動を生じて、第3図示の水平偏
向発振回路が自動制御系として正しく動作したと
しても表示画面の上下間で画像歪が生じたり、甚
だしい場合には画面上の一部が外れる現象が生じ
る。
Frequency-voltage conversion circuit explained with reference to Fig. 5
If the horizontal synchronization signal input to the FVC becomes uneven, the output voltage will fluctuate, which in turn will cause fluctuations in the oscillation frequency by shaking the subsequent voltage controlled oscillator VCO, resulting in the horizontal deflection shown in Figure 3. Even if the oscillation circuit operates correctly as an automatic control system, image distortion may occur between the top and bottom of the display screen, or in extreme cases, a phenomenon in which a portion of the screen may come off.

このような現象の解決策としては、第5図示の
周波数電圧変換回路FVCにおける抵抗R3とコ
ンデンサC3とからなる平滑回路の時定数を大に
することも考えられるが、そのような解決策が採
用された場合には、入力信号の切換え時における
水平同期引込み動作にかなりの時間が必要とされ
るために商品価値を著るしく損ねることになるか
ら、そのような解決策は採用することができな
い。
As a solution to this phenomenon, it is possible to increase the time constant of the smoothing circuit consisting of resistor R3 and capacitor C3 in the frequency-voltage conversion circuit FVC shown in Figure 5, but such a solution is unlikely to be adopted. In this case, such a solution cannot be adopted because a considerable amount of time is required for the horizontal synchronization pull-in operation when switching the input signal, which significantly reduces the commercial value. .

(問題点を解決するための手段) 本考案は供給された水平同期信号の繰返し周波
数に応じた直流電圧を発生しうる発振周波数制御
電圧発生回路で発生された直流電圧によつて電圧
制御発振器の発振周波数の制御が行なわれるよう
になされている水平偏向発振回路に設けられる発
振周波数制御電圧発生回路として単安定マルチバ
イブレータを含んで構成されているものが使用さ
れていて、前記の発振周波数制御電圧発生回路で
発生された直流電圧によつて電圧制御発振器の発
振周波数の制御が行なわれるようになされている
水平偏向発振回路に設けられる発振周波数制御電
圧発生回路であつて、単安定マルチバイブレータ
のQ出力端子に1端を接続した第1の抵抗と、前
記した単安定マルチバイブレータのQバー出力端
子に1端を接続した第2の抵抗とを略々等しい抵
抗値とし、前記した第1の抵抗の他端との第2の
抵抗の他端とを第1のコンデンサを介して接続
し、また、前記した第1の抵抗の他端と第1のコ
ンデンサとの接続点に出力端子と第2のコンデン
サの1端とを接続するとともに、第2のコンデン
サの他端を接地してなる水平偏向発振回路におけ
る発振周波数制御電圧発生回路を提供するもので
ある。
(Means for Solving the Problems) The present invention operates a voltage controlled oscillator using a DC voltage generated by an oscillation frequency control voltage generation circuit that can generate a DC voltage according to the repetition frequency of a supplied horizontal synchronizing signal. An oscillation frequency control voltage generation circuit including a monostable multivibrator is used as an oscillation frequency control voltage generation circuit provided in a horizontal deflection oscillation circuit configured to control the oscillation frequency. An oscillation frequency control voltage generation circuit provided in a horizontal deflection oscillation circuit in which the oscillation frequency of a voltage control oscillator is controlled by the DC voltage generated by the generation circuit, and the Q of a monostable multivibrator. The first resistor, one end of which is connected to the output terminal, and the second resistor, one end of which is connected to the Q-bar output terminal of the monostable multivibrator, have approximately equal resistance values, and the first resistor The other end of the second resistor is connected via the first capacitor, and the output terminal and the second resistor are connected to the connection point between the other end of the first resistor and the first capacitor. The present invention provides an oscillation frequency control voltage generation circuit in a horizontal deflection oscillation circuit in which one end of a second capacitor is connected to one end of the first capacitor, and the other end of a second capacitor is grounded.

(実施例) 以下、添付図面を参照して本考案の水平偏向発
振回路における発振周波数制御電圧発生回路の具
体的な内容を詳細に説明する。第1図は本考案の
水平偏向発振回路における発振周波数制御電圧発
生回路の一実施例回路を示したものであり、この
第1図において従来例として第5図を参照して説
明した周波数電圧変換回路FVCにおける各構成
部分と対応している各構成部分には、第5図中で
使用している図面符号と同一の図面符号が使用さ
れている。
(Example) Hereinafter, specific contents of the oscillation frequency control voltage generation circuit in the horizontal deflection oscillation circuit of the present invention will be explained in detail with reference to the accompanying drawings. FIG. 1 shows an embodiment of the oscillation frequency control voltage generation circuit in the horizontal deflection oscillation circuit of the present invention. The same drawing numerals as those used in FIG. 5 are used for each component corresponding to each component in the circuit FVC.

第1図に示されている本考案の水平偏向発振回
路における発振周波数制御電圧発生回路におい
て、Inは水平同期信号の入力端子、N1,N2は
ナンド回路、C1〜C4はコンデンサ、R1〜R
4は抵抗であつて、図中で点線図示の枠MM内に
示されている回路構成はナンド回路N1,N2を
用いて構成されている単安定マルチバイブレータ
MMである。
In the oscillation frequency control voltage generation circuit in the horizontal deflection oscillation circuit of the present invention shown in FIG.
4 is a resistor, and the circuit configuration shown in the dotted frame MM in the figure is a monostable multivibrator configured using NAND circuits N1 and N2.
It's MM.

単安定マルチバイブレータMMにおけるナンド
回路N1の出力側のQ点と、周波数電圧変換回路
FVCの出力端子OUTとの間には平滑用抵抗R3
が接続されており、また、ナンド回路N2の出力
側のQバー点と周波数電圧変換回路FVCの出力
端子OUTとの間には抵抗R4とコンデンサC4
との直列接続回路が設けられており、前記した抵
抗R3とコンデンサC4との接続点は平滑用コン
デンサC3によつて接地されている。
Q point on the output side of NAND circuit N1 in monostable multivibrator MM and frequency-voltage conversion circuit
A smoothing resistor R3 is connected between the FVC output terminal OUT and
is connected, and a resistor R4 and a capacitor C4 are connected between the Q-bar point on the output side of the NAND circuit N2 and the output terminal OUT of the frequency-voltage conversion circuit FVC.
A series connection circuit is provided, and the connection point between the resistor R3 and the capacitor C4 is grounded by the smoothing capacitor C3.

第2図のaに示されているように周期がThの
水平同期信号Phが入力端子Inを介してナンド回
路N1の一方入力側のa側に供給されると、ナン
ド回路N1の出力側のQ点には、第2図のbに示
されているように、前記した水平同期信号Phが
与えられた時点からTwのパルス幅(ただし、パ
ルス幅Twは、水平走査周期Thよりも短いもの
である)を有する出力パルスRoが現われる。
As shown in a of FIG. 2, when the horizontal synchronizing signal Ph with a period Th is supplied to one input side a side of the NAND circuit N1 via the input terminal In, the output side of the NAND circuit N1 is As shown in Fig. 2b, at point Q, a pulse width of Tw (however, the pulse width Tw is shorter than the horizontal scanning period Th) starts from the time when the horizontal synchronizing signal Ph is applied. ) appears as an output pulse Ro.

他方、ナンド回路N2の出力側のQバー点に
は、第2図のcに示されているようなパルス、す
なわち、前記したナンド回路N1の出力側のQ点
に現われた出力パルスRoとは逆極性のパルスRo
バーが現われる。
On the other hand, at the Q bar point on the output side of the NAND circuit N2, there is a pulse as shown in c in FIG. Reverse polarity pulse Ro
A bar appears.

入力端子Inを介してa点に対して水平同期信号
が連続して供給されている場合を考えると、この
場合には第1図に示されている回路中の抵抗R3
とコンデンサC3及び抵抗R4とコンデンサC4
とは、ナンド回路N1の出力側のQ点に対して平
滑回路を構成するので、この場合の第1図示の回
路の動作は、第5図について説明した従来回路に
おける動作と同一であり、出力端子OUTには水
平同期信号Phの繰返し周波数hに比例している
直流出力電圧Ef(平均直流出力電圧Ef)が出力さ
れ、その直流出力電圧Efによつて後続の電圧制
御発振器が制御されるのである。
Considering the case where a horizontal synchronizing signal is continuously supplied to point a via the input terminal In, in this case, the resistor R3 in the circuit shown in FIG.
and capacitor C3 and resistor R4 and capacitor C4
Since a smoothing circuit is constructed for the Q point on the output side of the NAND circuit N1, the operation of the circuit shown in Figure 1 in this case is the same as that of the conventional circuit explained with reference to Figure 5, and the output A DC output voltage Ef (average DC output voltage Ef) proportional to the repetition frequency h of the horizontal synchronizing signal Ph is output to the terminal OUT, and the subsequent voltage controlled oscillator is controlled by the DC output voltage Ef. be.

次に、入力端子Inに供給されている水平同期信
号Phが、第2図のbに示されているように、Tn
の期間にわたつて欠落した場合を考えると、この
期間にナンド回路N1の出力側のQ点に現われた
電圧を平滑回路で平滑して得られる平均直流電圧
Ef′は第2図のbに示されているように変動して
いるものになる。
Next, the horizontal synchronizing signal Ph supplied to the input terminal In becomes Tn as shown in FIG. 2b.
Considering the case where the voltage is missing over a period of
Ef' fluctuates as shown in Figure 2b.

一方、ナンド回路N2の出力側のQバー点に現
われる出力電圧と、ナンド回路N1の出力側のQ
点に現われる出力電圧とは、第2図に示されてい
るように極性が逆であり、また、第1図中におけ
るナンド回路N2のQバー点から出力端子OUT
までの回路配置の等価回路を表わしている第7図
より明らかなように、抵抗R4、コンデンサC
4、抵抗R3、コンデンサC3によつて帯域濾波
器が構成されているので、ナンド回路N2の出力
側のQバー点に現われる出力電圧は出力端子
OUTには伝達されない。特に、抵抗R3と抵抗
R4との抵抗値が等しいという条件においては、
水平同期信号Phの欠落時にナンド回路N1の出
力側のQ点に現われた電圧が平滑回路で平滑され
た平均直流電圧Ef′を、ナンド回路N2の出力側
のQバー点に現われる電圧が平滑回路で平滑され
た平均直流電圧Ef′バーによつて打消すことが可
能であり、したがつて、従来例に比較して短い時
定数で出力端の変動を抑制できる。
On the other hand, the output voltage appearing at the Q bar point on the output side of NAND circuit N2 and the Q point on the output side of NAND circuit N1
The output voltage appearing at the point is opposite in polarity as shown in FIG.
As is clear from Fig. 7, which shows the equivalent circuit of the circuit arrangement up to, the resistor R4 and capacitor C
4. Since a bandpass filter is configured by the resistor R3 and the capacitor C3, the output voltage appearing at the Q-bar point on the output side of the NAND circuit N2 is at the output terminal.
Not transmitted to OUT. In particular, under the condition that the resistance values of resistor R3 and resistor R4 are equal,
When the horizontal synchronization signal Ph is missing, the voltage that appears at the Q point on the output side of the NAND circuit N1 is smoothed by the smoothing circuit, resulting in the average DC voltage Ef', and the voltage that appears at the Q bar point on the output side of the NAND circuit N2 is smoothed by the smoothing circuit. This can be canceled out by the average DC voltage Ef' bar smoothed by , and therefore, fluctuations at the output end can be suppressed with a shorter time constant than in the conventional example.

上記の説明は周波数電圧変換回路FVCに供給
されている水平同期信号Phが、ある期間にわた
つて欠落していた場合についてであつたが、垂直
帰線消去期間中に挿入されている等価パルスに対
しても前記と同様に機能することはいうまでもな
い。
The above explanation was about the case where the horizontal synchronizing signal Ph supplied to the frequency-voltage conversion circuit FVC was missing for a certain period, but when the equivalent pulse inserted during the vertical blanking period Needless to say, it also functions in the same way as described above.

(効果) 以上、詳細に説明したところから明らかなよう
に、本考案は供給された水平同期信号の繰返し周
波数に応じた直流電圧を発生しうる発振周波数制
御電圧発生回路で発生された直流電圧によつて電
圧制御発振器の発振周波数の制御が行なわれるよ
うになされている水平偏向発振回路に設けられる
発振周波数制御電圧発生回路として単安定マルチ
バイブレータを含んで構成されているものが使用
されていて、前記の発振周波数制御電圧発生回路
で発生された直流電圧によつて電圧制御発振器の
発振周波数の制御が行なわれるようになされてい
る水平偏向発振回路に設けられる発振周波数制御
電圧発生回路であつて、単安定マルチバイブレー
タのQ出力端子に1端を接続した第1の抵抗と、
前記した単安定マルチバイブレータのQバー出力
端子に1端を接続した第2の抵抗とを略々等しい
抵抗値とし、前記した第1の抵抗の他端と第2の
抵抗の他端とを第1のコンデンサを介して接続
し、また、前記した第1の抵抗の他端と第1のコ
ンデンサとの接続点に出力端子と第2のコンデン
サの1端とを接続するとともに、第2のコンデン
サの他端を接地してなる水平偏向発振回路におけ
る発振周波数制御電圧発生回路であるから、本考
案の水平偏向発振回路における発振周波数制御電
圧発生回路では、発振周波数制御電圧発生回路に
供給される水平同期信号が数H期間にわたつて欠
除していたり、あるいは等価パルスが挿入されて
いる場合であつても発振周波数制御電圧に変動を
生じることがなく、本考案によれば既述した従来
回路で生じていた問題点、すなわち、回路に入力
される水平同期信号が不均一になつた場合に出力
電圧が変動し、ひいては後続の電圧制御発振器
VCOをゆさぶることにより発振周波数に変動を
生じて、水平偏向発振回路が自動制御系として正
しく動作したとしても表示画面の上下間で画像歪
が生じたり、甚だしい場合には画面上の一部が外
れる現象が生じる、というような欠点が良好に解
決できるのである。
(Effects) As is clear from the above detailed explanation, the present invention is applicable to the DC voltage generated by the oscillation frequency control voltage generation circuit that can generate the DC voltage according to the repetition frequency of the supplied horizontal synchronization signal. Therefore, an oscillation frequency control voltage generation circuit including a monostable multivibrator is used as an oscillation frequency control voltage generation circuit provided in a horizontal deflection oscillation circuit configured to control the oscillation frequency of a voltage controlled oscillator. An oscillation frequency control voltage generation circuit provided in a horizontal deflection oscillation circuit in which the oscillation frequency of a voltage control oscillator is controlled by the DC voltage generated by the oscillation frequency control voltage generation circuit, a first resistor whose one end is connected to the Q output terminal of the monostable multivibrator;
The second resistor, one end of which is connected to the Q-bar output terminal of the monostable multivibrator, has approximately the same resistance value, and the other end of the first resistor and the other end of the second resistor have approximately the same resistance value. In addition, the output terminal and one end of the second capacitor are connected to the connection point between the other end of the first resistor and the first capacitor, and the second capacitor is Since this is an oscillation frequency control voltage generation circuit in a horizontal deflection oscillation circuit in which the other end is grounded, the oscillation frequency control voltage generation circuit in the horizontal deflection oscillation circuit of the present invention has a horizontal Even when the synchronization signal is missing for several H periods or when an equivalent pulse is inserted, the oscillation frequency control voltage does not fluctuate, and the present invention eliminates the above-mentioned conventional circuit. In other words, if the horizontal synchronization signal input to the circuit becomes uneven, the output voltage will fluctuate, and the subsequent voltage controlled oscillator
Shaking the VCO causes fluctuations in the oscillation frequency, and even if the horizontal deflection oscillation circuit operates correctly as an automatic control system, image distortion may occur between the top and bottom of the display screen, or in extreme cases, a part of the screen may come off. The drawbacks such as the phenomenon that occurs can be solved satisfactorily.

【図面の簡単な説明】[Brief explanation of the drawing]

第1図は本考案の水平偏向発振回路における発
振周波数制御電圧発生回路の一実施例の回路図、
第2図及び第6図は説明用波形図、第3図は水平
偏向発振回路の一例構成を示すブロツク図、第4
図は特性例図、第5図は従来の発振周波数制御電
圧発生回路の一例回路図、第7図は第1図に示さ
れている本考案の水平偏向発振回路における発振
周波数制御電圧発生回路の等価回路図である。 FVC……周波数電圧変換回路、VCO……電圧
制御発振器、PDET……位相比較回路、DEFC…
…水平偏向出力回路、N1,N2……ナンド回
路、C1〜C4……コンデンサ、R1〜R4……
抵抗。
FIG. 1 is a circuit diagram of an embodiment of the oscillation frequency control voltage generation circuit in the horizontal deflection oscillation circuit of the present invention.
2 and 6 are explanatory waveform diagrams, FIG. 3 is a block diagram showing an example configuration of a horizontal deflection oscillation circuit, and FIG.
5 is a circuit diagram of an example of a conventional oscillation frequency control voltage generation circuit, and FIG. 7 is a circuit diagram of an oscillation frequency control voltage generation circuit in the horizontal deflection oscillation circuit of the present invention shown in FIG. It is an equivalent circuit diagram. FVC...Frequency voltage conversion circuit, VCO...Voltage controlled oscillator, PDET...Phase comparison circuit, DEFC...
...Horizontal deflection output circuit, N1, N2... NAND circuit, C1-C4... Capacitor, R1-R4...
resistance.

Claims (1)

【実用新案登録請求の範囲】[Scope of utility model registration request] 供給された水平同期信号の繰返し周波数に応じ
た直流電圧を発生しうる発振周波数制御電圧発生
回路で発生された直流電圧によつて電圧制御発振
器の発振周波数の制御が行なわれるようになされ
ている水平偏向発振回路に設けられる発振周波数
制御電圧発生回路として単安定マルチバイブレー
タを含んで構成されているものが使用されてい
て、前記の発振周波数制御電圧発生回路で発生さ
れた直流電圧によつて電圧制御発振器の発振周波
数の制御が行なわれるようになされている水平偏
向発振回路に設けられる発振周波数制御電圧発生
回路であつて、単安定マルチバイブレータのQ出
力端子に1端を接続した第1の抵抗と、前記した
単安定マルチバイブレータのQバー出力端子に1
端を接続した第2の抵抗とを略々等しい抵抗値と
し、前記した第1の抵抗の他端と第2の抵抗の他
端とを第1のコンデンサを介して接続し、また、
前記した第1の抵抗の他端と第1のコンデンサと
の接続点に出力端子と第2のコンデンサの1端と
を接続するとともに、第2のコンデンサの他端を
接地してなる水平偏向発振回路における発振周波
数制御電圧発生回路。
The oscillation frequency of the voltage controlled oscillator is controlled by the DC voltage generated by the oscillation frequency control voltage generation circuit which can generate the DC voltage according to the repetition frequency of the supplied horizontal synchronizing signal. As the oscillation frequency control voltage generation circuit provided in the deflection oscillation circuit, a circuit including a monostable multivibrator is used, and the voltage is controlled by the DC voltage generated by the oscillation frequency control voltage generation circuit. An oscillation frequency control voltage generation circuit provided in a horizontal deflection oscillation circuit configured to control the oscillation frequency of an oscillator, the circuit comprising: a first resistor having one end connected to a Q output terminal of a monostable multivibrator; , 1 to the Q bar output terminal of the monostable multivibrator mentioned above.
A second resistor whose ends are connected have substantially the same resistance value, and the other end of the first resistor and the other end of the second resistor are connected via a first capacitor, and
Horizontal deflection oscillation is achieved by connecting the output terminal and one end of the second capacitor to the connection point between the other end of the first resistor and the first capacitor, and grounding the other end of the second capacitor. Oscillation frequency control voltage generation circuit in the circuit.
JP15421385U 1985-10-08 1985-10-08 Expired JPH0413885Y2 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP15421385U JPH0413885Y2 (en) 1985-10-08 1985-10-08

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP15421385U JPH0413885Y2 (en) 1985-10-08 1985-10-08

Publications (2)

Publication Number Publication Date
JPS6264068U JPS6264068U (en) 1987-04-21
JPH0413885Y2 true JPH0413885Y2 (en) 1992-03-30

Family

ID=31073805

Family Applications (1)

Application Number Title Priority Date Filing Date
JP15421385U Expired JPH0413885Y2 (en) 1985-10-08 1985-10-08

Country Status (1)

Country Link
JP (1) JPH0413885Y2 (en)

Also Published As

Publication number Publication date
JPS6264068U (en) 1987-04-21

Similar Documents

Publication Publication Date Title
JPS6194460A (en) Multi-scanning type television receiver
JPH0446434B2 (en)
US5191434A (en) Synchronizing signal restoration circuit
JPH0413885Y2 (en)
JP2714112B2 (en) Television receiver
JPS6228908B2 (en)
US4833371A (en) Picture display device with symmetrical deflection
US5783913A (en) Raster distortion correction arrangement
US4692670A (en) Vertical deflection circuit
GB2217960A (en) Deflection current correction circuit with service switch
JPH0431471B2 (en)
JPH0342747Y2 (en)
JPH067631Y2 (en) Video signal processing circuit
JPS62216588A (en) Horizontal phase shifting circuit
JP2794693B2 (en) Horizontal deflection circuit
JPS6199467A (en) Television receiver of multiscanning type
US4539488A (en) Pulse wave to parabola wave converter
US5015960A (en) Method of generating a voltage with a triangular wave form
JP3473713B2 (en) Blanking pulse generation circuit
JPS6218873A (en) Oscillation frequency control voltage generating circuit of horizontal deflecting and oscillating circuit
KR850001618Y1 (en) Switched afpc loop filter with off set voltage cancellation
JP2844630B2 (en) Switching circuit for horizontal S-shaped correction capacitance
JPS609373U (en) Screen phase adjustment device
JPS6194458A (en) Television receiver
JPH0584702B2 (en)