JPH0391340A - Quantitative evaluation method for digital data communication equipment - Google Patents

Quantitative evaluation method for digital data communication equipment

Info

Publication number
JPH0391340A
JPH0391340A JP22848989A JP22848989A JPH0391340A JP H0391340 A JPH0391340 A JP H0391340A JP 22848989 A JP22848989 A JP 22848989A JP 22848989 A JP22848989 A JP 22848989A JP H0391340 A JPH0391340 A JP H0391340A
Authority
JP
Japan
Prior art keywords
data
code
jitter
digital data
generator
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP22848989A
Other languages
Japanese (ja)
Inventor
Hisahiro Matsuhashi
久博 松橋
Yasuhiko Yokobe
横部 泰彦
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Funai Electric Co Ltd
Original Assignee
Funai Electric Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Funai Electric Co Ltd filed Critical Funai Electric Co Ltd
Priority to JP22848989A priority Critical patent/JPH0391340A/en
Publication of JPH0391340A publication Critical patent/JPH0391340A/en
Pending legal-status Critical Current

Links

Landscapes

  • Dc Digital Transmission (AREA)

Abstract

PURPOSE:To attain correct evaluation of data demodulation capability of a reception equipment in the state close to practical use, and to easily solve a problem of the demodulation capability by providing a pseudo random code generator and a jitter modulation controller or the like. CONSTITUTION:A data generator 1 generates a digital data to be sent and a PN code generator 2 generates a pseudo random code being a test code (M series code or longest series code in terms of PN code). Moreover, a jitter modulation controller 3 adds a P code to a data from the generator 1 to provide jitter to an equipment 4 to be measured. Furthermore, since it is possible to add frequency control externally to the generator 2 and the equipment 4 is equivalent to a data demodulator, the demodulation capability is evaluated numerically by measuring the demodulation output. Thus, the data demodulation capability of a reception equipment is correctly evaluated in the state close to actual use, and a problem of the demodulation capability is easily solved.

Description

【発明の詳細な説明】 [産業上の利用分野] 本発明は、有線または無線によりディジタルデータを受
信する通信機器のデータ復調能力を定量的に評価する方
法に関する。
DETAILED DESCRIPTION OF THE INVENTION [Field of Industrial Application] The present invention relates to a method for quantitatively evaluating the data demodulation ability of a communication device that receives digital data by wire or wirelessly.

[従来の技術] この種のディジタルデータ受信機器のデータ復調能力を
、測定器を用いて仮想的に評価する方法として、従来か
ら、伝送されるディジタルデータに対してジッターを与
え、データ復調出力を測定して、アイパターンなどでも
って、S/N比、周波数のずれ、デユティ等について評
価することが知られている。
[Prior Art] Conventionally, as a method of virtually evaluating the data demodulation ability of this type of digital data receiving equipment using a measuring device, jitter is applied to the transmitted digital data and the data demodulation output is measured. It is known to measure and evaluate the S/N ratio, frequency shift, duty, etc. using an eye pattern or the like.

そして、このディジタルデータに与えられるジッターは
、通例、入力データの周期をカウントし、正弦波(si
n波)による変調をかけることにより、発生させていた
The jitter given to this digital data is usually calculated by counting the period of the input data and calculating the jitter by counting the period of the input data.
It was generated by applying modulation using n waves).

[発明が解決しようとする課題] ところで、ディジタルデータ受信機器において多用され
ているPLL同期検波方式では、上記のようなsin波
にする変調でのジッターに対しては変化が滑らかである
ので、比較的、追従動作し易い。そればかりか、上記ジ
ッターは実際に伝送されるディジタルデータに影響する
ノイズ成分とは、かなり異なったものである。そのため
に、従来の方法では、実使用での該受信機器のデータ復
調能力を正しく評価できているとは言い難く、また、結
果が分かっても、どのノイズ成分が復調能力に影響を与
えているかの原因解1!IIはできなかった。
[Problems to be Solved by the Invention] By the way, in the PLL synchronous detection method that is often used in digital data receiving equipment, the change in jitter in the above-mentioned sine wave modulation is smooth, so it is difficult to compare. Easy to follow target. Moreover, the jitter is quite different from the noise component that affects the digital data that is actually transmitted. Therefore, it is difficult to say that conventional methods can accurately evaluate the data demodulation ability of the receiving device in actual use, and even if the results are known, it is difficult to say which noise components are affecting the demodulation ability. Cause solution 1! I couldn't do II.

本発明は、上記問題点を解消するもので、ディジタルデ
ータに付与するジッターとして、疑似ランダム符号を用
いたことにより、実際のノイズ成分に近いジッターを与
えて、実使用に近い状態での受信機器のデータ復調能力
を正しく評価することができ、しかも、復調能力の問題
点解明をも容易に行うことか可能なティジタルデータ通
信機器の定量的評価方法を提供することを目的とする。
The present invention solves the above-mentioned problems.By using a pseudo-random code as the jitter added to digital data, it is possible to give jitter close to the actual noise component, and to improve the quality of the receiving equipment under conditions close to actual use. It is an object of the present invention to provide a quantitative evaluation method for digital data communication equipment that can correctly evaluate the data demodulation ability of a digital data communication device and also easily solve problems with the demodulation ability.

[課題を解決するための手段] 上記目的を達成するために、本発明は、有線または無線
によりディジタルデータを受信する通信機器のデータ復
調能力を定量的に評価する方法であって、伝送されるデ
ィジタルデータに対して、疑似ランダム符号発生器によ
り得られる疑似ノイズを加えることによりジッターを与
え、このジッターの付与されたディジタルデータを上記
通信機器に入力し、該機器からのデータ復調出力を測定
し数値で評価するようにしたものである。
[Means for Solving the Problems] In order to achieve the above object, the present invention provides a method for quantitatively evaluating the data demodulation ability of a communication device that receives digital data by wire or wirelessly. Jitter is added to the digital data by adding pseudo-noise obtained by a pseudo-random code generator, this jittered digital data is input to the above-mentioned communication equipment, and the data demodulation output from the equipment is measured. It is designed to be evaluated numerically.

[作用] 上記方法によれは、疑似ランダム符号が実際のノイズに
近いため、ディジタルデータに付与されるジッターは実
使用に近いノイズ成分となり、しかも、同符号は外部的
に制御することができ、ノイズ成分のどの部分がデータ
復調性能に影響しているかを知ることができ、その結果
、復調回路の問題点を把握することができる。
[Operation] The reason for the above method is that since the pseudorandom code is close to actual noise, the jitter added to the digital data becomes a noise component close to that in actual use, and furthermore, the code can be controlled externally. It is possible to know which part of the noise component affects the data demodulation performance, and as a result, it is possible to understand the problem of the demodulation circuit.

[実施例コ 第1図は、本発明の評価方法を実態する装置のブロック
構成を示す。本装置は、伝送されるディジタルデータを
発生するデータ発生器1と、テスト用の符号である疑似
ランダム符号(M系列符号あるいは、最長系列符号とも
称せられる。以下では、PN符号と記す〉を発生するP
N符号発生器2と、上記データにPN符号を加え、ジッ
ターを付与するジッター変調コントローラ3からなり、
同コントローラ3からの出力は、被測定機器(受信機器
)4の回路に付与される。
[Example 1] FIG. 1 shows a block configuration of an apparatus implementing the evaluation method of the present invention. This device includes a data generator 1 that generates digital data to be transmitted, and a pseudo-random code (also called an M-sequence code or longest-sequence code, hereinafter referred to as a PN code) that is a test code. P to do
It consists of an N code generator 2 and a jitter modulation controller 3 that adds a PN code to the above data and imparts jitter,
The output from the controller 3 is applied to a circuit of a device under test (receiving device) 4.

PN符号発生器2には、外部から周波数コントロールを
与えることができる。なお、図示していないが、被測定
機器4はデータの復調器に相当し、この復調出力を測定
することにより、復調能力を数値で評価し得るための構
成も付属される。
Frequency control can be applied to the PN code generator 2 from outside. Although not shown, the device under test 4 corresponds to a data demodulator, and is also provided with a configuration for numerically evaluating the demodulation ability by measuring the demodulated output.

第2図は、上記ジッター変調コントローラ3部分の具体
禍成を示ず。端子11にはデータ発生器lの出力が接続
され、伝送データが入力される。
FIG. 2 does not show the specific structure of the jitter modulation controller 3 portion. The output of the data generator 1 is connected to the terminal 11, and transmission data is input thereto.

端子12には被測定機器4の回路が接続され、端子12
からは、ジッターの付与されたデータが出力される。ジ
ッターを発生させるための構成として、デイレイ回路と
EX−OR回路でなり、入力データのエツジを検出し、
パルスを出力するエツジ検出部13と、PN符号発生器
2の出力のエツジを検出するエツジ検出部14と、タイ
ミング合わせのために、エツジ検出によるパルスを一時
的にホールドするラッチ部15と、AND回路16と、
モノマルチバイブレータ17と、加算器18とからなる
。ジッターを与えるタイミングは、PN符号器2からの
データ(疑似ノイズ)と、伝送データとのANDをとる
ことにより、決定している。
The circuit of the device under test 4 is connected to the terminal 12.
jittered data is output from. The configuration for generating jitter consists of a delay circuit and an EX-OR circuit, which detects edges of input data.
An edge detection section 13 that outputs a pulse, an edge detection section 14 that detects an edge of the output of the PN code generator 2, a latch section 15 that temporarily holds a pulse generated by edge detection for timing alignment, and an AND A circuit 16;
It consists of a mono multivibrator 17 and an adder 18. The timing at which jitter is applied is determined by ANDing the data (pseudo noise) from the PN encoder 2 and the transmission data.

なお、モノマルチバイブレータ17のデイレイタイムは
、外部から調整することができる。また、PN符号発生
器2は、対象データ長に応じて適当な符号長をセットす
ることができ、外部発振器(不図示)より、クロックに
よりPN符号を発生する。したがって、伝送データに付
与されるノイズは、任意に制御することができるものと
なっている。
Note that the delay time of the mono multivibrator 17 can be adjusted from the outside. Further, the PN code generator 2 can set an appropriate code length according to the target data length, and generates a PN code using a clock from an external oscillator (not shown). Therefore, the noise added to the transmitted data can be controlled arbitrarily.

第3図は、PN符号発生器2の具体構成例を示す。同発
生器2は、クロックパルスがそれぞれ人力される4個の
シリーズに連結されたDフリップフロップと、EX−O
R回路とからなる。実際には、測定データ長に応じた段
数の回路を用いればよい。この例では、符号は15ビツ
ト長で、“0“′の最長持続長が4ビツトであり、常に
0″より°“1′°が1個多い性質を持つ。データ復調
能力の評価に当っては、この符号を種々の長さに変更す
ることにより、データを測定する。
FIG. 3 shows a specific example of the configuration of the PN code generator 2. As shown in FIG. The generator 2 consists of four D flip-flops connected in series to which clock pulses are respectively input, and an EX-O
It consists of an R circuit. In reality, it is sufficient to use a circuit with the number of stages depending on the measurement data length. In this example, the code is 15 bits long, with the longest duration of a ``0'' being 4 bits, and having the property that there is always one more ``1'' than a 0''. In evaluating the data demodulation ability, data is measured by changing this code to various lengths.

第4図は、上記第2図のジッター変調コントローラ3の
各部の信号波形を示す。同図を参ljl して、動作の
概略を説明すると、疑似ノイズであるPN符号のエツジ
を検出し、その都度、ラッチする(a点)。この信号か
ある時に、一番最初に来たデータのエツジ信号により、
モノマルチ/<イブレータをスタートさせる(b点)。
FIG. 4 shows signal waveforms of each part of the jitter modulation controller 3 shown in FIG. 2 above. Referring to the figure, the outline of the operation will be explained. An edge of the PN code, which is pseudo noise, is detected and latched each time (point a). When this signal is present, due to the edge signal of the data that comes first,
Start the monomulti/<ibrator (point b).

こうして得られた信号と入力データとを加算することに
より、ジッターをイ4与した出力を発生させる(0点)
。以下、同様にして、ジッターを付与した出力を発生さ
せることができる(d+ e+ f1g点)。このよう
にジッターを付与することにより、入力データに対して
、人為的に、かつ、定量的にジッターの深さ、周波数、
パターン等を変えて、妨害を与えることができる。
By adding the signal obtained in this way and the input data, an output with jitter added is generated (0 point)
. Thereafter, jittered output can be generated in the same manner (points d+e+f1g). By adding jitter in this way, it is possible to artificially and quantitatively determine the depth, frequency, and
You can create interference by changing the pattern, etc.

また、被測定機器によるデータ復調出力を測定して、定
量的評価を行うには、例えは、各機器について、ジッタ
ーの深さ、周波数を変えたときの復調の誤り率を求め、
これから、同じ誤り率に対して各機器についてジッター
周波数とジッター深さとを横軸、縦軸にグラフを作成し
、両者の面積を比較することにより、各機器の回路の性
能差を定量的に把握することが可能となる。ちなみに上
記の場合、面積の広いほうが妨害ノイズに対して強く、
性能が高い。
In addition, in order to perform quantitative evaluation by measuring the data demodulation output by the device under test, for example, for each device, find the demodulation error rate when changing the jitter depth and frequency.
From now on, we will create a graph of jitter frequency and jitter depth on the horizontal and vertical axes for each device for the same error rate, and compare the area of both to quantitatively understand the performance difference between the circuits of each device. It becomes possible to do so. By the way, in the above case, the larger the area, the stronger it is against interference noise.
High performance.

[発明の効果コ 以上のように、本発明によれば、伝送デイジタルデータ
に対して、疑似ランダム符号発生器による疑似ノイズを
加えることによりジッターを付与しているので、簡単な
構成を用いて実際に近いノイズ成分とすることができ、
したがって、これを被測定機器に入力してデータの復調
能力を実使用に近い状態で測定し、評価することができ
る。
[Effects of the Invention] As described above, according to the present invention, jitter is added to transmitted digital data by adding pseudo-noise by a pseudo-random code generator. It can be a noise component close to
Therefore, by inputting this into the device under test, the data demodulation ability can be measured and evaluated under conditions close to actual use.

そして、ジッターの深さ、周波数、パターン等を任意に
変更して測定することで、機器のデータ再生能力が、ど
の部分で不具合があるのかが解明でき、ひいては、機器
の開発を効果的に行うことができる。また、前述したよ
うに、sin波による変調でないため、PLL方式の機
器についての評価に好適な方法となる。
By measuring the jitter by changing its depth, frequency, pattern, etc. arbitrarily, it is possible to determine where the device's data playback ability is defective, which can lead to effective device development. be able to. Furthermore, as described above, since the modulation is not based on sine waves, this method is suitable for evaluating PLL type equipment.

【図面の簡単な説明】[Brief explanation of drawings]

第1図は、本発明の評価方法を実施するための装置の構
成例を示すブロック図、第2図は、第1図のジッター変
調コントローラ部分の具体例を示すブロック図、第3図
はPN符号発生器の具体例を示す構成図、第4図は第2
図の各部の信号波形を示すタイムチャートである。 1・・・データ発生器、2・・・PN符号発生器、3・
・・ジッター変調コントローラ、4・・・被測定機器。
FIG. 1 is a block diagram showing a configuration example of an apparatus for implementing the evaluation method of the present invention, FIG. 2 is a block diagram showing a specific example of the jitter modulation controller part of FIG. 1, and FIG. A block diagram showing a specific example of a code generator, FIG.
5 is a time chart showing signal waveforms at various parts in the figure. 1... Data generator, 2... PN code generator, 3.
...Jitter modulation controller, 4...Device under test.

Claims (1)

【特許請求の範囲】[Claims] (1)有線または無線によりディジタルデータを受信す
る通信機器のデータ復調能力を定量的に評価する方法で
あって、 伝送されるディジタルデータに対して、疑似ランダム符
号発生器により得られる疑似ノイズを加えることにより
ジッターを与え、このジッターの付与されたディジタル
データを上記通信機器に入力し、該機器からのデータ復
調出力を測定し数値で評価することを特徴としたディジ
タルデータ通信機器の定量的評価方法。
(1) A method for quantitatively evaluating the data demodulation ability of communication equipment that receives digital data by wire or wireless, which involves adding pseudo-noise obtained by a pseudo-random code generator to the transmitted digital data. Quantitative evaluation method for digital data communication equipment, characterized by adding jitter by applying jitter, inputting the jittered digital data to the communication equipment, measuring the data demodulation output from the equipment, and evaluating it numerically. .
JP22848989A 1989-09-04 1989-09-04 Quantitative evaluation method for digital data communication equipment Pending JPH0391340A (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP22848989A JPH0391340A (en) 1989-09-04 1989-09-04 Quantitative evaluation method for digital data communication equipment

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP22848989A JPH0391340A (en) 1989-09-04 1989-09-04 Quantitative evaluation method for digital data communication equipment

Publications (1)

Publication Number Publication Date
JPH0391340A true JPH0391340A (en) 1991-04-16

Family

ID=16877265

Family Applications (1)

Application Number Title Priority Date Filing Date
JP22848989A Pending JPH0391340A (en) 1989-09-04 1989-09-04 Quantitative evaluation method for digital data communication equipment

Country Status (1)

Country Link
JP (1) JPH0391340A (en)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7245657B2 (en) 2001-07-13 2007-07-17 Anritsu Coporation Jitter resistance measuring instrument and method for enabling efficient measurement of jitter resistance characteristic and adequate evaluation
JPWO2008114700A1 (en) * 2007-03-13 2010-07-01 株式会社アドバンテスト Measuring apparatus, measuring method, testing apparatus, electronic device, and program

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7245657B2 (en) 2001-07-13 2007-07-17 Anritsu Coporation Jitter resistance measuring instrument and method for enabling efficient measurement of jitter resistance characteristic and adequate evaluation
JPWO2008114700A1 (en) * 2007-03-13 2010-07-01 株式会社アドバンテスト Measuring apparatus, measuring method, testing apparatus, electronic device, and program

Similar Documents

Publication Publication Date Title
US4229824A (en) Method and apparatus for synchronizing electrical signals
JPH0616080B2 (en) Distance measuring device
JPH0391340A (en) Quantitative evaluation method for digital data communication equipment
JPH02254397A (en) Method and apparatus for measuring time
JP3516778B2 (en) Frequency measurement method for semiconductor test equipment
US7638997B2 (en) Phase measurement apparatus
JPS586156B2 (en) distance measuring device
JP3146297B2 (en) Transmission characteristic measuring device
SU1636859A1 (en) Correlation method of efficiency estimation of constructions screening
JP2512004B2 (en) Bit error rate measuring device
US6275952B1 (en) Information transmission system and information transmission apparatus
JP2829905B2 (en) Second half inversion circuit of expected pattern
RU2118049C1 (en) Device for testing and tuning of repeaters for digital communication systems
JP3329081B2 (en) DUT pass / fail judgment circuit
SU1305868A2 (en) Code pulse sequence analyzer
JPH08242259A (en) Testing device of digital equipment and method therefor
JPS62131637A (en) Timing jitter measuring system
JP3164206B2 (en) Time interval measurement method
Dycka et al. Evaluation of DME squitter coherency
WO1997039543A2 (en) Link delay calculation system for a radio repeater system
JPH07107139A (en) Method and machine for testing data traffic
JPH08189942A (en) Pulse width measuring instrument
KR0181401B1 (en) Clock error detection or selection circuit
JPS5915324A (en) Measuring device for phase difference
SU1262443A1 (en) Method of determining delay time of non-inverting elements